KR20080079823A - 아날로그/디지털 겸용 튜너 - Google Patents

아날로그/디지털 겸용 튜너 Download PDF

Info

Publication number
KR20080079823A
KR20080079823A KR1020070020313A KR20070020313A KR20080079823A KR 20080079823 A KR20080079823 A KR 20080079823A KR 1020070020313 A KR1020070020313 A KR 1020070020313A KR 20070020313 A KR20070020313 A KR 20070020313A KR 20080079823 A KR20080079823 A KR 20080079823A
Authority
KR
South Korea
Prior art keywords
analog
integrated circuit
switch
digital
tuner
Prior art date
Application number
KR1020070020313A
Other languages
English (en)
Other versions
KR100896943B1 (ko
Inventor
이혜령
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020070020313A priority Critical patent/KR100896943B1/ko
Publication of KR20080079823A publication Critical patent/KR20080079823A/ko
Application granted granted Critical
Publication of KR100896943B1 publication Critical patent/KR100896943B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42607Internal components of the client ; Characteristics thereof for processing the incoming bitstream
    • H04N21/4263Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners
    • H04N21/42638Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners involving a hybrid front-end, e.g. analog and digital tuners
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

본 발명은 아날로그/디지털 겸용 튜너에 관한 것이다.
본 발명은 아날로그/디지털 겸용 튜너에서 엠오피엘엘 집적회로의 크리스탈 발진기와 아날로그 복조 집적회로 사이에 스위치를 접속하여, 디지털 방송 수신시 상기 스위치를 오프하여 상기 아날로그 복조 집적회로의 신호 성분이 상기 크리스탈 발진기의 라인을 통해 상기 엠오피엘엘 집적회로로 유입되는 것을 차단함으로써, 상기 신호 성분에 의하여 엠오피엘엘 집적회로의 디지털 성능 저하를 방지하게 되는 것이다.
버퍼회로, 엠오피엘엘 집적회로, 크리스탈 발진기, 스위치

Description

아날로그/디지털 겸용 튜너{ANALOG AND DIGITAL TUNER}
도 1은 종래의 아날로그/디지털 겸용 튜너의 블록도
도 2는 본 발명의 일 실시 예에 따른 아날로그/디지털 겸용 튜너의 블록도
도 3은 본 발명의 다른 실시 예에 따른 아날로그/디지털 겸용 튜너의 블록도
*도면의 주요부분에 대한 부호의 설명*
21; 엠오피엘엘 집적회로 22; 디지털 복조 집적회로
23; 아날로그 복조 집적회로 24; 버퍼회로
25; 제 1 스위치 26; 제 2 스위치
31; 스위칭부
본 발명은 아날로그/디지털 겸용 튜너에 관한 것이다.
일반적으로 아날로그/디지털 겸용 튜너는 아날로그 방송 및 디지털 방송을 수신하는 튜너로서, 상기 튜너는 도 1에 도시한 바와 같이, 고주파신호를 중간주파수 신호로 변환 출력하는 엠오피엘엘 집적회로(MOPLL IC)(11)와; 상기 엠오피엘엘 집적회로(11)에서 출력되는 중간주파수 신호를 디지털신호로 복조하는 디지털 복조 집적회로(DIGITAL DEMOD IC)(12)와; 상기 중간주파수신호를 아날로그신호로 복조하는 아날로그 복조 집적회로(ANALOG DEMOD IC)(13)로 구성된다.
그리고 상기 엠오피엘엘 집적회로(11)에는 중간주파수 출력을 위해 기준주파수를 생성하는 하나의 크리스탈 발진기(X-TAL)가 구비되게 되는데, 상기 크리스탈 발진기(X-TAL)는 상기 아날로그 복조 집적회로(13)와 접속되어 분배 사용하도록 구성된다.
이와 같이 구성된 아날로그/디지털 겸용 튜너는 디지털 방송 수신시, 상기 아날로그 복조 집적회로(13)에는 데이타가 입력되지 않지만, 전원은 인가되고 있는 상태이므로, 상기 아날로그 복조 집적회로(13)의 신호성분(노이즈)이 상기 서로 연결되어 있는 크리스탈 발진기(X-TAL)의 라인을 타고 상기 엠오피엘엘 집적회로(11)로 유입되게 되어 상기 엠오피엘엘 집적회로(11)의 성능을 악화시켜 디지털 성능을 저하하게 된다.
그래서 상기 엠오피엘엘 집적회로(11)에 접속된 크리스탈 발진기(X-TAL)의 라인과 아날로그 복조 집적회로(12) 사이에 저항(R1-R5) 콘덴서(C1)(C2), 트랜지스터(Q1)로 구성된 버퍼회로(14)를 구성하였다.
그러나 상기 버퍼회로(14) 역시 전원이 인가되고 있는 상태로 차단 동작을 하게 되므로 상기 아날로그 복조 집적회로(13)가 상기 크리스탈 발진기(X-TAL)의 라인과 전기적으로 완전한 절연상태를 유지하고 있는 것이 아니기 때문에, 상기 아날로그 복조 집적회로(13)의 신호성분이 상기 버퍼회로(14)의 주변 수동소자들의 용량과 접속패턴에 의하여 상기 크리스탈 발진기(X-TAL)의 라인을 타고 상기 엠오 피엘엘 집적회로(11)에 유입되게 되게 되어 여전히 상기 엠오피엘엘 집적회로(11)의 성능 변화를 일으키는 문제점이 있다.
본 발명은 아날로그 복조 집적회로의 신호성분이 엠오피엘엘 집적회로로 유입되는 것을 차단한다.
본 발명의 아날로그/디지털 겸용 튜너는 엠오피엘엘 집적회로, 디지털 복조 집적회로, 아날로그 복조 집적회로, 크리스탈 발진기, 버퍼회로 및 상기 버퍼회로를 온/오프 스위칭하는 제 1 스위치와; 상기 제 1 스위치의 스위칭동작에 의해 상기 아날로그 복조 집적회로의 신호성분이 상기 엠오피엘엘 집적회로로 공급되는 것을 차단하는 제 2 스위치를 포함한다.
이하 첨부되는 도면에 의거 본 발명을 상세히 설명하면 다음과 같다.
도 2는 본 발명의 일 실시 예에 따른 아날로그/디지털 겸용 튜너의 블록도 이다.
엠오피엘엘 집적회로(21)는 입력되는 고주파신호를 중간주파수 신호로 변환 출력하게 된다.
디지털 복조 집적회로(22)는 상기 엠오피엘엘 집적회로(21)에서 출력되는 중간주파수 신호를 디지털 영상 및 음성신호로 복조하여 출력하게 된다.
아날로그 복조 집적회로(23)는 상기 중간주파수신호를 아날로그 영상 및 음성신호로 복조하여 출력하게 된다.
크리스탈 발진기(X-TAL)는 상기 엠오피엘엘 집적회로(21)와 상기 아날로그 복조 집적회로(13)에 4MHz의 기준주파수를 분배 공급하게 된다
버퍼회로(24)는 상기 아날로그 복조 집적회로(23)의 성분신호가 크리스탈 발진기(X-TAL)의 라인으로 유입되는 것을 완충하게 되며, 상기 버퍼회로(24)는 트랜지스터(Q21), 저항(R21-R25), 콘덴서(C21)(C22)로 구성된다.
제 1 스위치(25)는 트랜지스터(Q22)로 구성되고, 상기 버퍼회로(21)의 바이어스 단자에 접속되어 기설정된 제어신호에 의하여 온/오프 구동하면서 상기 버퍼회로(21)의 구동 전압을 공급 및 차단하게 된다
제 2 스위치(26)는 다이오드(D20)로 구성되고, 상기 크리스탈 발진기(X-TAL)의 라인과 상기 버퍼회로(24) 사이에 구성되어 상기 제 1 스위치(25)의 기설정된 제어신호에 의하여 온/오프 구동하면서 상기 아날로그 복조 집적회로(23)의 성분신호가 상기 크리스탈 발진기(X-TAL)의 라인으로 유입되는 것을 차단하게 된다.
상기와 같이 구성된 본 발명은 아날로그 방송수신시, 아날로그/디지털 겸용 튜너의 버퍼회로(24)의 제 1 스위치(25)의 트랜지스터(Q22)의 베이스단자에는 기설정된 하이신호가 입력되어, 상기 트랜지스터(Q22)를 온 시켜 주게 되므로, 상기 구동전압(VCC)은 트랜지스터(Q22)의 콜렉터단자와 에미터단자 및 저항(R22)(R23)을 통해서 버퍼회로(24)의 트랜지스터(Q21)의 베이스단자와 제 2 스위치(26)인 다이오드(D20)의 에노우드단자에 인가된다.
그러므로 상기 트랜지스터(Q21)와 다이오드(D20)는 모두 온 되게 되므로, 상기 엠오피엘엘 집적회로(21)에 접속된 크리스탈 발진기(X-TAL)의 발진신호가 상기 제 2 스위치(26)의 다이오드(D20)와 상기 버퍼회로(24)인 트랜지스터(Q21)의 에미터단자를 통해서 아날로그 복조 집적회로(23)로 입력되어 아날로그 복조 집적회로(23)는 복조 동작을 하게 된다.
반면에, 디지털 방송 수신시, 아날로그/디지털 겸용 튜너의 버퍼회로(24)의 제 1 스위치(25)인 트랜지스터(Q22)의 베이스단자에는 기설정된 로우신호가 입력되어 상기 트랜지스터(Q22)는 오프되게 된다.
따라서 상기 버퍼회로(24)인 트랜지스터(Q21)의 베이스단자와 제 2 스위치(26)인 다이오드(D20)의 에노우드단자에 로우신호가 가해지게 되어 상기 트랜지스터(Q21)와 다이오드(D20)가 모두 오프되게 되므로, 상기 아날로그 복조 집적회로(23)의 신호성분은 버퍼회로(24) 및 제 2 스위치(26)의 다이오드(D20)에 의하여 차단되게 되어 상기 크리스탈 발진기(X-TAL)의 라인을 타고 엠오피엘엘 집적회로(21)로 입력되지 않기 때문에 상기 엠오피엘엘 집적회로(21)는 성능 저하가 발생하지 않게 되는 것이다.
도 3은 본 발명의 다른 실시 예에 따른 아날로그/디지털 겸용 튜너의 블록도 이다.
도 2의 아날로그/디지털 겸용 튜너에서 상기 엠오피엘엘 집적회로(21)의 크리스탈 발진기(X-TAL)의 라인과 상기 아날로그 복조 집적회로(23) 사이에 제어신호에 의하여 온.오프 구동하는 스위칭부(31)를 접속한 것으로, 상기 스위칭부(31)는 바이어스 저항(R31)과 스위칭다이오드(D30), 저항(R32), 결합콘덴서(C31)로 구성하게 된다.
따라서 본 발명은 아날로그 방송 수신시, 상기 스위칭부(31)에는 기설정된 하이신호가 선택되어 상기 하이신호가 바이어스 저항(R31)을 통해서 스위칭다이오드(D30)의 에노우드단자에 인가되어 상기 스위칭다이오드(D30)를 온시키게 되므로, 상기 엠오피엘엘 집적회로(21)에 접속된 크리스탈 발진기(X-TAL)의 발진신호가 스위칭부(31)의 다이오드(D30)를 통해서 상기 아날로그 복조 집적회로(23)로 입력되어 아날로그 복조 집적회로(23)는 복조 동작을 하게 된다.
그러나 상기 디지털방송 수신시, 상기 스위칭부(31)에는 기설정된 로우신호가 선택되어 입력되게 되므로 상기 스위칭부(31)의 스위칭다이오드(D30)의 에노우드단자는 로우신호가 되어 상기 스위칭다이오드(D30)를 온시키지 못하게 되므로 상기 아날로그 복조 집적회로(23)의 성분신호가 상기 크리스탈 발진기(X-TAL)의 라인을 통해 엠오피엘엘 집적회로(21)로 유입되는 것을 차단하게 됨으로써, 상기 엠오피엘엘 집적회로(21)는 성능 저하가 발생하지 않게 되는 것이다.
이상에서 설명한 바와 같이 본 발명은 아날로그/디지털 겸용 튜너에서 엠오피엘엘 집적회로의 크리스탈 발진기와 아날로그 복조 집적회로 사이에 스위치를 접속하여, 디지털 방송 수신시 상기 스위치를 오프하여 상기 아날로그 복조 집적회로의 신호 성분이 상기 크리스탈 발진기의 라인을 통해 상기 엠오피엘엘 집적회로로 유입되는 것을 차단함으로써, 상기 신호 성분에 의하여 엠오피엘엘 집적회로의 디지털 성능 저하를 방지하게 되는 것이다.

Claims (15)

  1. 엠오피엘엘 집적회로, 디지털 복조 집적회로, 아날로그 복조 집적회로, 크리스탈 발진기, 버퍼회로를 포함하는 아날로그/디지털 겸용 튜너에 있어서, 상기 버퍼회로를 온/오프 스위칭하는 제 1 스위치와; 상기 제 1 스위치의 스위칭 동작에 의해 상기 아날로그 복조 집적회로의 신호성분이 상기 엠오피엘엘 집적회로로 공급되는 것을 차단하는 제 2 스위치를 포함하는 아날로그/디지털 겸용 튜너.
  2. 제 1 항에 있어서, 상기 제 1 스위치와 제 2 스위치는 디지털 방송 수신시 상기 아날로그 복조 집적회로의 신호성분이 상기 엠오피엘엘 집적회로로 유입됨을 차단하는 아날로그/디지털 겸용 튜너.
  3. 제 1 항에 있어서, 상기 제 1 스위치는 트랜지스터로 구성됨을 특징으로 하는 아날로그/디지털 겸용 튜너.
  4. 제 1 항에 있어서, 상기 제 1 스위치는 상기 버퍼회로의 바이어스 단자에 구성됨을 특징으로 하는 아날로그/디지털 겸용 튜너.
  5. 제 1 항에 있어서, 상기 제 2 스위치는 다이오드로 구성됨을 특징으로 하는 아날로그/디지털 겸용 튜너.
  6. 제 1 항에 있어서, 상기 제 2 스위치는 상기 버퍼회로와 상기 크리스탈 발진기의 라인 사이에 구성됨을 특징으로 하는 아날로그/디지털 겸용 튜너.
  7. 제 1 항에 있어서, 상기 제 1 스위치와 제 2 스위치는 아날로그 방송 수신시 상기 크리스탈 발진기의 발진신호가 상기 아날로그 복조집적회로로 입력되도록 스위칭되는 것을 특징으로 하는 아날로그/디지털 겸용 튜너.
  8. 제 1 항에 있어서, 상기 제 1 스위치와 제 2 스위치는 디지털 방송 수신시 오프하여 상기 아날로그 복조 집적회로의 신호성분이 상기 엠오피엘엘 집적회로로 유입됨을 차단하는 아날로그/디지털 겸용 튜너.
  9. 제 1 항에 있어서, 상기 제 1 스위치와 제 2 스위치는 아날로그 방송 수신시 온하여 상기 엠오피엘엘 집적회로의 아날로그 방송 신호가 버퍼회로를 통해서 아날로그 복조 집적회로로 유입되는 것을 특징으로 하는 아날로그/디지털 겸용 튜너.
  10. 엠오피엘엘 집적회로, 디지털 복조 집적회로, 아날로그 복조 집적회로, 크리스탈 발진기를 포함하는 아날로그/디지털 겸용 튜너에 있어서, 디지털 방송수신시 상기 아날로그 복조 집적회로의 신호성분이 상기 엠오피엘엘 집적회로로 유입되는 것을 차단하는 스위칭부를 포함하는 아날로그/디지털 겸용 튜너.
  11. 제 10 항에 있어서, 상기 스위칭부는 상기 크리스탈 발진기의 라인과 상기 아날로그 복조 집적회로 사이에 접속되는 것을 특징으로 하는 아날로그/디지털 겸용 튜너.
  12. 제 10 항에 있어서, 상기 스위칭부는 스위칭 다이오드, 저항 및 결합콘덴서를 포함하는 것을 특징으로 하는 아날로그/디지털 겸용 튜너.
  13. 제 10 항에 있어서, 상기 스위칭부는 아날로그 방송 수신시 상기 크리스탈 발진기의 발진신호가 상기 아날로그 복조집적회로로 입력되도록 스위칭되는 것을 특징으로 하는 아날로그/디지털 겸용 튜너.
  14. 제 10 항에 있어서, 상기 스위칭부는 디지털 방송 수신시 오프하여 상기 아날로그 복조 집적회로의 신호성분이 상기 엠오피엘엘 집적회로로 유입됨을 차단하는 아날로그/디지털 겸용 튜너.
  15. 제 10 항에 있어서, 상기 스위칭부는 아날로그 방송 수신시 온하여 상기 엠오피엘엘 집적회로의 아날로그 방송 신호가 아날로그 복조 집적회로로 유입되는 것을 특징으로 하는 아날로그/디지털 겸용 튜너.
KR1020070020313A 2007-02-28 2007-02-28 아날로그/디지털 겸용 튜너 KR100896943B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070020313A KR100896943B1 (ko) 2007-02-28 2007-02-28 아날로그/디지털 겸용 튜너

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070020313A KR100896943B1 (ko) 2007-02-28 2007-02-28 아날로그/디지털 겸용 튜너

Publications (2)

Publication Number Publication Date
KR20080079823A true KR20080079823A (ko) 2008-09-02
KR100896943B1 KR100896943B1 (ko) 2009-05-14

Family

ID=40020607

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070020313A KR100896943B1 (ko) 2007-02-28 2007-02-28 아날로그/디지털 겸용 튜너

Country Status (1)

Country Link
KR (1) KR100896943B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010050696A2 (ko) * 2008-10-27 2010-05-06 엘지이노텍주식회사 방송수신 시스템 및 그 제어방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08130490A (ja) * 1994-11-02 1996-05-21 Hitachi Ltd 共用化受信装置
JPH08289212A (ja) * 1995-04-14 1996-11-01 Toshiba Corp デジタルアナログ共用チューナ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010050696A2 (ko) * 2008-10-27 2010-05-06 엘지이노텍주식회사 방송수신 시스템 및 그 제어방법
WO2010050696A3 (ko) * 2008-10-27 2010-06-24 엘지이노텍주식회사 방송수신 시스템 및 그 제어방법

Also Published As

Publication number Publication date
KR100896943B1 (ko) 2009-05-14

Similar Documents

Publication Publication Date Title
US7333565B2 (en) Semiconductor integrated circuit for communication
JP4760701B2 (ja) フロントエンド集積回路
US8614594B2 (en) Downconverter, downconverter IC, and method for controlling the downconverter
CN103391106B (zh) 接收装置和半导体集成电路
JP4992903B2 (ja) 局部発振器とこれを用いた受信装置及び電子機器
JP4904906B2 (ja) 受信装置とこれを用いた電子機器
JP2008160672A (ja) ミキサ回路の入力回路
KR100896943B1 (ko) 아날로그/디지털 겸용 튜너
JP2000224007A (ja) テレビジョン信号受信用チュ−ナ
JP2005130279A (ja) ダイバーシティ受信用チューナ
JP2009010604A (ja) 受信装置
US7212794B2 (en) Receiver with a crystal oscillator having a natural-oscillation frequency set so that a fundamental component and its harmonics are outside the range of a receiving band of a modulated wave signal
US20030043300A1 (en) Method and apparatus for isolating noise from a tuner in a television signal receiver
JP4795716B2 (ja) 地上デジタルテレビジョンチューナ
TW201410022A (zh) 收訊裝置及收訊方法
JPH11284537A (ja) チューナ
KR20080099617A (ko) 아날로그/디지털 튜너
KR20080051609A (ko) 중간주파 소우필터의 스위칭회로
KR100649631B1 (ko) 모듈레이터를 내장한 튜너의 모듈레이터 전원차단장치
EP1986426A2 (en) Television tuner module
JPH11234355A (ja) 衛星放送受信装置
JP2008147933A (ja) チューナ
KR101009223B1 (ko) 리플 제거회로를 구비한 튜너
JP2006094274A (ja) チューナ回路
KR101552358B1 (ko) 아날로그/디지털 방송 수신장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130604

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140407

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee