KR20080072449A - 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법 - Google Patents

데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법 Download PDF

Info

Publication number
KR20080072449A
KR20080072449A KR1020070011254A KR20070011254A KR20080072449A KR 20080072449 A KR20080072449 A KR 20080072449A KR 1020070011254 A KR1020070011254 A KR 1020070011254A KR 20070011254 A KR20070011254 A KR 20070011254A KR 20080072449 A KR20080072449 A KR 20080072449A
Authority
KR
South Korea
Prior art keywords
control signal
analog block
block
data
digital
Prior art date
Application number
KR1020070011254A
Other languages
English (en)
Other versions
KR100881670B1 (ko
Inventor
곽재영
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070011254A priority Critical patent/KR100881670B1/ko
Priority to US11/748,272 priority patent/US20080187074A1/en
Publication of KR20080072449A publication Critical patent/KR20080072449A/ko
Application granted granted Critical
Publication of KR100881670B1 publication Critical patent/KR100881670B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/04Systems for the transmission of one television signal, i.e. both picture and sound, by a single carrier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
    • H04N19/89Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression involving methods or arrangements for detection of transmission errors at the decoder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4383Accessing a communication channel
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/442Monitoring of processes or resources, e.g. detecting the failure of a recording device, monitoring the downstream bandwidth, the number of times a movie has been viewed, the storage space available from the internal hard disk
    • H04N21/44209Monitoring of downstream path of the transmission network originating from a server, e.g. bandwidth variations of a wireless network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/442Monitoring of processes or resources, e.g. detecting the failure of a recording device, monitoring the downstream bandwidth, the number of times a movie has been viewed, the storage space available from the internal hard disk
    • H04N21/4425Monitoring of client processing errors or hardware failure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/12Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Databases & Information Systems (AREA)
  • Circuits Of Receivers In General (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

본발명은 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법, 그리고 이를 이용한 데이터 수신 장치에 관한 것이다. 본 발명에 의한 아날로그 블록 제어 장치는, 아날로그 블록 및 디지털 블록을 포함하는 데이터 수신 장치에 있어서, 상기 아날로그 블록의 제어에 필요한 제어신호의 재설정 여부를 결정하기 위한 제어부; 상기 제어부의 결정에 따라 상기 디지털 블록으로부터 획득한 디지털 데이터를 이용하여 새로운 제어신호를 결정하기 위한 제어신호 결정부; 상기 제어신호 결정부에서 결정된 새로운 제어신호에 따라 전기적 제어신호를 생성하기 위한 제어신호 생성부를 포함하는 것을 특징으로 한다.
본 발명에 의한 아날로그 블록의 제어 장치 및 방법은 전송 채널의 환경 변화에 적응적(adaptive)으로 대처함으로써 종래의 제어 장치들에 비해 보다 효율적으로 수신 데이터의 오류를 방지한다. 따라서 사용자로서는 같은 비용을 지불하고서도 더 좋은 품질의 데이터 수신 장치를 사용할 수 있다.

Description

데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법{Apparatus and method for controlling the analog block of a data receiver}
도 1은 본 발명에 의한 HDMI 데이터 수신기의 개략적인 구성을 보여주는 기능 블록도이다.
도 2는 도 1의 디지털 블록(2)의 보다 구체적인 구성을 보여주는 기능 블록도이다.
도 3은 도 2의 TMDS 아날로그 블록 제어 장치(25)의 구체적인 구성을 보여준다.
도 4는 본 발명에 의한 TMDS 수신 아날로그 블록 제어 방법을 보여주는 흐름도이다.
도 5는 도 4의 히스토리(history) 갱신 단계(43)의 구체적인 동작을 보여주는 흐름도이다.
도 6은 본 발명에 의한 TMDS 수신 아날로그 블록 제어 방법의 실시에 이용되는 히스토리 테이블(history table)의 예를 보여준다.
본 발명은 데이터 송수신 장치에 관한 것으로, 특히 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법에 관한 것이다.
HDMI(High Definition Multimedia Interface:고화질 멀티미디어 인터페이스)는 현재 버전 1.3까지 나온 인터페이스에 관한 규격으로 비디오, 오디오와 기타 부가적인 고속 데이터를 직렬화(serialization) 변환을 거쳐 차동(differential) 신호의 형태로 케이블로 통해 전송하는 방식이다. HDMI는 비디오와 오디오 신호를 하나의 기기에서 다른 기기로 전송하는 방식에 대한 표준으로, HD TV, DVD 플레이어, 셋탑 박스(STB:Set-Top Box), 캠코더(Camcorder) 등 많은 디지털 영상기기에서 채택되고 있다.
HDMI에서 2 이상의 장치들을 연결하는 케이블(cable)을 통해 전송되는 실제 신호는 TMDS(Transition Minimized Differential Signaling) 규격을 따르고, 이는 HDMI 규격 안에 포함되어 있다. 따라서 HDMI 수신기는 TMDS 수신 아날로그 블록(TMDS receiver analog block)을 포함하는데 TMDS 수신 아날로그 블록은 HDMI 수신기가 수신한 아날로그 데이터를 디지털 데이터로 복원하기 위한 것이다.
그런데 TMDS 채널에서의 노이즈나 스큐(skew) 등 샘플링 오류로 인하여 HDMI 수신기에서 수신한 데이터에 오류가 발생한다. 또한 더 큰 문제는 데이터의 전송 속도가 고속화(현재 3.4GHz)됨에 따라 이에 비례하여 수신 데이터의 오류 빈도(error frequency)도 증가하기 때문에 데이터 수신단(sink)에서의 데이터의 복원이 더욱 어려워진다는 점이다.
이러한 문제를 해결하기 위해서 종래에는 데이터 전송 속도(또는 HDMI 동작 주파수 대역)에 따라 TMDS 수신 아날로그 블록의 제어신호를 변경함으로써 데이터의 오류 발생을 줄이고자 하였다.
그러나 상기 동작 주파수 대역의 변화 이외에도 데이터 송신 장치(source)의 종류, 연결용 케이블의 종류 및 길이, 주변 환경 기타 다양한 요소들의 변화가 전송 채널의 상태에 영향을 미쳐 전송 데이터의 오류를 발생시키는 바, 종래기술과 같은 고정적인 제어 방식으로 수신 데이터 오류를 방지하는데에는 한계가 있다.
본 발명이 이루고자 하는 기술적 과제는 상기한 종래기술의 문제점을 극복하고 적응적인(adaptive) TMDS 아날로그 블록 제어 장치 및 방법을 제공함으로써 수신 데이터의 오류를 방지하고자 한다.
상기한 본 발명이 이루고자 하는 기술적 과제를 이루기 위한 본 발명에 의한아날로그 블록 제어 장치는
아날로그 블록 및 디지털 블록을 포함하는 데이터 수신 장치에 있어서,
상기 아날로그 블록의 제어에 필요한 제어신호의 재설정 여부를 결정하기 위한 제어부;
상기 제어부의 결정에 따라 상기 디지털 블록으로부터 획득한 디지털 데이터를 이용하여 새로운 제어신호를 결정하기 위한 제어신호 결정부;
상기 제어신호 결정부에서 결정된 새로운 제어신호에 따라 전기적 제어신호를 생성하기 위한 제어신호 생성부를 포함하는 것을 특징으로 한다.
상기한 본 발명이 이루고자 하는 기술적 과제를 이루기 위한 본 발명에 의한 데이터 수신 장치는 전송 채널로부터 수신한 아날로그 데이터를 디지털 데이터로 복원하기 위한 아날로그 블록;
상기 아날로그 블록에 의해 복원된 디지털 데이터를 오디오/비디오 데이터로 디코딩하기 위한 디지털 블록; 및
상기 아날로그 블록을 제어하기 위한 아날로그 블록 제어 장치를 포함하며,
상기 아날로그 블록 제어 장치는 상기 디지털 블록으로부터 획득한 디지털 데이터를 이용하여 새로운 제어신호를 재설정하는 것을 특징으로 한다.
상기한 본 발명이 이루고자 하는 기술적 과제를 이루기 위한 본 발명에 의한 아날로그 블록 제어 방법은
아날로그 블록 및 디지털 블록을 포함하는 데이터의 수신 장치를 이용한 오디오/비디오 데이터의 수신에 있어서,
상기 아날로그 블록의 제어신호의 재설정 여부를 판단하는 단계;
상기 제어신호의 재설정이 필요하다고 판단된 경우, 새로운 제어신호를 결정하는 단계; 및
상기 새로운 제어신호에 따라 전기적 제어신호를 생성하여 아날로그 블록으로 귀환하는 단계를 포함하는 것을 특징으로 한다.
상기한 본 발명이 이루고자 하는 기술적 과제를 이루기 위한 본 발명에 의한 아날로그 블록 제어를 위한 히스토리 갱신 방법은
아날로그 블록 및 디지털 블록을 포함하는 데이터의 수신 장치를 이용한 오 디오/비디오 데이터의 수신에 있어서,
상기 아날로그 블록 제어신호를 변경하는 단계;
상기 디지털 블록에서 획득한 디지털 데이터를 이용하여 오류 빈도를 계산하는 단계; 및
상기 오류 빈도에 근거하여 제어신호의 우선 순위를 조정하는 단계를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 의한 바람직한 실시예를 설명한다.
도 1은 본 발명에 의한 HDMI 데이터 수신기의 개략적인 구성을 보여주는 기능 블록도이다.
본 발명에 의한 HDMI 데이터 수신기는 크게 TMDS 수신 아날로그 블록(1)과 디지털 블록(2)로 구성된다.
TMDS 수신 아날로그 블록(1)은 HDMI 수신기가 수신한 TMDS 인코딩된 아날로그 데이터(3)를 TMDS 인코딩된 디지털 데이터(4)로 복원하고 노이즈를 제거하기 위한 구성 요소이다. TMDS 수신 아날로그 블록(1)은 증폭기(11), 루프 필터(11), VCO(Voltage Controlled Oscillator:전압 제어 오실레이터)(12) 등을 포함한다.
디지털 블록(digital block)(2)는 TDMS 수신 아날로그 블록(1)에 의해 복원된 디지털 데이터를 처리하여 원래의 비디오 및 오디오 신호로 복원하기 위한 것이다. 본 발명에 의한 디지털 블록(2)는 TMDS 수신 아날로그 블록(1)(이하, 아날로그 블록라고 약칭한다.)의 출력(4)을 이용하여 상기 아날로그 블록(1)를 제어하기 위한 귀환 신호(feedback signal)(5)를 생성한다.
도 2는 도 1의 디지털 블록(2)의 보다 구체적인 구성을 보여주는 기능 블록도이다.
디지털 블록(2)은 TMDS 디코더(21), HDCP 암호화기(cipher), HDMI 디코더, CRC 검사기(23), 아날로그 블록 제어 장치(25) 등을 포함한다.
상기 아날로그 블록로부터 출력된 TMDS 데이터 스트림은 TMDS 디코딩과 HDMI 디코딩을 거쳐 비디오/오디오 데이터로 복원된다.
아날로그 블록 제어 장치(25)는 상기 TMDS 디코더로부터 출력된 디지털 데이터(22) 및 CRC(Cyclic Redundancy Check) 검사기(23)로부터 출력된 디지털 데이터(24)를 제어신호 생성을 위한 입력 신호로 채택하고 있다. 그 이유는 TMDS 디코딩 오류 및 CRC 검사 오류는 일반적으로 TMDS 채널의 노이즈 특성에 기인하기 때문에 TMDS 채널의 특성/상태를 정확히 보여줄 수 있기 때문이다. 그러나 본 발명에 의한 다른 실시예에서는 상기 출력들 이외에 TMDS 채널의 노이즈 특성을 정확히 보여주는 신호라면 어느 신호라도 채택될 수 있다.
아날로그 블록 제어 장치(25)는 상기 출력 데이터들(22, 24)을 이용하여 아날로그 블록 제어신호를 생성한 후 아날로그 블록으로 귀환(feedback)하여 준다.
상기 제어신호는 2가지 이상의 성분으로 이루어진 조합 제어신호인 것이 바람직하다. 아날로그 블록(1)은 일반적으로 센스 증폭기(sense amplifier)와 루프 필터(loop filter)를 포함하고 있다. 따라서 상기 아날로그 블록 제어신호는 센스 증폭기를 제어하기 감도(sensitivity) 및 루프 필터를 제어하기 위한 등화 계수(equalization coefficient)의 제어신호를 포함하는 것이 바람직하다.
도 3은 도 2의 TMDS 아날로그 블록 제어 장치(25)의 구체적인 구성을 보여준다.
아날로그 블록 제어장치(25)는 크게 제어신호 결정부(31), 제어부(32) 및 제어신호 생성부(33)로 구성된다.
제어부(32)는 아날로그 블록(1)의 제어에 필요한 제어신호의 재설정 여부를 결정한다. 제어부(32)는 제어신호의 재설정 여부를 결정하는데 있어 수신 데이터의 오류 빈도, 케이블의 종류, 케이블의 길이, 데이터 송신 장치의 종류 등을 고려한다. 가령 HDMI 수신기에서 수신된 데이터의 오류 빈도가 10-10[오류/패킷]보다 증가한다던지 데이터 송신 장치(source)의 종류(STB, DVD 플레이어의 모델 및 제조사)가 변경되는 경우 등과 같이 전송 채널의 환경이 변화하는 경우 제어부는 아날로그 블록 제어신호를 재설정하기로 결정할 수 있다.
제어신호 결정부(31)는 상기 아날로그 블록 제어신호 재설정을 위한 새로운 제어신호를 검출하기 위한 것이다. 제어신호 결정부(31)는 다시 TMDS 패킷 카운터(311), TMDS 오류 카운터(312), CRC 패킷 카운터(313), CRC 오류 카운터(314), 오류 빈도 계산부(315) 및 우선 순위 조정부(316)를 포함한다.
먼저 TMDS 패킷 카운터(311) 및 TMDS 오류 카운터(312)는 각각 TMDS 디코더로부터 출력된 디지털 데이터(22)를 이용하여 패킷을 개수를 세고 그 패킷들에 포함된 오류의 개수를 센다.
CRC 패킷 카운터(313)와 CRC 오류 카운터(314)는 각각 CRC 검사기의 출 력(24)을 이용하여 CRC 패킷을 개수를 세고 그 패킷들에 포함된 오류의 개수를 센다.
오류 빈도 계산부(315)는 상기 패킷 카운터들(311, 313)과 오류 카운터들(312, 314)로부터 획득한 패킷의 개수 및 오류의 개수들을 이용하여 오류 빈도(error frequency)를 계산한다(예:오류빈도=오류개수/패킷개수).
우선 순위 조정부(priority flag)(316)는 제어 결과 정렬부(317) 및 제어신호 우선순위 플래그(318)를 포함한다.
제어 결과 정렬부(317)는 상기 오류 빈도 계산부(315)에서 계산된 오류 빈도를 기준으로 제어신호들을 정렬(sort)하기 위한 버퍼 메모리(buffer memory)이다. 상기 제어신호는 증폭기의 감도 및 루프 필터의 계수을 제어하기 위한 조합제어신호인 것이 바람직하다.
제어신호 우선순위 플래그(318)는 제어 결과 정렬부(317)에 의해 정해진 제어신호의 순위에 따라 제어신호들에게 우선 순위를 지정하는 플래그(priority flag)이다. 가장 양호한 오류 빈도를 보이는 제어신호에 최상위 우선 순위가 주어진다.
제어신호 생성부(33)는 우선 순위 조정부(316)에 의해 최우선 순위가 주어진 제어신호에 대응하는 전기적 제어신호를 생성하여 아날로그 블록으로 귀환한다. 이로써 아날로그 블록의 제어신호가 재설정된다.
도 4는 본 발명에 의한 TMDS 수신 아날로그 블록 제어 방법을 보여주는 흐름도이다.
단계 41은 TMDS 전송 채널의 상태를 모니터링(monitoring)하는 단계이다. 전송 채널의 상태를 모니터링하는 이유는 상기 아날로그 블록 제어신호를 재설정할 필요가 있는가를 결정하기 위해서이다. 이 단계에서는 전송 채널의 상태 또는 환경의 변화 여부를 관찰하게 되는데 그 예가 수신 데이터의 오류 빈도, 케이블의 종류, 케이블의 길이, 데이터 송신 장치(source)의 종류 등의 변화이다.
단계 42에서는 상기 단계 41에서 얻은 모니터링 결과를 토대로 제어신호의 재설정이 필요한가를 결정한다. 가령 HDMI 수신기에서 수신된 데이터의 오류 빈도가 10-10[오류/패킷]보다 증가할 경우 제어신호를 재설정하기로 결정할 수 있다. 만약 제어신호의 재설정이 필요 없다고 판단되면 단계 41로 돌아가 계속해서 전송 채널의 상태를 모니터링하게 된다.
만약 단계 42에서 제어신호를 재설정하기로 결정한 경우 먼저 제어신호에 관한 히스토리를 검색한다(단계 43). 히스토리(history)란 다양한 제어신호들에 의한 각각의 오류 빈도와 그들에게 주어진 우선 순위를 포함하는 일종의 테이블(table)이다(도 6 참조). 먼저 현재의 제어신호보다 더 양호한 오류 빈도를 보이는 제어신호(물론 오류 빈도는 상기 임계값,10-10[오류/패킷]보다 작거나 같은 값이어야 한다)를 히스토리에서 검색한다.
단계 44에서는 만약 단계 43에서 새로운 적절한 제어신호가 검출된 경우 이 제어신호로 아날로그 블록 제어신호를 재설정(단계 46) 한 후 프로세스를 종료할 것이다.
그러나 만약 단계 43에서 적절한 제어신호를 검출하지 못한 경우에는 단계 45로 이동하여 히스토리를 갱신하여야 한다.
단계 45는 히스토리를 갱신하는 단계이다. 이 단계에서는 새로운 적절한 아날로그 블록의 제어신호를 찾기 위해 아날로그 블록의 제어신호를 임의로 변경시켜 가면서 오류 빈도의 증감을 관찰한다. 이 단계에서의 보다 구체적인 동작은 추후 도 5를 참조하여 구체적으로 설명하기로 한다.
단계 46은 아날로그 블록의 제어신호를 재설정하는 단계이다. 이 단계에서는 단계 43 또는 단계 45에서 획득한 새로운 제어신호에 따라 아날로그 블록을 제어하기 위한 전기적 제어신호를 생성하여 아날로그 블록(1)으로 귀환한다.
도 5는 도 4의 히스토리(history) 갱신 단계(43)의 구체적인 동작을 보여주는 흐름도이다.
단계 51에서는 제어신호를 현재의 제어신호와 다른 새로운 제어신호로 변경한다. 이에 따라 아날로그 블록의 구성 요소들의 값들(예:증폭기 감도, 필터 계수)은 상기 제어신호에 대응하는 값들로 변경된다.
단계 52에서는 단계 51에서 주어진 제어신호에 의해 형성된 새로운 환경하에서 발생하는 TMDS 채널의 오류의 빈도를 계산하는 단계이다. 패킷 카운터들(311, 313)에 의해 계수된 패킷의 개수와 오류 카운터들(312, 314)에 의해 계수된 오류의 개수를 이용하여 오류 빈도(error frequency)를 계산한다(예:오류빈도=오류개수/패킷개수).
단계 53에서는 제어신호들의 우선 순위를 조정한다. 종전의 제어신호에 의한 오류 빈도와 새로운 제어신호에 의한 오류빈도를 비교한다. 만약 새로운 제어신호의 오류 빈도가 종전의 제어신호의 오류 빈도보다 낮은 경우 새로운 제어신호에 더 높은 우선 순위를 부여한다.
단계 54에서는 새로운 제어신호에 의한 오류 빈도와 임계값(예:10-10[오류/패킷])을 비교한다. 만약 오류 빈도가 임계값보다 큰 경우에는 제어신호들의 우선 순위를 조정(단계 54)한 후 다시 단계 51 내지 단계 53의 과정을 반복된다.
반면 오류 빈도가 임계값과 같거나 작은 경우에는 변경된 제어신호를 새로운 제어신호로 채택하여 아날로그 블록을 제어하게 된다.
도 6은 본 발명에 의한 TMDS 수신 아날로그 블록 제어 방법의 실시에 이용되는 히스토리 테이블(history table)의 예를 보여준다.
이하, 상기 히스토리 테이블을 참조하여 본 발명에 의한 히스토리 갱신(단계 45)을 다시 한번 설명하기로 한다.
히스토리 테이블은 제어신호, 우선순위 등의 항목을 포함할 수 있다.
제어신호 항목은 아날로그 블록 제어에 필요한 신호들(예:증폭기의 감도, 필터의 등화 계수 등)의 조합들에 대응된다. 이 항목에는 실제 조합 제어신호가 저장되는 것은 아니고 조합 제어신호 별 오류 빈도가 저장된다.
우선 순위 항목에는 오류 빈도를 기준으로 결정된 제어신호 별 우선순위가 저장된다. 상대적으로 높은 오류 빈도를 야기하는 제어신호가 더 낮은 우선 순위(더 큰 숫자)를 가진다. 다만, 현재 오류 빈도를 계산중인 제어신호에 대해서는 가 장 높은 우선 순위(0000)를 부여하고 아직 오류 빈도를 계산하지 아니한 제어신호에 대해서는 가장 낮은 우선 순위(FFFF)를 부여한다.
먼저 도 6의 a를 참조하면, 제어신호 1의 오류빈도는 임계값보다 크므로 낮은 우선 순위 '0001'가 부여되었고, 현재 제어신호 2에 대해 오류 빈도를 계산하고 있으며 최우선 순위 '0000'가 부여되어 있다.
만약 오류빈도 계산 결과 제어신호 2에 의한 오류 빈도가 제어신호 1에 의한 오류 빈도보다 작다면 제어신호 2에 더 높은 우선 순위(0001)가 부여된다(도 6의 b). 그러나 제어신호 2의 오류 빈도도 상기 임계값을 충족시키지 못하므로 다시 제어신호 3에 대해 오류빈도를 계산하여야 한다.
동일한 방식으로 새로운 제어신호에 대해 오류빈도의 계산과 임계값과의 비교를 반복한다. 그러다가 만약 제어신호 7의 오류 빈도가 임계값보다 작거나 동일하다고 판단되면 제어신호 7를 새로운 제어신호로 결정하고 히스토리 갱신을 종료한다(이미 제어신호 7에는 최상위 우선 순위(0000)가 부여되어 있다.).
제어신호 생성부는 제어신호 7를 새로운 제어신호로 채택하여 전기적 제어신호를 아날로그 블록으로 귀환한다.
본 발명은 또한 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로서 구현하는 것이 가능하다. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의하여 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록장치를 포함한다. 컴퓨터가 읽을 수 있는 기록매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 하드 디스크, 플로피 디스크, 플래쉬 메모리, 광 데이터 저장 장치 등이 있으며, 또한 캐리어 웨이브(예를 들어 인터넷을 통한 전송)의 형태로 구현되는 것도 포함한다. 또한 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어, 분산방식으로 컴퓨터가 읽을 수 있는 코드로서 저장되고 실행될 수 있다.
이제까지 본 발명에 대하여 그 바람직한 실시 예들을 중심으로 살펴보았다. 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명이 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시예들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.
본 발명에 의한 아날로그 블록의 제어 장치 및 방법은 전송 채널의 환경 변화에 적응적(adaptive)으로 대처함으로써 종래의 제어 장치들에 비해 보다 효율적으로 수신 데이터의 오류를 방지한다. 따라서 사용자로서는 같은 비용을 지불하고서도 더 좋은 품질의 데이터 수신 장치를 사용할 수 있다.

Claims (24)

  1. 아날로그 블록 및 디지털 블록을 포함하는 데이터 수신 장치에 있어서,
    상기 아날로그 블록의 제어에 필요한 제어신호의 재설정 여부를 결정하기 위한 제어부;
    상기 제어부의 결정에 따라 상기 디지털 블록으로부터 획득한 디지털 데이터를 이용하여 새로운 제어신호를 결정하기 위한 제어신호 결정부;
    상기 제어신호 결정부에서 결정된 새로운 제어신호에 따라 전기적 제어신호를 생성하기 위한 제어신호 생성부를 포함하는 아날로그 블록 제어 장치.
  2. 제 1항에 있어서, 상기 제어신호 결정부는 오류 빈도 계산부를 포함하는 아날로그 블록 제어 장치.
  3. 제 2항에 있어서, 상기 오류 빈도 계산부는 디지털 블록에 포함된 TMDS 디코더 및 CRC 검사기의 출력 중 하나 이상을 이용하여 오류 빈도를 계산하는 아날로그 블록 제어 장치.
  4. 제 1항에 있어서, 상기 제어신호 결정부는 패킷 카운터 및 오류 카운터를 포함하는 아날로그 블록 제어 장치.
  5. 제 1항에 있어서, 상기 제어신호 결정부는 제어신호의 우선 순위를 조정하기 위한 우선순위 조정부를 포함하는 아날로그 블록 제어 장치.
  6. 제 5항에 있어서, 상기 우선 순위 조정부는 제어 결과 정렬부 및 제어신호 우선순위 플래그를 포함하는 아날로그 블록 제어 장치.
  7. 제 1항에 있어서, 상기 제어신호는 아날로그 블록의 증폭기의 감도 및 루프 필터 계수 중 하나 이상을 포함하는 조합 제어신호인 아날로그 블록 제어 장치.
  8. 제 1항에 있어서, 상기 제어부는 수신 데이터의 오류 빈도, 케이블의 종류, 케이블의 길이 및 데이터 송신 장치의 종류 중 하나 이상을 고려하여 제어신호의 재설정 여부를 결정하는 아날로그 블록 제어 장치.
  9. 제 8항에 있어서, 상기 제어부는 수신 데이터의 오류 빈도가 미리 설정된 임계값보다 클 경우 제어신호를 재설정하기로 결정하는 아날로그 블록 제어 장치.
  10. 전송 채널로부터 수신한 아날로그 데이터를 디지털 데이터로 복원하기 위한 아날로그 블록;
    상기 아날로그 블록에 의해 복원된 디지털 데이터를 오디오/비디오 데이터로 디코딩하기 위한 디지털 블록; 및
    상기 아날로그 블록을 제어하기 위한 아날로그 블록 제어 장치를 포함하며,
    상기 아날로그 블록 제어 장치는 상기 디지털 블록으로부터 획득한 디지털 데이터를 이용하여 새로운 제어신호를 재설정하는 것을 특징으로 하는 데이터 수신 장치.
  11. 제 10항에 있어서, 상기 데이터 수신 장치는 HDMI 규격에 따른 인터페이스의 일부를 구성하는 데이터 수신장치.
  12. 제 10항에 있어서, 상기 아날로그 블록은 TMDS 수신 아날로그 블록인 데이터 수신장치.
  13. 제 10항에 있어서, 상기 데이터 수신 장치는 TMDS 디코더 및 CRC 검사기를 포함하는 데이터 수신장치.
  14. 제 13항에 있어서, 상기 아날로그 블록 제어 장치는 상기 TMDS 디코더 및 CRC 검사기의 출력 중 하나 이상을 이용하여 아날로그 블록을 제어하는 데이터 수신장치.
  15. 아날로그 블록 및 디지털 블록을 포함하는 데이터의 수신 장치를 이용한 오디오/비디오 데이터의 수신에 있어서,
    상기 아날로그 블록의 제어신호의 재설정 여부를 판단하는 단계;
    상기 제어신호의 재설정이 필요하다고 판단된 경우, 새로운 제어신호를 결정하는 단계; 및
    상기 새로운 제어신호에 따라 전기적 제어신호를 생성하여 아날로그 블록으로 귀환하는 단계를 포함하는 아날로그 블록 제어 방법.
  16. 제 15항에 있어서, 상기 제어신호의 재설정이 필요한가 판단하는 단계는 상기 수신한 데이터의 오류 빈도, 케이블의 종류, 케이블의 길이 및 데이터 송수신 장치와 결합하는 장치의 종류 중 하나 이상을 고려하여 판단하는 단계인 아날로그 블록 제어 방법.
  17. 제 16항에 있어서, 상기 제어신호의 재설정이 필요한가 판단하는 단계는 수신 데이터의 오류 빈도가 미리 설정된 임계값보다 클 경우 제어신호를 재설정하기로 결정하는 아날로그 블록 제어 장치.
  18. 제 16항에 있어서, 상기 수신한 데이터의 오류 빈도는 상기 디지털 블록으로부터 획득한 디지털 데이터를 이용하여 계산하는 아날로그 블록 제어 방법.
  19. 제 15항에 있어서, 상기 새로운 제어신호를 결정하는 단계는 제어신호에 관한 히스토리를 검색하는 단계를 포함하는 아날로그 블록 제어 방법.
  20. 제 15항에 있어서, 상기 새로운 제어신호를 결정하는 단계는 제어신호에 관한 히스토리를 갱신하는 단계를 포함하는 아날로그 블록 제어 방법.
  21. 아날로그 블록 및 디지털 블록을 포함하는 데이터의 수신 장치를 이용한 오디오/비디오 데이터의 수신에 있어서,
    상기 아날로그 블록 제어신호를 변경하는 단계;
    상기 디지털 블록에서 획득한 디지털 데이터를 이용하여 오류 빈도를 계산하는 단계; 및
    상기 오류 빈도에 근거하여 제어신호의 우선 순위를 조정하는 단계를 포함하는 아날로그 블록 제어를 위한 히스토리 갱신 방법.
  22. 제 21항에 있어서, 상기 아날로그 블록 제어신호는 2 이상의 신호를 포함하는 조합 제어신호인 아날로그 블록 제어를 위한 히스토리 갱신 방법.
  23. 제 22항에 있어서, 상기 조합 제어신호는 아날로그 블록의 증폭기 감도 및 루프 필터 계수 중 하나 이상을 포함하는 아날로그 블록 제어를 위한 히스토리 갱신 방법.
  24. 제 21항에 있어서, 상기 우선 순위 조정 단계는 오류 빈도를 기준으로 제어 신호들을 정렬하여 우선 순위를 지정하는 단계를 포함하는 아날로그 블록 제어를 위한 히스토리 갱신 방법.
KR1020070011254A 2007-02-02 2007-02-02 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법 KR100881670B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070011254A KR100881670B1 (ko) 2007-02-02 2007-02-02 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법
US11/748,272 US20080187074A1 (en) 2007-02-02 2007-05-14 Method and apparatus for controlling analog block of data receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070011254A KR100881670B1 (ko) 2007-02-02 2007-02-02 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20080072449A true KR20080072449A (ko) 2008-08-06
KR100881670B1 KR100881670B1 (ko) 2009-02-06

Family

ID=39676151

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070011254A KR100881670B1 (ko) 2007-02-02 2007-02-02 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법

Country Status (2)

Country Link
US (1) US20080187074A1 (ko)
KR (1) KR100881670B1 (ko)

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2507638B2 (ja) * 1989-12-01 1996-06-12 三菱電機株式会社 デ―タ処理装置
US5083304A (en) * 1990-09-28 1992-01-21 Motorola, Inc. Automatic gain control apparatus and method
US5671253A (en) * 1995-07-12 1997-09-23 Thomson Consumer Electronics, Inc. Apparatus for demodulating and decoding video signals encoded in different formats
JP2000031889A (ja) * 1998-07-13 2000-01-28 Hitachi Ltd スペクトラム拡散通信方式の移動通信端末
US7299021B2 (en) * 2001-12-28 2007-11-20 Nokia Corporation Method and apparatus for scaling the dynamic range of a receiver for continuously optimizing performance versus power consumption
US7778351B2 (en) * 2002-04-09 2010-08-17 International Business Machines Corporation Tunable CMOS receiver apparatus
US7072424B2 (en) * 2002-04-23 2006-07-04 Kyocera Wireless Corp. Adaptive direct conversion receiver
US7373561B2 (en) * 2002-10-29 2008-05-13 Broadcom Corporation Integrated packet bit error rate tester for 10G SERDES
KR100463544B1 (ko) * 2002-12-14 2004-12-29 엘지전자 주식회사 채널 등화 장치 및 이를 이용한 디지털 tv 수신기
KR100513274B1 (ko) * 2003-07-30 2005-09-09 이디텍 주식회사 압축기법을 이용한 고속의 디브이아이 제어 방법 및 이를이용한 디브이아이 송신기 및 수신기
US8401128B2 (en) * 2003-08-28 2013-03-19 Telefonaktiebolaget L M Ericsson (Publ) Method and system for adaptable receiver parameters
US7746969B2 (en) * 2006-03-28 2010-06-29 Entropic Communications, Inc. High definition multi-media interface

Also Published As

Publication number Publication date
US20080187074A1 (en) 2008-08-07
KR100881670B1 (ko) 2009-02-06

Similar Documents

Publication Publication Date Title
US8752102B2 (en) Intelligent retransmission of data stream segments
JP3683576B2 (ja) 無線通信装置、無線通信システム、ワイヤレスavシステム、無線伝送方法並びに動作制御プログラム及びそのプログラムを記録した記録媒体
US8510763B2 (en) Changing streaming media quality level based on current device resource usage
US8009920B2 (en) Data recovery apparatus and method
US20090178096A1 (en) Intelligent over-transmission of media data segments
CN110149560B (zh) 基于hls协议的播放器优化方法及系统、存储介质及终端
JPWO2010007749A1 (ja) 送信装置、受信装置、レート制御装置、送信方法及び受信方法
US9300992B2 (en) Use of simultaneously received videos by a system to generate a quality of experience value
EP2256974B1 (en) LDPC decoding method and apparatus
US8484528B2 (en) Receiving apparatus, receiving method and program, and receiving system
JP4335060B2 (ja) 無線通信装置、送信機、受信機、無線通信システム、ワイヤレスavシステム、無線伝送方法並びに動作制御プログラム及びそのプログラムを記録した記録媒体
US9032276B2 (en) Method and system for generation of a tie-breaking metric in a low-density parity check data encoding system
KR100881670B1 (ko) 데이터 수신 장치의 아날로그 블록의 제어 장치 및 방법
US8422866B2 (en) Signal output device, signal output method and readable-by-computer recording medium
US20130259140A1 (en) Circuit, device, method and system for transmitting video data between a video source and a video sink
JP4950464B2 (ja) クロック生成回路、およびそれを搭載した電子機器
US8438443B2 (en) Pattern-dependent error correction method and system
CN108616767B (zh) 一种音频数据传输方法及装置
WO2016104178A1 (ja) 信号処理装置、および信号処理方法、並びにプログラム
US9801112B2 (en) Wireless video link optimization using video-related metrics
TW201836361A (zh) 多媒體資料傳輸方法及多媒體資料傳輸系統
JP4280188B2 (ja) コンテンツ出力装置、コンテンツ選択方法及びコンテンツ選択プログラム
US7460174B2 (en) Apparatus and method for detecting synchronization signal of data signal utilizing synchronization symbols
US20130201396A1 (en) System and method to ensure buffer compliance in a mpeg2 transport stream system
CN117579161A (zh) 一种光纤非线性噪声均衡方法及装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20131230

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20141223

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee