KR20080044984A - 램프 구동회로 및 이를 갖는 표시장치 - Google Patents

램프 구동회로 및 이를 갖는 표시장치 Download PDF

Info

Publication number
KR20080044984A
KR20080044984A KR1020060113863A KR20060113863A KR20080044984A KR 20080044984 A KR20080044984 A KR 20080044984A KR 1020060113863 A KR1020060113863 A KR 1020060113863A KR 20060113863 A KR20060113863 A KR 20060113863A KR 20080044984 A KR20080044984 A KR 20080044984A
Authority
KR
South Korea
Prior art keywords
voltage
switching signal
switching
square wave
output
Prior art date
Application number
KR1020060113863A
Other languages
English (en)
Inventor
강문식
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060113863A priority Critical patent/KR20080044984A/ko
Priority to US11/933,006 priority patent/US7652435B2/en
Priority to EP07021894A priority patent/EP1924129A3/en
Priority to JP2007297936A priority patent/JP2008130558A/ja
Priority to CNA2007103062828A priority patent/CN101232765A/zh
Publication of KR20080044984A publication Critical patent/KR20080044984A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/24Circuit arrangements in which the lamp is fed by high frequency ac, or with separate oscillator frequency
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/26Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc
    • H05B41/28Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters
    • H05B41/282Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices
    • H05B41/2825Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a bridge converter in the final stage
    • H05B41/2827Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a bridge converter in the final stage using specially adapted components in the load circuit, e.g. feed-back transformers, piezoelectric transformers; using specially adapted load circuit configurations
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/26Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc
    • H05B41/28Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters
    • H05B41/282Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices
    • H05B41/2825Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a bridge converter in the final stage
    • H05B41/2828Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a bridge converter in the final stage using control circuits for the switching elements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/30Circuit arrangements in which the lamp is fed by pulses, e.g. flash lamp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Circuit Arrangements For Discharge Lamps (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

램프 구동회로 및 이를 갖는 표시장치에서, 제1 전압 발생부는 직류전원전압을 입력받고, 제1 스위칭 신호 및 제1 스위칭 신호와 반전된 위상을 갖는 제2 스위칭 신호에 응답하여 제1 구형파 전압을 출력한다. 제2 전압 발생부는 제1 스위칭 신호로부터 기 설정된 위상만큼 쉬프트된 제3 스위칭 신호 및 제3 스위칭 신호와 반전된 위상을 갖는 제4 스위칭 신호에 응답하여 제2 구형파 전압을 출력한다. 변압기는 제1 및 제2 구형파 전압을 각각 입력받고, 제1 및 제2 구형파 전압의 전위차로 정의되는 제1 구동전압을 제2 구동전압으로 승압시킨 후 램프로 인가한다. 따라서, 램프 구동회로의 회로 구성을 단순화시킬 수 있다.

Description

램프 구동회로 및 이를 갖는 표시장치{LAMP DRIVING CIRCUIT AND DISPLAY APPARATUS HAVING THE SAME}
도 1은 본 발명의 일 실시예에 따른 램프 구동회로를 나타낸 회로도이다.
도 2는 도 1에 도시된 제1 내지 제4 스위칭 신호, 제1 및 제2 구형파 전압, 제1 구동전압의 파형도이다.
도 3은 본 발명의 다른 실시예에 따른 램프 구동회로를 나타낸 회로도이다.
도 4는 도 3에 도시된 제1 내지 제8 스위칭 신호의 파형도이다.
도 5는 도 3에 도시된 제1 내지 제4 구형파 전압, 제1 내지 제3 구동전압의 파형도이다.
도 6은 본 발명의 또 다른 실시예에 따른 액정표시장치의 블럭도이다.
*도면의 주요 부분에 대한 부호의 설명*
100, 200 -- 램프 구동회로 110, 210 -- 제1 전압 발생부
120, 230 -- 제2 전압 발생부 130 -- 변압기
300 -- 백라이트 어셈블리 400 -- 표시패널
500 -- 패널 구동회로 510 -- 타이밍 컨트롤러
520 -- 데이터 구동회로 530 -- 게이트 구동회로
600 -- 액정표시장치
본 발명은 램프 구동회로 및 이를 갖는 표시장치에 관한 것으로, 더욱 상세하게는 회로 구성을 단순화시킬 수 있는 램프 구동회로 및 이를 갖는 표시장치에 관한 것이다.
일반적으로, 액정표시장치는 광을 발생하는 백라이트 어셈블리 및 광을 이용하여 영상을 표시하는 표시패널을 포함한다.
백라이트 어셈블리는 광을 발생하는 하나 이상의 램프로 이루어진다. 백라이트 어셈블리에 구비된 램프를 구동하기 위하여 액정표시장치는 램프 구동회로를 더 구비한다.
램프 구동회로는 푸시-풀 병렬 공진 인버터, 하프-브릿지 직렬 공진 인버터 및 풀-브릿지 직렬 공진 인버터와 같은 구성으로 이루어질 수 있다.
이 중 풀-브릿지 직렬 공진 인버터는 램프의 개수보다 4배 많은 스위칭 소자를 구비하고, 각 스위칭 소자에 인가되는 스위칭 신호의 펄스 폭을 변조시킴으로써, 변압기로 인가되는 전압을 제어한다.
그러나, 풀-브릿지 직렬 공진 인버터에는 다른 인버터 구조보다 많은 스위칭 소자가 구비하므로, 풀-브릿지 직렬 공진 인버터를 포함하는 램프 구동회로의 구성이 상대적으로 복잡해진다.
따라서, 본 발명의 목적은 회로 구성을 단순화시키기 위한 램프 구동회로를 제공하는 것이다.
또한, 본 발명의 다른 목적은 상기한 램프 구동회로를 구비하는 표시장치를 제공하는 것이다.
본 발명에 따른 램프 구동회로는 제1 전압 발생부, 제2 전압 발생부 및 변압기를 포함한다.
상기 제1 전압 발생부는 직류전원전압을 입력받고, 제1 스위칭 신호 및 상기 제1 스위칭 신호와 반전된 위상을 갖는 제2 스위칭 신호에 응답하여 제1 구형파 전압을 출력한다. 상기 제2 전압 발생부는 상기 직류전원전압을 입력받고, 상기 제1 스위칭 신호로부터 기 설정된 위상만큼 쉬프트된 제3 스위칭 신호 및 상기 제3 스위칭 신호와 반전된 위상을 갖는 제4 스위칭 신호에 응답하여 제2 구형파 전압을 출력한다. 상기 변압기는 제1 및 제2 입력단자를 통해 상기 제1 및 제2 구형파 전압을 각각 입력받아 상기 제1 및 제2 구형파 전압의 전위차로 정의되는 제1 구동전압을 상기 제1 구동전압보다 높은 전압레벨을 갖는 제2 구동전압으로 승압시키고, 상기 제2 구동전압을 램프로 인가한다.
본 발명에 따른 램프 구동회로는 제1 전압 발생부, 제2 전압 발생부 및 승압부를 포함한다. 상기 제1 전압 발생부는 직류전원전압을 입력받고, 제1 스위칭 신호 및 상기 제1 스위칭 신호와 반전된 위상을 갖는 제2 스위칭 신호에 응답하여 제1 구형파 전압을 출력하는 제1 출력단자를 포함한다. 상기 제2 전압 발생부는 상기 직류전원전압을 입력받고, 상기 제1 스위칭 신호로부터 기 설정된 위상만큼 쉬프트된 n개(여기서, n은 2이상의 정수)의 제3 스위칭 신호 및 상기 n개의 제3 스위칭 신호와 반전된 위상을 갖는 n개의 제4 스위칭 신호에 응답하여 상기 제1 구형파 전압과 다른 위상을 갖는 n개의 제2 구형파 전압을 출력하는 n개의 제2 출력단자를 포함한다.
상기 승압부는 n개의 변압기로 이루어지고, 상기 n개의 변압기의 제1 입력단자들은 상기 제1 전압 발생부의 제1 출력단자에 공통으로 연결되어 상기 제1 구형파 전압을 입력받는다. 상기 n개의 변압기의 제2 입력단자들은 상기 제2 전압 발생부로부터 상기 n개의 제2 구형파 전압을 각각 입력받는다. 따라서, 상기 n개의 변압기는 상기 제1 구형파 전압을 대한 상기 n개의 제2 구형파 전압의 전위차로 정의되는 n개의 제1 구동전압을 각각 입력받아서 상기 n개의 제1 구동전압보다 높은 전압레벨을 갖는 n개의 제2 구동전압으로 승압시킨다. 승압된 상기 n개의 제2 구동전압은 n개의 램프로 각각 인가된다.
본 발명에 따른 표시장치는 광을 발생하는 n개(n은 1 이상의 정수)의 램프로 이루어진 백라이트 어셈블리, 상기 n개의 램프의 구동을 제어하는 램프 구동회로, 및 상기 백라이트 어셈블리로부터 상기 광을 입력받아 영상을 표시하는 표시패널을 포함한다.
상기 램프 구동회로는 제1 전압 발생부, 제2 전압 발생부 및 승압부를 포함한다. 상기 제1 전압 발생부는 직류전원전압을 입력받고, 제1 스위칭 신호 및 상기 제1 스위칭 신호와 반전된 위상을 갖는 제2 스위칭 신호에 응답하여 제1 구형파 전 압을 출력하는 제1 출력단자를 포함한다. 상기 제2 전압 발생부는 상기 직류전원전압을 입력받고, 상기 제1 스위칭 신호로부터 기 설정된 위상만큼 쉬프트된 n개(여기서, n은 2이상의 정수)의 제3 스위칭 신호 및 상기 n개의 제3 스위칭 신호와 반전된 위상을 갖는 n개의 제4 스위칭 신호에 응답하여 상기 제1 구형파 전압과 다른 위상을 갖는 n개의 제2 구형파 전압을 출력하는 n개의 제2 출력단자를 포함한다.
상기 승압부는 n개의 변압기로 이루어지고, 상기 n개의 변압기의 제1 입력단자들은 상기 제1 전압 발생부의 제1 출력단자에 공통으로 연결되어 상기 제1 구형파 전압을 입력받는다. 상기 n개의 변압기의 제2 입력단자들은 상기 제2 전압 발생부로부터 상기 n개의 제2 구형파 전압을 각각 입력받는다. 따라서, 상기 n개의 변압기는 상기 제1 구형파 전압을 대한 상기 n개의 제2 구형파 전압의 전위차로 정의되는 n개의 제1 구동전압을 각각 입력받아서 상기 n개의 제1 구동전압보다 높은 전압레벨을 갖는 n개의 제2 구동전압으로 승압시킨다. 승압된 상기 n개의 제2 구동전압은 n개의 램프로 각각 인가된다.
이러한 램프 구동회로 및 이를 갖는 표시장치에 따르면, 제1 및 제2 스위칭 신호를 기준으로 하여 제3 및 제4 스위칭 신호의 위상을 쉬프트시킴으로써, 제1 및 제2 구형파 전압을 생성하고, 상기 제1 및 제2 구형파 전압을 근거로하여 생성된 제1 구동전압을 제2 구동전압으로 승압시켜 램프로 인가함으로써, 램프 구동회로에 구비되는 스위칭 소자의 개수를 감소시킬 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 램프 구동회로를 나타낸 회로도이고, 도 2는 도 1에 도시된 제1 내지 제4 스위칭 신호, 제1 및 제2 구형파 전압, 제1 구동전압의 파형도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 램프 구동회로(100)는 제1 전압 발생부(110), 제2 전압 발생부(120) 및 변압기(130)으로 이루어진다.
상기 제1 전압 발생부(110)는 제1 및 제2 스위칭 신호(S1, S2)에 응답하여 외부로부터 인가된 직류전원전압(Vin)을 제1 구형파 전압(VAB)으로 변환하여 출력한다. 상기 제2 전압 발생부(120)는 제3 및 제4 스위칭 신호(S3, S4)에 응답하여 상기 직류전원전압(Vin)을 상기 제1 구형파 전압(VAB)과 다른 위상을 갖는 제2 구형파 전압(VCD)으로 변환하여 출력한다.
상기 제1 전압 발생부(110)는 제1 및 제2 스위칭 트랜지스터(T1, T2), 제1 및 제2 다이오드(D1, D2)를 포함한다. 상기 제1 스위칭 트랜지스터(T1)의 입력전극은 상기 직류전원전압(Vin)이 인가되는 제1 노드(A)에 연결되고, 제어전극은 상기 제1 스위칭 신호(S1)를 입력받으며, 출력전극은 상기 변압기(130)의 제1 입력단자(IN1)에 연결된다. 상기 제2 스위칭 트랜지스터(T2)의 입력전극은 상기 제1 스위칭 트랜지스터(T1)의 출력전극에 연결되고, 제어전극은 상기 제2 스위칭 신호(S2)를 입력받으며, 출력전극은 접지전압이 인가되는 제2 노드(B)에 연결된다.
도 2에 도시된 바와 같이, 상기 제1 스위칭 신호(S1)와 상기 제2 스위칭 신호(S2)는 서로 반전된 위상을 갖는다. 본 발명의 일 예로, 상기 제1 및 제2 스위칭 신호(S1, S2)의 듀티비는 50%이다.
상기 제1 스위칭 트랜지스터(T1)는 상기 제1 스위칭 신호(S1)에 의해서 턴-온되어, 상기 제1 스위칭 트랜지스터(T1)의 출력전극에는 상기 직류전원전압(Vin)이 출력된다. 이후, 상기 제1 스위칭 트랜지스터(T1)가 턴-오프되고, 상기 제2 스위칭 트랜지스터(T2)가 상기 제2 스위칭 신호(S2)에 응답하여 턴-온되면, 상기 제1 스위칭 트랜지스터(T1)의 출력전극의 전위는 상기 접지전압으로 다운된다. 결과적으로, 상기 제1 전압 발생부(110)는 상기 제1 스위칭 신호(S1)의 하이구간동안에는 상기 직류전원전압(Vin)과 동일한 전위를 갖고, 상기 제2 스위칭 신호(S2)의 하이구간동안에는 상기 접지전압으로 다운되는 제1 구형파 전압(VAB)을 출력한다. 상기 제1 전압 발생부(110)로부터 출력된 상기 제1 구형파 전압(VAB)은 상기 변압기(130)의 제1 입력단자(IN1)로 인가된다.
상기 제1 전압 발생부(110)에서 상기 제1 다이오드(D1)의 애노드는 상기 제1 스위칭 소자(T1)의 출력전극에 연결되고, 캐소드는 상기 제1 노드(A)에 연결된다. 상기 제2 다이오드(D2)의 애노드는 상기 제2 노드(B)에 연결되고, 캐소드는 상기 제2 스위칭 소자(T2)의 입력전극에 연결된다. 상기 제1 및 제2 다이오드(D1, D2)에는 역바이어스가 걸리게 되어 상기 제1 및 제2 스위칭 소자(T1, T2)에 역전류가 흐르는 것을 방지한다.
한편, 상기 제2 전압 발생부(120)는 제3 및 제4 스위칭 트랜지스터(T3, T4), 제3 및 제4 다이오드(D3, D4)를 포함한다. 상기 제3 스위칭 트랜지스터(T3)의 입력 전극은 상기 직류전원전압(Vin)이 인가되는 제3 노드(C)에 연결되고, 제어전극은 상기 제3 스위칭 신호(S3)를 입력받으며, 출력전극은 상기 변압기(130)의 제2 입력단자(IN2)에 연결된다. 상기 제4 스위칭 트랜지스터(T4)의 입력전극은 상기 제3 스위칭 트랜지스터(T3)의 출력전극에 연결되고, 제어전극은 상기 제4 스위칭 신호(S4)를 입력받으며, 출력전극은 접지전압이 인가되는 제4 노드(D)에 연결된다.
도 2에 도시된 바와 같이, 또한, 상기 제3 스위칭 신호(S3)는 상기 제1 스위칭 신호(S1)에 대해서 소정의 시간(t1)만큼 딜레이된 위상을 갖고, 상기 제4 스위칭 신호(S4)는 상기 제3 스위칭 신호(S3)와 반전된 위상을 갖는다. 본 발명의 일 예로, 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제3 스위칭 신호(S3)의 하이구간은 부분적으로 오버랩되고, 상기 제2 스위칭 신호(S2)의 하이구간과 상기 제4 스위칭 신호(S4)의 하이구간은 부분적으로 오버랩된다. 또한, 상기 제1 내지 제4 스위칭 신호(S1, S2, S3, S4)의 듀티비는 50%이다.
상기 제3 스위칭 트랜지스터(T3)는 상기 제3 스위칭 신호(S3)에 의해서 턴-온되어, 상기 제3 스위칭 트랜지스터(T3)의 출력전극에는 상기 직류전원전압(Vin)이 출력된다. 이후, 상기 제3 스위칭 트랜지스터(T3)가 턴-오프되고, 상기 제4 스위칭 트랜지스터(T4)가 상기 제4 스위칭 신호(S4)에 응답하여 턴-온되면, 상기 제3 스위칭 트랜지스터(T3)의 출력전극의 전위는 상기 접지전압으로 다운된다. 결과적으로, 상기 제2 전압 발생부(120)는 상기 제3 스위칭 신호(S3)의 하이구간동안에는 상기 직류전원전압(Vin)과 동일한 전위를 갖고, 상기 제4 스위칭 신호(S4)의 하이 구간동안에는 상기 접지전압으로 다운되는 제2 구형파 전압(VCD)을 출력한다. 상기 제2 전압 발생부(120)로부터 출력된 상기 제2 구형파 전압(VCD)은 상기 변압기(130)의 제2 입력단자(IN2)로 인가된다.
상기 제2 전압 발생부(120)로부터 출력된 상기 제2 구형파 전압(VCD)은 상기 제1 구형파 전압(VAB)에 대해서 소정의 시간만큼 딜레이된 위상을 갖는다. 즉, 상기 제1 및 제2 구형파 전압(VAB, VCD)의 위상차는 상기 제1 및 제3 스위칭 신호(S1, S3)의 위상차와 동일하다.
상기 변압기(130)의 제1 및 제2 입력단자(IN1, IN2)에는 상기 제1 및 제2 구형파 전압(VAB, VCD)이 각각 인가되므로, 상기 변압기(130)의 입력전압(이하, 제1 구동전압(Vp))은 상기 제1 및 제2 구형파 전압(VAB, VCD)의 전위차로 정의된다.
상기 제1 구동전압(Vp)은 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제3 스위칭 신호(S3)의 로우구간이 오버랩되는 제1 구간(P1)에서 상기 직류전원전압(Vin)과 동일한 전위를 갖고, 상기 제1 스위칭 신호(S1)의 로우구간과 상기 제3 스위칭 신호(S3)의 하이구간이 오버랩되는 제2 구간(P2)에서 상기 직류전원전압(Vin)과 반대의 극성을 갖는 전위(-Vin)를 가진다. 또한, 상기 제1 구동전압(Vp)은 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제3 스위칭 신호(S3)의 하이구간이 오버랩되는 제3 구간(P3) 및 상기 제1 스위칭 신호(S1)의 로우 구간과 상기 제3 스위칭 신호(S3)의 로우구간이 오버랩되는 제4 구간(P4)에서 0V의 전위를 갖는다.
상기 변압기(130)는 상기 제1 구동전압(Vp)을 상기 제1 구동전압(Vp)보다 높은 전압레벨을 갖는 제2 구동전압(VLamp)으로 승압시키고, 승압된 상기 제2 구동전압(VLamp)을 램프로 제공한다. 상기 램프(Lamp)는 상기 제2 구동전압(VLamp)에 응답하여 광을 발생한다.
도 1 및 도 2에 도시된 바와 같이, 본 발명의 일 실시예에 따른 램프 구동회로(100)는 상기 제1 내지 제4 스위칭 신호(S1 ~ S4)의 위상차를 이용하여 상기 변압기(130)로 인가되는 제1 구동전압(Vp)을 생성한다.
도 3은 본 발명의 다른 실시예에 따른 램프 구동회로를 나타낸 회로도이다.
도 3을 참조하면, 본 발명의 다른 실시예에 따른 램프 구동회로(200)는 제1 전압 발생부(210), 제2 전압 발생부(230) 및 승압부(240)를 포함한다. 도 3에 도시된 상기 제1 전압 발생부(210)는 도 1에 도시된 제1 전압 발생부(110)로 동일한 구조로 이루어지므로, 구체적인 설명은 생략한다.
상기 승압부(240)는 제1, 제2 및 제3 변압기(241, 242, 243)로 이루어진다. 상기 제1 내지 제3 변압기(241, 242, 243)의 제1 입력단자들(IN1)은 상기 제1 전압 발생부(210)의 출력단자(즉, 제1 스위칭 트랜지스터(T1)의 출력전극)에 공통적으로 연결된다.
한편, 상기 제2 전압 발생부(230)는 제3, 제4, 제5, 제6, 제7 및 제8 스위칭 트랜지스터(T3, T4, T5, T6, T7, T8), 제3, 제4, 제5, 제6, 제7 및 제8 다이오드(D3, D4, D5, D6, D7, D8)로 이루어진다.
상기 제3 스위칭 트랜지스터(T3)의 입력전극은 상기 직류전원전압(Vin)이 인가되는 제3 노드(C)에 연결되고, 제어전극은 상기 제3 스위칭 신호(S3)를 입력받으며, 출력전극은 상기 제1 변압기(241)의 제2 입력단자(IN2)에 연결된다. 상기 제4 스위칭 트랜지스터(T4)의 입력전극은 상기 제3 스위칭 트랜지스터(T3)의 출력전극에 연결되고, 제어전극은 상기 제4 스위칭 신호(S4)를 입력받으며, 출력전극은 접지전압이 인가되는 제4 노드(D)에 연결된다.
상기 제5 스위칭 트랜지스터(T5)의 입력전극은 상기 직류전원전압(Vin)이 인가되는 제5 노드(E)에 연결되고, 제어전극은 상기 제5 스위칭 신호(S5)를 입력받으며, 출력전극은 상기 제2 변압기(242)의 제2 입력단자(IN2)에 연결된다. 상기 제6 스위칭 트랜지스터(T6)의 입력전극은 상기 제5 스위칭 트랜지스터(T5)의 출력전극에 연결되고, 제어전극은 상기 제6 스위칭 신호(S6)를 입력받으며, 출력전극은 접지전압이 인가되는 제6 노드(F)에 연결된다.
상기 제7 스위칭 트랜지스터(T7)의 입력전극은 상기 직류전원전압(Vin)이 인가되는 제7 노드(G)에 연결되고, 제어전극은 상기 제7 스위칭 신호(S7)를 입력받으며, 출력전극은 상기 제3 변압기(243)의 제2 입력단자(IN2)에 연결된다. 상기 제8 스위칭 트랜지스터(T8)의 입력전극은 상기 제7 스위칭 트랜지스터(T7)의 출력전극에 연결되고, 제어전극은 상기 제8 스위칭 신호(S8)를 입력받으며, 출력전극은 접지전압이 인가되는 제8 노드(H)에 연결된다.
상기 제1 전압 발생부(210)에서는 상기 제1 및 제2 스위칭 신호(S1, S2)에 응답하여 기준 전압인 제1 구형파 전압(VAB)이 출력된다. 또한, 상기 제2 전압 발생부(230)에서는 상기 제3 내지 제8 스위칭 신호(S3 ~ S8)에 응답하여 상기 제1 구형파 전압(VAB)에 대해서 소정의 기간만큼 쉬프트된 제2, 제3 및 제4 구형파 전압(VCD, VEF, VGH)이 출력된다.
상기 제3 스위칭 신호(S3)는 상기 제1 스위칭 신호(S1)에 대해서 소정의 기간만큼 쉬프트된 위상을 갖고, 상기 제4 스위칭 신호(S4)는 상기 제3 스위칭 신호(S3)와 반전된 위상을 갖는다. 본 발명의 일 예로, 상기 제5 및 제7 스위칭 신호(S5, S7)는 상기 제3 스위칭 신호(S3)와 동일한 위상을 갖고, 상기 제6 및 제8 스위칭 신호(S6, S8)는 상기 제4 스위칭 신호(S4)와 동일한 위상을 갖는다. 이 경우, 상기 제2 내지 제4 구형파 전압(VCD, VEF, VGH)은 서로 동일한 위상을 갖는다.
결과적으로, 상기 제1 구형파 전압(VAB)과 상기 제2 구형파 전압(VCD)의 전위차로 정의되는 제1 구동전압(Vp1), 상기 제1 구형파 전압(VAB)과 상기 제3 구형파 전압(VEF)의 전위차로 정의되는 제2 구동전압(Vp2) 및 상기 제1 구형파 전압(VAB)과 상기 제4 구형파 전압(VGH)의 전위차로 정의되는 제3 구동전압(Vp3)은 서로 동일한 위상, 동일한 진폭 및 동일한 펄스폭을 갖는다.
상기 제1 내지 제3 변압기(241, 242, 243)는 상기 제1 내지 제3 구동전압(Vp1, Vp2, Vp3)을 각각 입력받아서, 상기 제1 내지 제3 구동전압(Vp1, Vp2, Vp3)보다 높은 전압레벨을 갖는 제4 내지 제6 구동전압(VLamp1, VLamp2, VLamp3)으로 승압시킨다. 상기 제1 내지 제3 변압기(241, 242, 243)에는 제1 내지 제3 램프(Lamp1, Lamp2, Lamp3)가 각각 일대일 대응하여 연결된다. 따라서, 상기 제1 내지 제3 램프(Lamp1, Lamp2, Lamp3)는 상기 제1 내지 제3 변압기(241, 242, 243)로부터 각각 출력된 상기 제4 내지 제6 구동전압(VLamp1, VLamp2, VLamp3)에 각각 응답하여 광을 발생한다.
이하에서는, 도 4 및 도 5를 참조하여 상기 제1 내지 제3 구동전압(Vp1, Vp2, Vp3)의 펄스폭이 상기 제1 스위칭 신호(S1)에 대한 상기 제3, 제5 및 제7 스위칭 신호(S1, S5, S7)의 위상 쉬프트 정도에 따라서 달라지는 것을 구체적으로 설명하기로 한다.
도 4는 도 3에 도시된 제1 내지 제8 스위칭 신호의 파형도이고, 도 5는 도 3에 도시된 제1 내지 제4 구형파 전압, 제1 내지 제3 구동전압의 파형도이다.
도 4를 참조하면, 제1 스위칭 신호(S1)와 제2 스위칭 신호(S2)는 서로 반전된 위상을 갖는다. 본 발명의 일 예로, 상기 제1 및 제2 스위칭 신호(S1, S2)의 듀티비는 50%이다.
제3 스위칭 신호(S3)는 상기 제1 스위칭 신호(S1)에 대해서 제1 시간(t1)만큼 딜레이되고, 상기 제4 스위칭 신호(S4)는 상기 제3 스위칭 신호(S3)와 반전된 위상을 갖는다. 본 발명에서, 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제3 스위칭 신호(S3)의 하이구간은 부분적으로 오버랩되고, 상기 제2 스위칭 신호(S2)의 하이구간과 상기 제4 스위칭 신호(S4)의 하이구간은 부분적으로 오버랩된다. 또한, 상기 제3 및 제4 스위칭 신호(S3, S4)의 주기는 상기 제1 및 제2 스위칭 신호(S1, S2)의 주기와 동일하고, 상기 제3 및 제4 스위칭 신호(S3, S4)의 듀티비는 50%이다.
제5 스위칭 신호(S5)는 상기 제1 스위칭 신호(S1)에 대해서 상기 제1 시간(t1)보다 긴 제2 시간(t2)만큼 딜레이되고, 상기 제6 스위칭 신호(S6)는 상기 제5 스위칭 신호(S5)와 반전된 위상을 갖는다. 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제5 스위칭 신호(S5)의 하이구간은 부분적으로 오버랩되고, 상기 제2 스위칭 신호(S2)의 하이구간과 상기 제6 스위칭 신호(S6)의 하이구간은 부분적으로 오버랩된다. 또한, 상기 제5 및 제6 스위칭 신호(S5, S6)의 주기는 상기 제1 및 제2 스위칭 신호(S1, S2)의 주기와 동일하고, 상기 제5 및 제6 스위칭 신호(S5, S6)의 듀티비는 50%이다.
제7 스위칭 신호(S7)는 상기 제1 스위칭 신호(S1)에 대해서 상기 제2 시간(t2)보다 긴 제3 시간(t3)만큼 딜레이되고, 상기 제8 스위칭 신호(S8)는 상기 제7 스위칭 신호(S7)와 반전된 위상을 갖는다. 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제7 스위칭 신호(S7)의 하이구간은 부분적으로 오버랩되고, 상기 제2 스위칭 신호(S2)의 하이구간과 상기 제8 스위칭 신호(S8)의 하이구간은 부분적으로 오버랩된다. 또한, 상기 제7 및 제8 스위칭 신호(S7, S8)의 주기는 상기 제1 및 제2 스위칭 신호(S1, S2)의 주기와 동일하고, 상기 제7 및 제8 스위칭 신호(S7, S8)의 듀티비는 50%이다.
도 3 및 도 5를 참조하면, 상기 제1 및 제2 스위칭 신호(S1, S2)에 응답하여 제1 전압 발생부(210)에서는 제1 구형파 전압(VAB)이 출력된다. 한편, 제2 전압 발생부(230)는 상기 제3 및 제4 스위칭 신호(S3, S4)에 응답하여 상기 제1 구형파 전압(VAB)에 대해서 제1 시간(t1)만큼 딜레이된 제2 구형파 전압(VCD)을 출력하고, 상기 제5 및 제6 스위칭 신호(S5, S6)에 응답하여 상기 제1 구형파 전압(VAB)에 대해서 제2 시간(t2)만큼 딜레이된 제3 구형파 전압(VEF)을 출력하며, 상기 제7 및 제8 스위칭 신호(S7, S8)에 응답하여 상기 제1 구형파 전압(VAB)에 대해서 제3 시간(t3)만큼 딜레이된 제4 구형파 전압(VGH)을 출력한다.
상기 제1 전압 발생부(210)로부터 출력된 제1 구형파 전압(VAB)은 제1 내지 제3 변압기(241, 242, 243)의 제1 입력단자들(IN1)로 인가되고, 상기 제2 전압 발생부(230)로부터 출력된 상기 제2 내지 제4 구형파 전압(VCD, VEF, VGH)은 상기 제1 내지 제3 변압기(241, 242, 243)의 제2 입력단자들(IN2)로 각각 인가된다.
결과적으로, 상기 제1 구형파 전압(VAB)과 상기 제2 구형파 전압(VCD)의 전위차로 정의되는 제1 구동전압(Vp1)이 상기 제1 변압기(241)의 입력전압이 되고, 상기 제1 구형파 전압(VAB)과 상기 제3 구형파 전압(VEF)의 전위차로 정의되는 제2 구동전압(Vp2)이 상기 제2 변압기(242)의 입력전압이 되며, 상기 제1 구형파 전압(VAB)과 상기 제4 구형파 전압(VGH)의 전위차로 정의되는 제3 구동전압(Vp3)이 상 기 제3 변압기(243)의 입력전압이 된다.
상기 제1 구동전압(Vp1)은 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제3 스위칭 신호(S3)의 로우구간이 오버랩되는 제1 구간(P1)에서 상기 직류전원전압(Vin)과 동일한 전위를 갖고, 상기 제1 스위칭 신호(S1)의 로우구간과 상기 제3 스위칭 신호(S3)의 하이구간이 오버랩되는 제2 구간(P2)에서 상기 직류전원전압(Vin)과 반대의 극성을 갖는 전위(-Vin)를 가진다. 또한, 상기 제1 구동전압(Vp1)은 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제3 스위칭 신호(S3)의 하이구간이 오버랩되는 제3 구간(P3) 및 상기 제1 스위칭 신호(S1)의 로우구간과 상기 제3 스위칭 신호(S3)의 로우구간이 오버랩되는 제4 구간(P4)에서 0V의 전위를 갖는다.
상기 제2 구동전압(Vp2)은 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제5 스위칭 신호(S5)의 로우구간이 오버랩되는 제5 구간(P5)에서 상기 직류전원전압(Vin)과 동일한 전위를 갖고, 상기 제1 스위칭 신호(S1)의 로우구간과 상기 제5 스위칭 신호(S5)의 하이구간이 오버랩되는 제6 구간(P6)에서 상기 직류전원전압(Vin)과 반대의 극성을 갖는 전위(-Vin)를 가진다. 또한, 상기 제2 구동전압(Vp2)은 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제5 스위칭 신호(S5)의 하이구간이 오버랩되는 제7 구간(P7) 및 상기 제1 스위칭 신호(S1)의 로우구간과 상기 제5 스위칭 신호(S5)의 로우구간이 오버랩되는 제8 구간(P8)에서 0V의 전위를 갖는다.
마지막으로, 상기 제3 구동전압(Vp3)은 상기 제1 스위칭 신호(S1)의 하이구 간과 상기 제7 스위칭 신호(S7)의 로우구간이 오버랩되는 제9 구간(P9)에서 상기 직류전원전압(Vin)과 동일한 전위를 갖고, 상기 제1 스위칭 신호(S1)의 로우구간과 상기 제7 스위칭 신호(S7)의 하이구간이 오버랩되는 제10 구간(P10)에서 상기 직류전원전압(Vin)과 반대의 극성을 갖는 전위(-Vin)를 가진다. 또한, 상기 제3 구동전압(Vp3)은 상기 제1 스위칭 신호(S1)의 하이구간과 상기 제7 스위칭 신호(S7)의 하이구간이 오버랩되는 제11 구간(P11) 및 상기 제1 스위칭 신호(S1)의 로우구간과 상기 제7 스위칭 신호(S7)의 로우구간이 오버랩되는 제12 구간(P12)에서 0V의 전위를 갖는다.
따라서, 상기 제2 구동전압(Vp2)의 제5 및 제6 구간(P5, P6)에서의 펄스폭은 상기 제1 구동전압(Vp1)의 제1 및 제2 구간(P1, P2)에서의 펄스폭보다 각각 넓고, 상기 제3 구동전압(Vp3)의 제9 및 제10 구간(P9, P10)에서의 펄스폭은 상기 제2 구동전압(Vp2)의 제5 및 제6 구간(P5, P6)에서의 펄스폭보다 각각 넓다.
상기 제1 내지 제3 변압기(241, 242, 243)는 상기 제1 내지 제3 구동전압(Vp1, Vp2, Vp3)을 각각 입력받아서 상기 제1 내지 제3 구동전압(Vp1, Vp2, Vp3)보다 높은 전압레벨을 갖는 제4 내지 제6 구동전압(VLamp1, VLamp2, VLamp3)을 출력한다. 출력된 제4 내지 제6 구동전압(VLamp1, VLamp2, VLamp3)은 제1 내지 제3 램프(Lamp1, Lamp2, Lamp3)로 각각 인가된다. 따라서, 상기 제1 내지 제3 램프(Lamp1, Lamp2, Lamp3)는 상기 제4 내지 제6 구동전압(VLamp1, VLamp2, VLamp3)에 각각 응답하여 광을 발생한다.
도 3에 도시된 바와 같이, 상기 램프 구동회로(200)는 상기 제1 스위싱 신호(S1)에 대해서 소정의 위상만큼 상기 제3, 제5 및 제7 스위칭 신호(S3, S5, S7)를 쉬프트 시키는 위상 쉬프트 변조(Phase Shift Modulation) 방식을 채택하여 제1 내지 제3 구형파 전압(VAB, VCD, VEF)을 생성한다.
따라서, 상기 제1 내지 제3 변압기(241, 242, 243)의 제1 입력단자들(IN1)은 상기 제1 전압 발생부(210)에 공통적으로 연결되어 상기 제1 구형파 전압(VAB)을 공통으로 입력받는다. 즉, 상기 램프 구동회로(200)는 상기 제1 내지 제3 변압기(241, 242, 243)의 제1 입력단자들(IN1)에 제1 구형파 전압(VAB)을 제공하기 위하여 두 개의 스위칭 트랜지스터만을 구비한다. 그 결과, 상기 램프 구동회로(200)에 구비되는 스위칭 트랜지스터의 전체 개수를 감소시킬 수 있고, 이로써 상기 램프 구동회로(200)의 구성을 단순화시킬 수 있다.
도 6은 본 발명의 또 다른 실시예에 따른 액정표시장치의 블럭도이다.
도 6을 참조하면, 본 발명의 또 다른 실시예에 따른 액정표시장치(600)는 램프 구동회로(200), 백라이트 어셈블리(300), 표시패널(400) 및 패널 구동회로(500)를 포함한다.
상기 램프 구동회로(200)는 도 1 또는 도 3에 도시된 구성으로 이루어지므로, 상기 램프 구동회로(200)에 대한 구체적인 설명은 생략한다. 상기 램프 구동회로(200)는 직류전원전압(Vin)에 응답하여 제2 구동전압(VLamp)을 출력한다.
상기 백라이트 어셈블리(300)는 광을 발생하는 하나 이상의 램프(미도시)를 포함한다. 상기 하나 이상의 램프는 상기 제2 구동전압(VLamp)에 응답하여 상기 광을 발생하고, 발생된 상기 광은 상기 표시패널(400) 측으로 인가된다.
상기 패널 구동회로(500)는 타이밍 컨트롤러(510), 데이터 구동회로(520) 및 게이트 구동회로(530)를 포함한다.
상기 타이밍 컨트롤러(510)는 외부 장치로부터 영상 데이터(I-data)와 각종 제어신호(O-CS)를 입력받는다. 상기 타이밍 컨트롤러(510)는 상기 각종 제어신호(O-CS)를 데이터측 제어신호(CS1) 및 게이트측 제어신호(CS2)로 변환하여 출력한다. 상기 데이터 구동회로(520)는 상기 데이터측 제어신호(CS1)에 동기하여 상기 타이밍 컨트롤러(510)로부터 상기 영상 데이터(I-data)를 입력받는다. 상기 데이터 구동회로(520)는 감마 기준전압(VGMMA)을 근거로하여 상기 영상 데이터(I-data)에 대응하는 데이터 전압으로 변환하고, 변환된 상기 데이터 전압을 상기 다수의 데이터 라인(DL1 ~ DLm)으로 출력한다.
상기 게이트 구동회로(530)는 게이트 온 전압(Von)과 게이트 오프 전압(Voff)을 입력받고, 상기 게이트측 제어신호(CS1)에 응답하여 게이트 온 전압으로 발생되는 게이트 신호를 생성한다. 생성된 상기 게이트 신호는 상기 다수의 게이트 라인(GL1 ~ GLn)에 순차적으로 인가된다.
한편, 상기 표시패널(400)은 어레이 기판(미도시), 상기 어레이 기판과 마주하는 대향기판(미도시) 및 상기 어레이 기판과 상기 대향기판과의 사이에 개재된 액정층(미도시)으로 이루어진다. 상기 어레이 기판에는 다수의 게이트 라인(GL1 ~ GLn) 및 상기 다수의 게이트 라인(GL1 ~ GLn)과 절연되게 교차하는 다수의 데이터 라인(DL1 ~ DLn)이 구비된다. 상기 어레이 기판에는 상기 다수의 게이트 라인(GL1 ~ GLn)과 상기 다수의 데이터 라인(DL1 ~ DLm)에 의해서 매트릭스 형태로 다수의 화소영역이 정의되고, 상기 다수의 화소영역에는 다수의 화소가 일대일 대응하여 구비된다. 상기 각 화소는 박막 트랜지스터(Tr)와 액정 커패시터(Clc)로 이루어진다.
상기 다수의 화소 중 첫 번째 화소(P1)에서 상기 박막 트랜지스터(Tr)는 제1 게이트 라인(GL1)에 연결된 게이트 전극, 제1 데이터 라인(DL1)에 연결된 소오스 전극 및 상기 액정 커패시터(Clc)의 제1 전극인 화소전극에 연결된 드레인 전극으로 이루어진다. 따라서, 상기 박막 트랜지스터(Tr)는 상기 제1 게이트 라인(GL1)으로 인가된 게이트 신호에 응답하여 상기 제1 데이터 라인(DL1)으로 인가된 데이터 전압을 상기 화소전극으로 출력한다.
한편, 상기 액정 커패시터(Clc)의 제2 전극은 상기 화소전극과 마주하는 공통전극이고, 상기 공통전극에는 공통전압이 인가된다. 따라서, 상기 화소전극과 상기 공통전극과의 사이에 형성된 전계에 의해서 두 전극 사이에 개재된 액정 분자들의 배열이 달라짐으로써, 상기 백라이트 어셈블리(300)로부터 공급된 상기 광의 투과도를 조절한다. 이로써, 상기 표시패널(400)에는 영상이 표시될 수 있다.
상기 액정표시장치(600)의 휘도를 향상시키기 위해서 상기 백라이트 어셈블리(300)에 구비되는 램프의 개수(Num1)를 증가시키는 경우, 상기 램프 구동회로(200)에 구비되는 스위칭 트랜지스터의 전체 개수(Num2)는 상기 램프의 개 수(Num1)에 대해서 아래의 수학식을 만족한다.
[수학식]
Figure 112006084309475-PAT00001
따라서, 상기 램프 구동회로(200)에 구비되는 스위칭 트랜지스터의 전체 개수를 감소시킴으로써, 상기 램프 구동회로(200)의 구성을 단순화시킬 수 있다.
이와 같은 램프 구동회로 및 이를 갖는 표시장치에 따르면, 제1 및 제2 스위칭 신호를 기준으로 하여 제3 및 제4 스위칭 신호의 위상을 쉬프트시킴으로써, 제1 구형파 전압에 대해서 쉬프트된 위상을 갖는 제2 구형파 전압을 생성한다.
따라서, 상기 제1 및 제2 구형파 전압의 전위차로 정의되는 제1 구동전압을 제2 구동전압으로 승압시켜 램프로 인가할 수 있고, 그 결과 램프 구동회로에 구비되는 스위칭 소자의 개수를 감소시킬 수 있다. 이로써, 램프 구동회로의 구성을 단순화시킬 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (21)

  1. 직류전원전압을 입력받고, 제1 스위칭 신호 및 상기 제1 스위칭 신호와 반전된 위상을 갖는 제2 스위칭 신호에 응답하여 제1 구형파 전압을 출력하는 제1 전압 발생부;
    상기 직류전원전압을 입력받고, 상기 제1 스위칭 신호로부터 기 설정된 위상만큼 쉬프트된 제3 스위칭 신호 및 상기 제3 스위칭 신호와 반전된 위상을 갖는 제4 스위칭 신호에 응답하여 제2 구형파 전압을 출력하는 제2 전압 발생부; 및
    제1 및 제2 입력단자를 통해 상기 제1 및 제2 구형파 전압을 각각 입력받아 상기 제1 및 제2 구형파 전압의 전위차로 정의되는 제1 구동전압을 상기 제1 구동전압보다 높은 전압레벨을 갖는 제2 구동전압으로 승압시키고, 상기 제2 구동전압을 램프로 인가하는 변압기를 포함하는 것을 특징으로 하는 램프 구동회로.
  2. 제1항에 있어서, 상기 제1 전압 발생부는,
    상기 직류전원전압을 입력받는 입력전극, 상기 제1 스위칭 신호를 입력받는 제어전극 및 상기 제1 입력단자에 연결된 출력전극으로 이루어진 제1 스위칭 소자;
    상기 제1 입력단자에 연결된 입력전극, 상기 제2 스위칭 신호를 입력받는 제어전극 및 접지전압이 인가되는 접지전압 단자에 연결된 출력전극으로 이루어진 제2 스위칭 소자를 포함하는 것을 특징으로 하는 램프 구동회로.
  3. 제2항에 있어서, 상기 제1 전압 발생부는,
    애노드가 상기 제1 스위칭 소자의 출력전극에 연결되고, 캐소드가 상기 제1 스위칭 소자의 입력전극에 연결되어 상기 제1 스위칭 소자에 역전류가 흐르는 것을 차단하는 제1 다이오드; 및
    애노드가 상기 제2 스위칭 소자의 출력전극에 연결되고, 캐소드가 상기 제2 스위칭 소자의 입력전극에 연결되어 상기 제2 스위칭 소자에 역전류가 흐르는 것을 차단하는 제2 다이오드를 더 포함하는 것을 특징으로 하는 램프 구동회로.
  4. 제1항에 있어서, 상기 제2 전압 발생부는,
    상기 직류전원전압을 입력받는 입력전극, 상기 제3 스위칭 신호를 입력받는 제어전극 및 상기 제2 입력단자에 연결된 출력전극으로 이루어진 제3 스위칭 소자;
    상기 제2 입력단자에 연결된 입력전극, 상기 제4 스위칭 신호를 입력받는 제어전극 및 접지전압이 인가되는 접지전압 단자에 연결된 출력전극으로 이루어진 제4 스위칭 소자를 포함하는 것을 특징으로 하는 램프 구동회로.
  5. 제4항에 있어서, 상기 제2 전압 발생부는,
    애노드가 상기 제3 스위칭 소자의 출력전극에 연결되고, 캐소드가 상기 제3 스위칭 소자의 입력전극에 연결되어 상기 제3 스위칭 소자에 역전류가 흐르는 것을 차단하는 제3 다이오드; 및
    애노드가 상기 제4 스위칭 소자의 출력전극에 연결되고, 캐소드가 상기 제4 스위칭 소자의 입력전극에 연결되어 상기 제4 스위칭 소자에 역전류가 흐르는 것을 차단하는 제4 다이오드를 더 포함하는 것을 특징으로 하는 램프 구동회로.
  6. 제1항에 있어서, 제1 내지 제4 스위칭 신호의 듀티비는 50%인 것을 특징으로 하는 램프 구동회로.
  7. 제1항에 있어서, 상기 제1 스위칭 신호의 하이구간과 상기 제3 스위칭 신호의 하이구간은 부분적으로 오버랩되고,
    상기 제2 스위칭 신호의 하이구간과 상기 제4 스위칭 신호의 하이구간은 부분적으로 오버랩되는 것을 특징으로 하는 램프 구동회로.
  8. 제7항에 있어서, 상기 제1 구동 전압은,
    상기 제1 스위칭 신호의 하이구간과 상기 제3 스위칭 신호의 로우구간이 오버랩되는 제1 구간에서 상기 직류전원전압과 동일한 전위를 갖고,
    상기 제1 스위칭 신호의 로우구간과 상기 제3 스위칭 신호의 하이구간이 오버랩되는 제2 구간에서 상기 직류전원전압과 반대의 극성을 갖는 전위를 가지며,
    상기 제1 스위칭 신호의 하이구간과 상기 제3 스위칭 신호의 하이구간이 오버랩되는 제3 구간 및 상기 제1 스위칭 신호의 로우 구간과 상기 제3 스위칭 신호의 로우구간이 오버랩되는 제4 구간에서 0V의 전위를 가지는 것을 특징으로 하는 램프 구동회로.
  9. 직류전원전압을 입력받고, 제1 스위칭 신호 및 상기 제1 스위칭 신호와 반전된 위상을 갖는 제2 스위칭 신호에 응답하여 제1 구형파 전압을 출력하는 제1 출력단자를 포함하는 제1 전압 발생부;
    상기 직류전원전압을 입력받고, 상기 제1 스위칭 신호로부터 기 설정된 위상만큼 쉬프트된 n개(여기서, n은 2이상의 정수)의 제3 스위칭 신호 및 상기 n개의 제3 스위칭 신호와 반전된 위상을 갖는 n개의 제4 스위칭 신호에 응답하여 상기 제1 구형파 전압과 다른 위상을 갖는 n개의 제2 구형파 전압을 출력하는 n개의 제2 출력단자를 포함하는 제2 전압 발생부; 및
    n개의 제1 입력단자를 통해 상기 제1 구형파 전압을 입력받고, n개의 제2 입력단자를 통해 상기 n개의 제2 구형파 전압을 각각 입력받으며, 상기 제1 구형파 전압을 대한 상기 n개의 제2 구형파 전압의 전위차로 정의되는 n개의 제1 구동전압을 상기 n개의 제1 구동전압보다 높은 전압레벨을 갖는 n개의 제2 구동전압으로 승압시키는 n개의 변압기로 이루어져, n개의 램프에 상기 n개의 제2 구동전압을 각각 인가하는 승압부를 포함하는 것을 특징으로 하는 램프 구동회로.
  10. 제9항에 있어서, 상기 n개의 제1 입력단자는 상기 제1 출력단자에 공통으로 연결되고,
    상기 n개의 제2 입력단자는 상기 n개의 제2 출력단자에 일대일 대응하여 연결되는 것을 특징으로 하는 램프 구동회로.
  11. 제9항에 있어서, 상기 n개의 제3 스위칭 신호는 서로 동일한 위상을 갖고,
    상기 n개의 제4 스위칭 신호는 서로 동일한 위상을 갖는 것을 특징으로 하는 램프 구동회로.
  12. 제9항에 있어서, 상기 제1 구동전압의 펄스폭은 상기 n개의 제3 스위칭 신호와 상기 제1 스위칭 신호의 위상 차이에 의해서 조절되는 것을 특징으로 하는 램프 구동회로.
  13. 제9항에 있어서, 상기 제1 전압 발생부는,
    상기 직류전원전압을 입력받는 입력전극, 상기 제1 스위칭 신호를 입력받는 제어전극 및 상기 제1 입력단자에 연결된 출력전극으로 이루어진 제1 스위칭 소자;
    상기 제1 입력단자에 연결된 입력전극, 상기 제2 스위칭 신호를 입력받는 제어전극 및 접지전압이 인가되는 접지전압 단자에 연결된 출력전극으로 이루어진 제2 스위칭 소자를 포함하는 것을 특징으로 하는 램프 구동회로.
  14. 제13항에 있어서, 상기 제2 전압 발생부는,
    상기 직류전원전압을 입력받는 입력전극, 상기 n개의 제3 스위칭 신호 중 어느 하나를 입력받는 제어전극 및 상기 제2 입력단자에 연결된 출력전극으로 이루어진 n개의 제3 스위칭 소자;
    상기 제2 입력단자에 연결된 입력전극, 상기 n개의 제4 스위칭 신호 중 어느 하나를 입력받는 제어전극 및 접지전압이 인가되는 접지전압 단자에 연결된 출력전극으로 이루어진 n개의 제4 스위칭 소자를 포함하는 것을 특징으로 하는 램프 구동회로.
  15. 제9항에 있어서, 상기 제1 스위칭 신호의 하이구간과 상기 n개의 제3 스위칭 신호의 하이구간은 부분적으로 오버랩되고,
    상기 제2 스위칭 신호의 하이구간과 상기 n개의 제4 스위칭 신호의 하이구간은 부분적으로 오버랩되는 것을 특징으로 하는 램프 구동회로.
  16. 제15항에 있어서, 상기 제1 구동전압의 펄스폭은 상기 제1 스위칭 신호의 하이구간과 상기 n개의 제3 스위칭 신호의 하이구간이 오버랩되는 구간의 폭 및 상기 제2 스위칭 신호의 하이구간과 상기 n개의 제4 스위칭 신호의 하이구간이 오버랩되는 구간의 폭에 의해서 결정되는 것을 특징으로 하는 램프 구동회로.
  17. 광을 발생하는 n개(n은 1 이상의 정수)의 램프로 이루어진 백라이트 어셈블리;
    상기 n개의 램프의 구동을 제어하는 램프 구동회로; 및
    상기 백라이트 어셈블리로부터 상기 광을 입력받아 영상을 표시하는 표시패널을 포함하고,
    상기 램프 구동회로는,
    직류전원전압을 입력받고, 제1 스위칭 신호 및 상기 제1 스위칭 신호와 반전된 위상을 갖는 제2 스위칭 신호에 응답하여 제1 구형파 전압을 출력하는 제1 출력단자를 포함하는 제1 전압 발생부;
    상기 직류전원전압을 입력받고, 상기 제1 스위칭 신호로부터 기 설정된 위상만큼 쉬프트된 n개(여기서, n은 2이상의 정수)의 제3 스위칭 신호 및 상기 n개의 제3 스위칭 신호와 반전된 위상을 갖는 n개의 제4 스위칭 신호에 응답하여 상기 제1 구형파 전압과 다른 위상을 갖는 n개의 제2 구형파 전압을 출력하는 n개의 제2 출력단자를 포함하는 제2 전압 발생부; 및
    n개의 제1 입력단자를 통해 상기 제1 구형파 전압을 입력받고, n개의 제2 입력단자를 통해 상기 n개의 제2 구형파 전압을 각각 입력받으며, 상기 제1 구형파 전압을 대한 상기 n개의 제2 구형파 전압의 전위차로 정의되는 n개의 제1 구동전압을 상기 n개의 제1 구동전압보다 높은 전압레벨을 갖는 n개의 제2 구동전압으로 승압시키는 n개의 변압기로 이루어져, 상기 n개의 램프에 상기 n개의 제2 구동전압을 각각 인가하는 승압부를 포함하는 것을 특징으로 하는 표시장치.
  18. 제17항에 있어서, 상기 n개의 제1 입력단자는 상기 제1 출력단자에 공통으로 연결되고,
    상기 n개의 제2 입력단자는 상기 n개의 제2 출력단자에 일대일 대응하여 연결되는 것을 특징으로 하는 표시장치.
  19. 제17항에 있어서, 상기 n개의 제3 스위칭 신호는 서로 동일한 위상을 갖고,
    상기 n개의 제4 스위칭 신호는 서로 동일한 위상을 갖는 것을 특징으로 하는 표시장치.
  20. 제17항에 있어서, 상기 제1 스위칭 신호의 하이구간과 상기 n개의 제3 스위칭 신호의 하이구간은 부분적으로 오버랩되고,
    상기 제2 스위칭 신호의 하이구간과 상기 n개의 제4 스위칭 신호의 하이구간은 부분적으로 오버랩되는 것을 특징으로 하는 표시장치.
  21. 제20항에 있어서, 상기 제1 구동전압의 펄스폭은 상기 제1 스위칭 신호의 하이구간과 상기 n개의 제3 스위칭 신호의 하이구간이 오버랩되는 구간의 폭 및 상기 제2 스위칭 신호의 하이구간과 상기 n개의 제4 스위칭 신호의 하이구간이 오버랩되는 구간의 폭에 의해서 결정되는 것을 특징으로 하는 표시장치.
KR1020060113863A 2006-11-17 2006-11-17 램프 구동회로 및 이를 갖는 표시장치 KR20080044984A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020060113863A KR20080044984A (ko) 2006-11-17 2006-11-17 램프 구동회로 및 이를 갖는 표시장치
US11/933,006 US7652435B2 (en) 2006-11-17 2007-10-31 Lamp driving circuit and display apparatus having the same
EP07021894A EP1924129A3 (en) 2006-11-17 2007-11-12 Lamp driving circuit and display apparatus having the same
JP2007297936A JP2008130558A (ja) 2006-11-17 2007-11-16 ランプ駆動回路及びそれを備える表示装置
CNA2007103062828A CN101232765A (zh) 2006-11-17 2007-11-19 灯驱动电路和具有该灯驱动电路的显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060113863A KR20080044984A (ko) 2006-11-17 2006-11-17 램프 구동회로 및 이를 갖는 표시장치

Publications (1)

Publication Number Publication Date
KR20080044984A true KR20080044984A (ko) 2008-05-22

Family

ID=39078566

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060113863A KR20080044984A (ko) 2006-11-17 2006-11-17 램프 구동회로 및 이를 갖는 표시장치

Country Status (5)

Country Link
US (1) US7652435B2 (ko)
EP (1) EP1924129A3 (ko)
JP (1) JP2008130558A (ko)
KR (1) KR20080044984A (ko)
CN (1) CN101232765A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1402788B1 (it) * 2010-11-23 2013-09-18 Sincrotrone Trieste S C P A Ora Elettra Sincrotrone Trieste S C P A Convertitore a ponte intero con modulazione digitale degli impulsi (dpwm) per pilotare un carico.
CN104113215B (zh) * 2012-11-27 2017-03-22 台达电子工业股份有限公司 直流对直流转换器及其控制方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100878222B1 (ko) * 2001-07-03 2009-01-13 삼성전자주식회사 액정 표시 장치용 전원 공급 장치
TW591974B (en) * 2002-11-14 2004-06-11 Richtek Technology Corp Two-phase H-bridge driving circuit and method
TW595268B (en) * 2002-12-30 2004-06-21 Richtek Techohnology Corp Driving circuit and method of three-phase current converter architecture
JP2004342485A (ja) 2003-05-16 2004-12-02 Toko Inc 冷陰極管点灯回路
JP2006032158A (ja) 2004-07-16 2006-02-02 Minebea Co Ltd 放電灯点灯装置
KR101137883B1 (ko) 2004-09-24 2012-04-24 엘지디스플레이 주식회사 백라이트 유닛

Also Published As

Publication number Publication date
CN101232765A (zh) 2008-07-30
JP2008130558A (ja) 2008-06-05
US20080137385A1 (en) 2008-06-12
EP1924129A3 (en) 2011-04-27
US7652435B2 (en) 2010-01-26
EP1924129A2 (en) 2008-05-21

Similar Documents

Publication Publication Date Title
JP4634971B2 (ja) 液晶表示素子のハイブリッドバックライト駆動装置
US8816952B2 (en) Apparatus and method for driving lamp of liquid crystal display device
JP2006039538A (ja) 液晶表示装置の駆動回路及びその駆動方法
JP4794542B2 (ja) 多等級電気レベル駆動装置
KR101336285B1 (ko) 램프 구동회로, 인버터 보드 및 상기한 인버터 보드를표시장치
US20080001943A1 (en) Inverter for driving lamp and method for driving lamp using the same
KR20080044984A (ko) 램프 구동회로 및 이를 갖는 표시장치
US8373646B2 (en) Backlight device and display apparatus having the same
US8093832B2 (en) Backlight unit with reduced inverter noise and liquid crystal display apparatus having the same
KR20080050874A (ko) 액정표시장치 및 그의 구동 방법
KR20080113846A (ko) 백 라이트 유닛과 이를 이용한 액정 표시장치 및 그의구동방법
US7633238B2 (en) Lamp driving device and display apparatus having the same
KR101341000B1 (ko) 액정표시장치의 백라이트 유닛 및 그의 구동 방법
JP2011085801A (ja) Tft液晶駆動回路、及びそれを用いたtft液晶駆動方法
KR101374981B1 (ko) 액정표시장치의 백라이트 구동 장치 및 방법
TWI844431B (zh) 降低膽固醇液晶顯示裝置操作電壓的電壓模式控制模組及膽固醇液晶顯示裝置
EP0821337A1 (en) Active matrix pixel drive circuit with switching device and symmetrical follower circuit
KR20080022781A (ko) 액정표시장치
KR20070118417A (ko) 주사신호 전원회로 및 이를 이용하는 액정표시장치
KR20060119249A (ko) 표시 장치의 구동 장치
KR20040058550A (ko) 액정표시장치의 구동 회로
KR20050068869A (ko) 액정 표시 장치의 구동 장치 및 그 구동 방법
KR20110007528A (ko) 액정표시장치
KR20050065952A (ko) 액정표시장치 전압 보상회로
KR20110021465A (ko) 백 라이트 유닛과 이를 이용한 액정 표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application