KR101374981B1 - 액정표시장치의 백라이트 구동 장치 및 방법 - Google Patents

액정표시장치의 백라이트 구동 장치 및 방법 Download PDF

Info

Publication number
KR101374981B1
KR101374981B1 KR1020060105464A KR20060105464A KR101374981B1 KR 101374981 B1 KR101374981 B1 KR 101374981B1 KR 1020060105464 A KR1020060105464 A KR 1020060105464A KR 20060105464 A KR20060105464 A KR 20060105464A KR 101374981 B1 KR101374981 B1 KR 101374981B1
Authority
KR
South Korea
Prior art keywords
master
slave
voltage
control signal
transformer
Prior art date
Application number
KR1020060105464A
Other languages
English (en)
Other versions
KR20080038506A (ko
Inventor
장태은
이강주
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060105464A priority Critical patent/KR101374981B1/ko
Publication of KR20080038506A publication Critical patent/KR20080038506A/ko
Application granted granted Critical
Publication of KR101374981B1 publication Critical patent/KR101374981B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133604Direct backlight with lamps
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킬 수 있는 백라이트 구동장치를 제공하는 것으로, 액정표시장치의 램프들의 구동을 제어하는 램프구동 제어부; 상기 램프구동 제어부의 제어에 따라, 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 마스터전압 변환부; 및 상기 램프구동 제어부의 제어에 따라, 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 슬레이브전압 변환부를 포함한다.
액정표시장치, 백라이트, 스위치, 공진

Description

액정표시장치의 백라이트 구동 장치 및 방법{Apparatus and method for driving backlight of LCD}
도 1은 일반적인 액정표시장치에 형성되는 픽셀의 등가 회로도.
도 2는 일반적인 액정표시장치의 구성도.
도 3은 종래의 액정표시장치의 백라이트 구동장치의 회로도.
도 4는 도 3에 도시된 마스터 스위칭부와 슬레이브 스위칭부의 회로도.
도 5는 도 3에 도시된 마스터 트랜스와 슬레이브 트랜스의 출력 특성도.
도 6은 본 발명의 실시예에 따른 액정표시장치의 백라이트 구동장치의 회로도.
도 7은 도 6에 도시된 램프구동 제어부로부터 출력되는 마스터제어신호와 슬레이브제어신호의 특성도.
도 8은 도 6에 도시된 마스터 트랜스로부터 출력되는 마스터 교류전압의 특성도.
도 9는 도 6에 도시된 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압의 특성도.
도 10은 본 발명에 따른 액정표시장치의 백라이트 구동장치의 신호 특성도.
< 도면의 주요 부분에 대한 부호의 설명 >
100: 액정표시장치 110: 액정표시패널
120: 데이터 구동부 130: 게이트 구동부
140: 감마기준전압 발생부 150: 공통전압 발생부
160: 게이트구동전압 발생부 170: 타이밍 컨트롤러
200: 백라이트 구동장치 210: 램프구동 제어부
220: 마스터 스위칭부 230: 슬레이브 스위칭부
240: 마스터 트랜스 250: 슬레이브 트랜스
300, 500: 램프 400: 백라이트 구동장치
410: 램프구동 제어부 420: 마스터 트랜스
430: 슬레이브 트랜스 440: 신호 검출부
본 발명은 액정표시장치에 관한 것으로, 특히 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킬 수 있는 백라이트 구동장치 및 방법에 관한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하며, 그리고 액정셀마다 스위칭소자가 형성된 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 스위칭소자의 능동적인 제어가 가능하기 때문에 동영상 구현에 유리하다. 이러한 액티브 매트릭스 타입의 액정표시장치에 사용되는 스위칭소자로는 도 1과 같이 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 한다)가 이용되고 있다.
도 1을 참조하면, 액티브 매트릭스 타입의 액정표시장치는, 디지털 입력 데이터를 감마기준전압을 기준으로 아날로그 데이터 전압으로 변환하여 데이터라인(DL)에 공급함과 동시에 스캔펄스를 게이트라인(GL)에 공급하여 액정셀(Clc)을 충전시킨다.
TFT의 게이트전극은 게이트라인(GL)에 접속되고, 소스전극은 데이터라인(DL)에 접속되며, 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)의 일측 전극에 접속된다.
액정셀(Clc)의 공통전극에는 공통전압(Vcom)이 공급된다.
스토리지 캐패시터(Cst)는 TFT가 턴-온될 때 데이터라인(DL)으로부터 인가되는 데이터전압을 충전하여 액정셀(Clc)의 전압을 일정하게 유지하는 역할을 한다.
스캔펄스가 게이트라인(GL)에 인가되면 TFT는 턴-온(Turn-on)되어 소스전극과 드레인전극 사이의 채널을 형성하여 데이터라인(DL) 상의 전압을 액정셀(Clc)의 화소전극에 공급한다. 이 때 액정셀(Clc)의 액정분자들은 화소전극과 공통전극 사이의 전계에 의하여 배열이 바뀌면서 입사광을 변조하게 된다.
이와 같은 구조를 갖는 픽셀들을 구비하는 일반적인 액정표시장치의 구성에 대하여 살펴보면 도 2에 도시된 바와 같다.
도 2는 일반적인 액정표시장치의 구성도이다.
도 2를 참조하면, 액정표시장치(100)는, 다수의 데이터라인들(DL1 내지 DLm)과 다수의 게이트라인들(GL1 내지 GLn)이 대응되게 교차되며 그 교차부에 액정셀(Clc)을 구동하기 위한 박막트랜지스터(TFT : Thin Film Transistor)가 형성된 액정표시패널(110)과, 액정표시패널(110)의 데이터라인들(DL1 내지 DLm)에 데이터를 공급하기 위한 데이터 구동부(120)와, 액정표시패널(110)의 게이트라인들(GL1 내지 GLn)에 스캔펄스를 공급하기 위한 게이트 구동부(130)와, 감마기준전압을 발생하여 데이터 구동부(120)에 공급하기 위한 감마기준전압 발생부(140)와, 공통전압(Vcom)을 발생하여 액정표시패널(110)의 액정셀(Clc)의 공통전극에 공급하기 위한 공통전압 발생부(150)와, 게이트 하이전압(VGH)과 게이트 로우전압(VGL)을 발생하여 게이트 구동부(130)에 공급하기 위한 게이트구동전압 발생부(160)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위한 타이밍 컨트롤러(170)를 구비한다.
액정표시패널(110)은 두 장의 유리기판 사이에 액정이 주입된다. 액정표시패널(110)의 하부 유리기판 상에는 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)이 직교된다. 데이터라인들(DL1 내지 DLm)과 게이트라인들(GL1 내지 GLn)의 교차부에는 TFT가 형성된다. TFT는 스캔펄스에 응답하여 데이터라인들(DL1 내지 DLm) 상의 데이터를 액정셀(Clc)에 공급하게 된다. TFT의 게이트전극은 게이트라인들(GL1 내지 GLn)에 접속되며, TFT의 소스전극은 데이터라인들(DL1 내지 DLm)에 접속된다. 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)에 접속된다.
TFT는 게이트라인들(GL1 내지 GLn) 중에서 자신의 게이트단자에 접속된 게이트라인을 경유하여 게이트단자에 공급되는 스캔펄스에 응답하여 턴-온된다. TFT의 턴-온시 데이터라인들(DL1 내지 DLm) 중에서 TFT의 드레인단자에 접속된 데이터라인 상의 비디오 데이터는 액정셀(Clc)의 화소전극에 공급된다.
데이터 구동부(120)는 타이밍 컨트롤러(170)로부터 공급되는 데이터구동 제어신호(DDC)에 응답하여 데이터를 데이터라인들(DL1 내지 DLm)에 공급하며, 그리고 타이밍 컨트롤러(170)로부터 공급되는 디지털 비디오 데이터(RGB)를 샘플링하여 래치한 다음 감마기준전압 발생부(140)로부터 공급되는 감마기준전압을 기준으로 액정표시패널(110)의 액정셀(Clc)에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터라인들(DL1 내지 DLm)들에 공급한다.
게이트 구동부(130)는 타이밍 컨트롤러(170)로부터 공급되는 게이트구동 제어신호(GDC)와 게이트쉬프트클럭(GSC)에 응답하여 스캔펄스 즉, 게이트펄스를 순차적으로 발생하여 게이트라인(GL1 내지 GLn)들에 공급한다. 이때, 게이트 구동부(130)는 게이트구동전압 발생부(160)로부터 공급되는 게이트 하이전압(VGH)과 게이트 로우전압(VGL)에 따라 각각 스캔펄스의 하이레벨전압과 로우레벨전압을 결정한다.
감마기준전압 발생부(140)는 고전위 전원전압(VDD)을 공급받아 정극성 감마기준전압과 부극성 감마기준전압을 발생하여 데이터 구동부(120)로 출력한다.
공통전압 발생부(150)는 고전위 전원전압(VDD)을 공급받아 공통전압(Vcom)을 발생하여 액정표시패널(110)의 각 픽셀에 구비된 액정셀(Clc)들의 공통전극에 공급한다.
게이트구동전압 발생부(160)는 고전위 전원전압(VDD)을 인가받아 게이트 하이전압(VGH)과 게이트 로우전압(VGL)을 발생시켜 게이트 구동부(130)에 공급한다. 여기서, 게이트구동전압 발생부(160)는 액정표시패널(110)의 각 픽셀에 구비된 TFT의 문턱전압 이상이 되는 게이트 하이전압(VGH)을 발생하고 TFT의 문턱전압 미만이 되는 게이트 로우전압(VGL)을 발생한다. 이렇게 발생된 게이트 하이전압(VGH)과 게이트 로우전압(VGL)은 각각 게이트 구동부(130)에 의해 발생되는 스캔펄스의 하이레베전압과 로우레벨전압을 결정하는데 이용된다.
타이밍 컨트롤러(170)는 시스템으로부터 공급되는 디지털 비디오 데이터(RGB)를 데이터 구동부(120)에 공급하고, 또한 클럭신호(CLK)에 따라 수평/수직 동기신호(H,V)를 이용하여 데이터 구동 제어신호(DDC)와 게이트 구동 제어신호(GDC)를 발생하여 각각 데이터 구동부(120)와 게이트 구동부(130)에 공급한다. 여기서, 데이터 구동 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP), 극성제어신호(POL) 및 소스출력인에이블신호(SOE) 등을 포함하고, 게이트구동 제어신호(GDC)는 게이트스타트펄스(GSP) 및 게이트출력인에이블(GOE) 등을 포함한다.
이와 같은 구성 및 기능을 갖는 액정표시장치는 백라이트인 램프들(미도시)로부터 광을 조사받으며, 이러한 백라이트를 구동시키는 종래의 백라이트 구동장치에 대해 도 3을 참조하여 설명한다.
도 3은 종래의 액정표시장치의 백라이트 구동장치의 회로도이다.
도 3을 참조하면, 종래의 백라이트 구동장치(200)는, 버스트디밍신호에 따라 백라이트인 다수의 램프들(300)의 구동을 제어하기 위한 램프구동 제어부(210)와, 램프구동 제어부(210)의 제어에 따라 직류 고전압(DC 300V)을 스위칭시켜 교류전압(AC) 300Vrms를 출력하는 마스터 스위칭부(220) 및 슬레이브 스위칭부(230)와, 마스터 스위칭부(220)로부터 출력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 일측단으로 공급하기 위한 마스터 트랜스(240)와, 슬레이브 스위칭부(230)로부터 출력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 타측단으로 공급하는 슬레이브 트랜스(250)를 구비한다.
램프구동 제어부(210)는 입력된 버스트디밍신호에 따라 마스터 스위칭부(220)와 슬레이브 스위칭부(230)의 스위칭 동작을 제어하기 위한 램프구동 제어신호를 발생하여 마스터 스위칭부(220)와 슬레이브 스위칭부(230)에 공급한다. 여기서, 버스트디밍신호는 다수의 램프들(300)의 휘도를 조절하기 위한 신호로서 통상적인 신호이다. 즉, 램프구동 제어부(210)가 버스트디밍신호에 따라 램프구동 제어신호를 발생하는 기술은 통상적인 기술에 해당한다.
마스터 스위칭부(220)는 램프구동 제어부(210)로부터 공급되는 램프구동 제어신호에 따라 역률 교정부(미도시)로부터 공급되는 직류 고전압(DC 300V)을 스위칭시켜 교류전압(AC) 300Vrms를 마스터 트랜스(240)로 출력하는데, 여기서 양극(+)의 AC 300Vrms와 음극(-)의 AC 300Vrms를 각각 두 개의 신호경로를 통해 마스터 트랜스(240)에 공급한다.
슬레이브 스위칭부(230)는 램프구동 제어부(210)로부터 공급되는 램프구동 제어신호에 따라 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)을 스위칭시켜 교류전압(AC) 300Vrms를 슬레이브 트랜스(250)로 출력하며, 여기서 양극(+)의 AC 300Vrms와 음극(-)의 AC 300Vrms를 각각 두 개의 신호경로를 통해 슬레이브 트랜스(250)에 공급한다. 여기서, 마스터 스위칭부(220)와 슬레이브 스위칭부(230)는 동일한 위상을 갖는 AC 300Vrms를 출력한다.
마스터 트랜스(240)는 마스터 스위칭부(220)로부터 두개의 신호경로를 통해 입력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 일측단으로 공급한다.
슬레이브 트랜스(250)는 슬레이브 스위칭부(230)로부터 두개의 신호경로를 통해 입력되는 AC 300Vrms를 승압시켜 AC 750Vrms를 다수의 램프들(300)의 타측단으로 공급한다. 이러한 슬레이브 트랜스(250)는 마스터 트랜스(240)로부터 출력되는 AC 750Vrms와 반대 위상을 갖는 AC 750Vrms를 공급한다.
이렇게 다수의 램프들(300)의 양단에 각각 AC 750Vrms가 공급됨으로 실질적으로 다수의 램프들(300)에는 실질적으로 1500Vrms가 공급되는 것이다.
도 4는 도 3에 도시된 마스터 스위칭부와 슬레이브 스위칭부의 회로도이다.
도 4를 참조하면, 마스터 스위칭부(220)는, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속된 제 1 및 제 2 N모스 펫트(FET : Field Effect Transistor)(FT1, FT2)와, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속되고, 제 1 및 제 2 N모스 펫트(FT1, FT2)와 대칭되게 병렬 접속된 제 3 및 제 4 N모 스 펫트(FT3, FT4)를 구비한다.
제 1 N모스 펫트(FT1)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 1 출력노드(N1)와 접속된 소스로 이루어진다.
제 2 N모스 펫트(FT2)는, 제 1 N모스 펫트(FT1)의 소스와 제 1 출력노드(N1)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.
제 3 N모스 펫트(FT3)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 2 출력노드(N2)와 접속된 소스로 이루어진다.
제 4 N모스 펫트(FT4)는, 제 3 N모스 펫트(FT3)의 소스와 제 2 출력노드(N2)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.
여기서, 제 1 및 제 2 출력노드(N1, N2)는 각각 마스터 트랜스(240)의 입력측에 접속된다.
슬레이브 스위칭부(230)는, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속된 제 5 및 제 6 N모스 펫트(FT5, FT6)와, 상기 역률 교정부의 출력단과 접지 사이에 직렬 접속되고, 제 5 및 제 6 N모스 펫트(FT5, FT6)와 대칭되게 병렬 접속된 제 7 및 제 8 N모스 펫트(FT7, FT8)를 구비한다.
제 5 N모스 펫트(FT5)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 3 출력노드(N3)와 접속된 소스로 이루어진다.
제 6 N모스 펫트(FT6)는, 제 5 N모스 펫트(FT5)의 소스와 제 3 출력노드(N3)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.
제 7 N모스 펫트(FT7)는, 상기 역률 교정부로부터 공급되는 직류 고전압(DC 300V)이 인가되는 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 제 4 출력노드(N4)와 접속된 소스로 이루어진다.
제 8 N모스 펫트(FT8)는, 제 7 N모스 펫트(FT7)의 소스와 제 4 출력노드(N4)에 공통접속된 드레인, 램프구동 제어부(210)로부터의 램프구동 제어신호가 인가되는 게이트, 그리고 접지에 접속된 소스로 이루어진다.
여기서, 제 3 및 제 4 출력노드(N3, N4)는 각각 슬레이브 트랜스(250)의 입력측에 접속된다.
마스터 트랜스(240)는, 양측단이 마스터 스위칭부(220)의 제 1 및 제 2 출력노드(N1, N2)에 접속된 일차측 코일(L1)과, 일측단이 다수의 램프들(300)의 일측단에 접속되고 타측단이 접지에 접속된 이차측 코일(L2)을 구비한다.
슬레이브 트랜스(250)는, 양측단이 슬레이브 스위칭부(230)의 제 3 및 제 4 출력노드(N3, N4)에 접속된 일차측 코일(L3)과, 일측단이 다수의 램프들(300)의 일측단에 접속되고 타측단이 접지에 접속된 이차측 코일(L4)을 구비한다.
특히, 마스터 트랜스(240)의 코일들(L1, L2)과 슬레이브 트랜스(250)의 코일 들(L3, L4)은 반대방향으로 권선되는 것을 특징으로 한다. 이에 따라, 마스터 트랜스(240)로부터 출력되는 AC 750Vrms와 슬레이브 트랜스(250)로부터 출력되는 AC 750Vrms는 도 5에 도시된 바와 같이 반대 위상을 갖는다.
상기한 바와 같이 종래의 백라이트 구동장치는, 8개의 N모스 펫트들을 이용하여 백라이트인 램프들을 구동시키기 때문에, 너무 많은 회로 부품들을 채용하고 있으며, 이로 인해 제조 비용이 상승되고 점유 면적이 커지는 문제점을 갖을 뿐만 아니라, 고전력 스위칭소자인 8개의 N모스 펫트들을 구동하는데 따른 전력소비가 증가되는 문제점을 갖는다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 본 발명의 목적은 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킬 수 있는 백라이트 구동장치 및 방법을 제공하는 데 있다.
본 발명의 목적은 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킴으로써, 제조 비용을 감소시킴과 아울러 점유 면적을 감소시킬 수 있는 백라이트 구동장치 및 방법을 제공하는 데 있다.
본 발명의 목적은 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킴으로써, 스위치에 의한 전력소비를 대폭 감소시킬 수 있는 백라이트 구동장치 및 방법을 제공하는 데 있다.
이와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 백라이트 구동장치는, 액정표시장치의 램프들의 구동을 제어하는 램프구동 제어부; 상기 램프구동 제어부의 제어에 따라, 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 마스터전압 변환부; 및 상기 램프구동 제어부의 제어에 따라, 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 슬레이브전압 변환부를 포함한다.
상기 램프구동 제어부는 상기 마스터전압 변환부의 공진을 제어하는 마스터제어신호를 공급함과 아울러 상기 슬레이브전압 변환부의 공진을 제어하는 슬레이브제어신호를 공급하는 것을 특징으로 한다.
상기 마스터전압 변환부는, 상기 마스터 교류전압을 발생하는 마스터 트랜스; 상기 마스터 트랜스와 접지 사이에 접속되어 상기 마스터제어신호에 의해 온/오프되는 마스터 N모스 트랜지스터; 상기 마스터 트랜스와 접지 사이에 접속됨과 아울러 상기 마스터 N모스 트랜지스터와 병렬로 접속된 마스터 커패시터를 포함한다.
상기 마스터 트랜스는, 일측에 상기 직류 전원전압이 인가되고 타측이 상기 마스터 N모스 트랜지스터와 마스터 커패시터에 공통 접속된 일차 코일; 및 일측이 상기 램프들의 마스터측에 접속되고 타측이 접지에 접속된 이차 코일을 포함한다.
상기 마스터 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 상기 마 스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 한다.
상기 마스터 커패시터는 일측이 상기 일차 코일과 상기 마스터 N모스 트랜지스터의 드레인에 공통접속되고 타측이 접지에 접속되며, 상기 마스터 N모스 트랜지스터와 병렬로 접속되는 것을 특징으로 한다.
상기 슬레이브 트랜스는, 일측에 상기 직류 전원전압이 인가되고 타측이 상기 슬레이브 N모스 트랜지스터 및 상기 슬레이브 커패시터에 공통 접속된 일차 코일; 및 일측이 상기 램프들의 슬레이브측에 접속되고 타측이 접지에 접속된 이차 코일을 포함한다.
상기 슬레이브 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 상기 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 한다.
상기 슬레이브 커패시터는 일측이 상기 일차 코일과 상기 슬레이브 N모스 트랜지스터의 드레인에 공통 접속되고 타측이 접지에 접속되며, 상기 슬레이브 N모스 트랜지스터와 병렬로 접속되는 것을 특징으로 한다.
상기 마스터제어신호와 슬레이브제어신호는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호인 것을 특징으로 한다. 여기서, 하이레벨의 상기 마스터제어신호가 공급되는 동안 로우레벨의 상기 슬레이브제어신호가 공급되고, 로우레벨의 상기 마스터제어신호가 공급되는 동안 하이레벨의 상기 슬레이브제어신호가 공급되는 것을 특징으로 한다.
상기 마스터 교류전압과 슬레이브 교류전압의 위상은 반대인 것을 특징으로 한다.
상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하여 상기 램프구동 제어부로 공급하는 신호 검출부를 더 포함한다.
상기 램프구동 제어부는 상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 것을 특징으로 한다.
본 발명에 따른 액정표시장치의 백라이트 구동장치는, 직류 전원전압이 인가되는 제 1 일차 코일과 램프들의 마스터측에 접속된 제 1 이차 코일로 이루어진 마스터 트랜스; 상기 제 1 일차 코일과 접지 사이에 접속되어 입력된 마스터제어신호에 의해 온/오프되는 마스터 스위치; 상기 제 1 일차 코일과 접지 사이에 접속됨과 아울러 상기 마스터 스위치와 병렬로 접속된 마스터 커패시터; 상기 직류 전원전압이 인가되는 제 2 일차 코일과 상기 램프들의 슬레이브측에 접속된 제 2 이차 코일로 이루어진 슬레이브 트랜스; 상기 제 2 일차 코일과 접지 사이에 접속되어 입력된 슬레이브제어신호에 의해 온/오프되는 슬레이브 스위치; 및 상기 제 2 일차 코일과 접지 사이에 접속됨과 아울러 상기 슬레이브 스위치와 병렬로 접속된 슬레이브 커패시터를 포함한다.
상기 마스터 스위치는 상기 제 1 일차 코일에 접속된 드레인, 상기 마스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 한다.
상기 슬레이브 스위치는 상기 제 2 일차 코일에 접속된 드레인, 상기 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 한다.
본 발명에 따른 액정표시장치의 백라이트 구동방법은, 액정표시장치의 램프들의 구동을 제어하는 마스터제어신호와 슬레이브제어신호를 발생하는 단계; 상기 마스터제어신호에 따라 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 단계; 및 상기 슬레이브제어신호에 따라 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 단계를 포함한다.
본 발명에 따른 액정표시장치의 백라이트 구동방법은, 상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하는 단계; 및 상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 단계를 더 포함한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.
도 6은 본 발명의 실시예에 따른 액정표시장치의 백라이트 구동장치의 회로도이다.
도 6을 참조하면, 본 발명의 백라이트 구동장치(400)는, 버스트디밍신호에 따라 백라이트인 다수의 램프들(500)의 구동을 제어하기 위한 램프구동 제어부(410)와, 램프들(500)의 마스터측에 공급되는 마스터 교류전압을 발생하는 마스터 트랜스(420)와, 램프들(500)의 슬레이브측에 공급되는 슬레이브 교류전압을 발생하는 슬레이브 트랜스(430)를 구비한다.
본 발명의 백라이트 구동장치(400)는, 마스터 트랜스(420)와 접지 사이에 접속되어 램프구동 제어부(510)에 의해 온/오프(ON/OFF)되는 마스터 N모스 트랜지스터(MTR1)와, 마스터 트랜스(420)와 접지 사이에 접속됨과 아울러 마스터 N모스 트랜지스터(MTR1)와 병렬로 접속된 마스터 커패시터(C1)와, 슬레이브 트랜스(430)와 접지 사이에 접속되어 램프구동 제어부(510)에 의해 온/오프(ON/OFF)되는 슬레이브 N모스 트랜지스터(STR1)와, 슬레이브 트랜스(430)와 접지 사이에 접속됨과 아울러 슬레이브 N모스 트랜지스터(STR1)와 병렬로 접속된 슬레이브 커패시터(C2)를 구비한다.
그리고, 본 발명의 백라이트 구동장치(400)는, 마스터 트랜스(420)로부터 출력되는 마스터 교류전압과 슬레이브 트랜스(420)로부터 출력되는 슬레이브 교류전압을 검출하여 램프구동 제어부(410)로 공급하는 신호 검출부(440)를 더 구비한다.
램프구동 제어부(410)는 입력된 버스트디밍신호에 응답하여, 도 7에 도시된 바와 같이 마스터 N모스 트랜지스터(MTR1)의 온/오프를 제어하는 마스터제어신호(MCS)를 발생함과 동시에 슬레이브 N모스 트랜지스터(STR1)의 온/오프를 제어하는 슬레이브제어신호(SCS)를 발생한다. 여기서, 마스터제어신호(MCS)와 슬레이브제 어신호(SCS)는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호(PWM)이며, 특히 도 7에 도시된 바와 같이 마스터제어신호(MCS)가 하이레벨로 유지되는 동안 슬레이브제어신호(SCS)는 로우레벨로 유지된다.
도 7에 도시된 바와 같이, 마스터제어신호(MCS)의 하이레벨 구간은 슬레이브제어신호(SCS)의 로우레벨 구간보다 좁으며, 이와 반대로 슬레이브제어신호(SCS)의 하이레벨 구간은 마스터제어신호(MCS)의 로우레벨 구간보다 좁은 것을 특징으로 한다.
보다 구체적으로, 마스터제어신호(MCS)의 하이레벨이 유지되는 MHT 구간에서, 마스터 N모스 트랜지스터(MTR1)는 온되고, 이때 슬레이브제어신호(SCS)는 로우레벨로 유지되기 때문에, 슬레이브 N모스 트랜지스터(STR1)는 오프된다. 그리고, 마스터제어신호(MCS)의 로우레벨이 유지되는 MLT1구간과 MLT2 구간에서, 마스터 N모스 트랜지스터(MTR1)는 오프되고, 이때 슬레이브제어신호(SCS)도 MLT1구간과 MLT2 구간에서 로우레벨로 유지되기 때문에, 슬레이브 N모스 트랜지스터(STR1)도 오프된다.
슬레이브제어신호(SCS)의 하이레벨이 유지되는 SHT 구간에서, 슬레이브 N모스 트랜지스터(STR1)는 온되고, 이때 마스터제어신호(MCS)는 로우레벨로 유지되기 때문에, 마스터 N모스 트랜지스터(MTR1)은 오프된다. 그리고, 슬레이브제어신호(SCS)의 로우레벨이 유지되는 MLT2 구간과 MLT3 구간에서, 슬레이브 N모스 트랜지스터(MTR1)는 오프되고, 이때 마스터제어신호(MCS)도 MLT2 구간과 MLT3 구간에서 로우레벨로 유지되기 때문에, 마스터 N모스 트랜지스터(MTR1)도 오프된다.
램프구동 제어부(410)는 신호 검출부(440)에 의해 검출된 마스터 교류전압과 소정의 제 1 기준전압을 비교하여 비교결과에 따라 마스터제어신호(MCS)의 듀티비(Duty Ratio)를 조절하고, 아울러 신호 검출부(440)에 의해 검출된 슬레이브 교류전압과 소정의 제 2 기준전압을 비교하여 비교결과에 따라 슬레이브제어신호(SCS)의 듀티비를 조절한다.
비교결과 검출된 마스터 교류전압이 소정의 제 1 기준전압보다 크면, 램프구동 제어부(410)는 마스터제어신호(MCS)의 듀티비를 감소시켜 마스터 교류전압이 소정의 제 1 기준전압 레벨까지 감소되도록 하고, 반대로 검출된 마스터 교류전압이 소정의 제 1 기준전압보다 작으면, 램프구동 제어부(410)는 마스터제어신호(MCS)의 듀티비를 증가시켜 마스터 교류전압이 소정의 제 1 기준전압 레벨까지 증가되도록 한다.
비교결과 검출된 슬레이브 교류전압이 소정의 제 2 기준전압보다 크면, 램프구동 제어부(410)는 슬레이브제어신호(SCS)의 듀티비를 감소시켜 슬레이브 교류전압이 소정의 제 2 기준전압 레벨까지 감소되도록 하고, 반대로 검출된 슬레이브 교류전압이 소정의 제 2 기준전압보다 작으면, 램프구동 제어부(410)는 슬레이브제어신호(SCS)의 듀티비를 증가시켜 슬레이브 교류전압이 소정의 제 2 기준전압 레벨까지 증가되도록 한다.
마스터 트랜스(420)는, 일측에 전원전압 24V가 인가되고 타측이 마스터 N모스 트랜지스터(MTR1) 및 마스터 커패시터(C1)에 공통 접속된 일차 코일(L11)과, 일측이 램프들(500)의 마스터측에 접속되고 타측이 접지에 접속된 이차 코일(L12)로 구성된다.
마스터 N모스 트랜지스터(MTR1)는 마스터 트랜스(420)의 일차 코일(L11)에 접속된 드레인, 램프구동 제어부(410)로부터 마스터제어신호(MCS)가 인가되는 게이트 및 접지에 접속된 소스를 갖는다.
마스터 커패시터(C1)는 일측이 마스터 트랜스(420)의 일차 코일(L11)과 마스터 N모스 트랜지스터(MTR1)의 드레인에 공통접속되고 타측이 접지에 접속되며, 특히 마스터 N모스 트랜지스터(MTR1)와 병렬로 접속된다.
이러한 접속 구조를 이루기 때문에 마스터 N모스 트랜지스터(MTR1)는 다음과 같이 직류 전원전압 24V를 인가받아 마스터 교류전압을 발생한다.
램프구동 제어부(410)로부터 공급되는 마스터제어신호(MCS)의 하이레벨과 로우레벨이 교번되므로, 마스터 N모스 트랜지스터(MTR1)는 온/오프가 반복되고, 이로 인해 마스터 트랜스(420)와 마스터 커패시터(C1)는 LC 공진을 일으킨다.
이러한 LC 공진에 의해 인가된 직류 전원전압 24V는 마스터 교류전압으로 변환되며, 이 마스터 교류전압은 마스터 트랜스(420)의 이차 코일(L12)을 통해 램프들(500)의 마스터측으로 공급된다. 이때, 마스터 트랜스(420)는 LC 공진에 의해 변환된 마스터 교류전압을 승압시켜 램프들(500)로 공급한다.
여기서, 램프구동 제어부(410)가 하이레벨의 마스터제어신호(MCS)를 공급하면, 마스터 N모스 트랜지스터(MTR1)가 온되어 마스터 N모스 트랜지스터(MTR1)를 통한 전류패스가 형성된다. 이 경우, 도 8(A)에 도시된 바와 같이 정(+)위상을 갖는 마스터 교류전압이 발생된다.
반대로, 램프구동 제어부(410)가 로우레벨의 마스터제어신호(MCS)를 공급하면, 마스터 N모스 트랜지스터(MTR1)가 오프되어 마스터 커패시터(C1)를 통한 전류패스가 형성된다. 이 경우, 도 8(B)에 도시된 바와 같이 부(-)위상을 갖는 마스터 교류전압이 발생된다.
슬레이브 트랜스(430)는, 일측에 전원전압 24V가 인가되고 타측이 슬레이브 N모스 트랜지스터(STR1) 및 슬레이브 커패시터(C2)에 공통 접속된 일차 코일(L21)과, 일측이 램프들(500)의 슬레이브측에 접속되고 타측이 접지에 접속된 이차 코일(L22)로 구성된다.
슬레이브 N모스 트랜지스터(STR1)는 슬레이브 트랜스(430)의 일차 코일(L21)에 접속된 드레인, 램프구동 제어부(410)로부터 슬레이브제어신호(SCS)가 인가되는 게이트 및 접지에 접속된 소스를 갖는다.
슬레이브 커패시터(C2)는 일측이 슬레이브 트랜스(430)의 일차 코일(L21)과 슬레이브 N모스 트랜지스터(STR1)의 드레인에 공통접속되고 타측이 접지에 접속되며, 특히 슬레이브 N모스 트랜지스터(STR1)와 병렬로 접속된다.
이러한 접속 구조를 이루기 때문에 슬레이브 N모스 트랜지스터(STR1)는 다음과 같이 직류 전원전압 24V를 인가받아 슬레이브 교류전압을 발생한다.
램프구동 제어부(410)로부터 공급되는 슬레이브제어신호(SCS)의 하이레벨과 로우레벨이 교번되므로, 슬레이브 N모스 트랜지스터(STR1)는 온/오프가 반복되고, 이로 인해 슬레이브 트랜스(430)와 슬레이브 커패시터(C2)는 LC 공진을 일으킨다.
이러한 LC 공진에 의해 인가된 직류 전원전압 24V는 슬레이브 교류전압으로 변환되며, 이 슬레이브 교류전압은 슬레이브 트랜스(430)의 이차 코일(L22)을 통해 램프들(500)의 슬레이브측으로 공급된다. 이때, 슬레이브 트랜스(430)는 LC 공진에 의해 변환된 슬레이브 교류전압을 승압시켜 램프들(500)로 공급한다.
여기서, 램프구동 제어부(410)가 로우레벨의 슬레이브제어신호(SCS)를 공급하면, 슬레이브 N모스 트랜지스터(STR1)가 오프되어 슬레이브 커패시터(C2)를 통한 전류패스가 형성된다. 이 경우, 도 9(A)에 도시된 바와 같이 부(-)위상을 갖는 슬레이브 교류전압이 발생된다.
반대로, 램프구동 제어부(410)가 하이레벨의 슬레이브제어신호(SCS)를 공급하면, 슬레이브 N모스 트랜지스터(STR1)가 온되어 슬레이브 N모스 트랜지스터(STR1)를 통한 전류패스가 형성된다. 이 경우, 도 9(B)에 도시된 바와 같이 정(+)위상을 갖는 슬레이브 교류전압이 발생된다.
이와 같이, 하이레벨의 마스터제어신호(MCS)가 공급되는 동안 로우레벨의 슬레이브제어신호(SCS)가 공급되고, 로우레벨의 마스터제어신호(MCS)가 공급되는 동안 하이레벨의 슬레이브제어신호(SCS)가 공급되므로, 도 5에 도시된 바와 같이 마스터 교류전압과 슬레이브 교류전압의 위상은 반대로 공급된다. 즉, 도 5(A)에 도시된 신호의 위상은 마스터 트랜스(420)로부터 출력되는 마스터 교류전압의 위상과 일치되고, 도 5(B)에 도시된 신호의 위상은 슬레이브 트랜스(430)로부터 출력되는 슬레이브 교류전압의 위상과 일치된다.
도 10은 본 발명에 따른 액정표시장치의 백라이트 구동장치의 신호 특성도이다.
도 10(A)는 마스터 트랜스(420)로부터 발생되는 마스터 교류전류나 슬레이브 트랜스(430)로부터 발생되는 슬레이브 교류전류의 특성을 나타낸 것이다.
도 10(B)는 마스터 트랜스(420)로부터 발생되는 마스터 교류전압이나 슬레이브 트랜스(430)로부터 발생되는 슬레이브 교류전압의 특성을 나타낸 것이다.
도 10(C)는 램프구동 제어부(410)로부터 공급되는 마스터제어신호(MCS)와 슬레이브제어신호(SCS)의 특성을 나타낸 것이다.
이상에서 설명한 바와 같이 본 발명은, 액정표시장치의 백라이트 구동에 이용되는 스위치의 갯수를 최소화시킴으로써, 제조 비용을 감소시킴과 아울러 점유 면적을 감소시키고, 또한 스위치에 의한 전력소비를 대폭 감소시킬 수 있다.
본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.

Claims (22)

  1. 액정표시장치의 램프들의 구동을 제어하는 램프구동 제어부;
    상기 램프구동 제어부의 제어에 따라, 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 마스터전압 변환부; 및
    상기 램프구동 제어부의 제어에 따라, 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 슬레이브전압 변환부를 포함하고,
    상기 마스터전압 변환부는 상기 마스터 교류전압을 발생하는 마스터 트랜스와, 상기 마스터 트랜스와 접지 사이에 접속되어 마스터제어신호에 의해 온/오프되는 마스터 N모스 트랜지스터와, 상기 마스터 트랜스와 접지 사이에 접속됨과 아울러 상기 마스터 N모스 트랜지스터와 병렬로 접속된 마스터 커패시터를 포함하는 액정표시장치의 백라이트 구동장치.
  2. 제 1 항에 있어서,
    상기 램프구동 제어부는 상기 마스터전압 변환부의 공진을 제어하는 마스터제어신호를 공급함과 아울러 상기 슬레이브전압 변환부의 공진을 제어하는 슬레이브제어신호를 공급하는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  3. 삭제
  4. 제 2 항에 있어서,
    상기 마스터 트랜스는,
    일측에 상기 직류 전원전압이 인가되고 타측이 상기 마스터 N모스 트랜지스터와 마스터 커패시터에 공통 접속된 일차 코일; 및
    일측이 상기 램프들의 마스터측에 접속되고 타측이 접지에 접속된 이차 코일
    을 포함하는 액정표시장치의 백라이트 구동장치.
  5. 제 4 항에 있어서,
    상기 마스터 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 상기 마스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  6. 제 5 항에 있어서,
    상기 마스터 커패시터는 일측이 상기 일차 코일과 상기 마스터 N모스 트랜지스터의 드레인에 공통접속되고 타측이 접지에 접속되며, 상기 마스터 N모스 트랜지 스터와 병렬로 접속되는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  7. 제 1 항에 있어서,
    상기 슬레이브 트랜스는,
    일측에 상기 직류 전원전압이 인가되고 타측이 상기 슬레이브 N모스 트랜지스터 및 상기 슬레이브 커패시터에 공통 접속된 일차 코일; 및
    일측이 상기 램프들의 슬레이브측에 접속되고 타측이 접지에 접속된 이차 코일
    을 포함하는 액정표시장치의 백라이트 구동장치.
  8. 제 7 항에 있어서,
    상기 슬레이브 N모스 트랜지스터는 상기 일차 코일에 접속된 드레인, 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  9. 제 8 항에 있어서,
    상기 슬레이브 커패시터는 일측이 상기 일차 코일과 상기 슬레이브 N모스 트랜지스터의 드레인에 공통 접속되고 타측이 접지에 접속되며, 상기 슬레이브 N모스 트랜지스터와 병렬로 접속되는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  10. 제 2 항에 있어서,
    상기 마스터제어신호와 슬레이브제어신호는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  11. 제 10 항에 있어서,
    하이레벨의 상기 마스터제어신호가 공급되는 동안 로우레벨의 상기 슬레이브제어신호가 공급되고, 로우레벨의 상기 마스터제어신호가 공급되는 동안 하이레벨의 상기 슬레이브제어신호가 공급되는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  12. 제 11 항에 있어서,
    상기 마스터 교류전압과 슬레이브 교류전압의 위상은 반대인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  13. 제 2 항에 있어서,
    상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하여 상기 램프구동 제어부로 공급하는 신호 검출부
    를 더 포함하는 액정표시장치의 백라이트 구동장치.
  14. 제 13 항에 있어서,
    상기 램프구동 제어부는 상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  15. 직류 전원전압이 인가되는 제 1 일차 코일과 램프들의 마스터측에 접속된 제 1 이차 코일로 이루어진 마스터 트랜스;
    상기 제 1 일차 코일과 접지 사이에 접속되어 입력된 마스터제어신호에 의해 온/오프되는 마스터 스위치;
    상기 제 1 일차 코일과 접지 사이에 접속됨과 아울러 상기 마스터 스위치와 병렬로 접속된 마스터 커패시터;
    상기 직류 전원전압이 인가되는 제 2 일차 코일과 상기 램프들의 슬레이브측에 접속된 제 2 이차 코일로 이루어진 슬레이브 트랜스;
    상기 제 2 일차 코일과 접지 사이에 접속되어 입력된 슬레이브제어신호에 의해 온/오프되는 슬레이브 스위치; 및
    상기 제 2 일차 코일과 접지 사이에 접속됨과 아울러 상기 슬레이브 스위치와 병렬로 접속된 슬레이브 커패시터
    를 포함하는 액정표시장치의 백라이트 구동장치.
  16. 제 15 항에 있어서,
    상기 마스터 스위치는 상기 제 1 일차 코일에 접속된 드레인, 상기 마스터제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  17. 제 15 항에 있어서,
    상기 슬레이브 스위치는 상기 제 2 일차 코일에 접속된 드레인, 상기 슬레이브제어신호가 인가되는 게이트 및 접지에 접속된 소스를 갖는 N모스 트랜지스터인 것을 특징으로 하는 액정표시장치의 백라이트 구동장치.
  18. 액정표시장치의 램프들의 구동을 제어하는 마스터제어신호와 슬레이브제어신호를 발생하는 단계;
    상기 마스터제어신호에 따라 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 단계; 및
    상기 슬레이브제어신호에 따라 상기 직류 전원전압을 인가받아 공진을 일으켜 슬레이브 교류전압을 상기 램프들의 슬레이브측으로 공급하는 단계를 포함하고,
    상기 마스터제어신호에 따라 직류 전원전압을 인가받아 공진을 일으켜 마스터 교류전압을 상기 램프들의 마스터측으로 공급하는 단계는 마스터전압 변환부에서 이루어지며,
    상기 마스터전압 변환부는 상기 마스터 교류전압을 발생하는 마스터 트랜스와, 상기 마스터 트랜스와 접지 사이에 접속되어 상기 마스터제어신호에 의해 온/오프되는 마스터 N모스 트랜지스터와, 상기 마스터 트랜스와 접지 사이에 접속됨과 아울러 상기 마스터 N모스 트랜지스터와 병렬로 접속된 마스터 커패시터를 포함하는 액정표시장치의 백라이트 구동방법.
  19. 제 18 항에 있어서,
    상기 마스터제어신호와 슬레이브제어신호는 하이레벨과 로우레벨이 교번되게 반복되는 펄스폭변조신호인 것을 특징으로 하는 액정표시장치의 백라이트 구동방법.
  20. 제 19 항에 있어서,
    하이레벨의 상기 마스터제어신호가 공급되는 동안 로우레벨의 상기 슬레이브제어신호가 공급되고, 로우레벨의 상기 마스터제어신호가 공급되는 동안 하이레벨의 상기 슬레이브제어신호가 공급되는 것을 특징으로 하는 액정표시장치의 백라이트 구동방법.
  21. 제 18 항에 있어서,
    상기 마스터 교류전압과 슬레이브 교류전압의 위상은 반대인 것을 특징으로 하는 액정표시장치의 백라이트 구동방법.
  22. 제 18 항에 있어서,
    상기 마스터 트랜스로부터 출력되는 마스터 교류전압과 상기 슬레이브 트랜스로부터 출력되는 슬레이브 교류전압을 검출하는 단계; 및
    상기 검출된 마스터 교류전압의 크기에 비례하여 상기 마스터제어신호의 듀티비를 조절함과 아울러 상기 검출된 슬레이브 교류전압의 크기에 비례하여 상기 슬레이브제어신호의 듀티비를 조절하는 단계를 더 포함하는 액정표시장치의 백라이 트 구동방법.
KR1020060105464A 2006-10-30 2006-10-30 액정표시장치의 백라이트 구동 장치 및 방법 KR101374981B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060105464A KR101374981B1 (ko) 2006-10-30 2006-10-30 액정표시장치의 백라이트 구동 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060105464A KR101374981B1 (ko) 2006-10-30 2006-10-30 액정표시장치의 백라이트 구동 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20080038506A KR20080038506A (ko) 2008-05-07
KR101374981B1 true KR101374981B1 (ko) 2014-03-14

Family

ID=39646957

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060105464A KR101374981B1 (ko) 2006-10-30 2006-10-30 액정표시장치의 백라이트 구동 장치 및 방법

Country Status (1)

Country Link
KR (1) KR101374981B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102324680B1 (ko) * 2017-03-13 2021-11-10 삼성전자주식회사 전원공급장치, 이를 구비한 디스플레이 장치 및 전원 공급 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0345164A (ja) * 1989-07-10 1991-02-26 Kijima:Kk インバータ
JP2001524253A (ja) 1997-05-07 2001-11-27 アーロン,デイヴィッド,ジョン ガス放電ランプ駆動回路
KR20050111008A (ko) * 2004-05-20 2005-11-24 엘지.필립스 엘시디 주식회사 액정표시장치의 램프 구동장치
KR20060088070A (ko) * 2005-01-31 2006-08-03 티디케이가부시기가이샤 방전램프 조명장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0345164A (ja) * 1989-07-10 1991-02-26 Kijima:Kk インバータ
JP2001524253A (ja) 1997-05-07 2001-11-27 アーロン,デイヴィッド,ジョン ガス放電ランプ駆動回路
KR20050111008A (ko) * 2004-05-20 2005-11-24 엘지.필립스 엘시디 주식회사 액정표시장치의 램프 구동장치
KR20060088070A (ko) * 2005-01-31 2006-08-03 티디케이가부시기가이샤 방전램프 조명장치

Also Published As

Publication number Publication date
KR20080038506A (ko) 2008-05-07

Similar Documents

Publication Publication Date Title
KR101243402B1 (ko) 액정표시소자의 하이브리드 백라이트 구동 장치
KR101225317B1 (ko) 액정표시소자의 구동 장치 및 방법
US8044919B2 (en) Backlight driving apparatus of LCD and driving method thereof
KR101157960B1 (ko) 액정표시장치
JP4982349B2 (ja) 液晶表示装置及びその駆動方法
KR20070107906A (ko) 광검출 장치, 그를 이용한 액정표시장치 및 그의 구동방법
KR101252088B1 (ko) 액정표시장치
KR101296637B1 (ko) 액정표시장치
US20070146286A1 (en) Apparatus and method for driving LCD
KR101374981B1 (ko) 액정표시장치의 백라이트 구동 장치 및 방법
US8325175B2 (en) Liquid crystal display device with voltage stabilizing unit and method for driving the same
KR101820839B1 (ko) 액정표시장치 및 그 구동방법
KR101264704B1 (ko) 액정표시장치 및 그의 구동 방법
KR102526019B1 (ko) 표시장치
KR100914778B1 (ko) 2도트 인버젼 액정 표시 장치의 구동 방법 및 장치
KR101341000B1 (ko) 액정표시장치의 백라이트 유닛 및 그의 구동 방법
KR101159352B1 (ko) 액정표시장치 및 그의 구동 방법
KR100886234B1 (ko) 액정표시장치
KR101264701B1 (ko) 액정표시장치 및 그의 구동 방법
KR101362957B1 (ko) 액정표시장치 및 그의 구동 방법
KR20070064458A (ko) 액정표시소자의 구동 장치
KR20100006850A (ko) 광 검출 회로와 이를 이용한 영상 표시장치
KR20090066546A (ko) 백라이트 유닛
KR20070063737A (ko) 액정표시소자의 구동 장치 및 구동 방법
KR101255267B1 (ko) 램프 구동방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 5