KR20080041503A - 플라즈마 디스플레이 패널의 데이터 구동회로 모듈 - Google Patents

플라즈마 디스플레이 패널의 데이터 구동회로 모듈 Download PDF

Info

Publication number
KR20080041503A
KR20080041503A KR1020060109665A KR20060109665A KR20080041503A KR 20080041503 A KR20080041503 A KR 20080041503A KR 1020060109665 A KR1020060109665 A KR 1020060109665A KR 20060109665 A KR20060109665 A KR 20060109665A KR 20080041503 A KR20080041503 A KR 20080041503A
Authority
KR
South Korea
Prior art keywords
voltage
address
input terminal
output terminal
switching element
Prior art date
Application number
KR1020060109665A
Other languages
English (en)
Other versions
KR100837323B1 (ko
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060109665A priority Critical patent/KR100837323B1/ko
Priority to US11/935,608 priority patent/US20080122827A1/en
Priority to CNA2007101695629A priority patent/CN101178869A/zh
Priority to EP07254391A priority patent/EP1947629A2/en
Publication of KR20080041503A publication Critical patent/KR20080041503A/ko
Application granted granted Critical
Publication of KR100837323B1 publication Critical patent/KR100837323B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J17/00Gas-filled discharge tubes with solid cathode
    • H01J17/38Cold-cathode tubes
    • H01J17/48Cold-cathode tubes with more than one cathode or anode, e.g. sequence-discharge tube, counting tube, dekatron
    • H01J17/49Display panels, e.g. with crossed electrodes, e.g. making use of direct current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation

Abstract

플라즈마 디스플레이 패널의 데이터 구동회로 모듈이 개시된다. 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은, 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압이 인가되는 상측 전원 입력단, 어드레스 기간 동안 기준 전압이 입력되는 하측 전원 입력단, 데이터 전극에 접속되는 출력단, 데이터 전극에 대하여 충전 또는 방전 전류를 공급 또는 회수하는 충방전 회로와 연결되는 접속단자, 구동 파형에 따라 어드레스 기간 동안에 상측 전원 입력단 또는 하측 전원 입력단으로 입력되는 전압이 데이터 전극으로 출력되도록 상측 전원 입력단과 출력단 사이, 및 하측 전원 입력단과 출력단 사이에서 스위칭하는 복수의 스위칭 소자, 및 상측 전원 입력단 또는 하측 전원 입력단으로부터 데이터 전극으로 입력되는 전압이 하이 임피던스 상태일 경우에 접속단자와 출력단을 연결하는 제2 스위칭 소자를 포함한다. 이로써, 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은, 회로의 구성을 간단하게 하면서도 구동전력을 회수하는 것이 가능하게 된다.
PDP, 집적회로, 데이터, 어드레스, 인덕터, 커패시터, 스위치

Description

플라즈마 디스플레이 패널의 데이터 구동회로 모듈{Data driving circuit module for plasma display panel}
도 1은 종래의 3전극 교류 면방전 PDP의 구조를 나타내는 분해 사시도,
도 2는 도 1에 도시된 PDP의 전체적인 전극라인 및 방전셀의 배치구조를 도시한 평면도,
도 3은 에너지 회수 회로를 포함하는 종래의 교류 면방전형 PDP에서의 데이터 구동 회로부의 일부 구성을 개략적으로 도시한 도면,
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제1 실시예를 개략적으로 도시한 도면,
도 5는 도 4의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈에 의한 동작을 설명하기 위해 도시된 타이밍도,
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제2 실시예를 개략적으로 도시한 도면,
도 7은 도 6의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈에 의한 동작을 설명하기 위해 도시된 타이밍도,
도 8은 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제3 실시예를 개략적으로 도시한 도면,
도 9는 도 8의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈에 의한 동작을 설명하기 위해 도시된 타이밍도,
도 10은 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제4 실시예를 개략적으로 도시한 도면, 그리고
도 11은 도 10의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈에 의한 동작을 설명하기 위해 도시된 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명 *
80, 90 : 플라즈마 디스플레이 패널의 데이터 구동회로 모듈
82, 92 : 출력단 84, 94 : 상측 전원 입력단
86, 96 : 하측 전원 입력단 88 : 접속단자
98 : 바이어스 전원 입력단
본 발명은 플라즈마 디스플레이 패널의 데이터 구동회로 모듈에 관한 것으로서, 보다 상세하게는 데이터 구동 전력을 최소화시킬 수 있으며, 데이터 구동 집적회로의 내압을 감소시켜 회로의 효율을 증가시킬 수 있는 플라즈마 디스플레이 패널의 데이터 구동회로 모듈에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하, 'PDP'라 한다)은 가스방전에 의해 발생되는 진공 자외선으로 형광체를 여기하고, 이때 형광체로부터 발생되는 가시광선에 의해 화상을 표현하는 표시장치이다. PDP는 지금까지 표시 수단의 주종을 이루었던 CRT(Cathode Ray Tube)에 비해 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 장점이 있다.
PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀이 화면상의 하나의 부화소(sub-pixel)를 이루고, R(Red), G(Green), B(Blue)로 구성되는 세 개의 인접 부화소가 하나의 화소(pixel)를 형성한다.
도 1은 종래의 3전극 교류 면방전 PDP의 구조를 나타내는 분해 사시도이다. 도 1을 참조하면, 각 방전 셀은 상부기판(1)상에 형성되어진 스캔 전극(2Y) 및 서스테인 전극(2Z), 하부기판(9)상에 형성되어진 데이터 전극(2X)을 구비한다. 스캔 전극(2Y)과 서스테인 전극(2Z)은 통상 인듐-틴-옥사이드(Indium-Tin-Oxide: 이하 'ITO'라고 한다)로 이루어지며, 이들의 높은 저항 특성으로 인한 전압강하를 줄이기 위하여 이들 위에는 통상 크롬(Cr) 등의 금속으로 이루어진 버스전극(3)이 각각 형성된다.
스캔 전극(2Y)과 서스테인 전극(2Z)이 나란히 형성된 상부기판(1)에는 상부 유전체층(4)과 보호막(5)이 적층된다. 보호막(5)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(4)의 손상을 방지함과 동시에 2차 전자의 방출효율을 높이기 위하여 통상 산화 마그네슘(MgO)으로 이루어진다.
데이터 전극(2X)이 형성된 하부기판(9) 상에는 하부 유전체층(8) 및 격벽(6)이 형성되며, 하부 유전체층(8)과 격벽(6) 표면에는 형광체(7)가 도포된다. 데이터 전극(2X)은 스캔 전극(2Y) 및 서스테인 전극(2Z)과 수직인 방향으로 형성되며, 격벽(6)은 데이터 전극(2X)과 평행한 방향으로 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전 셀에 누설되는 것을 방지한다. 형광체(7)는 플라즈마 방전 시 발생된 자외선에 의하여 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 상부 기판(1) 및 하부 기판(9)과 격벽(6)에 의해 마련된 방전 공간에는 가스 방전을 위한 Ne+Xe 및 페닝 가스 등이 봉입된다.
도 2는 도 1에 도시된 PDP의 전체적인 전극라인 및 방전셀의 배치구조를 도시한 평면도이다. 도 2를 참조하면, 종래의 3전극 교류 면방전 PDP의 구동장치는 m×n 개의 방전 셀(20)이 스캔 전극 라인들(Y1 내지 Ym), 공통 서스테인 전극 라인들(Z1 내지 Zm) 및 데이터 전극 라인들(X1 내지 Xn)에 연결되도록 매트릭스 형태로 배치된 PDP(30)와, 스캔 전극 라인들(Y1 내지 Ym)을 구동하기 위한 스캔 구동 회로부(40)와, 공통 서스테인 전극 라인들(Z1 내지 Zm)을 구동하기 위한 서스테인 구동 회로부(50)와, 데이터 전극 라인들(X1 내지 Xn)을 구동하기 위한 데이터 구동 회로부(60)와, 외부로부터의 표시 데이터(D), 수평 동기 신호(H), 수직 동기 신호(V), 클록신호 등을 기초로 하여 각 구동 회로부(40, 50, 60)에 제어신호를 공급하는 컨트롤 보드(70)를 포함한다.
스캔 구동 회로부(40)는, 스캔 전극 라인들(Y1 내지 Ym)에 전 방전셀의 초기 상태를 균일하게 하기 위한 리셋 펄스, 방전셀을 선택하기 위한 스캔(어드레스) 펄스 및 방전 횟수에 따라 계조를 구현하는 서스테인 펄스를 순차적으로 공급하여 방전셀(20)들이 라인 단위로 순차적으로 주사되게 함과 아울러 m×n 개의 방전셀(20) 들 각각에서의 방전을 지속되게 한다.
서스테인 구동 회로부(50)는 공통 서스테인 전극 라인들(Z1 내지 Zm) 모두에 스캔 전극 라인들(Y1 내지 Ym)에 공급되는 서스테인 펄스와 교번하는 서스테인 펄스를 공급하여 선택된 셀에 대하여 서스테인 방전을 일으킨다.
데이터 구동 회로부(60)는 스캔 전극 라인들(Y1 내지 Ym)에 공급되는 스캔 펄스에 동기화된 스캔 펄스를 데이터 전극 라인들(X1 내지 Xn)에 공급하여 방전될 셀을 선택하는 역할을 한다.
이와 같이 구동되는 종래의 3전극 교류 면방전 PDP에서는 데이터 방전 및 서스테인 방전에 수백볼트 이상의 고압이 필요하게 된다. 따라서 구동 전력을 최소화하기 위하여, 스캔 구동 회로부(40) 및 서스테인 구동 회로부(50)에는 에너지 회수 회로를 채택하는 것이 일반적이며, 최근에는 데이터 구동 회로부(60)에도 에너지 회수 회로를 채택하고 있는 추세이다.
도 3은 에너지 회수 회로를 포함하는 종래의 교류 면방전형 PDP에서의 데이터 구동 회로부(60)의 일부 구성을 개략적으로 도시한 도면이다. 도면을 참조하면, 종래의 교류 면방전 PDP에 채택되는 데이터 구동 회로부(60)는 에너지 회수 회로(62)가 데이터 구동 IC(Integrated Circuit)(64)의 외부에 마련되며, 에너지 회수 회로(62)의 출력단이 데이터 구동 IC(64)의 전원입력단(VDD)에 연결되어 있다. 이와 같은 데이터 구동 회로부(60)의 에너지 회수 동작을 살펴보면 다음과 같다. 먼저, 에너지 회수용 커패시터(Cs)에는 Va/2의 전압이 충전되어 있다고 가정한다. 제1 스위칭 소자(S1)가 턴온되면, 에너지 회수용 커패시터(Cs)로부터 제1 스위칭 소자(S1), 제1 다이오드(D1), 인덕터(L), 및 데이터 구동 IC(64)로 이어지는 전원공급 경로가 형성된다. 이때, 인덕터(L)와 패널 커패시터(Cp)는 직렬 공진회로를 형성하며, 에너지 회수용 커패시터(Cs)에 Va/2의 전압이 충전되어 있기 때문에, 직렬 공진 회로에서 인덕터(L)의 충/방전에 의해 데이터 구동 IC(64)를 거쳐 데이터 전극 라인(2X)로 입력되는 전압은 에너지 회수용 커패시터(Cs)의 전압의 2배인 Va까지 상승하게 된다.
이때 제3 스위칭 소자(S3)가 턴온(turn on)되어 전압(Va)이 데이터 구동 IC(64)를 거쳐 데이터 전극 라인(2X)으로 입력된다. 데이터 전극 라인(2Y)에 공급되는 전압(Va)은 패널 커패시터(Cp)의 전압(Vp)이 전압(Va) 이하로 떨어지는 것을 방지하여 일정하게 유지시키며 데이터 방전이 정상적으로 일어나도록 한다. 패널 커패시터의 전압을 일정하게 유지시킨 후, 제3 스위칭 소자(S3)가 턴오프됨과 동시에 제2 스위칭 소자(S2)가 턴온된다.
제2 스위칭 소자(S2)가 턴온되면 데이터 구동 IC(64)로부터 인덕터(L), 제2 다이오드(D2), 제2 스위칭 소자(S2) 및 에너지 회수용 커패시터(Cs)로 이어지는 방전 경로가 형성되어 패널 커패시터(Cp)의 전압(Vp)은 하강하게 되고, 이와 동시에 에너지 회수용 커패시터(Cs)에 Va/2의 전압까지 충전된다. 에너지 회수용 커패시터(Cs)가 Va/2의 전압까지 충전된 후 제2 스위칭 소자(S2)가 턴오프됨과 동시에 제4 스위칭 소자(S4)가 턴온된다.
제4 스위칭 소자(S4)가 턴온되면 패널 커패시터(Cp)의 전압(Vp)은 기준 전 압(GND)을 유지하게 된다. 실제로 데이터 전극 라인들(X1 내지 Xn)에 공급되는 데이터 펄스는 이와 같은 과정을 주기적으로 반복하면서 얻어지게 되며, 따라서 에너지 회수 회로(62)에 의하여 어드레스 기간 동안의 소비전력을 줄일 수 있게 된다.
그러나 상기와 같은 종래 기술에 의한 데이터 구동 회로(60)는 외부로부터 인가되는 전압 Va가 그대로 데이터 구동 IC(64)로 인가되기 때문에, 데이터 구동 IC(64)의 효율을 개선하기 위해서는 그 내압을 감소시킬 필요가 있다.
또한, 상기와 같은 종래 기술에 의한 데이터 구동 회로(60)는 에너지 회수 회로와 데이터 구동 IC가 서로 분리되어 구성되어 있기 때문에 회로구성이 복잡할 뿐만 아니라, 데이터 구동회로 내에 인덕터를 포함하고 있기 때문에 데이터 구동 회로를 단일 IC로 집적하기에는 부적합하다는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 창안된 것으로서, 구동 전력을 최소화시키면서도 회로 구성이 간단한 플라즈마 디스플레이 패널의 데이터 구동회로 모듈을 제공하는 것을 제1 목적으로 한다.
또한, 본 발명은 상기와 같은 문제점을 해결하기 위하여 창안된 것으로서, 데이터 구동 집적회로의 내압을 감소시켜 회로의 효율을 증가시킬 수 있는 플라즈마 디스플레이 패널의 데이터 구동회로 모듈을 제공하는 것을 제2 목적으로 한다.
상기의 제1 목적을 달성하기 위한 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은, 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압(Va)이 인가되는 상측 전원 입력단; 상기 어드레스 기간 동안 기준 전압이 입력되는 하측 전원 입력단; 데이터 전극에 접속되는 출력단; 상기 데이터 전극에 대하여 충전 또는 방전 전류를 공급 또는 회수하는 충방전 회로와 연결되는 접속단자; 상기 구동 파형에 따라 상기 어드레스 기간 동안에 상기 상측 전원 입력단 또는 상기 하측 전원 입력단으로 입력되는 전압이 상기 데이터 전극으로 출력되도록 상기 상측 전원 입력단과 상기 출력단 사이, 및 상기 하측 전원 입력단과 상기 출력단 사이에서 스위칭하는 복수의 스위칭 소자; 및 상기 상측 전원 입력단 또는 상기 하측 전원 입력단으로부터 상기 데이터 전극으로 입력되는 전압이 하이 임피던스 상태일 경우에 상기 접속단자와 상기 출력단을 연결하는 제2 스위칭 소자를 포함한다.
여기서, 상기 접속단자는 인덕터의 일단에 연결되며, 상기 인덕터의 타단은 일단이 접지된 커패시터와 직렬로 연결되는 것이 바람직하다.
또는, 상기 접속단자는 일단이 접지된 커패시터의 타단과 연결될 수도 있다.
상기의 제2 목적을 달성하기 위한 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제1 실시예는, 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압(Va)이 인가되는 상측 전원 입력단; 상기 어드레스 기간 동안 상기 어드레스 전압(Va)보다 낮은 바이어스 전압(Vb)이 인가되는 바이어스 전원 입력단; 데이터 전극에 접속되는 출력단; 상기 구동 파형에 따라 상기 어드레스 기간 동안에 상기 어드레스 전압(Va)이 상기 데이터 전극으로 출력되도록, 상기 상측 전원 입력단과 상기 출력단 사이에서 스위칭하는 하이 전원 스위칭 소자; 및 상기 어드레스 전원 스위칭 소자가 개방되는 경우에 상기 바이어스 전압(Vb)이 상기 데이터 전극으로 출력되도록, 상기 바이어스 전원 입력단과 상기 출력단 사이에서 스위칭하는 바이어스 전원 스위칭 소자를 포함하는 것을 특징으로 한다.
상기의 제2 목적을 달성하기 위한 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제2 실시예는, 소정의 구동 파형에 따른 어드레스 기간 동안, 어드레스 전압(Va)과 기준 전압이 선택적으로 인가되는 상측 전원 입력단; 상기 어드레스 기간 동안 상기 어드레스 전압(Va)보다 낮으며 상기 기준 전압보다 높은 바이어스 전압(Vb)이 인가되는 바이어스 전원 입력단; 데이터 전극에 접속되는 출력단; 상기 구동 파형에 따라 상기 어드레스 기간 동안에 상기 어드레스 전압(Va) 또는 상기 기준 전압이 상기 데이터 전극으로 출력되도록, 상기 상측 전원 입력단과 상기 출력단 사이에서 스위칭하는 선택 전원 스위칭 소자; 및 상기 선택 전원 스위칭 소자가 개방되는 경우에 상기 바이어스 전압(Vb)이 상기 데이터 전극으로 출력되도록, 상기 바이어스 전원 입력단과 상기 출력단 사이에서 스위칭하는 바이어스 전원 스위칭 소자를 포함하는 것을 특징으로 한다.
여기서, 상기 상측 전원 입력단은 어드레스 전원 스위칭 소자 및 기준 전압 스위칭 소자의 각 일단에 연결되며, 상기 어드레스 전원 스위칭 소자의 타단은 상기 어드레스 전압(Va)을 공급하는 어드레스 전원에 연결되고, 상기 기준 전압 스위칭 소자의 타단은 접지되는 것이 바람직하다.
이로써, 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은 데이터 구동 전력을 최소화시킬 수 있으며, 데이터 구동 집적회로의 내압을 감소시켜 회로의 효율을 증가시킬 수 있게 된다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈을 상세하게 설명한다.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제1 실시예를 개략적으로 도시한 도면이다. 제1 실시예에 따른 데이터 구동회로 모듈(80)은 집적회로(IC : Integrated Circuit)로서, 출력단(82), 상측 전원 입력단(84), 하측 전원 입력단(86), 및 접속단자(88)를 구비한다.
여기서, 출력단(82)은 플라즈마 디스플레이 패널(30)(도 2 참조)의 데이터 전극(X)에 접속되어 있다. 또한, 상측 전원 입력단(84)은 어드레스 전압(Va) 공급원(도시하지 않음)에 연결되어 있으며, 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압(Va)이 공급된다. 또한, 하측 전원 입력단(86)은 접지되며, 어드레스 기간 동안 기준 전압이 공급된다. 또한, 접속단자(88)는 데이터 전극(X)에 대하여 충전 또는 방전 전류를 공급 또는 회수하기 위한 충방전 회로와 연결된다.
이때, 충방전 회로는 인덕터(L1)와 커패시터(Cs)의 직렬 연결로 이루어지며, 접속단자(88)는 인덕터(L1)의 다른 단에 접속되고, 커패시터(Cs)의 다른 단은 접지되는 것이 바람직하다.
또한, 출력단(82)과 상측 전원 입력단(84) 사이에는 제1 스위칭 소자(QH)가 마련되며, 출력단(82)과 하측 전원 입력단(86) 사이에는 제2 스위칭 소자(QL)가 마련된다. 제1 스위칭 소자(QH)는 상측 전원 입력단(84)으로 입력되는 어드레스 전압(Va)이 출력단(82)을 통하여 데이터 전극(X)으로 전달되도록 출력단(82)과 상측 전원 입력단(84) 사이의 경로를 형성한다. 또한, 제2 스위칭 소자(QL)는 하측 전원 입력단(86)으로 입력되는 기준 전압이 출력단(82)을 통하여 데이터 전극(X)으로 전달되도록 출력단(82)과 하측 전원 입력단(86) 사이의 경로를 형성한다. 이때, 기준 전압은 그라운드(GND)로 구현되는 것이 바람직하다. 또한, 제1 스위칭 소자(QH) 및 제2 스위칭(QL)는 서로 어긋나도록 스위칭 동작하는 것이 바람직하다. 즉, 제1 스위칭 소자(QH)가 턴온(turn-on)된 경우에는 제2 스위칭 소자(QL)는 턴오프(turn-off)되며, 제1 스위칭 소자(QH)가 턴오프된 경우에는 제2 스위칭 소자(QL)는 턴온되는 것이 바람직하다.
또한, 출력단(82)과 접속단자(88) 사이에는, 상측 전원 입력단(84) 또는 하측 전원 입력단(86)으로부터 출력단(82)을 통하여 데이터 전극(X)으로 입력되는 전압이 하이 임피던스 상태일 경우에 접속단자(88)와 출력단(82) 사이의 경로를 형성하기 위한 스위칭 소자(S1)가 마련되는 것이 바람직하다. 여기서, 하이 임피던스 상태라 함은, 디지털 데이터의 상태가 로직 하이(logic high) 또는 로직 로우(logic low)의 상태가 아닌 상태 즉, 도 5의 tu 또는 td의 상태를 말한다.
도 5를 참조하여 도 4의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 동작을 설명하면, 먼저 초기에는 제2 스위칭 소자(QL)이 턴온되어 있으며, 다른 스위칭 소자(QH 및 S1)는 턴오프되어 있고, 커패시터(Cs)에는 Va/2의 전압이 충전 되어 있다. 제2 스위칭 소자(QL)의 턴온에 의해 데이터 전극에는 기준 전압(GND)이 인가된다.
제2 스위칭 소자(QL)를 턴오프하고 제1 스위칭 소자(QH)를 턴온할 때, 그 스위칭 전환 동작의 사이에는 하이 임피던스 상태가 되는데, 이때의 하이 임피던스 상태를 이용하여 스위칭 소자(S1)을 턴온시키면 커패시터(Cs) 및 인덕터(L1)의 공진작용에 의해 데이터 전극(X)에 상승전압이 인가된다.
제1 스위칭 소자(QH)가 턴온되면 스위칭 소자(S1)는 턴오프되며, 어드레스 전압(Va)이 출력단(82)을 통해 데이터 전극(X)으로 인가된다.
이후, 제1 스위칭 소자(S1)를 턴오프하고 제2 스위칭 소자(QL)를 턴온할 때에도 하이 임피던스 상태가 존재하며, 그 하이 임피던스 상태를 이용하여 스위칭 소자(S1)를 턴온시키면 플라즈마 디스플레이 패널의 전압이 회수되어 커패시터(Cs)에 충전된다.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제2 실시예를 개략적으로 도시한 도면이다. 도시한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은 도 4의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈(80)에서 인덕터(L1)를 제거하고, 접속단자(88)에 커패시터(Cs)의 일단을 연결한 후, 커패시터(Cs)의 타단을 접지시켜도 무방하다. 이 경우, 도 7에 도시한 바와 같이 데이터 전극(X)의 에너지 회수 효율이 낮아지기는 하지만, 인덕터(L1)를 제거함으로써 데이터 구동회로의 부피를 줄일 수 있다는 장점 과 하이 임피던스 상태의 시간 즉, tu 및 td를 줄일 수 있다는 장점이 있다.
도 8은 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제3 실시예를 개략적으로 도시한 도면이다. 제3 실시예에 따른 데이터 구동회로 모듈(90)은 집적회로(IC)로서, 출력단(92), 상측 전원 입력단(94), 하측 전원 입력단(96), 및 바이어스 전원 입력단(98)을 구비한다.
여기서, 출력단(92)은 플라즈마 디스플레이 패널(30)(도 2 참조)의 데이터 전극(X)에 접속되어 있다. 또한, 상측 전원 입력단(94)은 어드레스 전압(Va) 공급원(도시하지 않음)에 연결되어 있으며, 어드레스 전원에 의해 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압(Va)이 공급된다. 또한, 하측 전원 입력단(96)은 접지되어 있다. 또한, 바이어스 전원 입력단(98)은 바이어스 전원(도시하지 않음)에 연결되어 있으며, 바이어스 전원에 의해 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압(Va)보다 낮은 바이어스 전압(Vb)이 공급된다. 이때, 어드레스 전압(Va) 및 바이어스 전압(Vb)은 양의 전압으로 이루어지는 것이 바람직하다.
출력단(92)과 상측 전원 입력단(94) 사이에는 스위칭 소자(QH)가 마련되며, 출력단(92)과 하측 전원 입력단(96) 사이에는 도 4 및 도 6의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈과는 달리 스위칭 소자(QL)가 제거되어 있다. 스위칭 소자(QH)는 상측 전원 입력단(94)으로 입력되는 어드레스 전압(Va)이 출력단(92)을 통하여 데이터 전극(X)으로 전달되도록 출력단(92)과 상측 전원 입력단(94) 사이의 경로를 형성한다.
또한, 출력단(92)과 바이어스 전원 입력단(98) 사이에는, 상측 전원 입력단(94)으로부터 출력단(92)을 통하여 데이터 전극(X)으로 입력되는 전압이 스위칭 소자(QH)의 턴오프에 의해 차단된 경우에 바이어스 전원 입력단(98)과 출력단(92) 사이의 경로를 형성하기 위한 스위칭 소자(S1)가 마련된다. 스위칭 소자(QH)가 턴오프되고 스위칭 소자(S1)가 턴온되면, 어드레스 전압(Va)의 공급은 차단되고 바이어스 전압(Vb)의 공급에 의해 출력단(92)를 통해 데이터 전극(X)으로 공급되는 전압은 도 9에 도시한 바와 같이, Va에서 Vb로 낮아지게 된다. 따라서 스위칭 소자(QH)와 스위칭 소자(S1) 사이의 양단 전압은 Va-Vb가 되어 종래의 내압 조건보다도 낮은 내압으로 데이터 전극(X)을 구동할 수 있게 된다.
도 10은 본 발명에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 제4 실시예를 개략적으로 도시한 도면이다. 도면을 참조하면, 제4 실시예에 다른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈(90)의 구성은 도 8의 플라즈마 디스플레이 패널의 데이터 구동회로 모듈(90)의 구성과 동일하므로 동일한 부재번호를 부여하였다. 다만, 상측 전원 입력단(94)에는 어드레스 전압(Va)과 기준 전압이 선택적으로 인가되도록 회로가 마련되어 있다. 이때, 기준 전압은 그라운드(GND)로 구현되며, 바이어스 전압(Vb)은 기준 전압보다 높고 어드레스 전압(Va)보다 낮은 전압으로 설정되는 것이 바람직하다.
또한, 상측 전원 입력단(94)에 접속된 회로는, 어드레스 전원 스위칭 소 자(Qa) 및 기준 전압 스위칭 소자(Qb)로 구성되는 것이 바람직하다. 이때, 어드레스 전원 스위칭 소자(Qa)의 일단은 어드레스 전압(Va)을 공급하는 어드레스 전원에 연결되고, 타단은 기준 전압 스위칭 소자(Qb)의 일단과 연결된다. 또한, 기준 전압 스위칭 소자(Qb)의 타단은 라운드(GND)와 연결되며, 상측 전원 입력단(94)은 어드레스 전원 스위칭 소자(Qa) 및 기준 전압 스위칭 소자(Qb)의 공통접점에 연결되는 것이 바람직하다.
도 11을 참조하면, 어드레스 전원 스위칭 소자(Qa)가 턴온된 경우, 스위칭 소자(QH)를 턴온시켜 어드레스 전압(Va)을 데이터 전극(X)에 공급할 수 있게 된다. 또한, 어드레스 전압(Va)가 인가되는 외의 구간 예를 들어, 서스테인 구간에서와 같이 상측 전원 입력단(94)으로 그라운드(GND) 레벨의 전원을 공급할 필요가 있는 경우에는 기준 전압 스위칭 소자(Qb)를 턴온시킴으로써 기준 전압(GND)을 데이터 전극(X)으로 공급하는 것이 가능하게 된다. 이때에도 플라즈마 디스플레이 패널의 데이터 구동회로 모듈의 내압 감소는 그대로 유지된다.
이상에서는 본 발명의 바람직한 실시 예에 대해서 도시하고 설명하였으나, 본 발명은 상술한 특정의 실시 예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형 실시가 가능한 것은 물론이고, 그와 같은 변경은 청구범위 기재의 범위 내에 있게 된다.
본 발명의 제1 목적에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은, 회로의 구성을 간단하게 하면서도 데이터 구동회로의 에너지를 회수하여 구동 전력을 최소화시키는 것이 가능하게 된다.
또한, 본 발명의 제1 목적에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은, 에너지 회수 효과를 얻으면서도 인덕터를 제거하는 것이 가능하게 되어 데이터 구동회로의 부피를 최소화시키는 것이 가능하게 된다.
본 발명의 제2 목적에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은, 집적회로 내부의 내압을 줄일 수 있게 되어 집적회로의 효율을 증가시킬 수 있게 된다.
또한, 본 발명의 제2 목적에 따른 플라즈마 디스플레이 패널의 데이터 구동회로 모듈은, 필요한 경우에는 어드레스 구간 외의 구간에서도 데이터 전극에 기준전압(GND)을 공급하는 것이 가능하게 된다.

Claims (6)

  1. 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압(Va)이 인가되는 상측 전원 입력단;
    상기 어드레스 기간 동안 기준 전압이 입력되는 하측 전원 입력단;
    데이터 전극에 접속되는 출력단;
    상기 데이터 전극에 대하여 충전 또는 방전 전류를 공급 또는 회수하는 충방전 회로와 연결되는 접속단자;
    상기 구동 파형에 따라 상기 어드레스 기간 동안에 상기 상측 전원 입력단 또는 상기 하측 전원 입력단으로 입력되는 전압이 상기 데이터 전극으로 출력되도록 상기 상측 전원 입력단과 상기 출력단 사이, 및 상기 하측 전원 입력단과 상기 출력단 사이에서 스위칭하는 복수의 스위칭 소자; 및
    상기 상측 전원 입력단 또는 상기 하측 전원 입력단으로부터 상기 데이터 전극으로 입력되는 전압이 하이 임피던스 상태일 경우에 상기 접속단자와 상기 출력단을 연결하는 제2 스위칭 소자를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 데이터 구동회로 모듈.
  2. 제 1항에 있어서,
    상기 접속단자는 인덕터의 일단에 연결되며, 상기 인덕터의 타단은 일단이 접지된 커패시터와 직렬로 연결되는 것을 특징으로 하는 플라즈마 디스플레이 패널 의 데이터 구동회로 모듈.
  3. 제 1항에 있어서,
    상기 접속단자는 일단이 접지된 커패시터의 타단과 연결되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 데이터 구동회로 모듈.
  4. 소정의 구동 파형에 따른 어드레스 기간 동안 어드레스 전압(Va)이 인가되는 상측 전원 입력단;
    상기 어드레스 기간 동안 상기 어드레스 전압(Va)보다 낮은 바이어스 전압(Vb)이 인가되는 바이어스 전원 입력단;
    데이터 전극에 접속되는 출력단;
    상기 구동 파형에 따라 상기 어드레스 기간 동안에 상기 어드레스 전압(Va)이 상기 데이터 전극으로 출력되도록, 상기 상측 전원 입력단과 상기 출력단 사이에서 스위칭하는 하이 전원 스위칭 소자; 및
    상기 어드레스 전원 스위칭 소자가 개방되는 경우에 상기 바이어스 전압(Vb)이 상기 데이터 전극으로 출력되도록, 상기 바이어스 전원 입력단과 상기 출력단 사이에서 스위칭하는 바이어스 전원 스위칭 소자를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 데이터 구동회로 모듈.
  5. 소정의 구동 파형에 따른 어드레스 기간 동안, 어드레스 전압(Va)과 기준 전 압이 선택적으로 인가되는 상측 전원 입력단;
    상기 어드레스 기간 동안 상기 어드레스 전압(Va)보다 낮으며 상기 기준 전압보다 높은 바이어스 전압(Vb)이 인가되는 바이어스 전원 입력단;
    데이터 전극에 접속되는 출력단;
    상기 구동 파형에 따라 상기 어드레스 기간 동안에 상기 어드레스 전압(Va) 또는 상기 기준 전압이 상기 데이터 전극으로 출력되도록, 상기 상측 전원 입력단과 상기 출력단 사이에서 스위칭하는 선택 전원 스위칭 소자; 및
    상기 선택 전원 스위칭 소자가 개방되는 경우에 상기 바이어스 전압(Vb)이 상기 데이터 전극으로 출력되도록, 상기 바이어스 전원 입력단과 상기 출력단 사이에서 스위칭하는 바이어스 전원 스위칭 소자를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 데이터 구동회로 모듈.
  6. 제 5항에 있어서,
    상기 상측 전원 입력단은 어드레스 전원 스위칭 소자 및 기준 전압 스위칭 소자의 각 일단에 연결되며,
    상기 어드레스 전원 스위칭 소자의 타단은 상기 어드레스 전압(Va)을 공급하는 어드레스 전원에 연결되고, 상기 기준 전압 스위칭 소자의 타단은 접지되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 데이터 구동회로 모듈.
KR1020060109665A 2006-11-07 2006-11-07 플라즈마 디스플레이 패널의 데이터 구동회로 모듈 KR100837323B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060109665A KR100837323B1 (ko) 2006-11-07 2006-11-07 플라즈마 디스플레이 패널의 데이터 구동회로 모듈
US11/935,608 US20080122827A1 (en) 2006-11-07 2007-11-06 Data driving integrated circuit for plasma display panel and plasma display apparatus
CNA2007101695629A CN101178869A (zh) 2006-11-07 2007-11-07 等离子体显示板用数据驱动集成电路及等离子体显示装置
EP07254391A EP1947629A2 (en) 2006-11-07 2007-11-07 Data driving integrated circuit for plasma display panel and plasma display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060109665A KR100837323B1 (ko) 2006-11-07 2006-11-07 플라즈마 디스플레이 패널의 데이터 구동회로 모듈

Publications (2)

Publication Number Publication Date
KR20080041503A true KR20080041503A (ko) 2008-05-13
KR100837323B1 KR100837323B1 (ko) 2008-06-12

Family

ID=39405105

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060109665A KR100837323B1 (ko) 2006-11-07 2006-11-07 플라즈마 디스플레이 패널의 데이터 구동회로 모듈

Country Status (2)

Country Link
KR (1) KR100837323B1 (ko)
CN (1) CN101178869A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5191724B2 (ja) 2007-12-14 2013-05-08 株式会社日立製作所 アドレス駆動回路及びプラズマディスプレイ装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2655076B2 (ja) * 1994-04-27 1997-09-17 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JP3173476B2 (ja) * 1998-10-15 2001-06-04 日本電気株式会社 電力回収駆動装置

Also Published As

Publication number Publication date
CN101178869A (zh) 2008-05-14
KR100837323B1 (ko) 2008-06-12

Similar Documents

Publication Publication Date Title
KR20040013160A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100811536B1 (ko) 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치
US7221334B2 (en) Energy recovery circuit of plasma display panel and driving apparatus of plasma display panel including energy recovery circuit
KR100426190B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100837323B1 (ko) 플라즈마 디스플레이 패널의 데이터 구동회로 모듈
US20060033683A1 (en) Plasma display apparatus and driving method thereof
KR100676756B1 (ko) 플라즈마 디스플레이 패널의 집적된 어드레스 구동 회로모듈, 구동 장치 및 구동방법
KR100676755B1 (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 구동 방법
KR100366943B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 그구동방법
US20070126662A1 (en) Plasma display apparatus
KR100505981B1 (ko) 전력회수장치 및 전력회수방법
US7046217B2 (en) Energy recovery apparatus for plasma display panel
KR100822259B1 (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법
US20070115220A1 (en) Plasma display apparatus
KR100517471B1 (ko) 에너지 회수장치 및 방법
KR20070120081A (ko) 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치
KR100373531B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 그 구동방법
KR100510189B1 (ko) 플라즈마 디스플레이 패널의 전력회수장치
KR100364397B1 (ko) 구동회로 일체형 플라즈마 디스플레이 패널
US20080007489A1 (en) Apparatus for driving plasma display panel
EP1947629A2 (en) Data driving integrated circuit for plasma display panel and plasma display apparatus
KR100743716B1 (ko) 플라즈마 디스플레이 장치
KR100760290B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100764662B1 (ko) 플라즈마 디스플레이 장치 및 그 구동방법
KR20080027815A (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110328

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee