KR20070120081A - 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치 - Google Patents

향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치 Download PDF

Info

Publication number
KR20070120081A
KR20070120081A KR1020070122730A KR20070122730A KR20070120081A KR 20070120081 A KR20070120081 A KR 20070120081A KR 1020070122730 A KR1020070122730 A KR 1020070122730A KR 20070122730 A KR20070122730 A KR 20070122730A KR 20070120081 A KR20070120081 A KR 20070120081A
Authority
KR
South Korea
Prior art keywords
inductor
voltage
sustain
energy recovery
panel
Prior art date
Application number
KR1020070122730A
Other languages
English (en)
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020070122730A priority Critical patent/KR20070120081A/ko
Publication of KR20070120081A publication Critical patent/KR20070120081A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널의 구동 장치에 관한 것으로, 특히 향상된 효율을 갖는 서스테인 구동 회로를 포함하는 플라즈마 디스플레이 패널의 구동장치에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는, 에너지 회수용 커패시터; 상기 에너지 회수용 커패시터에 직렬 연결된 인덕터; 및 상기 인덕터의 타측 단자에 공통 접속되어 상기 패널에 대해 에너지 공급 및 회수 경로를 형성하는 제 1 및 제 2 스위칭 수단을 포함하고, 상기 인덕터의 상기 타측 단자와 기저 전압 사이에 연결되어, 상기 인덕터와 상기 에너지 회수용 커패시터에 의해 유기되는 고주파 성분을 바이패스하기 위한 제 1 필터부를 포함하는 서스테인 구동 회로를 포함하여 이루어지는 것을 특징으로 한다.
플라즈마 디스플레이 패널, 서스테인 구동 회로, 에너지 회수 회로

Description

향상된 효율의 서스테인 구동회로를 포함하는 플라즈마 디스플레이 패널의 구동 장치{Driving Apparatus of Plasma Display Panel comprising Sustain Driving Circuit with Improved Efficiency}
본 발명은 플라즈마 디스플레이 패널의 구동 장치에 관한 것으로, 특히 향상된 효율을 갖는 서스테인 구동 회로를 포함하는 플라즈마 디스플레이 패널의 구동장치에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel; 이하, 'PDP'라고도 함)은 가스 방전에 의해 발생되는 자외선이 형광체를 여기시킬 때 가시광선이 발생되는 현상을 이용한 표시장치이다. PDP는 음극선관(CRT)에 비하여 두께가 얇고 가벼우며, 고선명 대형 화면의 구현이 가능하다는 등의 장점이 있다. 일반적으로 PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 서브픽셀에 해당한다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 구조를 나타내는 분해 사시도이다. 도 1을 참조하면, 각 방전셀은 상부기판(1)상에 형성되어진 스캔/서스테인 전극(2Y) 및 공통 서스테인 전극(2Z), 하부기판(9)상에 형성되어 진 어드레스 전극(2A)을 구비한다. 스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z)은 통상 투명한 인듐-틴-옥사이드(Indium-Tin-Oxide: 이하 'ITO'라고 함)로 이루어지며, 이들의 높은 저항 특성으로 인한 전압강하를 줄이기 위하여 이들 위에는 통상 크롬(Cr) 등의 금속으로 이루어진 버스전극(3)이 각각 형성된다.
스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z)이 나란히 형성된 상부기판(1)에는 상부 유전체층(4)과 보호막(5)이 적층된다. 보호막(5)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(4)의 손상을 방지함과 동시에 2차 전자의 방출효율을 높이기 위하여 통상 산화 마그네슘(MgO)으로 이루어진다.
어드레스 전극(2A)이 형성된 하부기판(9) 상에는 하부 유전체층(8) 및 격벽(6)이 형성되며, 하부 유전체층(8)과 격벽(6) 표면에는 형광체(7)가 도포된다. 어드레스 전극(2A)은 스캔/서스테인 전극(2Y) 및 공통 서스테인 전극(2Z)과 수직인 방향으로 형성되며, 격벽(6)은 어드레스 전극(2A)과 평행한 방향으로 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(7)는 플라즈마 방전 시 발생된 자외선에 의하여 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 상부 기판(1) 및 하부 기판(9)과 격벽(6)에 의해 마련된 방전 공간에는 가스 방전을 위한 Ne+Xe 및 페닝 가스 등이 봉입된다.
상술한 구조의 방전셀은 어드레스 전극(2A)과 스캔/서스테인 전극(2Y) 간의 대향 방전에 의해 선택된 후 스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z) 간의 면방전에 의해 방전을 유지하게 된다. 이러한 방전셀에서는 서스테인 방전시 발 생되는 자외선에 의해 형광체(7)가 발광함으로써 가시광이 셀 외부로 방출하게 된다. 이 결과, 방전셀들은 방전이 유지되는 기간을 조정하여 계조를 구현하게 되고, 그 방전셀들이 매트릭스 형태로 배열된 PDP는 화상을 표시하게 된다.
도 2는 도 1에 도시된 PDP의 전체적인 전극라인 및 방전셀의 배치구조를 도시한 평면도이다. 도 2를 참조하면, 종래의 3전극 교류 면방전형 PDP의 구동장치는 m×n 개의 방전셀(20)이 스캔/서스테인 전극라인들(Y1 내지 Ym), 공통 서스테인 전극라인들(Z1 내지 Zm) 및 어드레스 전극라인들(X1 내지 Xn)에 연결되도록 매트릭스 형태로 배치된 PDP(21)와, 스캔/서스테인 전극 라인들(Y1 내지 Ym)을 구동하기 위한 스캔/서스테인 구동 회로(22)와, 공통 서스테인 전극라인들(Z1 내지 Zm)을 구동하기 위한 공통 서스테인 구동 회로(23)와, 어드레스 전극라인들(X1 내지 Xn)을 구동하기 위한 어드레스 구동 회로(24)와, 외부로부터의 표시 데이터(D), 수평 동기 신호(H), 수직 동기 신호(V), 클록신호 등을 기초로 하여 각 구동회로에 제어신호를 공급하는 제어 회로(25)를 포함한다.
스캔/서스테인 구동 회로(22)는, 스캔/서스테인 전극라인들(Y1 내지 Ym)에 전 방전셀의 초기 상태를 균일하게 하기 위한 리셋 펄스, 방전셀을 선택하기 위한 스캔(또는 어드레스) 펄스 및 방전 횟수에 따라 계조를 구현하는 서스테인 펄스를 순차적으로 공급하여 방전셀(20)들이 라인 단위로 순차적으로 주사되게 함과 아울러 m×n 개의 방전셀(20)들 각각에서의 방전을 지속되게 한다. 공통 서스테인 구동 회로(23)는 공통 서스테인 전극라인들(Z1 내지 Zm) 모두에 스캔/서스테인 전극라인들(Y1 내지 Ym)에 공급되는 서스테인 펄스와 교번하는 서스테인 펄스를 공급하여 선택된 셀에 대하여 서스테인 방전을 일으킨다. 어드레스 구동 회로(24)는 스캔/서스테인 전극라인들(Y1 내지 Ym)에 공급되는 스캔 펄스에 동기화된 어드레스 펄스를 공급하여 방전될 셀을 선택하는 역할을 한다.
이와 같이 구동되는 종래의 3전극 교류 면방전형 PDP에서는 어드레스 방전 및 서스테인 방전에 수백볼트 이상의 고압이 필요하게 된다. 따라서 구동 전력을 최소화하는 것이 필요하여, 스캔/서스테인 구동 회로(22)와 공통 서스테인 구동회로(23)에는 에너지 회수 회로를 채택하고 있는 것이 일반적이었으며, 최근 어드레스 구동 회로(24)에도 에너지 회수 회로가 채택되는 추세이다. 에너지 회수 회로는 스캔/서스테인 전극라인 및 공통 서스테인 전극라인에 충전되는 전하와 어드레스 전극라인들에 충전되는 전하를 회수하여 이를 다음 주기의 구동을 위하여 재이용하도록 하는 기능을 한다.
도 3은 종래의 스캔/서스테인 구동 회로(22)나 공통 서스테인 구동 회로(23)에 채택되고 있는 에너지 회수 회로를 포함하는 서스테인 구동 회로를 개략적으로 도시한 도면이다.
도 3을 참조하면, 종래 기술에 의한 서스테인 구동 회로는 패널 커패시터(Cpanel)에 그 일측 단자가 접속된 인덕터(L1); 제 1 및 제 2 스위치(S1, S2)와 역전류를 방지하기 위한 제 1 및 제 2 다이오드(D1, D2)로 각각 이루어지며, 에너지 회수용 커패시터(Cs)와 인덕터(L1)의 타측 단자 사이에 병렬로 접속된 제 1 및 제 2 스위칭 수단; 상기 제 1 및 제 2 스위칭 수단에 공통 접속된 에너지 회수용 커패시터(Cs); 그리고 인덕터(L1)의 상기 일측 단자와 상기 패널 커패시터(Cpanel) 에 공통 접속된 제 3 및 제 4 스위치(S3, S4)를 구비한다. 패널 커패시터(Cpanel)는 스캔/서스테인 전극라인(2Y)과 공통서스테인 전극라인(2Z) 등의 패널의 타 구조물 사이에 형성되는 등가적인 정전용량을 나타낸다. 제 3 스위치(S3) 및 제 4 스위치(S4)는 각각 도시생략한 서스테인 전압원 및 기저 전압원에 접속되어 상기 패널 커패시터(Cpanel)에 서스테인 전압(Vs) 및 기저 전압(VGND)을 제공한다. 한편, 패널 커패시터의 전압(Vp)이 서스테인 전압(Vs) 및 기저 전압(VGND)으로 각각 클램핑되도록 하기 위해 상기 서스테인 전압원 및 상기 기저 전압원과 인덕터(L1)의 상기 타측 단자 사이에 각각 접속된 제 1 및 제 2 클램핑 다이오드(Dc1 및 Dc2)를 포함한다. 도 3에 도시된 바와 같이 종래의 에너지 회수 회로의 동작은 크게 4개의 단계로 이루어진다.
먼저, 패널 커패시터(Cpanel)의 전압은 0V이고, 에너지 회수용 커패시터(Cs)에는 Vs/2의 전압이 충전되어 있다고 가정한다. 제 1 상태에서 제 1 스위치(이하의 도면에는 스위치들을 단순한 스위치의 형태로 도시하기도 하나, 달리 정의하는 경우를 제외하고는 바디 다이오드를 포함하는 트랜지스터를 간략하게 표현하고 있음에 유의한다)(S1)가 턴온되고 제 2 내지 제 4 스위치(S2, S3, S4)가 턴오프되면, 에너지 회수용 커패시터(Cs)로부터 제 1 스위치(S1), 제 1 다이오드(D1) 및 인덕터(L1)로 이어지는 에너지 공급 경로가 형성된다. 이 때, 인덕터(L1)와 패널 커패시터(Cpanel)는 직렬 공진회로를 형성하는데, 에너지 회수용 커패시터(Cpanel)에 Vs/2의 전압이 충전되어 있기 때문에, 상기 직렬 공진회로의 인덕터(L)의 충/방전 에 의해 패널 커패시터(Cpanel)에 출력되는 전압(Vp)은 에너지 회수용 커패시터(Cs)의 전압의 2배인 Vs까지 상승하게 된다.
제 2 상태에서는 제 1 스위치(S1)와 제 3 스위치(S3)가 턴온되고 제 2 스위치(S2) 및 제 4 스위치(S4)가 턴오프된다. 이에 따라 패널 커패시터의 전압(Vp)은 서스테인 전압(Vs)이 된다. 제 1 상태가 끝나는 순간에, 즉 LC 공진에 의하여 패널 커패시터의 전압(Vp)의 값이 서스테인 전압(Vs)과 동일한 값이 되는 순간에 패널 커패시터(Cpanel)에는 서스테인 전압 공급원(도시하지 않음)으로부터의 서스테인 전압(Vs)이 인가된 후 일정 시간 동안 서스테인 전압(Vs)으로 유지된다.
이후, 제 3 상태에서는 제 2 스위치(S2)가 턴온되고, 제 1 스위치, 제 3 스위치 및 제 4 스위치(S1, S3, S4)는 턴오프된다. 이에 따라 패널 커패시터(Cpanel)에 저장되어 있던 에너지가 에너지 회수용 커패시터(Cs)로 방전되면서 에너지가 회수되고 패널 커패시터의 전압(Vp)은 강하한다. 제 3 상태에서는 패널 커패시터(Cpanel)에서 인덕터(L1), 제 2 다이오드(D2) 및 에너지 회수용 커패시터(Cs)로 이어지는 에너지 회수 경로가 형성된다.
마지막으로 제 4 상태에서는 제 2 스위치(S2)와 제 4 스위치(S4)가 턴온되고 제 1 스위치(S1) 및 제 3 스위치(S3)가 턴오프된다. 이에 따라 패널 커패시터의 전압(Vp)는 기저 전압(VGND) 레벨이 된다. 제 3 상태가 끝나는 순간에, 즉 LC 공진에 의하여 패널 커패시터의 전압(Vp)의 값이 기저 전압(VGND)과 동일한 값이 되는 순간에 패널 커패시터(Cpanel)에는 기저 전압 공급원(도시하지 않음)으로부터의 기저 전압(VGND)이 인가된 후 일정 시간 동안 기저 전압(VGND)으로 유지된다.
실제 스캔/서스테인 전극라인들(Y1 내지 Ym)이나 공통 서스테인 전극라인들(Z1 내지 Zm)에 공급되는 서스테인 펄스는 상기한 바와 같은 4 단계의 과정을 주기적으로 반복되면서 얻어지게 되며, 따라서 에너지 회수 회로에 의하여 서스테인 기간 동안의 소비전력을 줄일 수 있게 된다.
도 4a는 도 3에 도시된 서스테인 구동 회로 내의 에너지 회수 회로의 구동에 의한 서스테인 펄스의 파형도이다. 상기 도면의 실선은 패널 커패시터에 인가되는 전압(Vp)를 나타내고 점선은 인덕터(L1)의 상기 타측 단자에 인가되는 전압(VL)을 나타낸다. VL은 도면에 도시한 바와 같이 에너지 공급 및 회수 경로가 형성되는 동안(즉, 제 1 상태 및 제 3 상태 동안)은 Vs/2의 전압을 유지하고, 제 2 상태와 제 4 상태에서는 패널 커패시터에 인가되는 전압(Vp)을 따라가게 된다.
그러나, 상술한 바와 같은 서스테인 구동 회로를 정상적으로 동작시켜 도 4a의 서스테인 펄스와 같은 파형이 출력되도록 하기 위해서는 도 3에 도시한 바와 같이 클램핑 다이오드(Dc1 및 Dc2)가 필수적이다. 그 이유는 제 2 상태와 제 4 상태의 경우, 즉 제 1 스위치(S1)와 제 2 스위치(S2)가 턴오프되고 패널 커패시터의 전압(Vp)이 서스테인 전압(Vs)이나 기저 전압(VGND)으로 클램핑되는 경우, 인덕터(L1)와 패널 커패시터(Cpanel)는 공진 회로를 이루며 인덕터(L1)의 상기 타측 단자가 플로팅 상태에 놓이게 됨으로써, 인덕터(L1)의 상기 타측 단자에는 서스테인 전 압(Vs)보다 높거나 기저 전압(VGND)보다 낮은 전압을 갖는 공진 파형의 전압이 인가될 수 있기 때문이다.
도 4b는 도 3에 도시된 서스테인 구동 회로에 의한 서스테인 펄스의 실제 파형과 클램핑 다이오드(Dc1 및 Dc2)가 존재하지 않는 경우에 인덕터(L1)의 타측 단자에 인가되는 전압(VL)의 실제 파형을 나타내는 파형도이다. 도 4b에 도시된 바와 같이 인덕터(L1)의 상기 타측 단자에 인가되는 전압(VL)은 제 2 상태 및 제 4 상태에서 불필요한 공진 파형이 발생하게 되어, 경우에 따라서는 서스테인 전압(Vs) 이상의 전압이 되기도 하고 기저 전압(VGND)보다 낮은 전압이 되기도 한다. 따라서, 클램핑 다이오드(Dc1 및 Dc2)가 존재하지 않는 경우에 패널 커패시터에 인가되는 전압(Vp)의 출력 파형은 인덕터(L1)의 상기 타측 단자에 기저 전압(VGND) 내지 서스테인 전압(Vs) 범위 이외의 전압이 인가됨에 따라 왜곡될 수 있으며, 이는 또한 전력소모를 증가시킬 뿐만 아니라 부품을 파손시킬 수도 있다는 문제점이 있다.
본 발명은 상술한 문제점을 해결하기 위한 것으로, 클램핑 다이오드를 사용하지 않으면서도 에너지 회수용 인덕터의 간단한 위치 변경에 의하여 상기 인덕터로 인해 패널 커패시터에 인가되는 불필요한 공진 현상을 현저하게 감소시킬 수 있을 뿐만 아니라, 상기 인덕터에 간단한 구성의 필터부를 접속시킴으로써 상기 인덕 터에서 발생되는 불필요한 공진 현상을 현저하게 감소시켜 부품수를 줄일 수 있고 회로의 신뢰성을 높일 수 있는 서스테인 구동 회로를 포함하는 플라즈마 디스플레이 패널의 구동장치를 제공하기 위한 것이다.
본 발명은 또한 클램핑 다이오드를 사용하지 않으면서도 에너지 회수용 인덕터의 간단한 위치 변경에 의하여 상기 인덕터로 인해 패널 커패시터에 인가되는 불필요한 공진 현상을 현저하게 감소시켜 부품수를 줄일 수 있고 회로의 신뢰성을 높일 수 있을 뿐만 아니라, 패널 커패시터에 대한 에너지 공급 또는 회수 경로를 형성하는 인덕터를 별도로 설치함으로써 구동효율이 아울러 향상될 수 있는 서스테인 구동 회로를 포함하는 플라즈마 디스플레이 패널의 구동장치를 제공하기 위한 것이다.
본 발명은 또한 클램핑 다이오드를 사용하지 않으면서도 에너지 회수용 인덕터의 간단한 위치 변경에 의해 상기 인덕터로 인해 패널 커패시터에 인가되는 불필요한 공진 현상을 현저하게 감소시켜 부품수를 줄일 수 있고 회로의 신뢰성을 높일 수 있는 서스테인 구동 회로를 포함하는 플라즈마 디스플레이 패널의 구동장치를 제공하기 위한 것이다.
상술한 목적을 달성하기 위하여 본 발명의 제 1 측면에 의한 플라즈마 디스플레이 패널의 구동장치는, 에너지 회수용 커패시터; 상기 에너지 회수용 커패시터에 직렬 연결된 인덕터; 및 상기 인덕터의 타측 단자에 공통 접속되어 상기 패널에 대해 에너지 공급 및 회수 경로를 형성하는 제 1 및 제 2 스위칭 수단을 포함하고, 상기 인덕터의 상기 타측 단자와 기저 전압 사이에 연결되어, 상기 인덕터와 상기 에너지 회수용 커패시터에 의해 유기되는 고주파 성분을 바이패스하기 위한 제 1 필터부를 포함하는 서스테인 구동 회로를 포함하는 것을 특징으로 한다.
또한, 본 발명의 제 2 측면에 의한 플라즈마 디스플레이 패널의 구동 장치는, 에너지 회수용 커패시터; 상기 에너지 회수용 커패시터의 타측 단자에 그 일측 단자가 접속되고, 상기 패널에 대해 에너지 공급 경로를 형성하는 제 1 스위칭 수단에 연결된 제 1 인덕터; 및 상기 에너지 회수용 커패시터의 상기 타측 단자에 그 일측 단자가 접속되고, 상기 패널에 대해 에너지 회수 경로를 형성하는 제 2 스위칭 수단에 연결된 제 2 인덕터를 포함하는 서스테인 구동 회로를 포함하는 것을 특징으로 한다.
또한 본 발명의 제 3 측면에 의한 플라즈마 디스플레이 패널의 구동장치는, 에너지 회수용 커패시터; 상기 에너지 회수용 커패시터에 직렬 연결된 인덕터; 및 상기 인덕터의 타측 단자에 공통 접속되어 상기 패널에 대해 에너지 공급 및 회수 경로를 형성하는 제 1 및 제 2 스위칭 수단을 포함하는 서스테인 구동 회로를 포함하는 것을 특징으로 한다.
본 발명의 플라즈마 디스플레이 패널 구동장치에 의하면, 종래와 같은 클램핑 다이오드를 사용하지 않으면서도 에너지 회수용 인덕터의 간단한 위치 변경 및 상기 인덕터에 간단한 구성의 필터부를 접속시킴으로써, 상기 인덕터로 인해 패널 커패시터에 인가되는 불필요한 공진 현상 및 상기 인덕터에서 발생되는 불필요한 공진 현상을 현저하게 감소시켜 부품수를 줄일 수 있고 회로의 신뢰성을 높일 수 있다는 효과가 있다.
또한 본 발명의 플라즈마 디스플레이 패널 구동장치에 의하면, 종래와 같은 클램핑 다이오드를 사용하지 않으면서도 에너지 회수용 인덕터의 간단한 위치 변경 및 패널 커패시터에 대한 에너지 공급 또는 회수 경로를 형성하는 인덕터를 별도로 설치함으로써, 상기 인덕터로 인해 패널 커패시터에 인가되는 불필요한 공진 현상을 방지시켜 부품수를 줄일 수 있고 회로의 신뢰성을 높일 수 있을 뿐만 아니라 구동효율이 아울러 향상될 수 있는 효과가 있다.
또한 본 발명의 플라즈마 디스플레이 패널에 의하면, 종래와 같은 클램핑 다이오드를 사용하지 않으면서도 에너지 회수용 인덕터의 간단한 위치 변경에 의해 상기 인덕터로 인해 패널 커패시터에 인가되는 불필요한 공진 현상을 현저하게 감소시켜 부품수를 줄일 수 있고 회로의 신뢰성을 높일 수 있다는 효과가 있다.
이하, 본 발명의 바람직한 실시예들을 첨부된 도면을 참조하여 상세히 설명한다.
도 5a는 본 발명의 바람직한 제 1 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동 회로를 개략적으로 나타내는 도면이다.
도 5a에 도시된 본 발명의 바람직한 제 1 실시예에 따른 서스테인 구동회로는, 일측 단자에 기저 전압(VGND)이 인가되는 에너지 회수용 커패시터(Cs); 상기 에 너지 회수용 커패시터(Cs)에 그 일측 단자가 접속되고 타측 단자가 제 1 및 제 2 스위칭 수단에 공통 접속된 인덕터(L1); 제 1 및 제 2 스위치(S1, S2)와 역전류를 방지하기 위한 제 1 및 제 2 다이오드(D1, D2)로 각각 이루어지며, 인덕터(L1)의 상기 타측 단자와 패널 커패시터(Cpanel) 사이에 병렬로 접속된 제 1 및 제 2 스위칭 수단; 그리고 패널 커패시터(Cpanel)와 상기 제 1 및 제 2 스위칭 수단에 공통 접속된 제 3 및 제 4 스위치(S3, S4)를 구비한다. 패널 커패시터(Cpanel)는 스캔/서스테인 전극라인(2Y)과 공통서스테인 전극라인(2Z) 등의 패널의 타 구조물 사이에 형성되는 등가적인 정전용량을 나타낸다. 상기 제 1 스위칭 수단은 상기 에너지 회수용 커패시터(Cs)로부터 상기 패널 커패시터(Cs)로의 에너지 공급 경로를 형성하는데 사용되고, 상기 제 2 스위칭 수단은 상기 패널 커패시터(Cs)로부터 상기 에너지 회수용 커패시터(Cs)로의 에너지 회수 경로를 형성하는데 사용된다. 상기 제 3 스위치(S3) 및 제 4 스위치(S4)는 각각 도시생략한 서스테인 전압원 및 기저 전압원에 접속되어 상기 패널 커패시터(Cpanel)에 서스테인 전압(Vs) 및 기저 전압(VGND)을 제공한다.
본 발명의 상기 제 1 실시예에 따른 서스테인 구동 회로가 도 3에 도시된 종래 기술에 따른 서스테인 구동 회로와 다른 점은, 에너지 회수용 인덕터(L1)가 패널 커패시터(Cpanel)에 직접 연결되는 것이 아니라 에너지 회수용 커패시터(Cs)에 직접 연결된다는 점이다. 따라서, 종래 기술에 의하면 패널 커패시터(Cpanel)에 인가되는 전압(Vp)이 서스테인 전압(Vs)이나 기저 전압(VGND)으로 클램핑되는 동안 인 덕터(L1)의 타측 단자의 전압(VL)이 제 1 및 제 2 클램핑 다이오드(Dc1 및 Dc2)에 플로팅되기 때문에 이 때 발생하는 불필요한 공진을 막기 위해 클램핑 다이오드가 필요하였으나, 도 5a에 도시된 바와 같은 본 발명의 바람직한 제1실시예에 따르면, 인덕터(L1)의 일측 단자에 인가되는 전압은 에너지 회수용 커패시터에 인가되는 전압(Vcs)으로 변경되는 결과가 된다. 그러나, 에너지 공급 및 회수 역할을 하는 에너지 회수용 커패시터(Cs)에 인가되는 전압(Vcs)은 고정전압으로 유지되기 때문에, 종래와 같은 불필요한 공진은 발생하지 않게 된다. 또한, 인덕터(L1)는, 서스테인 전압(Vs) 및 기저 전압(VGND)이 패널 커패시터(Cpanel)에 인가되는 동안에, 즉 제 2 상태와 제 4 상태 동안에 턴오프되는 제 1 스위칭 수단(S1 및 D1)과 제 2 스위칭 수단(S2 및 D2)에 의해 패널 커패시터(Cpanel)와 분리되므로, 인덕터(L1)의 타측 단자의 전압(VL')은 패널 커패시터에 인가되는 전압(Vp)에 영향을 미치지 못하게 되어, 종래와 같은 클램핑 다이오드가 더이상 필요하지 않게 된다.
도 5b는 도 5a에 도시된 서스테인 구동회로에 의한 동작 특성을 나타내는 파형도이다. 도 5b를 참조하면, 인덕터(L1)의 타측 단자의 전압(VL')은 비록 불규칙하게 진동하고 있지만 Vp의 출력 파형에는 전혀 영향을 미지지 못함을 알 수 있다. 뿐만 아니라, 인덕터(L1)의 타측 단자의 전압(VL')은, 종래 기술과는 달리 Vs/2의 전압을 중심으로 기저 전압(VGND) 내지 서스테인 전압(Vs)의 범위 내에서 진동하고 있기 때문에, 본 발명의 상기 제 1 실시예에 따른 서스테인 구동 회로는 인접 부품 에 주는 영향이 훨씬 감소되는 효과도 갖는다.
도 6a는 본 발명의 바람직한 제 2 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동 회로를 나타내는 도면이다.
도 6a에 본 발명의 바람직한 제 2 실시예는 도 5a에 도시된 제 1 실시예에 따른 인덕터(L1)의 타측 단자의 전압(VL')의 진동의 영향을 줄여주기 위한 구성으로서, 인덕터(L1)의 상기 타측 단자와 기저 전압원 사이에 저항(R1)과 커패시터(C1)로 이루어진 필터부(60)를 더욱 포함한다. 비록 도 5a에 도시된 제 1 실시예의 경우에도 인덕터(L1)의 타측 단자의 전압(VL')이 패널 커패시터(Cpanel)의 출력 파형에 영향을 미치지는 않지만, 인덕터 자체의 발열을 발생시킬 수가 있기 때문에 이에 대한 해결방법으로 필터부(60)를 부가한다. 즉, 필터부(60)에 의해 인덕터(L1)와 에너지 회수용 커패시터(Cs)에 의해 유기되는 고주파 성분을 기저 전압원 쪽으로 바이패스시킴으로써, 인덕터(L1)의 타측 단자의 전압(VL')이 기저 전압(VGND) 내지 서스테인 전압(Vs)의 범위에서의 진동이 억제된다. 도 6a에는 필터부(60)가 RC 필터의 구성을 가지는 것으로 도시되었으나, 이에 한정되지 않으며 공진 파형을 억제하기 위해 다른 대역 필터들이 사용될 수도 있다는 것은 당업자에게 자명하다.
도 6b는 도 6a에 도시된 바와 같이 필터부(60)를 부가함에 의하여 인덕터(L1)의 타측 단자에 나타나는 인덕터(L1)와 에너지 회수용 커패시터(Cs)의 공진 회로에 의한 공진 파형 중 고주파 성분을 바이패스함으로써 노이즈가 제거되는 상황을 보여주는 파형도이다. 도 6b를 참조하면, 본 발명의 상기 제 2 실시예의 서스 테인 구동 회로에 따르면 인덕터(L1)의 타측 단자의 전압(VL') 파형 중 제 2 상태 및 제 4 상태에서 노이즈가 현저히 제거되었음을 알 수 있다.
도 7은 본 발명의 바람직한 제 3 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동 회로를 나타내는 도면으로서, 도 7에 도시된 제 3 실시예는 도 6a에 도시된 제 2 실시예에 따른 필터부(60)와 함께 서스테인 전압원과 인덕터(L1)의 타측 단자 사이에 접속된 또 다른 필터부(70)을 더욱 포함한다. 필터부(60) 이외에 서스테인 전압원쪽으로 인덕터(L1)의 타측 단자의 전압(VL')의 고주파 성분을 바이패스하는 다른 필터부(70)를 부가함으로써 기저 전압(VGND)과 서스테인 전압(Vs)의 2 방향으로 노이즈가 모두 제거될 수 있다.
도 8은 본 발명의 바람직한 제 4 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동 회로를 나타내는 도면이다. 도 8에 도시된 실시예는 에너지 공급 경로를 형성하는 인덕터(L1)와 에너지 회수 경로를 형성하는 인덕터(L2)를 분리시켜 각각 에너지 회수용 커패시터(Cs)에 직접 연결하도록 설치한 점에 특징이 있다. 이 경우에 에너지 공급 경로를 형성하는 인덕터(L1)의 인덕턴스를 에너지 회수 경로를 형성하는 인덕터(L2)의 인덕턴스보다 작게 설정하는 것이 바람직하다. 따라서 이러한 구성에 의하면, 클램핑 다이오드를 사용하지 않으면서도 상기 인덕터로 인해 패널 커패시터에 인가되는 불필요한 공진 현상을 현저하게 감소시킬 수 있을 뿐만 아니라, 에너지 공급 동작(즉, 제 1 상태시)시 작은 인덕턴스 값을 갖는 인덕터(L1)가 사용되므로 패널 커패시터(Cpanel)에 에너지를 공급하는 경우 패널 커패 시터의 전압(Vp)의 전압 상승 시간이 상대적으로 빨라져서 방전 효율을 향상시킬 수 있으며, 방전 효율과 관계 없는 에너지 회수 동작(즉 제 3 상태)시에는 큰 인덕턴스 값을 갖는 인덕터(L2)에 의해 에너지 회수 경로가 형성될 수 있으므로 구동 효율을 아울러 향상시킬 수 있게 된다.
본 발명에 의한 플라즈마 디스플레이 패널은 본 발명의 기술적 사상의 범위 안에서 다양한 형태의 변형, 응용이 가능하다. 결국, 상기 실시예들과 도면들은 본 발명의 내용을 상세히 설명하기 위한 목적일 뿐, 발명의 기술적 사상의 범위를 한정하고자 하는 것이 아니므로, 본 발명의 권리범위는 후술하는 청구범위 뿐만 아니라 그와 균등한 범위를 포함하여 판단되어야 한다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 구조를 나타내는 분해 사시도이다.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 전체적인 전극라인 및 방전셀의 배치구조를 도시한 평면도이다.
도 3은 종래의 스캔/서스테인 구동 회로나 공통 서스테인 구동 회로에 채택되고 있는 에너지 회수 회로를 포함하는 서스테인 구동 회로를 개략적으로 도시한 도면이다.
도 4a는 도 3에 도시된 서스테인 구동 회로 내의 에너지 회수 회로의 구동에 의한 서스테인 펄스의 파형도이다.
도 4b는 도 3에 도시된 서스테인 구동 회로에 의한 서스테인 펄스의 실제 파형과 클램핑 다이오드(Dc1 및 Dc2)가 존재하지 않는 경우에 인덕터(L1)의 타측 단자에 인가되는 전압(VL)의 실제 파형을 나타내는 파형도이다.
도 5a는 본 발명의 바람직한 제 1 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동 회로를 개략적으로 나타내는 도면이다.
도 5b는 도 5a에 도시된 서스테인 구동 회로에 의한 동작 특성을 나타내는 파형도이다.
도 6a는 본 발명의 바람직한 제 2 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동 회로를 나타내는 도면이다.
도 6b는 도 6a에 도시된 바와 같이 필터부(60)를 부가함에 의하여 인덕터(L1)의 타측 단자의 전압(VL')의 파형에서 노이즈가 제거되는 상황을 보여주는 파형도이다.
도 7은 본 발명의 바람직한 제 3 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동 회로를 나타내는 도면이다.
도 8은 본 발명의 바람직한 제 4 실시예에 따른 에너지 회수 회로를 포함하는 서스테인 구동회로를 나타내는 도면이다.

Claims (4)

  1. 패널에 서스테인 전압을 공급하고 회수하는 플라즈마 디스플레이 패널 구동 장치에서,
    일측 단자에 기저 전압이 인가되는 에너지 회수용 커패시터;
    상기 에너지 회수용 커패시터의 타측 단자에 연결된 인덕터; 및
    상기 인덕터의 타측 단자에 공통 접속된 제 1 스위칭 수단 및 제 2 스위칭 수단을 포함하고,
    상기 인덕터의 상기 타측 단자와 상기 기저 전압 사이에 연결되어, 상기 인덕터와 상기 에너지 회수용 커패시터에 의해 유기되는 고주파 성분을 바이패스하기 위한 제 1 필터부를 포함하며,
    상기 에너지 회수용 커패시터의 타측 단자에 전원이 직접 연결됨이 없이 상기 제1 스위칭 수단을 이용하여 상기 패널로부터 에너지를 회수하여 상기 에너지 회수용 커패시터에 저장하고, 상기 패널로 서스테인 전압의 공급 시에 상기 제2 스위칭 수단을 통하여 상기 회수된 에너지를 이용하며,
    상기 서스테인 전압이 상기 패널로 공급될 때, 상기 에너지 회수용 커패시터와 상기 제2 스위칭 수단 사이에 연결된 상기 인덕터의 전압의 상기 패널로의 영향이 제거되고,
    상기 에너지의 회수 시에, 상기 에너지 회수용 커패시터와 상기 제1 스위칭 수단 사이에 연결된 상기 인덕터의 전압의 상기 패널로의 영향이 제거되는 것을 특 징으로 하는 플라즈마 디스플레이 패널 구동장치.
  2. 제 1 항에 있어서,
    상기 인덕터의 상기 타측 단자와 상기 서스테인 전압 사이에 연결되어, 상기 인덕터와 상기 에너지 회수용 커패시터에 의해 유기되는 고주파 성분을 바이패스하기 위한 제 2 필터부
    를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동장치.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 제 1 스위칭 수단 및 상기 제 2 스위칭 수단은 상기 서스테인 전압 및 상기 기저 전압이 상기 패널에 출력되는 동안 턴오프되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동장치.
  4. 패널에 서스테인 전압을 공급하고 회수하는 플라즈마 디스플레이 패널 구동 장치에 있어서,
    일측 단자에 기저 전압이 인가되는 에너지 회수용 커패시터;
    상기 에너지 회수용 커패시터의 타측 단자에 연결된 인덕터; 및
    상기 인덕터의 타측 단자에 공통 접속된 제 1 스위칭 수단 및 제 2 스위칭 수단을 포함하며,
    상기 에너지 회수용 커패시터의 타측 단자에 전원이 직접 연결됨이 없이 상 기 제1 스위칭 수단을 이용하여 상기 패널로부터 에너지를 회수하여 상기 에너지 회수용 커패시터에 저장하고, 상기 패널로 서스테인 전압의 공급 시에 상기 제2 스위칭 수단을 통하여 상기 회수된 에너지를 이용하며,
    상기 서스테인 전압이 상기 패널로 공급될 때, 상기 에너지 회수용 커패시터와 상기 제2 스위칭 수단 사이에 연결된 상기 인덕터의 전압의 상기 패널로의 영향이 제거되고,
    상기 에너지의 회수 시에, 상기 에너지 회수용 커패시터와 상기 제1 스위칭 수단 사이에 연결된 상기 인덕터의 전압의 상기 패널로의 영향이 제거되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
KR1020070122730A 2007-11-29 2007-11-29 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치 KR20070120081A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070122730A KR20070120081A (ko) 2007-11-29 2007-11-29 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070122730A KR20070120081A (ko) 2007-11-29 2007-11-29 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020050097105A Division KR100811536B1 (ko) 2005-10-14 2005-10-14 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치

Publications (1)

Publication Number Publication Date
KR20070120081A true KR20070120081A (ko) 2007-12-21

Family

ID=39138066

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070122730A KR20070120081A (ko) 2007-11-29 2007-11-29 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치

Country Status (1)

Country Link
KR (1) KR20070120081A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8259037B2 (en) 2008-06-18 2012-09-04 Samsung Sdi Co., Ltd. Plasma display and driving apparatus thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8259037B2 (en) 2008-06-18 2012-09-04 Samsung Sdi Co., Ltd. Plasma display and driving apparatus thereof

Similar Documents

Publication Publication Date Title
KR100811536B1 (ko) 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치
KR100426190B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20070120081A (ko) 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치
KR100676756B1 (ko) 플라즈마 디스플레이 패널의 집적된 어드레스 구동 회로모듈, 구동 장치 및 구동방법
KR100625577B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100760287B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US20070126662A1 (en) Plasma display apparatus
KR100676755B1 (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 구동 방법
KR100837323B1 (ko) 플라즈마 디스플레이 패널의 데이터 구동회로 모듈
KR100552625B1 (ko) 에너지 회수 회로를 포함하는 플라즈마 표시 패널의 구동장치
KR100878246B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
US7791564B2 (en) Plasma display apparatus
US20070115220A1 (en) Plasma display apparatus
KR100511793B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100517471B1 (ko) 에너지 회수장치 및 방법
KR100571211B1 (ko) 플라즈마 표시 패널의 구동 장치
KR100373531B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 그 구동방법
US20080007489A1 (en) Apparatus for driving plasma display panel
KR100364397B1 (ko) 구동회로 일체형 플라즈마 디스플레이 패널
KR20020016343A (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 그구동방법
KR100822259B1 (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법
KR100760290B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
US20090315873A1 (en) Energy recovery circuit and plasma display apparatus thereof
US20080122827A1 (en) Data driving integrated circuit for plasma display panel and plasma display apparatus
KR20070117103A (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E90F Notification of reason for final refusal
AMND Amendment
E601 Decision to refuse application
E801 Decision on dismissal of amendment
J201 Request for trial against refusal decision
AMND Amendment
B601 Maintenance of original decision after re-examination before a trial
E801 Decision on dismissal of amendment
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20080808

Effective date: 20090330