KR100822259B1 - 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법 - Google Patents

플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100822259B1
KR100822259B1 KR1020060078736A KR20060078736A KR100822259B1 KR 100822259 B1 KR100822259 B1 KR 100822259B1 KR 1020060078736 A KR1020060078736 A KR 1020060078736A KR 20060078736 A KR20060078736 A KR 20060078736A KR 100822259 B1 KR100822259 B1 KR 100822259B1
Authority
KR
South Korea
Prior art keywords
scan
sustain
voltage
driving
power input
Prior art date
Application number
KR1020060078736A
Other languages
English (en)
Other versions
KR20080017147A (ko
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060078736A priority Critical patent/KR100822259B1/ko
Priority to US11/835,979 priority patent/US20080036389A1/en
Priority to EP07253110A priority patent/EP1887547A3/en
Priority to JP2007207171A priority patent/JP2008040508A/ja
Publication of KR20080017147A publication Critical patent/KR20080017147A/ko
Application granted granted Critical
Publication of KR100822259B1 publication Critical patent/KR100822259B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

플라즈마 디스플레이 패널의 스캔/서스테인 구동회로 모듈, 구동장치 및 그 구동방법이 개시된다. 본 발명에 따른 스캔/서스테인 구동회로 모듈은, 소정의 구동 파형에 따른 스캔 기간 동안 스캔 전압(Vsc)이 인가되고 구동 파형에 따른 서스테인 기간 동안 서스테인 전압(Vs)이 입력되는 상측 전원 입력단, 스캔 기간 동안 스캔 기입 전압(-Vy)이 인가되고 서스테인 기간 동안 기준 전압(GND)이 입력되는 하측 전원 입력단, 하나 이상의 스캔/서스테인 전극에 각각 접속되고 구동 파형에 따라, (i) 스캔 기간 동안에는 상측 전원 입력단 또는 하측 전원 입력단으로 입력된 전압을 하나 이상의 스캔/서스테인 전극으로 순차적으로 출력하며, (ii) 서스테인 기간 동안에는 하나 이상의 스캔/서스테인 전극의 전위를 상승 또는 하강시키고 그에 이어 상측 전원 입력단 또는 하측 전원 입력단에 입력된 전압을 하나 이상의 스캔/서스테인 전극으로 출력하는 하나 이상의 출력단, 및 하나 이상의 출력단에 의해 하나 이상의 스캔/서스테인 전극에 대하여 충전 또는 방전 전류가 공급 또는 회수되도록 하기 위하여, 복수의 외부 인덕터와 각각 접속되는 복수의 접속단자를 포함한다.
플라즈마 디스플레이 패널, 스캔 IC, 스캔 구동회로, 인덕터

Description

플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동 회로 모듈, 구동 장치 및 그 구동 방법{INTEGRATED SCAN/SUSTAIN DRIVING CIRCUIT MODULE, DRIVING APPARATUS OF PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}
도 1은 종래기술의 교류 면방전형 PDP의 구조를 나타내는 분해 사시도,
도 2는 도 1에 도시된 PDP의 전체적인 전극라인 및 방전셀의 배치구조를 도시한 평면도,
도 3은 에너지 회수 회로를 포함하는 종래의 교류 면방전형 PDP에서의 스캔/서스테인 구동 회로부의 일부 구성을 개략적으로 도시한 도면,
도 4는 본 발명의 바람직한 제1 실시예에 따른 스캔/서스테인 구동 회로 모듈의 구성을 나타내는 도면,
도 5는 본 발명의 바람직한 제2 실시예에 따른 스캔/서스테인 구동 회로 모듈의 구성을 나타내는 도면,
도 6은 본 발명에 따른 스캔/서스테인 구동 회로 모듈의 인덕터 값을 서로 다르게 설정함으로써, 패널의 충/방전 시간을 조절하는 경우의 예를 나타낸 도면, 그리고
도 7은 본 발명의 바람직한 제3 실시예에 따른 스캔/서스테인 구동 회로 모듈의 구성을 나타내는 도면이다.
본 발명은 플라즈마 디스플레이 패널의 스캔/서스테인 구동 회로 모듈, 구동 장치 및 그 구동 방법에 관한 것으로서, 특히 플라즈마 디스플레이 패널의 스캔/서스테인 전극라인 구동회로에 있어서 스캔 IC 기능과 서스테이너 기능을 하나의 스캔/서스테인 구동 회로 모듈로 통합하여 플라즈마 디스플레이 패널의 스캔/서스테인 구동을 간단히 할 수 있고, 구동 부품의 개수를 감소시킬 수 있으며, 단일 IC로 집적하기에 적합한 플라즈마 디스플레이 패널의 스캔/서스테인 구동 회로 모듈, 그것을 이용한 구동 장치 및 구동 방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하, 'PDP'라 한다)은 가스 방전에 의해 발생되는 자외선으로 형광체를 여기하고, 이때 형광체로부터 발생되는 가시광선을 이용하여 화상을 표현하는 표시장치이다. PDP는 음극선관(CRT : Cathode Ray Tube)에 비해 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 등의 장점이 있다.
일반적으로 PDP는 매트릭스 형태로 배열된 다수의 방전 셀(cell)들로 구성되며, 하나의 방전 셀이 화면상의 하나의 서브픽셀(sub-pixel)에 해당되고, R(Red), G(Green), B(Blue)로 구성되는 세 개의 서브픽셀이 하나의 화소(pixel)를 형성한다.
도 1은 종래의 3전극 교류 면방전 PDP의 구조를 나타내는 분해 사시도이다. 도 1을 참조하면, 각 방전 셀은 상부기판(1)상에 형성되어진 스캔/서스테인 전극(2Y) 및 공통 서스테인 전극(2Z), 하부기판(10)상에 형성되어진 어드레스 전극(2X)을 구비한다. 스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z)은 통상 인듐-틴-옥사이드(Indium-Tin-Oxide: 이하 'ITO'라고 한다)로 이루어지며, 이들의 높은 저항 특성으로 인한 전압강하를 줄이기 위하여 이들 위에는 통상 크롬(Cr) 등의 금속으로 이루어진 버스전극(3)이 각각 형성된다.
스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z)이 나란히 형성된 상부기판(1)에는 상부 유전체층(4)과 보호막(5)이 적층된다. 보호막(5)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(4)의 손상을 방지함과 동시에 2차 전자의 방출효율을 높이기 위하여 통상 산화 마그네슘(MgO)으로 이루어진다.
어드레스 전극(2X)이 형성된 하부기판(9) 상에는 하부 유전체층(8) 및 격벽(6)이 형성되며, 하부 유전체층(8)과 격벽(6) 표면에는 형광체(7)가 도포된다. 어드레스 전극(2X)은 스캔/서스테인 전극(2Y) 및 공통 서스테인 전극(2Z)과 수직인 방향으로 형성되며, 격벽(6)은 어드레스 전극(2X)과 평행한 방향으로 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전 셀에 누설되는 것을 방지한다. 형광체(7)는 플라즈마 방전 시 발생된 자외선에 의하여 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 상부 기판(1) 및 하부 기판(9)과 격벽(6)에 의해 마련된 방전 공간에는 가스 방전을 위한 Ne+Xe 및 페닝 가스 등이 봉입된다.
도 2는 도 1에 도시된 PDP의 전체적인 전극라인 및 방전셀의 배치구조를 도 시한 평면도이다. 도 2를 참조하면, 종래의 3전극 교류 면방전 PDP의 구동장치는 m×n 개의 방전 셀(20)이 스캔/서스테인 전극라인들(Y1 내지 Ym), 공통 서스테인 전극라인들(Z1 내지 Zm) 및 어드레스 전극라인들(X1 내지 Xn)에 연결되도록 매트릭스 형태로 배치된 PDP(21)와, 스캔/서스테인 전극 라인들(Y1 내지 Ym)을 구동하기 위한 스캔/서스테인 구동 회로부(22)와, 공통 서스테인 전극라인들(Z1 내지 Zm)을 구동하기 위한 공통 서스테인 구동 회로부(23)와, 어드레스 전극라인들(X1 내지 Xn)을 구동하기 위한 어드레스 구동 회로부(24)와, 외부로부터의 표시 데이터(D), 수평 동기 신호(H), 수직 동기 신호(V), 클록신호 등을 기초로 하여 각 구동회로부에 제어신호를 공급하는 제어 회로부(25)를 포함한다.
스캔/서스테인 구동 회로부(22)는, 스캔/서스테인 전극라인들(Y1 내지 Ym)에 전 방전셀의 초기 상태를 균일하게 하기 위한 리셋 펄스, 방전셀을 선택하기 위한 스캔(어드레스) 펄스 및 방전 횟수에 따라 계조를 구현하는 서스테인 펄스를 순차적으로 공급하여 방전셀(20)들이 라인 단위로 순차적으로 주사되게 함과 아울러 m×n 개의 방전셀(20)들 각각에서의 방전을 지속되게 한다. 공통 서스테인 구동 회로부(23)는 공통 서스테인 전극라인들(Z1 내지 Zm) 모두에 스캔/서스테인 전극라인들(Y1 내지 Ym)에 공급되는 서스테인 펄스와 교번하는 서스테인 펄스를 공급하여 선택된 셀에 대하여 서스테인 방전을 일으킨다. 어드레스 구동 회로부(24)는 스캔/서스테인 전극라인들(Y1 내지 Ym)에 공급되는 스캔 펄스에 동기화된 스캔 펄스를 공급하여 방전될 셀을 선택하는 역할을 한다.
이와 같이 구동되는 종래의 3전극 교류 면방전 PDP에서는 어드레스 방전 및 서스테인 방전에 수백볼트 이상의 고압이 필요하게 된다. 따라서 구동 전력을 최소화하기 위하여, 스캔/서스테인 구동 회로부(22) 및 공통 서스테인 구동회로부(23)에는 에너지 회수 회로를 채택하는 것이 일반적이며, 최근에는 어드레스 구동 회로부(24)에도 에너지 회수 회로를 채택하고 있는 추세이다. 에너지 회수 회로는 스캔/서스테인 전극라인 및 공통 서스테인 전극라인에 충전되는 전하와 어드레스 전극라인들에 충전되는 전하를 회수하여 이를 다음 주기의 구동을 위하여 재이용하도록 하는 기능을 한다.
도 3은 에너지 회수 회로를 포함하는 종래의 교류 면방전형 PDP에서의 스캔/서스테인 구동 회로부(22)의 일부 구성을 개략적으로 도시한 도면이다.
도 3을 참조하면, 종래의 교류 면방전 PDP에 채택되는 스캔/서스테인 구동 회로부(22)는, 도시 생략한 스위칭 소자들을 거쳐 접속되어 있는 에너지 회수 회로(이하, '서스테이너'라고도 함)(31), 단일 집적회로 형태로 된 스캔 IC(35), 서스테이너(31)와 스캔 IC(35) 사이에 접속되어 스캔 IC(35)에 스캔 전압(Vsc) 및 스캔 기입 전압(-Vy)을 공급하기 위한 스캔 전압 공급부(32) 및 스캔 기입 전압 공급부(33), 그리고 그 자세한 회로 구성은 편의상 생략되었지만 스캔 IC(35)에 셋업 전압(Vst)을 공급하기 위한 셋업 전압 공급부(34)를 포함한다.
스캔 전압 공급부(32) 및 스캔 기입 전압 공급부(33)는 스캔 기간에 공급되는 제어신호에 따라 스위칭 소자들(S7, S8, 및 S9)을 절환시킴으로써 스캔 전압(Vsc) 및 스캔 기입 전압(-Vy)이 스캔 IC(35)에 공급되도록 한다. 이하의 도면에는 스위칭 소자를 단순한 스위치의 형태로 도시하기도 하나, 달리 정의하는 경우 를 제외하고는 바디 다이오드를 포함하는 트랜지스터를 간략하게 표현하고 있음에 유의한다.
스캔 IC(35)는 푸시풀 형태로 접속되며 서스테이너(31), 스캔 전압공급부(32), 스캔 기입 전압 공급부(33) 및 셋업 전압 공급부(34)로부터 전압신호가 입력되는 스위칭 소자들(S10, S11)로 구성되며, 스캔 IC(35)의 출력은 스캔/서스테인 전극라인에 접속된다.
한편, 서스테이너(31)는 스캔 IC(35)와 에너지 회수용 커패시터(Cs) 사이에 접속된 인덕터(L)와, 에너지 회수용 커패시터(Cs)와 인덕터(L) 사이에 병렬로 접속된 충방전 경로형성 수단으로서의 제1 및 제2 스위칭 소자(S1, S2)와, 역전류를 방지하기 위한 제1 및 제2 다이오드(D1, D2), 그리고 인덕터(L)와 스캔 IC(35)에 공통 접속된 제3 및 제4 스위칭 소자(S3, S4)를 구비한다. 패널 커패시터(Cp)는 스캔/서스테인 전극라인(2Y)과, 공통서스테인 전극라인(2Z) 등 패널의 타 구조물 사이에 형성되는 등가적인 정전용량을 나타낸다. 제3 스위칭 소자(S3)는 서스테인 전압원(Vs)에 접속되고, 제4 스위칭 소자(S4)는 기준 전압원(GND)에 접속된다.
서스테인 기간 동안의 상기 서스테이너(31)의 동작을 설명하면 다음과 같다. 먼저, 패널 커패시터(Cp)의 전압은 0V이고, 에너지 회수용 커패시터(Cs)에는 Vs/2의 전압이 충전되어 있다고 가정한다. 제1 스위칭 소자(S1)가 턴온되면, 에너지 회수용 커패시터(Cs)로부터 제1 스위칭 소자(S1), 제1 다이오드(D1), 인덕터(L), 및 스캔 IC(35)로 이어지는 충전 경로가 형성된다. 이때, 인덕터(L)와 패널 커패시터(Cp)는 직렬 공진회로를 형성하며, 에너지 회수용 커패시터(Cs)에 Vs/2의 전압이 충전되어 있기 때문에, 직렬 공진회로에서 인덕터(L)의 충/방전에 의해 패널 커패시터(Cp)에 출력되는 전압(Vp)은 에너지 회수용 커패시터(Cs)의 전압의 2배인 Vs까지 상승하게 된다.
이때 제3 스위칭 소자(S3)가 턴온(turn on)되어 서스테인 전압(Vs)이 패널 커패시터(Cp)에 공급된다. 스캔/서스테인 전극라인(2Y)에 공급되는 서스테인 전압(Vs)은 패널 커패시터(Cp)의 전압(Vp)이 서스테인 전압(Vs) 이하로 떨어지는 것을 방지하여 서스테인 방전이 정상적으로 일어나도록 한다. 패널 커패시터(Cp)의 전압(Vp)을 서스테인 전압(Vs)으로 일정 시간 유지시킨 후, 제3 스위칭 소자(S3)가 턴오프(turn off)됨과 동시에 제2 스위칭 소자(S2)가 턴온된다.
제2 스위칭 소자(S2)가 턴온되면 스캔 IC(35)로부터 인덕터(L), 제 2 다이오드(D2), 제2 스위칭 소자(S2) 및 에너지 회수용 커패시터(Cs)로 이어지는 방전 경로가 형성되어 패널 커패시터(Cp)의 전압(Vp)은 하강하게 되고, 이와 동시에 에너지 회수용 커패시터(Cs)에 Vs/2의 전압까지 충전된다. 에너지 회수용 커패시터(Cs)가 Vs/2의 전압까지 충전된 후 제2 스위칭 소자(S2)가 턴오프됨과 동시에 제4 스위칭 소자(S4)가 턴온된다.
제4 스위칭 소자(S4)가 턴온되면 패널 커패시터(Cp)의 전압(Vp)은 기준 전압(GND)을 유지하게 된다. 실제 스캔/전극라인들에 공급되는 서스테인 펄스는 상기한 바와 같은 과정을 주기적으로 반복되면서 얻어지게 되며, 따라서 서스테이너(31)에 의하여 서스테인 기간 동안의 소비전력을 줄일 수 있게 된다.
상기한 바와 같이 종래 기술에 의한 스캔 구동회로에 의하면 서스테이너(31) 와 스캔 IC(35)가 서로 분리되고, 서스테인 기간 동안에는 서스테이너(31)에 의해 스캔/서스테인 전극라인의 패널 커패시터(Cp)의 전압이 충방전되는 동안 서스테이너(31)와 스캔 IC(35) 사이에 전류 경로가 형성되도록 구성되어 있음을 알 수 있다. 즉, 서스테이너(31)에 의해 공급되는 펄스는 스캔 IC(35)를 통하여 플라즈마 디스플레이 패널에 전달된다.
그러나 상술한 종래 기술에 의한 스캔 구동회로는 서스테이너(31)와 스캔 IC(35)가 서로 분리되어 구성되어 있기 때문에 회로 구성이 복잡할 뿐만 아니라, 인덕터를 스캔 구동회로 내에 포함하고 있기 때문에 스캔 구동회로를 단일 IC로 집적하기에는 적합하지 않다는 문제점이 있다.
본 발명은 상술한 문제점을 해결하기 위한 것으로서, 종래 기술에 의한 플라즈마 디스플레이 패널의 스캔/서스테인 구동 회로부의 출력펄스가 스캔 IC를 통하여 패널로 전달된다는 점에 착안하여, 스캔 및 서스테인 구동시 일부 부품을 공통적으로 사용하도록 회로 배치를 조정하여 스캔 및 서스테인 기능을 통합한 스캔/서스테인 구동 회로 모듈, 구동 장치 및 구동 방법을 제공하는 것을 목적으로 한다.
또한 본 발명은 단일 IC로 집적하기에 적합한 회로 구성을 갖는 플라즈마 디스플레이 패널의 스캔/서스테인 구동 회로 모듈을 제공하는 것을 목적으로 한다.
상기의 목적을 달성하기 위한 본 발명의 제1 실시예에 따른 스캔/서스테인 구동회로 모듈은, 소정의 구동 파형에 따른 스캔 기간 동안 스캔 전압(Vsc)이 인가되고, 상기 구동 파형에 따른 서스테인 기간 동안 서스테인 전압(Vs)이 입력되는 상측 전원 입력단; 상기 스캔 기간 동안 스캔 기입 전압(-Vy)이 인가되고, 상기 서스테인 기간 동안 기준 전압(GND)이 입력되는 하측 전원 입력단; 하나 이상의 스캔/서스테인 전극에 각각 접속되고, 상기 구동 파형에 따라, (i) 상기 스캔 기간 동안에는 상기 상측 전원 입력단 또는 상기 하측 전원 입력단으로 입력된 전압을 상기 하나 이상의 스캔/서스테인 전극으로 순차적으로 출력하며, (ii) 상기 서스테인 기간 동안에는 상기 하나 이상의 스캔/서스테인 전극의 전위를 상승 또는 하강시키고, 그에 이어 상기 상측 전원 입력단 또는 상기 하측 전원 입력단에 입력된 전압을 상기 하나 이상의 스캔/서스테인 전극으로 출력하는 하나 이상의 출력단; 및 상기 하나 이상의 출력단에 의해 상기 하나 이상의 스캔/서스테인 전극에 대하여 충전 또는 방전 전류가 공급 또는 회수되도록 하기 위하여, 복수의 외부 인덕터와 각각 접속되는 복수의 접속단자를 포함하는 것을 특징으로 한다.
여기서, 상기 스캔/서스테인 구동 회로 모듈은, 단일 IC로 집적된 것임이 바람직하다.
상기의 목적을 달성하기 위한 본 발명의 제2 실시예에 따른 스캔/서스테인 구동 회로 모듈은, 적어도 상측 전원 입력단, 하측 전원 입력단, 하나 이상의 출력단 및 복수의 외부 인덕터와 각각 접속하기 위한 복수의 접속단자를 구비하고, 상기 하나 이상의 출력단이 플라즈마 디스플레이 패널의 하나 이상의 스캔/서스테인 전극에 각각 접속되는 제1항의 스캔/서스테인 구동 회로 모듈에 대하여, 상기 하나 이상의 출력단에 대응되며, 상기 상측 전원 입력단 또는 하측 전원 입력단에 입력되는 전압이 대응되는 출력단에 선택적으로 출력되도록 소정 스위칭 신호에 따라 각각의 경로를 개폐하는 하나 이상의 스위칭 수단; 및 상기 각각의 외부 인덕터를 통한 충전 또는 방전 전류가 상기 접속단자를 통하여 상기 하나 이상의 출력단에 각각 접속된 하나 이상의 스캔/서스테인 전극으로 공급 또는 회수되기 위한 경로를 개폐하는 충방전 경로형성 수단을 포함하는 것을 특징으로 한다.
여기서, 상기 각각의 외부 인덕터는 한쪽 단이 상기 복수의 접속단자에 각각 연결되고, 타단이 외부 커패시터에 공통으로 연결되며, 상기 외부 커패시터의 타단은 기저 전위(GND)에 접속된 것임이 바람직하다.
또한, 상기 상측 전원 입력단에는, 소정의 구동 파형에 따른 스캔 기간 동안 스캔 전압(Vsc)이 인가되고, 상기 구동 파형에 따른 서스테인 기간 동안 서스테인 전압(Vs)이 입력되며, 상기 하측 전원 입력단에는, 상기 스캔 기간 동안 스캔 기입 전압(-Vy)이 인가되고, 상기 서스테인 기간 동안 기준 전압(GND)이 입력되는 것이 바람직하다.
또한, 상기 하나 이상의 스위칭 수단은, 각각에 대응되는 출력단과 상기 상측 전원 입력단 사이에 접속된 제3 스위칭 소자와, 상기 대응 출력단과 상기 하측 전원 입력단 사이에 접속된 제4 스위칭 소자를 포함하는 것이 바람직하다.
여기서, 상기 제3 스위칭 소자는, 서스테인 기간 중, 상기 충방전 경로형성 수단을 통한 스캔/서스테인 전극의 충전 후 턴온되며, 상기 제4 스위칭 소자는, 상 기 충방전 경로형성 수단을 통한 스캔/서스테인 전극의 방전 후 턴온되는 것이 바람직하다.
바람직하게는, 상기 충방전 경로형성 수단은, 상기 복수의 접속단자 중 제1 접속단자와 상기 출력 단자 사이에 직렬 연결된 제1 스위칭 소자 및 제1 다이오드; 및 상기 복수의 접속단자 중 제2 접속단자와 상기 출력 단자 사이에 직렬 연결된 제2 스위칭 소자 및 제2 다이오드를 포함하며, 상기 제1 다이오드 및 상기 제2 다이오드는 극성이 서로 반대된다.
또한, 상기 충방전 경로형성 수단은, 상기 스캔/서스테인 전극의 전위가 기저 전위에서 서스테인 전압(Vs)으로 상승하도록, 상기 복수의 외부 인덕터 중 제1 외부 인덕터를 거쳐 입력된 상기 외부 커패시터로부터의 방전 전류를 상기 출력단을 통하여 상기 스캔/서스테인 전극으로 공급하기 위한 경로를 개폐하고, 상기 스캔/서스테인 전극의 전위가 상기 서스테인 전압(Vs)에서 기저 전위로 하강하도록, 상기 스캔/서스테인 전극으로부터의 방전 전류를 상기 복수의 외부 인덕터 중 제2 외부 인덕터를 거쳐 상기 외부 커패시터를 충전시키기 위한 경로를 개폐하는 것이 바람직하다.
상기의 목적을 달성하기 위한 본 발명의 제3 실시예에 따른 스캔/서스테인 구동 회로 모듈은, 복수의 출력단에 각각 결합되어, 스캔 기간 및 서스테인 기간 동안, 스캔전압(Vsc), 서스테인 전압(Vs), 스캔 기입 전압(-Vy) 또는 기준 전압(GND)을 선택적으로 상기 대응되는 출력단으로 출력하기 위한 복수의 스위칭 수단; 및 상기 복수의 출력단과 복수의 접속단자 사이에서 각각의 전류 전달을 위한 경로를 개폐하는 충방전 경로형성 수단을 포함하며, 이때, 상기 충방전 경로형성 수단은, 상기 복수의 접속단자와 상기 복수의 출력단 사이에 각각 형성되고, 상기 출력단 쪽으로의 전류를 통과시키는 복수의 제1 경로와, 상기 접속단자 쪽으로의 전류를 통과시키는 복수의 제2 경로를 개폐하는 것을 특징으로 한다.
여기서, 상기 제1 경로는, 상기 복수의 접속단자 중 제1 접속단자에 연결된 제1 스위치와, 상기 제1 스위치에 한쪽 단이 공통 접속되고 타단이 상기 복수의 출력단에 순방향으로 각각 접속된 복수의 제1 다이오드를 포함하며, 상기 제2 경로는, 상기 복수의 접속단자 중 제2 접속단자에 연결된 제2 스위치와, 상기 제2 스위치에 한쪽 단이 공통 접속되고 타단이 상기 복수의 출력단에 역방향으로 각각 접속된 복수의 제2 다이오드를 포함하는 것이 바람직하다.
또는, 상기 제1 경로는, 상기 복수의 접속단자 중 제1 접속단자에 직렬로 연결된 제1 다이오드와, 상기 제1 다이오드에 일단이 공통 접속되고 타단이 상기 복수의 출력단에 각각 접속된 복수의 제1 스위치를 포함하며, 상기 제2 경로는, 복수의 접속단자 중 제2 접속단자에 상기 제1 다이오드와는 반대 방향으로 직렬 연결된 제2 다이오드와, 상기 제2 다이오드에 일단이 공통 접속되고 타단이 상기 복수의 출력단에 각각 접속된 복수의 제2 스위치를 포함하는 것이 바람직하다.
상기의 목적을 달성하기 위한 본 발명에 따른 스캔/서스테인 구동장치는, 상기에 기재된 스캔/서스테인 구동 회로 모듈; 상기 상측 전원 입력단에, 소정의 구동 파형에 따른 스캔 기간 동안 스캔 전압(Vsc)을 인가하고, 상기 구동 파형에 따른 서스테인 기간 동안 서스테인 전압(Vs)을 인가하는 상측 전원 공급 수단; 및 상 기 하측 전원 입력단에, 상기 스캔 기간 동안 스캔 기입 전압(-Vy)을 인가되고, 상기 서스테인 기간 동안 기준 전압(GND)을 입력하는 하측 전원 공급 수단을 포함하는 것을 특징으로 한다.
상기의 목적을 달성하기 위한 본 발명에 따른 스캔/서스테인 구동방법은, 상기에 기재된 스캔/서스테인 구동 회로 모듈을 이용한 플라즈마 디스플레이 패널의 스캔/서스테인 구동방법으로서, 구동 파형에 따른 스캔 기간 동안 상기 상측 전원 입력단 및 하측 전원 입력단에 각각 스캔 전압(Vsc) 및 스캔 기입 전압(-Vy)을 제공하는 단계; 및 상기 구동 파형에 따른 서스테인 기간 동안 상기 상측 전원 입력단 및 하측 전원 입력단에 각각 서스테인 전압(Vs) 및 기준 전압(GND)을 제공하는 단계를 포함하는 것을 특징으로 한다.
이하, 첨부된 도 4 내지 도 7을 참조하여 본 발명의 바람직한 실시예들에 대하여 상세하게 설명한다.
도 4는 본 발명의 바람직한 제1 실시예에 따른 스캔/서스테인 구동 회로 모듈(40)을 개략적으로 도시한 도면이다. 도 4를 참조하면, 본 실시예의 스캔 구동 회로 모듈(40)은, 출력단(41), 복수의 접속단자(42-1, 42-2), 상측 전원 입력단(43), 하측 전원 입력단(44), 충방전 경로형성 수단(45), 및 복수의 스위칭 소자(S3, S4)를 포함한다. 또한, 충방전 경로형성 수단(45)은 제1 및 제2 스위칭 소자(S1, S2), 및 제1 및 제2 다이오드(D1, D2)를 포함한다.
여기서, 제1 스위칭 소자(S1) 및 제2 스위칭 소자(S2)는 접속단자(42-1, 42- 2)에 각각 직렬로 일단이 연결된다. 또한, 역전류를 방지하기 위하여 제1 다이오드(D1)는 그 일단이 제1 스위칭 소자(S1)의 타단에 직렬로 연결되고, 제2 다이오드(D2)는 제2 스위칭 소자(S2)의 타단에 직렬로 연결된다. 이때, 제1 다이오드(D1) 및 제2 다이오드(D2)의 방향은 서로 반대로 연결된다. 또한, 제1 다이오드(D1) 및 제2 다이오드(D2)의 각각의 타단은 출력단(41)에 연결된다. 또한, 제3 스위칭 소자(S3) 및 제4 스위칭 소자(S4)는 '스위칭 수단'을 구성하는 것으로서, 제3 스위칭 소자(S3)는 상측 전원 입력단(43)과 충방전 경로형성 수단(45) 사이에 연결되며, 제4 스위칭 소자(S4)는 하측 전원 입력단(44)과 충방전 경로형성 수단(45) 사이에 연결된다. 그러나, 충방전 경로형성 수단(45)의 형상은 도시된 것에 한정되는 것이 아니며, 다양한 변형이 가능하다. 예를 들면, 제1 스위칭 소자(S1) 및 제1 다이오드(D1)의 직렬 연결순서 또는 제2 스위칭 소자(S2) 및 제2 다이오드(D2)의 직렬 연결순서는 서로 반대로 구현될 수도 있으며, 제1 다이오드(D1) 및 제2 다이오드(D2)의 방향은 도시된 것과 서로 반대로 구현될 수도 있다. 이와 같은 스캔/서스테인 구동회로 모듈(40)은 단일 IC(Integrated Circuit)로 집적된다.
출력단(41)은 PDP(21)(도 2 참조)의 스캔/서스테인 전극에 전기적으로 연결되며, 구동 파형에 따라, (i) 스캔 기간 동안에는 상측 전원 입력단(43) 또는 하측 전원 입력단(44)으로 입력된 전압을 PDP(21)의 스캔/서스테인 전극으로 출력하고, (ii) 서스테인 기간 동안에는 PDP(21)의 스캔/서스테인 전극의 전위를 상승 또는 하강시키며, 그에 이어 상측 전원 입력단(43) 또는 하측 전원 입력단(44)에 입력된 전압을 PDP(21)의 스캔/서스테인 전극으로 출력한다.
복수의 접속단자(42-1, 42-2)는 출력단(41)에 의해 PDP(21)의 스캔/서스테인 전극에 대하여 충전 또는 방전 전류가 공급 또는 회수되도록 하기 위하여, 복수의 외부 인덕터(L1, L2)와 각각 접속된다. 이때, 각각의 외부 인덕터(L1, L2)의 타단은 외부 커패시터(Cs)에 공통으로 연결되며, 외부 커패시터(Cs)의 타단은 기저 전위(GND)에 접속되는 것이 바람직하다. 이로써, 제1 접속단자(42-1)는 외부 에너지 회수 회로(L1, Cs)에 충방전 경로형성 수단(45)을 연결하여 PDP(21)의 스캔/서스테인 전극의 전위 상승을 위한 충전 경로를 선택할 수 있도록 하며, 제2 접속단자(42-2)는 외부 에너지 회수 회로(L2, Cs)에 충방전 경로형성 수단(45)을 연결하여 PDP(21)의 스캔/서스테인 전극의 전위 하강을 위한 방전 경로를 선택할 수 있도록 한다.
상측 전원 입력단(43)은 소정의 구동 파형에 따른 스캔 기간 동안 스캔 전압(Vsc)이 인가되고, 구동 파형에 따른 서스테인 기간 동안 서스테인 전압(Vs)이 입력된다. 또한, 하측 전원 입력단(44)은 스캔 기간 동안 스캔 기입 전압(-Vy)이 인가되고, 서스테인 기간 동안 기준 전압(GND)이 입력된다.
제3 및 제4 스위칭 소자(S3, S4)는, 서스테인 기간 동안에는 서스테인 전압(Vs) 또는 기준 전압(GND)을, 그리고 스캔 기간 동안에는 스캔 전압(Vsc) 또는 스캔 기입 전압(-Vy)을 선택적으로 공급할 수 있도록 한다.
다음에 도 4에 도시된 본 발명의 바람직한 제1 실시예에 따른 스캔/서스테인 구동회로 모듈의 동작과정을 설명한다.
상기의 스캔/서스테인 구동회로 모듈의 스캔 기간의 동작과정은, 상기 모듈 에 제공되는 제어신호에 따라 제1 및 제2 스위칭 소자(S1, S2)는 턴오프 상태를 유지하고, 제3 및 제4 스위칭 소자(S3, S4)를 통하여 선택적으로 스캔 전압(Vsc) 또는 스캔 기입 전압(-Vy)을 공급한다.
상기의 스캔/서스테인 구동회로 모듈의 서스테인 기간의 동작과정은, 먼저, 패널 커패시터(Cp)의 전압(Vp)은 0볼트라고 가정하고, 에너지 회수용 커패시터(Cs)에는 Vs/2의 전압이 충전되어 있다고 가정한다. 제1 스위칭 소자(S1)가 턴온되면 에너지 회수용 커패시터(Cs)로부터 제1 외부 인덕터(L1), 제 1 스위칭 소자(S1), 제1 다이오드(D1) 및 출력단(41)로 이어지는 충전 경로가 형성된다. 이때, 제1 외부 인덕터(L1)와 패널 커패시터(Cp)는 직렬 공진회로를 형성하며, 에너지 회수용 커패시터(Cs)에 Vs/2의 전압이 충전되어 있기 때문에, 직렬 공진회로에서 인덕터(L1)의 전류 충/방전에 의해 패널 커패시터(Cp)에 출력되는 스캔/서스테인 전압(Vp)은 에너지 회수용 커패시터(Cs)의 전압의 두 배인 Vs까지 상승하게 된다.
스캔/서스테인 전압(Vp)이 Vs까지 상승하면, 제3 스위칭 소자(S3)가 턴온됨과 동시에 제1 스위칭 소자(S1)가 턴오프되어 서스테인 전압(Vs)이 패널 커패시터(Cp)에 공급된다. 스캔/서스테인 전극라인(2Y)에 공급되는 서스테인 전압(Vs)은 패널 커패시터(Cp)의 전압(Vp)이 서스테인 전압(Vs) 이하로 떨어지는 것을 방지하여 서스테인 방전이 정상적으로 일어나도록 한다. 패널 커패시터(Cp)의 전압(Vp)을 서스테인 전압(Vs)으로 일정 시간 유지시킨 후, 제3 스위칭 소자(S3)가 턴오프됨과 동시에 제2 스위칭 소자(S2)가 턴온된다. 제2 스위칭 소자(S2)가 턴온되면 출력단(41)로부터 제2 다이오드(D2), 제2 스위칭 소자(S2) 및 제2 인덕터(L2)를 통해 에너지 회수용 커패시터(Cs)로 이어지는 방전 경로가 형성되어 패널 커패시터(Cp)의 전압(Vp)이 하강하게 되고, 이와 동시에 에너지 회수용 커패시터(Cs)는 Vs/2의 전압까지 충전된다. 에너지 회수용 커패시터(Cs)에 Vs/2의 전압이 충전된 후 제2 스위칭 소자(S2)가 턴오프됨과 동시에 제4 스위칭 소자(S4)가 턴온된다. 제4 스위칭 소자(S4)가 턴온되면 패널 커패시터의 전압(Vp)은 하측 전원 입력단(44)으로부터 입력되는 기준 전압(GND)을 유지하게 된다.
상술한 구성을 갖는 본 실시예의 스캔/서스테인 구동 회로 모듈(40)은 에너지 회수 회로의 인덕터(L1, L2)의 결합 위치가 종래기술의 서스테이너와 차이가 있으며, 제 3 스위칭 소자 및 제 4 스위칭 소자(S3, S4)를 통하여 종래 기술의 스캔 IC의 기능도 수행 가능하다. 또한, 실시예의 스캔/서스테인 구동 회로 모듈(40)에서는 상측 전원 입력단(43)/하측 전원 입력단(44)에 입력되는 전원이 스캔 기간과 서스테인 기간 동안에 각각 달리 입력되어야 하므로, 기간에 따라 입력 전원을 절환시키는 스위치가 전원 공급부(도시하지 않음)에 구비되어야 하나, 이는 하나만 구비하면 패널의 모든 스캔/서스테인 라인에 대하여 공통으로 적용 가능한 것이므로 이로 인한 부품 수의 증가는 무시될 수 있다. 따라서, 종래 기술의 스캔/서스테인 구동 회로부인 도 3의 대응 구성과 비교할 때, 부품의 수가 현저히 감소된다.
또한, 본 실시예의 스캔/서스테인 구동 회로 모듈(40)에 의하면, 에너지 회수 회로를 구성하는 인덕터(L)와 에너지 회수용 커패시터(Cs)를 모듈 외부에 배치할 수 있기 때문에 능동 디바이스만으로 모듈을 구성할 수 있어, 단일 IC로 집적하기에 적합한 회로 구성을 제공할 수 있다.
나아가서, 본 실시예의 스캔/서스테인 구동 회로 모듈(40)을 이용하면, 서스테이너가 스캔/서스테인 전극 라인별로 분산되도록 구성할 수 있기 때문에 일부 전극 라인 또는 일정 블록별 별도 구동이 가능하여 구동마진이 향상되는 효과도 얻을 수 있다.
또한, 서스테인 동작의 충전 및 방전 전류 경로를 서로 분리함으로써, 외부 인덕터(L1, L2)의 발열을 감소시킬 수 있으며, 스캔/서스테인 구동회로 모듈(40) 내부의 제1 및 제2 스위칭 소자(S1, S2)의 상호 동작 영향을 줄일 수 있게 된다.
도 5는 본 발명의 바람직한 제2 실시예에 따른 스캔/서스테인 구동 회로 모듈(40')을 나타내는 도면이다. 도5에 도시된 구동 회로 모듈은 도 4에 도시된 본 발명의 바람직한 제1 실시예를 응용하여 구성된 것으로서, 일부의 참조부호는 도 4에 도시된 참조부호와 동일하다.
도 5를 참조하면, 제2 실시예에 따른 스캔/서스테인 구동 회로 모듈(40')에서는, 스캔 기간 동안에는 스캔 펄스 파형이 순차적으로 스캔/서스테인 전극 라인들에 인가되기 때문에, 각 스캔/서스테인 전극의 수만큼 출력단들(41, 41', 41", …), 제3 스위칭 소자들(S3, S3', S3", …) 및 제4 스위칭 소자들(S4, S4', S4", …)을 구비한다. 다만, 서스테인 기간에 에너지 회수를 담당하는 제1 스위칭 소자 및 제2 스위칭 소자(S1, S2)는 공통으로 모든 스캔/서스테인 전극들에 연결되도록 구성할 수 있다. 즉, 본 실시예의 스캔 구동 회로 모듈(40')은 제1 및 제2 스위칭 소자(S1, S2)를 복수의 스캔/서스테인 전극에 대해 공통적으로 사용할 수 있도록 제1 접속단자(42-1) 및 제2 접속단자(42-2)에 각각 연결하며, 제1 다이오드들(D1, D1', D", …) 및 제 2 다이오드들(D2, D2', D2", …)은 각각의 스캔/서스테인 전극에 대응되도록 배치한 구성에 해당한다. 여기서, 제3 스위칭 소자들(S3, S3', S3", …) 및 제4 스위칭 소자들(S4, S4', S4", …)은‘스위칭 수단’을 구성한다.
본 실시예의 경우, 충방전 경로형성 수단은 제1 및 제2 스위칭 소자(S1, S2)와, 각각의 출력단(41, 41', 41", …)에 결합된 제1 다이오드들(D1, D1', D2", …) 및 제2 다이오드들(D2, D2', D2", …)에 의하여 이루어진다.
이때, 복수의 접속단자(42-1, 42-2)에 전기적으로 연결되는 외부 인덕터(L1, L2) 및 외부 커패시터(Cs)의 구성은 상술한 바와 같으며, 이하에서는 그 설명을 생략한다.
본 발명의 제2 실시예에 따른 스캔/서스테인 구동회로 모듈의 동작을 살펴보면, 스캔 기간 동안에는 제1 스위칭 소자 및 제2 스위칭 소자(S1, S2)는 턴오프되어 있으며, 상측 전원 입력단(43) 및 하측 전원 입력단(44)에는 각각 Vsc와 -Vy의 전압이 인가된다. 신호 처리부(도시되지 않음)에서 생성된 각각의 입력 스위칭 신호에 따라 스위칭 수단을 구성하는 제3 스위칭 소자들(S3, S3', S3", …) 및 제4 스위칭 소자들(S4, S4', S4", …)을 선택하여 순차적으로 턴온/오프함으로써 출력단들(41, 41', 41", …)을 통해 연결된 스캔/서스테인 전극들이 순차적으로 선택되고, 각각에 대하여 Vsc와 -Vy 전압이 구동 파형에 의한 소정 타이밍에 맞도록 출력된다.
서스테인 기간 동안에는 상측 전원 입력단(43) 및 하측 전원 입력단(44)에는 각각 Vs와 GND의 전압이 인가된다. 우선, 제1 스위칭 소자(S1)가 턴온되어 출력단 들(41, 41', 41", …)을 통해 연결된 스캔/서스테인 전극들이 모두 Vs로 충전 되며, 이후 제1 스위칭 소자(S1)의 턴오프와 함께 제3 스위칭 소자들(S3, S3', S3", …)이 턴온되어, 스캔/서스테인 전극들이 Vs로 유지된다. 이어서, 제3 스위칭 소자들(S3, S3', S3", …)이 턴오프되고 제2 스위칭 소자(S2)가 턴온되어 스캔/서스테인 전극들이 모두 방전되며, 방전이 완료되면 제2 스위칭 소자(S2)가 턴오프되고 제4 스위칭 소자들(S4, S4', S4", …)이 턴온되어 스캔/서스테인 전극들이 GND의 전압으로 유지된다.
상술한 제1 실시예 및 제2 실시예에 따른 스캔/서스테인 구동회로 모듈에 연결되는 각각의 외부 인덕터(L1, L2)는 각각의 값을 서로 다르게 설정할 수 있는데, 이로써 패널 커패시터(Cp)의 충방전 시간을 도 6에 도시한 바와 같이 서로 다르게 조절할 수 있게 된다.
도 7은 본 발명의 바람직한 제3 실시예에 따른 스캔/서스테인 구동 회로 모듈(40")로서, 이는 도 5에 도시된 제2 실시예와의 차이는, 제1 및 제2 다이오드(D1, D2)가 복수의 스캔/서스테인 전극에 대해 공통적으로 사용되도록 되어 있고, 제1 및 제2 스위칭 소자들(S1, S1', S1", …, S2, S2', S2", …)은 각각의 스캔/서스테인 전극에 대응되도록 배치한 구성에 해당한다. 또한, 유지 기간 동안에 제1 스위칭 소자들(S1, S1', S1", …) 또는 제2 스위칭 소자들(S2, S2', S2", …)을 충전 전류의 공급 또는 방전 전류의 회수 기간 동안 함께 구동하게 된다.
본 실시예의 경우, 충방전 경로형성 수단은 제1 및 제2 다이오드(D1, D2)와, 각각의 출력단(41, 41', 41", …)에 결합된 제1 스위칭 소자들(S1, S1', S1", …) 및 제2 스위칭 소자들(S2, S2', S2", …)에 의하여 이루어진다.
상기한 바와 같은 본 발명의 바람직한 제2 및 제3 실시예에 의하여, 상기한 효과들 외에, 모든 스캔/서스테인 전극라인에 대해 제1 및 제2 스위칭 수단 또는 제1 및 제2 다이오드를 공통으로 사용함으로써 스캔 구동회로의 부품 소자 수를 더욱 줄일 수 있고 전력소모가 더욱 감소되는 효과를 얻을 수 있게 된다.
또한, 복수의 스캔/서스테인 전극라인 중의 일부 또는 전체를 구동할 수 있는 단순화된 회로 구성의 구동 IC(40', 40")를 제공할 수 있게 된다.
이하에서는 본 발명의 또 다른 측면인, 스캔/서스테인 구동 방법의 바람직한 실시예에 관하여 설명한다.
실시예의 구동 방법은, 도 4에 도시된 바와 같이 적어도 상측 전원 입력단(43), 하측 전원 입력단(44), 출력단인 출력단(41), 그리고 복수의 외부 인덕터 접속단자(42-1, 42-2)를 포함하며, 출력단(41)은 플라즈마 디스플레이 패널의 스캔/서스테인 전극에 접속되고, 구동 파형에 따른 스위칭 신호를 입력하여 내부에 설치된 스위칭 소자들을 온/오프함으로써, 스캔/서스테인 전극을 충/방전 시키거나 상측 전원 입력단(43) 또는 하측 전원 입력단(44)에 공급되는 전압을 출력단(41)으로 출력하는 스캔/서스테인 구동 회로 모듈을 이용한 플라즈마 디스플레이 패널의 스캔/서스테인 구동방법이다.
이러한 실시예의 구동 방법은, 상기 구동 파형에 따른 스캔 기간 동안 상기 상측 전원 입력단(43) 및 하측 전원 입력단(44)에 각각 스캔 전압(Vsc) 및 스캔 기입 전압(-Vy)을 제공하는 단계와, 상기 구동 파형에 따른 서스테인 기간 동안 상기 상측 전원 입력단(43) 및 하측 전원 입력단(44)에 각각 서스테인 전압(Vs) 및 상기 기준 전압(GND)을 제공하는 단계를 포함한다.
본 발명에 의한 플라즈마 디스플레이 패널의 스캔/서스테인 구동 회로 모듈, 구동 장치 및 구동 방법은 본 발명의 기술적 사상의 범위 안에서 다양한 형태의 변형 및 응용이 가능하다. 예를 들어, 상기 실시예들의 스위칭 소자는 FET가 사용되는 것이 바람직하나, 필요에 따라 공지된 다른 스위칭 소자로 대체될 수도 있다. 결국, 상기 실시예들과 도면들은 본 발명의 내용을 상세히 설명하기 위한 목적일 뿐, 발명의 기술적 사상의 범위를 한정하고자 하는 것이 아니므로, 본 발명의 권리범위는 후술하는 청구범위 뿐만 아니라 그와 균등한 범위를 포함하여 판단되어야 한다.
상술한 바와 같이 본 발명에 따른 스캔/서스테인 구동 회로 모듈, 구동 장치 및 구동 방법에 따라, 종래의 서스테이너와 스캔 IC의 기능이 통합되어 구성될 수 있기 때문에, 전체 소자의 개수 및 이에 따른 모듈의 발열을 감소시킬 수 있어 간단하면서도 구동효율이 향상된 회로 구성이 가능하게 된다.
또한, 본 발명에 따른 스캔/서스테인 구동 회로 모듈, 구동 장치 및 구동 방법을 적용하면, 종래 서스테이너의 인덕터를 구동 회로 모듈의 외부에 배치할 수 있기 때문에, 능동 디바이스만으로 구동 회로 모듈을 구성할 수 있어 단일 IC로 집적하기에 적합한 회로 구성을 제공할 수 있다.
또한, 복수의 외부 인덕터를 통하여 서스테인 동작의 충전 및 방전 전류 경로를 각각 분리함으로써, 각각의 외부 인덕터의 발열을 감소시킬 수 있으며, 스캔/서스테인 구동회로 모듈 내부의 제1 및 제2 스위칭 소자의 상호 동작 영향을 줄일 수 있어 구동효율이 향상된 회로 구성이 가능하게 된다.
또한, 복수로 분리된 외부 인덕터의 각각을 서로 다른 값으로 설정함으로써, 패널의 충전 및 방전 시간을 서로 다르게 조절할 수 있게 된다.
또한 본 발명에 따른 스캔/서스테인 구동 회로 모듈 및 구동 장치에 의하여, 서스테이너의 기능을 각 스캔/서스테인 전극라인 별로 분산 구현할 수 있기 때문에 구동 마진이 향상될 수 있다.

Claims (15)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 복수의 출력단에 각각 결합되며, 스캔 기간 동안 및 서스테인 기간 동안 상측 전원 입력단을 통해 입력되는 스캔전압(Vsc) 및 서스테인 전압(Vs)과, 하측 전원 입력단을 통해 입력되는 스캔 기입 전압(-Vy) 및 기준 전압(GND)이 선택적으로 대응되는 출력단으로 출력되도록 경로를 개폐하는 복수의 스위칭 수단; 및
    복수의 접속단자와 상기 복수의 출력단 사이에서 각각의 전류 전달을 위한 경로를 개폐하는 충방전 경로형성 수단을 포함하며,
    여기서, 상기 충방전 경로형성 수단은, 상기 복수의 접속단자와 상기 복수의 출력단 사이에 각각 형성되고, 상기 출력단 쪽으로의 전류를 통과시키는 복수의 제1 경로와, 상기 접속단자 쪽으로의 전류를 통과시키는 복수의 제2 경로를 개폐하고,
    상기 제1 경로는, 상기 복수의 접속단자 중 제1 접속단자에 연결된 제1 스위치와, 상기 제1 스위치에 한쪽 단이 공통 접속되고 타단이 상기 복수의 출력단에 순방향으로 각각 접속된 복수의 제1 다이오드를 포함하며,
    상기 제2 경로는, 상기 복수의 접속단자 중 제2 접속단자에 연결된 제2 스위치와, 상기 제2 스위치에 한쪽 단이 공통 접속되고 타단이 상기 복수의 출력단에 역방향으로 각각 접속된 복수의 제2 다이오드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 스캔/서스테인 구동 회로 모듈.
  13. 복수의 출력단에 각각 결합되며, 스캔 기간 동안 및 서스테인 기간 동안 상측 전원 입력단을 통해 입력되는 스캔전압(Vsc) 및 서스테인 전압(Vs)과, 하측 전원 입력단을 통해 입력되는 스캔 기입 전압(-Vy) 및 기준 전압(GND)이 선택적으로 대응되는 출력단으로 출력되도록 경로를 개폐하는 복수의 스위칭 수단; 및
    복수의 접속단자와 상기 복수의 출력단 사이에서 각각의 전류 전달을 위한 경로를 개폐하는 충방전 경로형성 수단을 포함하며,
    여기서, 상기 충방전 경로형성 수단은, 상기 복수의 접속단자와 상기 복수의 출력단 사이에 각각 형성되고, 상기 출력단 쪽으로의 전류를 통과시키는 복수의 제1 경로와, 상기 접속단자 쪽으로의 전류를 통과시키는 복수의 제2 경로를 개폐하고,
    상기 제1 경로는, 상기 복수의 접속단자 중 제1 접속단자에 직렬로 연결된 제1 다이오드와, 상기 제1 다이오드에 일단이 공통 접속되고 타단이 상기 복수의 출력단에 각각 접속된 복수의 제1 스위치를 포함하며,
    상기 제2 경로는, 복수의 접속단자 중 제2 접속단자에 상기 제1 다이오드와는 반대 방향으로 직렬 연결된 제2 다이오드와, 상기 제2 다이오드에 일단이 공통 접속되고 타단이 상기 복수의 출력단에 각각 접속된 복수의 제2 스위치를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 스캔/서스테인 구동 회로 모듈.
  14. 삭제
  15. 삭제
KR1020060078736A 2006-08-08 2006-08-21 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법 KR100822259B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060078736A KR100822259B1 (ko) 2006-08-21 2006-08-21 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법
US11/835,979 US20080036389A1 (en) 2006-08-08 2007-08-08 Plasma display apparatus
EP07253110A EP1887547A3 (en) 2006-08-08 2007-08-08 Plasma display apparatus
JP2007207171A JP2008040508A (ja) 2006-08-08 2007-08-08 プラズマディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060078736A KR100822259B1 (ko) 2006-08-21 2006-08-21 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020080024739A Division KR20080027815A (ko) 2008-03-18 2008-03-18 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20080017147A KR20080017147A (ko) 2008-02-26
KR100822259B1 true KR100822259B1 (ko) 2008-04-17

Family

ID=39384703

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060078736A KR100822259B1 (ko) 2006-08-08 2006-08-21 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100822259B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100248136B1 (ko) * 1995-11-24 2000-03-15 가네꼬 히사시 디스플레이 패널 구동회로
KR100676755B1 (ko) * 2005-08-31 2007-02-01 엘지전자 주식회사 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 구동 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100248136B1 (ko) * 1995-11-24 2000-03-15 가네꼬 히사시 디스플레이 패널 구동회로
KR100676755B1 (ko) * 2005-08-31 2007-02-01 엘지전자 주식회사 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 구동 방법

Also Published As

Publication number Publication date
KR20080017147A (ko) 2008-02-26

Similar Documents

Publication Publication Date Title
KR20030035003A (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
JPH08278765A (ja) プラズマディスプレイパネルの駆動回路
KR20030095618A (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 방법
KR20030072086A (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 그 구동 방법
US7221334B2 (en) Energy recovery circuit of plasma display panel and driving apparatus of plasma display panel including energy recovery circuit
KR100811536B1 (ko) 향상된 효율의 서스테인 구동회로를 포함하는 플라즈마디스플레이 패널의 구동 장치
KR100330032B1 (ko) 플라즈마 디스플레이 패널의 전력회수장치 및 이를 이용한고속 어드레싱 방법
KR100426190B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100676755B1 (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 구동 방법
KR20010097044A (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 방법
KR100676756B1 (ko) 플라즈마 디스플레이 패널의 집적된 어드레스 구동 회로모듈, 구동 장치 및 구동방법
US20060033683A1 (en) Plasma display apparatus and driving method thereof
US20060077133A1 (en) Plasma display device and driving method thereof
US8325110B2 (en) Power supply and driver for plasma display panel
KR100822259B1 (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법
KR20080027815A (ko) 플라즈마 디스플레이 패널의 집적된 스캔/서스테인 구동회로 모듈, 구동 장치 및 그 구동 방법
KR100837323B1 (ko) 플라즈마 디스플레이 패널의 데이터 구동회로 모듈
KR100366943B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 그구동방법
KR100794347B1 (ko) 플라즈마 디스플레이 장치
KR100760290B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100510189B1 (ko) 플라즈마 디스플레이 패널의 전력회수장치
US20080007489A1 (en) Apparatus for driving plasma display panel
KR100373531B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 그 구동방법
KR100764662B1 (ko) 플라즈마 디스플레이 장치 및 그 구동방법
KR20040087420A (ko) 전력회수장치 및 전력회수방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
A107 Divisional application of patent
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110328

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee