KR20080038643A - 플라즈마 디스플레이 패널 및 그 제조방법 - Google Patents

플라즈마 디스플레이 패널 및 그 제조방법 Download PDF

Info

Publication number
KR20080038643A
KR20080038643A KR1020060105797A KR20060105797A KR20080038643A KR 20080038643 A KR20080038643 A KR 20080038643A KR 1020060105797 A KR1020060105797 A KR 1020060105797A KR 20060105797 A KR20060105797 A KR 20060105797A KR 20080038643 A KR20080038643 A KR 20080038643A
Authority
KR
South Korea
Prior art keywords
dielectric layer
electrode
forming
substrate
address
Prior art date
Application number
KR1020060105797A
Other languages
English (en)
Inventor
김재형
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060105797A priority Critical patent/KR20080038643A/ko
Publication of KR20080038643A publication Critical patent/KR20080038643A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/02Manufacture of electrodes or electrode systems
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/365Pattern of the spacers

Abstract

본 발명의 플라즈마 디스플레이 패널은, 어드레스전극을 덮는 유전층의 재료비를 절감하며, 유전층 형상을 다양하게 하는 것으로서, 서로 마주하여 이격 배치되는 배면기판과 전면기판, 상기 배면기판에 제1 방향으로 신장 형성되고 상기 제1 방향과 교차하는 제2 방향을 따라 기설정된 간격으로 배치되는 어드레스전극들, 상기 어드레스전극들 사이에 배치되고 적어도 상기 제1 방향으로 신장 형성되어 방전셀을 구획하는 격벽들, 상기 격벽들 사이에서 상기 제1 방향을 따라 상기 어드레스전극을 덮어 형성되는 유전층, 상기 유전층의 표면과 상기 격벽의 측면에 형성되는 형광체층, 및 상기 전면기판에 상기 제2 방향으로 신장 형성되고 상기 제1 방향을 따라 배치되어 상기 방전셀에 대응하는 제1 전극과 제2 전극을 포함한다.
격벽, 유전층, 형광체층

Description

플라즈마 디스플레이 패널 및 그 제조방법 {PLASMA DISPLAY PANEL AND MANUFACTURING METHOD OF THE SAME}
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이다.
도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이다.
도3은 도1의 Ⅲ-Ⅲ 선을 따라 자른 단면도이다.
도4는 본 발명의 제1 실시예에서 방전셀과 전극의 배치 관계를 도시한 평면도이다.
도5는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널 제조방법의 순서도이다.
도6은 배면기판에 어드레스전극, 격벽, 유전층 및 형광체층을 형성하는 단계의 순서도이다.
도7은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 단면도이다.
도8은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이다.
도9는 도8의 Ⅸ-Ⅸ 선을 따라 자른 단면도이다.
도10은 도8의 Ⅹ-Ⅹ 선을 따라 자른 단면도이다.
도11은 본 발명의 제3 실시예에서 방전셀과 전극의 배치 관계를 도시한 평면도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 제1 기판(배면기판) 11 : 어드레스전극
13, 23 : 제1 유전층 16, 26 : 격벽
26a : 제1 격벽부재 26b : 제2 격벽부재
17, 18 : 방전셀 19, 29 : 형광체층
20 : 제2 기판(전면기판) 31 : 제1 전극(유지전극)
32 : 제2 전극(주사전극) 31a, 32a : 투명전극
31b, 32b : 버스전극 41 : 제2 유전층
43 : 보호막 DP1, DP2 : 제1, 제2 디스펜서
본 발명은 플라즈마 디스플레이 패널 및 그 제조방법에 관한 것으로서, 보다 상세하게는 어드레스전극을 덮는 유전층의 재료비를 절감하는 플라즈마 디스플레이 패널 및 그 제조방법에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)을 이용하여 형광체를 여기 시킴으로서 발생되는 적색(R), 녹색(G) 및 청색(B)의 가시광으로 영상을 구현하는 디스플레이 소자이다.
일례로서, 교류형 플라즈마 디스플레이 패널은 배면기판 상에 어드레스전극들을 형성하고, 어드레스전극들을 유전층으로 덮고 있다. 격벽들은 유전층 위의 각 어드레스전극들 사이에 배치되어 스트라이프(stripe) 모양으로 형성되고, 적색(R), 녹색(G) 및 청색(B)의 형광체층은 격벽들에 형성된다. 이 배면기판에 대향하는 전면기판에는 어드레스전극들과 교차하는 방향을 따라 한 쌍의 유지전극과 주사전극으로 구성되는 표시전극들이 형성되고, 유전층과 MgO 보호막이 이 표시전극들을 덮고 있다. 배면기판 상의 어드레스전극들과 전면기판 상의 표시전극들 쌍이 교차하는 지점에 방전셀이 형성된다. 이 플라즈마 디스플레이 패널의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열된다.
이와 같은 플라즈마 디스플레이 패널의 방전셀들을 구동시키는 데 기억특성이 이용된다. 보다 자세히 설명하면, 표시전극을 구성하는 한 쌍의 유지전극과 주사전극 사이에서 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다. 스캔전압과 어드레스전압을 주사전극과 어드레스전극에 각각 인가하면 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마의 전자와 이온은 반대 극성을 갖는 전극 쪽으로 이동하게 된다.
한편, 플라즈마 디스플레이 패널의 각 전극에는 유전층이 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층 위에 쌓이며, 결국 주사전 극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 낮아진다. 따라서 어드레스 방전은 약해진 후 소멸된다. 이때, 유지전극에는 상대적으로 적은 양의 전자가 쌓이며, 주사전극에는 상대적으로 많은 양의 이온이 쌓이게 되는데, 이들 유지전극 및 주사전극을 덮고 있는 유전층 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 유지전극 및 주사전극 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서, 유지전극과 주사전극에 방전유지전압(Vs)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀 내에서 유지 방전이 일어나게 된다. 이때 발생하는 진공 자외선(VUV)은 해당 형광체를 여기시켜 투명한 전면기판을 통하여 가시광을 방출한다.
그러나, 주사전극과 어드레스전극 사이의 어드레스 방전이 없을 경우(즉, 어드레스전압(Va)이 인가되지 않았을 경우)에는 유지전극과 주사전극 사이에는 벽전하가 쌓이지 않게 되며, 결과적으로 유지전극과 주사전극 사이의 벽전압도 존재하지 않게 된다. 이때에는 유지전극과 주사전극에 가해 준 방전유지전압(Vs)만이 방전셀 내에 형성되며, 이 방전유지전압는 방전개시전압(Vf)보다 낮기 때문에 유지전극과 주사전극 사이의 기체공간을 방전시키지 못한다.
이와 같이 구동되는 플라즈마 디스플레이 패널은 배면기판에 형성된 어드레스전극을 유전층으로 덮고, 이 유전층 위에 격벽을 형성하며, 이 격벽의 내면과 격벽으로 구획되는 유전층 위에 형광체층 도포하여 형광체층을 형성하고 있다.
이 유전층은 방전으로부터 어드레스전극을 보호하고, 또한 방전시 벽전하를 형성 및 쌓이게 함에도 불구하고, 어드레스전극이 구비되지 않고 벽전하에 크게 영향을 주지 않는 격벽 밑에도 형성되어 있다.
따라서 이 플라즈마 디스플레이 패널은 유전층을 형성하는 유전체의 불필요한 손실을 발생시키고, 유전층의 형상을 획일적으로 형성하고 있다.
본 발명의 목적은 어드레스전극을 덮는 유전층의 재료비를 절감하며, 유전층 형상을 다양하게 할 수 있는 플라즈마 디스플레이 패널 및 그 제조방법을 제공하는 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 배면기판과 전면기판, 상기 배면기판에 제1 방향으로 신장 형성되고 상기 제1 방향과 교차하는 제2 방향을 따라 기설정된 간격으로 배치되는 어드레스전극들, 상기 어드레스전극들 사이에 배치되고 적어도 상기 제1 방향으로 신장 형성되어 방전셀을 구획하는 격벽들, 상기 격벽들 사이에서 상기 제1 방향을 따라 상기 어드레스전극을 덮어 형성되는 유전층, 상기 유전층의 표면과 상기 격벽의 측면에 형성되는 형광체층, 및 상기 전면기판에 상기 제2 방향으로 신장 형성되고 상기 제1 방향을 따라 배치되어 상기 방전셀에 대응하는 제1 전극과 제2 전극을 포함할 수 있다.
상기 유전층은 상기 제2 방향을 따라 상기 격벽의 상기 제2 방향 폭만큼 이격되어 스트라이프 형상을 가질 수 있다.
상기 유전층은 상기 배면기판 위와 상기 어드레스전극 위에 형성될 수 있다.
상기 유전층은 상기 배면기판 위와 상기 어드레스전극 위 및 상기 격벽의 측면 일부에 형성될 수 있다.
상기 격벽은 상기 제1 방향으로 신장 형성되어 상기 제2 방향을 따라 이격 배치되는 제1 격벽부재들과, 상기 제1 격벽부재들 사이에서 상기 제2 방향으로 신장 형성되어 상기 제1 방향을 따라 이격 배치되는 제2 격벽부재들을 포함할 수 있다.
상기 제2 격벽부재는 상기 유전층을 상기 제2 방향으로 가로질러 덮을 수 있다.
또한, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 제조방법은, 배면기판에 어드레스전극, 격벽, 제1 유전층 및 형광체층을 형성하는 배면기판 형성단계, 전면기판에 투명전극, 버스전극, 제2 유전층 및 보호막을 형성하는 전면기판 형성단계, 상기 배면기판 및 전면기판을 봉착하는 봉착단계, 및 상기 봉착된 배면기판 및 전면기판 사이 공간의 잔류 가스를 배출하고, 이 공간에 방전 가스를 충전하는 배기/충전단계를 포함하며, 상기 배면기판 형성단계는, 소정의 패턴으로 상기 배면기판에 상기 어드레스전극을 형성하는 단계, 상기 어드레스전극들 사이에 격벽을 형성하는 단계, 상기 격벽들 사이에서 상기 어드레스전극을 덮으며 상기 제1 유전층을 형성하는 단계, 및 상기 제1 유전층 상에 형광체층을 형성하는 단계를 포함할 수 있다.
상기 제1 유전층을 형성하는 단계는 디스펜서를 통하여 유전체 페이스트를 도포하는 디스펜싱법을 사용할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이며, 도3은 도1의 Ⅲ-Ⅲ 선을 따라 자른 단면도이다.
이 도면들을 참조하면, 일 실시예에 따른 플라즈마 디스플레이 패널은 기설정된 간격을 두고 서로 마주 배치되어 봉착(封着)되는 배면기판(10)과 전면기판(20) 및 이 기판들(10, 20) 사이에 구비되는 격벽들(16)을 포함한다. 이 격벽들(16)은 배면기판(10)과 전면기판(20) 사이에서 소정의 높이로 형성되어 복수의 방전셀들(17)을 구획한다. 이 방전셀들(17)은 기체방전으로 진공자외선을 발생시킬 수 있도록 방전가스(일례로 네온(Ne)과 제논(Xe)을 포함하는 혼합가스)를 충전하고 있으며, 이 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)을 구비하고 있다.
이 플라즈마 디스플레이 패널은 기체방전으로 화상을 구현하기 위하여, 배면기판(10)과 전면기판(20) 사이에서 각 방전셀(17)에 대응하도록 어드레스전극(11) 과 제1 전극(이하 "유지전극"이라 한다)(31) 및 제2 전극(이하 "주사전극"이라 한다)(32)을 구비하고 있다.
어드레스전극(11)은 배면기판(10)의 내부 표면에 제1 방향(도면의 y축 방향을 따라 신장(伸長) 형성되어, y축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다. 또한 복수의 어드레스전극들(11)은 y축 방향과 교차하는 제2 방향(도면의 x축 방향)을 따라 인접하는 방전셀들(17)에 대응하도록 나란하게 배치된다.
이 어드레스전극(11)은 배면기판(10)에 배치되어 가시광이 전방으로 조사되는 것을 방해하지 않으므로 불투명한 전극으로 형성될 수 있다. 즉 어드레스전극(11)은 은(Ag)과 같이 우수한 통전성을 가지는 금속 전극으로 형성될 수 있다.
격벽들(16)은 배면기판(10) 상에서 x축 방향으로 이웃하는 어드레스전극들(11) 사이에 각각 배치되고, y축 방향으로 신장 형성되어, 방전셀들(17)을 구획한다. 이 격벽들(16)은 방전셀들(17)을 스트라이프(stripe) 구조로 형성한다. 따라서 방전셀들(17)은 y축 방향을 따라 개방되는 구조를 형성한다.
즉, 어드레전극들(11)은 격벽들(16) 사이에 하나씩 형성되므로, y축 방향으로 신장되는 어드레스전극(11) 및 격벽(16)은 x축 방향을 따라 번갈아 배치된다.
이 어드레스전극들(11)은 제1 유전층(13)으로 덮여진다. 제1 유전층(13)은 격벽들(16) 사이에서 어드레스전극들(11)을 덮고, 또한 어드레스전극(11)의 x축 방향 양측에 노출되는 배면기판(10)을 덮는다.
제1 유전층(13)은 x축 방향을 따라 격벽(16)의 x축 방향의 폭만큼 이격되는 스트라이프 형상을 가지게 된다. 즉 도1에서 형광체층(19)을 형성하지 않은 상태에 서 배면기판(10)을 z축 방향으로 내려 보면, 제1 유전층(13)과 격벽(16)은 y축 방향으로 각각 신장되고, x축 방향으로 번갈아 배치되는 것을 확인할 수 있다.
배면기판(10) 상에서, 격벽(16)이 형성되는 부분에는 제1 유전층(13)이 형성되지 않고, 격벽들(16) 사이에는 제1 유전층(13)이 형성된다. 따라서 제1 유전층(13)은 어드레스전극(11)을 완전히 덮으면서 유전체의 사용량을 최소화할 수 있다.
본래, 제1 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극(11)에 직접 충돌하는 것을 방지하여 어드레스전극(11)의 손상을 방지하고, 또한 방전을 위한 벽전하를 형성 및 축적한다.
종래의 구조에서 격벽으로 덮여지는 유전층은 벽전하의 형성 및 축적에 크게 기여하지 못한다. 이를 감안하면, 소량의 유전체로 형성되는 제1 실시예의 제1 유전층(13)은 격벽들(16) 사이에서 어드레스전극(11)을 덮고 있지만, 상기와 같이 어드레스전극(11)을 보호하고 벽전하를 형성 및 축적하는 작용을 종래(제1 유전층이 배면기판 전체에 형성되는 구조)와 비교하여 동일 또는 유사하게 할 수 있다.
이 제1 유전층(13)을 형성하는 방법은 이하에 기술되는 제조방법을 참조하면 알 수 있으므로 여기에서 제1 유전층(13)의 형성 방법에 대한 구체적인 설명을 생략한다.
한편, 형광체층(19)은 방전셀들(17) 각각의 내측에 형성된다. 이 형광체층(19)은 격벽(16)의 측면과, 격벽들(16) 사이에 위치하는 제1 유전층(13)의 표면에 형광체 페이스트를 도포하고, 이를 건조 및 소성함으로써 형성된다.
형광체 페이스트를 도포하는 방법은 스크린 마스크를 사용하는 인쇄법 또는 디스펜서를 사용하는 디스펜싱법을 포함한다.
이 형광체층(19)은 y축 방향을 따라 형성되는 방전셀들(17)에서 동일 색상의 형광체로 형성된다. 또한 형광체층(19)은 x축 방향을 따라 반복적으로 배치되는 방전셀들(17)에 적색(R), 녹색(G) 및 청색(B)의 형광체에 의하여 반복적으로 형성된다.
한편, 유지전극(31)과 주사전극(32)은 전면기판(20)의 내부 표면에 구비되어, 방전셀들(17)에서 기체방전을 일으키도록 각 방전셀(17)에 대응하여 면방전 구조를 형성한다. 도4를 참조하면, 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 x축 방향을 따라 형성된다.
이 유지전극(31)과 주사전극(32) 각각은 방전을 일으키는 투명전극(31a, 32a)과, 이 투명전극(31a, 32a)에 전압 신호를 각각 인가하는 버스전극(31b, 32b)을 포함하여 형성된다. 이 투명전극들(31a, 32a)은 방전셀(17) 내부에서 면방전을 일으키는 부분으로서, 방전셀(17)의 개구율 확보를 위하여 투명한 소재(일례로서 ITO: Indium Tin Oxide)로 형성된다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a)의 높은 전기 저항을 보상하도록 통전성이 우수한 금속 소재로 형성된다.
투명전극들(31a, 32a)은 y축 방향을 따라 방전셀(17)의 외곽에서 중심으로 각 폭(W31, W32)을 가지고 서로 면방전 구조를 형성하며, 각 방전셀(17)의 중심 부분에서 방전갭(DG)을 형성한다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a) 상에 각각 배치되고 방전셀(17)의 외곽에서 x축 방향으로 신장 형성된다. 따라서 버 스전극들(31b, 32b)에 전압 신호를 인가하게 되면 각 버스전극들(31b, 32b)에 연결되는 투명전극들(31a, 32a) 각각에 전압 신호가 인가된다.
또한, 투명전극은 x축 방향을 따라 하나로 연결되어 각 방전셀들에서 방전을 일으킬 수 있다(미도시).
다시, 도1 내지 도3을 참조하면, 유지전극(31) 및 주사전극(32)은 어드레스전극들(11)과 교차하는 상태로 방전셀(17)에 대응하고, 서로 마주하면서 제2 유전층(41)으로 덮여진다. 이 제2 유전층(41)은 유지전극(31) 및 주사전극(32)을 기체방전으로부터 보호하면서 방전시 벽전하를 형성 및 축적한다.
이 제2 유전층(41)은 보호막(43)으로 덮여진다. 예를 들면, 보호막(43)은 제2 유전층(41)을 보호하며, 방전시 이차전자의 방출량을 증가시킨다.
이 플라즈마 디스플레이 패널 구동시, 리셋 기간에서는 주사전극(31)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 스캔 기간(어드레싱 기간)에서는 주사전극(32)에 인가되는 스캔 펄스와 어드레스전극(11)에 인가되는 어드레스 펄스에 의하여 어드레스 방전이 일어난다. 그 후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지 방전이 일어난다.
이 유지전극(31)과 주사전극(32)은 유지 방전에 필요한 유지 펄스를 인가하는 전극의 역할을 하고, 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하는 전극의 역할을 하며, 어드레스전극(11)은 어드레스 펄스를 인가하는 전극의 역할을 한다. 이 유지전극(32), 주사전극(32) 및 어드레스전극(11)은 각각에 인가되는 전압 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)의 상호 작용으로 인한 어드레스 방전에 의하여 켜질 방전셀(17)을 선택하고, 유지전극(31)과 주사전극(32)의 상호 작용으로 인한 유지 방전에 의하여 상기 선택된 방전셀(17)을 구동시켜, 화상을 구현한다.
도5는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널 제조방법의 순서도이고, 도6은 배면기판에 어드레스전극, 격벽, 유전층 및 형광체층을 형성하는 단계의 순서도이다.
이 도면들을 참조하면, 플라즈마 디스플레이 패널의 제조방법은, 배면기판 형성단계(ST100), 전면기판 형성단계(ST200), 봉착단계(ST300) 및 배기/충전단계(ST400)를 포함한다.
배면기판 형성단계(ST100)는 배면기판(10)에 어드레스전극(11), 격벽(16), 제1 유전층(13) 및 형광체층(19)을 형성한다.
전면기판 형성단계(ST200)는 전면기판(20)에 투명전극(31a, 32a), 버스전극(31b, 32b), 제2 유전층(41) 및 보호막(43)을 형성한다.
봉착단계(ST300)는 상기와 같이 형성된 배면기판(10)과 전면기판(20)을 서로 봉착한다.
배기/충전단계(ST400)는 봉착된 배면기판(10)과 전면기판(20) 사이의 방전셀들(17)이 형성하는 공간에 잔류하는 가스를 배출하고, 이 방전셀들(17)이 형성하는 공간에 방전 가스를 충전한다.
전면기판 형성단계(ST200), 봉착단계(ST300) 및 배기/충전단계(ST400)는 공지의 방법이 적용될 수 있으므로 이에 대한 구체적인 설명을 생략한다.
배면기판 형성단계(ST100)는 어드레스전극(11) 형성단계(ST110), 격벽 형성단계(ST120), 제1 유전층(13) 형성단계(ST130) 및 형광체층(19) 형성단계(ST140)을 포함한다.
상기에서 어드레스전극(11) 형성단계(ST110)은 공지의 방법으로 가능하므로 이에 대한 구체적인 설명을 생략한다. 어드레스전극(11)은 방전셀들(17)에 대응하도록 소정의 패턴으로 형성된다.
격벽(16) 형성단계(ST120)는 어드레스전극들(11) 사이에 격벽(16)을 형성한다. 이 격벽들(16)은 어드레스전극들(11) 사이 각각에 형성되어, 어드레스전극(11)이 각 방전셀(17)에 구비될 수 있게 한다.
제1 유전층(13) 형성단계(ST130)는 제1 디스펜서(DP1)로 유전체 페이스트를 격벽들(16) 사이에 디스펜싱하여 제1 유전층(13)을 형성한다. 이 제1 유전층(13)은 격벽들(16) 사이에서 어드레스전극(11)을 덮게 된다.
즉, 제1 유전층(13)은 격벽(16)이 형성된 부분의 배면기판(10)에는 형성되지 않으면서 제1 어드레스전극(11)을 덮는 스트라이프 형상을 가지므로 격벽(16)의 면적에 상응하는 만큼의 유전체 소비량을 줄일 수 있다.
형광체층(19) 형성단계(ST140)은 제2 디스펜서(DP2)로 형광체 페이스트를 격벽들(16) 사이인 제1 유전층(13) 위에 디스펜싱하여 형광체층(19)을 형성한다. 형 광체층(19)은 격벽(16)의 내측면과 제1 유전층(13)의 표면에 형성된다.
이 플라즈마 디스플레이 패널의 제조방법에서 제1 유전층(13) 및 형광체층(19)을 형성하는 데, 제1, 제2 디스펜서(DP1, DP2)를 이용하는 디스펜싱법을 예로 들어 설명하지만, 스크린 마스크를 사용하는 인쇄법을 적용할 수도 있다.
도7은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 단면도이다.
이 도면을 참조하면, 제2 실시예는 제1 실시예와 비교할 때, 제1 유전층(23) 및 형광체층(29)의 형상에 차이점을 가진다. 편의한, 이하에서 제1 실시예의 구성과 유사 내지 동일한 구성에 대한 설명은 생략되어 있다.
제1 실시예의 제1 유전층(13)은 어드레스전극(11)과 이 주위의 배면기판(10)을 덮고 있다. 이에 비하여, 제2 실시예의 제1 유전층(23)은 어드레스전극(11)과 이 주위의 배면기판(10)을 덮고, 이에 더하여 배면기판(10)에 인접하는 격벽(16)의 하단 일부를 덮고 있다.
제1 디스펜서(DP1)를 이용하여 유전체를 디스펜싱하는 디스펜싱법의 경우, 제2 실시예는 제1 실시예에 비하여 보다 현실적인 것으로 볼 수 있다. 왜냐하면, 제1 디스펜서(DP1)로 유전체를 디스펜싱하는 경우, 현실적으로 유전체 페이스트는 경사진 격벽(16)의 측면에도 도포되기 때문이다.
이 경우, 형광체층(29)은 제1 유전층(23)의 격벽(16) 도포량만큼 소비량이 저감될 수 있다. 즉 형광체층(29)을 형성하는 형광체의 비용이 제1 유전층(23)을 형성하는 유전체의 비용보다 큰 경우, 형광체의 소비량을 저감시는 제2 실시예는 제1 실시예에 비하여, 큰 비용절감 효과를 가질 수 있다.
도8은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이고, 도9는 도8의 Ⅸ-Ⅸ 선을 따라 자른 단면도이며, 도10은 도8의 Ⅹ-Ⅹ 선을 따라 자른 단면도이며, 도11은 본 발명의 제3 실시예에서 방전셀과 전극의 배치 관계를 도시한 평면도이다
이 도면들을 참조하면, 제3 실시예는 스트라이프 구조의 격벽(16)을 가지는 제1 실시예에 비하여 매트릭스 구조의 격벽(26)을 가지고 있다.
즉, 격벽(26)은 y축 방향으로 신장 형성되고 x축 방향으로 나란하게 배치되는 제1 격벽부재들(26a)과, 이 제1 격벽부재들(26a) 사이에서 x축 방향으로 신장 형성되고 y축 방향으로 나란하게 배치되는 제2 격벽부재들(26b)을 포함한다.
제2 격벽부재들(26b)는 제1 격벽부재들(26a) 사이에서 제1 유전층(13) 위에 형성되어, 겹침부(13a)를 형성한다(도9 및 도11 참조). 이 경우, 제1 격벽부재(26a)를 형성하고, 제1 유전층(13)을 형성한 후, 제2 격벽부재들(26b)를 형성하는 방법이 적용될 수 있다.
또한, 어드레스전극(11)을 형성하고, 제1 격벽부재(26a) 및 제2 격벽부재(26b)를 형성한 후, 제1 유전층(23)을 형성할 수도 있다. 이 경우 제1 유전층(23)은 제1 격벽부재(26a) 및 제2 격벽부재(26b)가 형성하는 방전셀(28) 내에 형성된다.
격벽(26) 형성 후, 제1 유전층(23)을 형성함에 있어서, 제1 유전층(23)을 인쇄법으로 형성하는 경우, 제1 유전층(23)은 방전셀(28)에 형성되고, 디스펜싱법으 로 형성하는 경우 방전셀(28)의 내부 및 제2 격벽부재(26b) 상에 일부 형성될 수 있다.
마찬가지로, 제3 실시예는 도7의 제2 실시예와 같은 형상으로 제1 유전층(13)을 형성하여, 제2 실시예와 같이 형광체 소비량을 저감하는 효과를 가질 수도 있다(미도시).
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널 및 그 제조방범에 의하면, 배면기판에 어드레스전극과 격벽을 형성하고, 이 격벽들 사이에 유전층을 형성하여, 배면기판과 격벽 사이에는 유전층을 형성하지 않으므로 유전층을 형성하는 재료비를 절감하고, 또한 유전층 형상을 다양하게 하는 효과가 있다.

Claims (8)

  1. 서로 마주하여 이격 배치되는 배면기판과 전면기판;
    상기 배면기판에 제1 방향으로 신장 형성되고 상기 제1 방향과 교차하는 제2 방향을 따라 기설정된 간격으로 배치되는 어드레스전극들;
    상기 어드레스전극들 사이에 배치되고 적어도 상기 제1 방향으로 신장 형성되어 방전셀을 구획하는 격벽들;
    상기 격벽들 사이에서 상기 제1 방향을 따라 상기 어드레스전극을 덮어 형성되는 유전층;
    상기 유전층의 표면과 상기 격벽의 측면에 형성되는 형광체층; 및
    상기 전면기판에 상기 제2 방향으로 신장 형성되고 상기 제1 방향을 따라 배치되어 상기 방전셀에 대응하는 제1 전극과 제2 전극을 포함하는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 유전층은,
    상기 제2 방향을 따라 상기 격벽의 상기 제2 방향 폭만큼 이격되어 스트라이프 형상을 가지는 플라즈마 디스플레이 패널.
  3. 제1 항에 있어서,
    상기 유전층은 상기 배면기판 위와 상기 어드레스전극 위에 형성되는 플라즈마 디스플레이 패널.
  4. 제1 항에 있어서,
    상기 유전층은 상기 배면기판 위와 상기 어드레스전극 위 및 상기 격벽의 측면 일부에 형성되는 플라즈마 디스플레이 패널.
  5. 제1 항에 있어서,
    상기 격벽은,
    상기 제1 방향으로 신장 형성되어 상기 제2 방향을 따라 이격 배치되는 제1 격벽부재들과,
    상기 제1 격벽부재들 사이에서 상기 제2 방향으로 신장 형성되어 상기 제1 방향을 따라 이격 배치되는 제2 격벽부재들을 포함하는 플라즈마 디스플레이 패널.
  6. 제5 항에 있어서,
    상기 제2 격벽부재는,
    상기 유전층을 상기 제2 방향으로 가로질러 덮는 플라즈마 디스플레이 패널.
  7. 배면기판에 어드레스전극, 격벽, 제1 유전층 및 형광체층을 형성하는 배면기판 형성단계;
    전면기판에 투명전극, 버스전극, 제2 유전층 및 보호막을 형성하는 전면기판 형성단계;
    상기 배면기판 및 전면기판을 봉착하는 봉착단계; 및
    상기 봉착된 배면기판 및 전면기판 사이 공간의 잔류 가스를 배출하고, 이 공간에 방전 가스를 충전하는 배기/충전단계를 포함하며,
    상기 배면기판 형성단계는,
    소정의 패턴으로 상기 배면기판에 상기 어드레스전극을 형성하는 단계,
    상기 어드레스전극들 사이에 격벽을 형성하는 단계,
    상기 격벽들 사이에서 상기 어드레스전극을 덮으며 상기 제1 유전층을 형성하는 단계, 및
    상기 제1 유전층 상에 형광체층을 형성하는 단계를 포함하는 플라즈마 디스플레이 패널 제조방법.
  8. 제7 항에 있어서,
    상기 제1 유전층을 형성하는 단계는 디스펜서를 통하여 유전체 페이스트를 도포하는 디스펜싱법을 사용하는 플라즈마 디스플레이 패널.
KR1020060105797A 2006-10-30 2006-10-30 플라즈마 디스플레이 패널 및 그 제조방법 KR20080038643A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060105797A KR20080038643A (ko) 2006-10-30 2006-10-30 플라즈마 디스플레이 패널 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060105797A KR20080038643A (ko) 2006-10-30 2006-10-30 플라즈마 디스플레이 패널 및 그 제조방법

Publications (1)

Publication Number Publication Date
KR20080038643A true KR20080038643A (ko) 2008-05-07

Family

ID=39647071

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060105797A KR20080038643A (ko) 2006-10-30 2006-10-30 플라즈마 디스플레이 패널 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR20080038643A (ko)

Similar Documents

Publication Publication Date Title
KR100927717B1 (ko) 플라즈마 디스플레이 패널
KR100927716B1 (ko) 플라즈마 디스플레이 패널
KR20080038643A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR100927715B1 (ko) 플라즈마 디스플레이 패널
KR100766948B1 (ko) 플라즈마 디스플레이 패널
KR100830993B1 (ko) 플라즈마 디스플레이 패널
KR100739600B1 (ko) 플라즈마 디스플레이 패널
KR20080036814A (ko) 플라즈마 디스플레이 패널
KR100823478B1 (ko) 플라즈마 디스플레이 패널
KR20080035831A (ko) 플라즈마 디스플레이 패널
KR100766900B1 (ko) 플라즈마 디스플레이 패널
KR100592244B1 (ko) 플라즈마 디스플레이 패널
KR20080000866A (ko) 플라즈마 디스플레이 패널
KR20070078512A (ko) 플라즈마 디스플레이 패널
KR20080003590A (ko) 플라즈마 디스플레이 패널
KR20080003589A (ko) 플라즈마 디스플레이 패널
KR20070101586A (ko) 플라즈마 디스플레이 패널
KR20080021942A (ko) 플라즈마 디스플레이 패널
KR20070121155A (ko) 플라즈마 디스플레이 패널
KR20070119906A (ko) 플라즈마 디스플레이 패널
KR20070108719A (ko) 플라즈마 디스플레이 패널
KR20080035120A (ko) 플라즈마 디스플레이 패널
KR20070097702A (ko) 플라즈마 디스플레이 패널
KR20080016040A (ko) 플라즈마 디스플레이 패널
KR20080038642A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination