KR20080007910A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20080007910A
KR20080007910A KR1020060067133A KR20060067133A KR20080007910A KR 20080007910 A KR20080007910 A KR 20080007910A KR 1020060067133 A KR1020060067133 A KR 1020060067133A KR 20060067133 A KR20060067133 A KR 20060067133A KR 20080007910 A KR20080007910 A KR 20080007910A
Authority
KR
South Korea
Prior art keywords
sustain
electrodes
signal
panel
plasma display
Prior art date
Application number
KR1020060067133A
Other languages
English (en)
Inventor
오재영
한대일
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060067133A priority Critical patent/KR20080007910A/ko
Publication of KR20080007910A publication Critical patent/KR20080007910A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/48Sealing, e.g. seals specially adapted for leading-in conductors

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것으로, 코너 부분에서 실재 층의 형태를 변경함으로써 전면 패널과 후면 패널 사이의 진동을 저감시키고, 이에 따라 소음 발생을 저감시키는 효과가 있다.
이러한, 본 발명의 플라즈마 디스플레이 패널은 전면 패널과, 전면 패널에 대항되게 배치되는 후면 패널 및 전면 패널과 후면 패널 사이에서 상기 전면 패널과 후면 패널을 합착하는 실재 층(Seal Layer)을 포함하고, 여기서 실재 층은 코너(Corner) 부분에서 2회 이상 진행방향이 바뀌는 것을 특징으로 한다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 본 발명의 플라즈마 디스플레이 패널의 구성을 설명하기 위한 도면.
도 2는 본 발명의 플라즈마 디스플레이 패널에서 실재 층의 구조를 보다 상세히 설명하기 위한 도면.
도 3a 내지 도 3c는 진동 및 소음 발생에 대해 설명하기 위한 도면.
도 4는 실재 층이 코너 부분에서 5회 이상 진행 방향을 변경하는 경우의 일례에 대해 설명하기 위한 도면.
도 5a 내지 도 5b는 실재 층의 또 다른 구조의 일례에 대해 설명하기 위한 도면.
도 6a 내지 도 6b는 본 발명에 따른 플라즈마 디스플레이 패널의 구조의 일례에 대해 설명하기 위한 도면.
도 7은 본 발명의 플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면.
도 8은 본 발명의 플라즈마 디스플레이 패널의 동작의 일례를 설명하기 위한 도면.
도 9a 내지 도 9b는 상승 램프 신호 또는 제 2 하강 램프 신호의 또 다른 형태에 대해 설명하기 위한 도면.
도 10은 서스테인 신호의 또 다른 타입에 대해 설명하기 위한 도면.
<도면의 주요 부분에 대한 부호의 설명>
100 : 전면 패널 110 : 후면 패널
120 : 실재 층
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널에는 격벽으로 구획된 방전 셀(Cell) 내에 형광체 층이 형성되고, 아울러 복수의 전극(Electrode)이 형성된다.
이러한, 전극을 통해 방전 셀로 구동 신호가 인가된다.
그러면, 방전 셀 내에서는 인가되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
한편, 종래의 플라즈마 디스플레이 패널에서는 구동 시 진동이 발생하고, 이러한 진동에 의해 소음이 발생하는 문제점이 있다.
상술한 문제점을 해결하기 위해 본 발명은 전면 패널과 후면 패널을 합착하 는 실재 층(Seal Layer)의 형태를 개선하여 진동 발생을 저감시키는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상술한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널은 전면 패널과, 전면 패널에 대항되게 배치되는 후면 패널 및 전면 패널과 후면 패널 사이에서 상기 전면 패널과 후면 패널을 합착하는 실재 층(Seal Layer)을 포함하고, 여기서 실재 층은 코너(Corner) 부분에서 2회 이상 진행방향이 바뀌는 것을 특징으로 한다.
또한, 실재 층은 코너 부분에서 5회 이상 진행방향이 바뀌는 것을 특징으로 한다.
또한, 전면 패널 또는 후면 패널 중 하나 이상에는 방전 셀을 구획하는 격벽이 포함되고, 코너 부분에서의 실재 층과 격벽 간의 간격은 다른 부분에서의 실재 층과 격벽 간의 간격보다 더 좁은 것을 특징으로 한다.
또한, 실재 층은 코너 부분에서 진행방향이 완만하게 바뀌는 부분을 포함하는 것을 특징으로 한다.
또한, 실재 층은 코너 부분에서 진행방향이 급격하게 바뀌는 부분을 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 플라즈마 디스플레이 패널을 상세히 설명하기로 한다.
도 1은 본 발명의 플라즈마 디스플레이 패널의 구성을 설명하기 위한 도면이 다.
도 1을 살펴보면, 본 발명의 플라즈마 디스플레이 패널은 전면 패널(100)과, 후면 패널(110) 및 실재 층(Seal Layer, 120)을 포함한다.
여기서, 전면 패널(100)과 후면 패널(110)은 서로 대항되게 배치되며, 또한 전면 패널(100)과 후면 패널(110) 중 하나 이상에는 소정의 전극(Electrode, 미도시)이 형성되고, 아울러 전면 패널(100)과 후면 패널(110) 중 하나 이상에는 방전 셀(Cell)을 구획하는 격벽(미도시)이 형성될 수 있다.
실재 층(120)은 전면 패널(100)과 후면 패널(110)의 사이에서 유효 영역(Active Area) 이외의 영역, 예컨대 더미 영역(Dummy Area)에 형성되며, 아울러 전면 패널(100)과 후면 패널(110)을 합착한다.
아울러, 이러한 실재 층(120)은 코너(Corner) 부분에서 2회 이상 진행방향이 바뀐다.
이러한 실재 층(120)에 대해 보다 상세히 살펴보면 다음과 같다.
도 2는 본 발명의 플라즈마 디스플레이 패널에서 실재 층의 구조를 보다 상세히 설명하기 위한 도면이다. 여기 도 2에서는 실재 층(120)이 후면 패널(110) 상에 형성되는 것으로 도시하고 있지만, 이와는 다르게 실재 층(120)은 도 1의 부호 100과 같은 전면 패널 상에 형성되거나 또는 전면 패널(100) 및 후면 패널(110) 상에 각각 형성될 수도 있음을 밝혀둔다.
아울러, 격벽(200)도 앞선 도 1의 부호 100과 같은 전면 패널에 포함될 수도 있고, 부호 110의 후면 패널에 포함될 수도 있고, 아울러 전면 패널(100)과 후면 패널(110)에 함께 포함될 수도 있다.
도 2를 살펴보면, 실재 층(120)은 코너 부분에서는 후면 패널(110) 상에서 제 1 방향, 예컨대 수평 방향으로 진행하다가, a 지점에서부터는 제 1 방향과는 다른 제 2 방향, 예컨대 사선 방향으로 진행하고, 다시 b 지점에서부터는 제 1 방향 및 제 2 방향과는 다른 제 3 방향, 예컨대 세로 방향으로 진행한다.
이와 같이, 실재 층(120)의 진행 방향이 2회 이상 바뀌도록 하면 코너 부분에서 방전 셀을 구획하는 격벽(200)과 실재 층(120)과의 간격(d1)이 다른 부분에서의 실재 층(120)과 격벽(200) 간의 간격(d2)에 비해 상대적으로 좁혀지게 된다. 아울러, 이와 같이 실재 층(120)의 진행 방향이 2회 이상 바뀌도록 하면 코너 부분에서 실재 층(120)과 격벽(200) 간의 간격(d1)을 상대적으로 좁히면서도 실재 층(120)이 격벽(200)이 형성되는 영역으로 침범하는 것을 효과적으로 방지할 수 있다.
여기서, 실재 층(120)이 진행 방향을 제 1 방향에서 제 2 방향으로 바꾸는 a 지점은 방전 셀을 구획하는 격벽(200)이 제 1 방향으로 끝나는 지점(a+Δd1)보다 더 앞서는 것이 바람직하다. 아울러, 실재 층(120)이 진행 방향을 제 2 방향에서 제 3 방향으로 바꾸는 b 지점은 방전 셀을 구획하는 격벽(200)이 제 3 방향으로 시작하는 지점(b-Δd2)보다 더 늦는 것이 바람직하다.
이와 같이, 설정하게 되면 코너 부분에서 실재 층(120)이 격벽(200)이 형성되는 영역으로 침범하는 것을 방지하면서 코너 부분에서 실재 층(120)과 격벽(200) 간의 간격(d1)을 더욱 좁힐 수 있다.
이처럼, 코너 부분에서 격벽(200)과 실재 층(120) 간의 간격(d1)을 좁히게 되면 진동의 발생을 저감시킬 수 있다. 이에 대해 첨부된 도 3a 내지 도 3c를 결부하여 살펴보면 다음과 같다.
도 3a 내지 도 3c는 진동 및 소음 발생에 대해 설명하기 위한 도면이다.
먼저, 도 3a를 살펴보면 본 발명과는 다르게 실재 층(310)이 후면 패널(300) 상에서 제 1 방향, 예컨대 수평 방향으로 진행하다가, 다시 제 1 방향과는 다른 제 2 방향, 예컨대 수직 방향으로 진행한다.
이러한 구조에서는 코너 부분에서 격벽(320)과 실재 층(310) 간의 간격이 d로서 상대적으로 넓다.
다음, 도 3b를 살펴보면 코너 부분에서 격벽(320)과 실재 층(310) 간의 간격이 d로서 상대적으로 넓고, 이에 따라 구동 시 전면 패널(330)과 후면 패널(300)이 진동하게 되고, 또한 이러한 진동에 의해 상대적으로 큰 소음이 발생하게 된다.
반면에, 본 발명에서는 도 3c와 같이 실재 층(370)의 진행 방향이 2회 이상 바뀌도록 하여 코너 부분에서 격벽(380)과 실재 층(370)과의 간격(d′)이 앞선 도 3b의 d보다 더 작게 설정되기 때문에, 구동 시 전면 패널(360) 및 후면 패널(350)의 진동하는 부분이 작아짐으로써 소음 발생이 저감될 수 있는 것이다.
한편, 이상에서는 실재 층이 진행 방향을 2회 변경하는 경우에 대해서만 도시하였지만, 이러한 실재 층은 코너 부분에서 5회 이상 진행 방향을 변경하는 것도 가능하다. 이에 대해 살펴보면 다음과 같다.
도 4는 실재 층이 코너 부분에서 5회 이상 진행 방향을 변경하는 경우의 일 례에 대해 설명하기 위한 도면이다.
도 4를 살펴보면, 실재 층(410)은 코너 부분에서는 제 1 방향, 예컨대 제 1 수평 방향으로 진행하다가, a 지점에서부터는 제 1 방향과는 다른 제 2 방향, 예컨대 제 1 수직 방향으로 진행하고, 다시 b 지점에서부터는 제 2 방향과는 다른 제 3 방향, 예컨대 제 2 수평 방향으로 진행하고, 다시 c 지점에서부터는 제 4 방향, 예컨대 제 2 수직 방향으로 진행하고, 다시 d 지점에서부터는 제 5 방향, 예컨대 제 3 수평 방향으로 진행하고, 다시 e 지점에서부터는 제 6 방향, 예컨대 제 3 수직 방향으로 진행할 수 있다.
여기서, 제 1 수평 방향, 제 2 수평 방향 및 제 3 수평 방향은 실질적으로 동일한 방향일 수 있다.
아울러, 제 1 수직 방향, 제 2 수직 방향 및 제 3 수직 방향도 실질적으로 동일한 방향일 수 있다.
이와 같이, 실재 층(410)의 진행 방향이 5회 이상 바뀌도록 하면 코너 부분에서 방전 셀을 구획하는 격벽(420)과 실재 층(410)과의 간격(d1, d2)이 다른 부분에서의 실재 층(410)과 격벽(420) 간의 간격(d3, d4)에 비해 상대적으로 좁혀지게 되며, 아울러 코너 부분에서 실재 층(410)과 격벽(420) 간의 간격이 실질적으로 일정하게 유지될 수 있다.
예를 들면, b 지점부터 c 지점까지의 실재 층(410)과 격벽(420) 간의 간격(d1)이 실질적으로 일정하게 유지될 수 있고, 아울러 c 지점부터 d 지점까지의 실재 층(410) 격벽(420) 간의 간격(d2)이 실질적으로 일정하게 유지될 수 있다.
여기서, 간격 d1과 간격 d2는 실질적으로 동일할 수도 있다. 아울러, 간격 d3과 d4가 실질적으로 동일할 수도 있는 것이다.
이와 같이, 설정하게 되면 코너 부분에서 실재 층(410)이 격벽(420)이 형성되는 영역으로 침범하는 것을 방지하면서 코너 부분에서 실재 층(410)과 격벽(420) 간의 간격(d1, d2)을 더욱 좁힘으로서 진동 및 소음의 발생을 더욱 저감시킬 수 있다.
한편, 이상에서와는 다른 형태로 실재 층을 형성할 수도 있다. 이에 대해 살펴보면 다음과 같다.
도 5a 내지 도 5b는 실재 층의 또 다른 구조의 일례에 대해 설명하기 위한 도면이다.
먼저, 도 5a를 살펴보면 앞선 도 4와 같이 실재 층(510)이 코너 부분에서 진행 방향을 5번 변경하는데, 그 진행 방향이 앞선 도 4와 다르다.
예를 들면, 앞선 도 4와는 다르게 a 지점에서부터 제 1 사선 방향으로 진행하고, 아울러 d 지점에서부터 제 2 사선 방향으로 진행한다.
여기서, 제 1 사선 방향과 제 2 사선 방향은 실질적으로 동일한 방향일 수 있다.
이와 같은 경우에서도 코너 부분에서의 실재 층(510)과 격벽(520) 간의 간격(d1, d2)이 다른 부분에서의 실재 층(510)과 격벽(520) 간의 간격(d3, d4)보다 더 좁고, 이에 따라 진동 및 소음의 발생을 저감시킬 수 있는 것이다.
다음, 도 5b를 살펴보면 앞선 도 4 및 도 5a와 같이 실재 층(510)이 코너 부 분에서 진행 방향을 5번 변경하는데, 진행 방향의 변경 타입이 앞선 도 4 및 도 5a와 다르다.
보다 자세하게는, 앞선 도 4 및 도 5a의 경우는 실재 층이 코너 부분에서 진행방향이 급격하게 바뀌는 부분을 포함하는데 반해, 여기 도 5b에서는 실재 층(510)이 코너 부분에서 완만하게 바뀌는 부분을 포함한다. 즉, 진행 방향이 변경될 때 완만하게 변경되는 것이다.
이상에서 상세히 설명한 실재 층에 의해 전면 패널과 후면 패널이 합착되어 본 발명의 플라즈마 디스플레이 패널을 형성한다. 이와 같이 형성된 플라즈마 디스플레이 패널의 구조의 일례에 대해 살펴보면 다음과 같다.
도 6a 내지 도 6b는 본 발명에 따른 플라즈마 디스플레이 패널의 구조의 일례에 대해 설명하기 위한 도면이다.
먼저, 도 6a를 살펴보면 본 발명의 플라즈마 디스플레이 패널은 전극(Electrode), 바람직하게는 스캔 전극(602, Y)과 서스테인 전극(603, Z)이 형성되는 전면 기판(601)을 포함하는 전면 패널(600)과, 전술한 스캔 전극(602, Y) 및 서스테인 전극(603, Z)과 교차하는 전극, 바람직하게는 어드레스 전극(613, X)이 형성되는 후면 기판(611)을 포함하는 후면 패널(610)이 합착되어 이루어질 수 있다.
여기서, 전면 기판(601) 상에 형성되는 전극, 바람직하게는 스캔 전극(602, Y)과 서스테인 전극(603, Z)은 방전 공간, 즉 방전 셀(Cell)에서 방전을 발생시키고 아울러 방전 셀의 방전을 유지할 수 있다.
이러한 스캔 전극(602, Y)과 서스테인 전극(603, Z)이 형성된 전면 기판(601)의 상부에는 스캔 전극(602, Y)과 서스테인 전극(603, Z)을 덮도록 유전체 층, 바람직하게는 상부 유전체 층(604)이 형성될 수 있다.
이러한, 상부 유전체 층(604)은 스캔 전극(602, Y) 및 서스테인 전극(603, Z)의 방전 전류를 제한하며 스캔 전극(602, Y)과 서스테인 전극(603, Z) 간을 절연시킬 수 있다.
이러한, 상부 유전체 층(604) 상면에는 방전 조건을 용이하게 하기 위한 보호 층(605)이 형성된다. 이러한 보호 층(605)은 산화마그네슘(MgO) 등의 재료를 상부 유전체 층(604) 상부에 증착하는 방법 등을 통해 형성될 수 있다.
한편, 후면 기판(611) 상에 형성되는 전극, 바람직하게는 어드레스 전극(613, X)은 방전 셀에 데이터(Data) 신호를 인가하는 전극이다.
이러한 어드레스 전극(613, X)이 형성된 후면 기판(611)의 상부에는 어드레스 전극(613, X)을 덮도록 유전체 층, 바람직하게는 하부 유전체 층(615)이 형성될 수 있다.
이러한, 하부 유전체 층(615)은 어드레스 전극(613, X)을 절연시킬 수 있다.
이러한 하부 유전체 층(615)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(612)이 형성된다. 이에 따라, 전면 기판(601)과 후면 기판(611)의 사이에서 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 등의 방전 셀이 형성될 수 있다.
여기서, 격벽(612)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워지는 것이 바람직하다.
아울러, 격벽(612)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(614)이 형성될 수 있다. 예를 들면, 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 형광체 층이 형성될 수 있다.
이상에서 설명한 본 발명의 플라즈마 디스플레이 패널에서는 스캔 전극(602, Y), 서스테인 전극(603, Z) 또는 어드레스 전극(613, X) 중 적어도 하나 이상의 전극으로 구동 신호가 공급되면, 격벽(612)에 의해 구획된 방전 셀 내에서 방전이 발생할 수 있다.
그러면, 방전 셀 내에 채워진 방전 가스에서 진공 자외선이 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체 층(614)에 가해진다. 그러면, 형광체 층(614)에서 소정의 가시광선이 발생되고, 이렇게 발생된 가시광선이 상부 유전체 층(604)이 형성된 전면 기판(601)을 통해 외부로 방출되고, 이에 따라 전면 기판(601)의 외부 면에 소정의 영상이 표시될 수 있다.
한편, 여기 도 6a의 설명에서는 스캔 전극(602, Y) 및 서스테인 전극(603, Z)이 각각 하나의 층(Layer)으로 이루어지는 경우만을 도시하고 설명하였지만, 이와는 다르게 스캔 전극(602, Y) 또는 서스테인 전극(603, Z) 중 하나 이상이 복수의 층으로 이루어지는 것도 가능하다. 이에 대해 도 6b를 참조하여 살펴보면 다음과 같다.
도 6b를 살펴보면, 스캔 전극(602, Y)과 서스테인 전극(603, Z)은 각각 두 개의 층(Layer)으로 이루어질 수 있다.
특히, 광 투과율 및 전기 전도도를 고려하면 방전 셀 내에서 발생한 광을 외부로 방출시키며 아울러 구동 효율을 확보하는 차원에서 스캔 전극(602, Y)과 서스테인 전극(603, Z)은 불투명한 은(Ag) 재질의 버스 전극(602b, 603b)과 투명한 인듐 틴 옥사이드(Indium Tin Oxide : ITO) 재질의 투명 전극(602a, 603a)을 포함하는 것이 바람직하다.
이와 같이, 스캔 전극(602, Y)과 서스테인 전극(603, Z)이 투명 전극(602a, 603a)을 포함하도록 하는 이유는, 방전 셀 내에서 발생한 가시 광이 플라즈마 디스플레이 패널의 외부로 방출될 때 효과적으로 방출되도록 하기 위해서이다.
아울러, 스캔 전극(602, Y)과 서스테인 전극(603, Z)이 버스 전극(602b, 603b)을 포함하도록 하는 이유는, 스캔 전극(602, Y)과 서스테인 전극(603, Z)이 투명 전극(602a, 603a)만을 포함하는 경우에는 투명 전극(602a, 603a)의 전기 전도도가 상대적으로 낮기 때문에 구동 효율이 감소할 수 있어서, 이러한 구동 효율의 감소를 야기할 수 있는 투명 전극(602a, 603a)의 낮은 전기 전도도를 보상하기 위해서이다.
이와 같이 스캔 전극(602, Y)과 서스테인 전극(603, Z)이 버스 전극(602b, 603b)을 포함하는 경우에, 버스 전극(602b, 603b)에 의한 외부 광의 반사를 방지하기 위해 투명 전극(602a, 603a)과 버스 전극(602b, 603b)의 사이에 블랙 층(Black Layer : 620, 621)이 더 구비되는 것이 바람직하다.
한편, 앞선 도 6b에서와 같은 구조에서 투명 전극(602a, 603a)이 생략되는 것도 가능하다. 다시 말해 ITO-Less 인 경우도 가능한 것이다.
예를 들면, 스캔 전극(602, Y)과 서스테인 전극(603, Z)은 도 6b에서 투명 전극(602a, 603a)이 생략되고, 버스 전극(602b, 603b)만으로 이루어질 수 있다. 즉, 스캔 전극(602, Y)과 서스테인 전극(603, Z)은 버스 전극(602b, 603b)의 하나의 층(Layer)으로 이루어질 수 있다.
이상의 도 6a 내지 도 6b에서는 본 발명의 플라즈마 디스플레이 패널의 일례만을 도시하고 설명한 것으로써, 본 발명이 여기 도 6a 내지 도 6b와 같은 구조의 플라즈마 디스플레이 패널에 한정되는 것은 아님을 밝혀둔다. 예를 들면, 여기 도 6a 내지 도 6b의 플라즈마 디스플레이 패널에는 상부 유전체 층(604) 및 하부 유전체 층(615)이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 상부 유전체 층(604) 및 하부 유전체 층(615) 중 적어도 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.
아울러, 격벽(612)으로 인한 외부 광의 반사를 방지하기 위해 격벽(612)의 상부에 외부 광을 흡수할 수 있는 블랙 층(미도시)을 더 형성할 수도 있다.
이와 같이, 본 발명의 플라즈마 디스플레이 패널의 구조는 다양하게 변경될 수 있는 것이다.
이러한 플라즈마 디스플레이 패널의 동작의 일례에 대해 첨부된 도 7 내지 도 8을 결부하여 살펴보면 다음과 같다.
도 7은 본 발명의 플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 프레임(Frame)에 대해 설명하기 위한 도면이다.
또한, 도 8은 본 발명의 플라즈마 디스플레이 패널의 동작의 일례를 설명하기 위한 도면이다.
먼저, 도 7을 살펴보면 본 발명의 플라즈마 디스플레이 패널에서 영상의 계조(Gray Level)를 구현하기 위한 프레임은 발광횟수가 다른 여러 서브필드로 나누어진다.
아울러, 도시하지는 않았지만 각 서브필드는 다시 모든 방전 셀을 초기화시키기 위한 리셋 기간(Reset Period), 방전될 방전 셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)으로 나누어 질 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임기간(16.67ms)은 예컨대, 도 7과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어지게 된다.
한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 계조 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 계조 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 계조 가중치를 20 으로 설정하고, 제 2 서브필드의 계조 가중치를 21 으로 설정하는 방법으로 각 서브필드의 계조 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 각 서브필드의 계조 가중치를 결정할 수 있다. 이와 같이 각 서브필드 에서 계조 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써, 다양한 영상의 계조를 구현하게 된다.
본 발명의 플라즈마 디스플레이 패널은 영상을 구현하기 위해, 예컨대 1초의 영상을 표시하기 위해 복수의 프레임을 사용한다. 예를 들면, 1초의 영상을 표시하기 위해 60개의 프레임을 사용하는 것이다.
여기 도 7에서는 하나의 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 프레임을 구성할 수도 있는 것이다.
이러한, 프레임으로 영상의 계조를 구현하는 플라즈마 디스플레이 장치가 구현하는 영상의 화질은 프레임에 포함되는 서브필드의 개수에 따라 결정될 수 있다. 즉, 프레임에 포함되는 서브필드가 12개인 경우는 212 가지의 영상의 계조를 표현할 수 있고, 프레임에 포함되는 서브필드가 8개인 경우는 28 가지의 영상의 계조를 구현할 수 있게 되는 것이다.
또한, 여기 도 7에서는 하나의 프레임에서 계조 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 프레임에서 서브필드들이 계조 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 계조 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
다음, 도 8을 살펴보면 앞선 도 7과 같은 프레임에 포함된 복수의 서브필드 어느 하나의 서브필드(Subfield)에서의 본 발명의 플라즈마 디스플레이 장치의 동작의 일례가 나타나 있다.
먼저, 리셋 기간 이전의 프리(Pre) 리셋 기간에서 스캔 전극(Y)에 제 1 하강 램프(Ramp-Down) 신호가 인가될 수 있다.
아울러, 스캔 전극(Y)에 제 1 하강 램프 신호가 인가되는 동안 제 1 하강 램프 신호와 반대 극성 방향의 프리(Pre) 서스테인 신호가 서스테인 전극(Z)에 인가될 수 있다.
여기서, 스캔 전극(Y)에 인가되는 제 1 하강 램프 신호는 제 10 전압(V10)까지 점진적으로 하강하는 것이 바람직하다. 이러한 제 1 하강 램프 신호는 그라운드 레벨(GND)의 전압으로부터 점진적으로 하강하는 것이 더욱 바람직하다.
아울러, 프리 서스테인 신호는 프리 서스테인 전압(Vpz)을 실질적으로 일정하게 유지하는 것이 바람직하다. 여기서, 프리 서스테인 전압(Vpz)은 이후의 서스테인 기간에서 인가되는 서스테인 신호(SUS)의 전압, 즉 서스테인 전압(Vs)과 대략 동일한 전압인 것이 바람직하다.
이와 같이, 프리 리셋 기간에서 스캔 전극(Y)에 제 1 하강 램프 신호가 인가되고, 이와 함께 서스테인 전극(Z)에 프리 서스테인 신호가 인가되면 스캔 전극(Y) 상에 소정 극성의 벽 전하(Wall Charge)가 쌓이고, 서스테인 전극(Z) 상에는 스캔 전극(Y)과 반대 극성의 벽 전하들이 쌓인다. 예를 들면, 스캔 전극(Y) 상에는 양(+)의 벽 전하(Wall Charge)가 쌓이고, 서스테인 전극(Z) 상에는 음(-)의 벽 전 하가 쌓이게 된다.
이에 따라, 이후의 리셋 기간에서 충분한 세기의 셋업 방전을 발생시킬 수 있게 되고, 결국 초기화를 충분히 안정적으로 수행할 수 있게 된다.
심지어는, 방전 셀 내에 벽 전하의 양이 부족한 경우에서도 충분한 세기의 셋업 방전을 발생시킬 수 있다.
아울러, 리셋 기간에서 스캔 전극(Y)으로 인가되는 상승 램프 신호(Ramp-Up)의 전압이 더 작아지더라도 충분한 세기의 셋업 방전을 발생시킬 수 있게 된다.
이상에서 설명한 프리 리셋 기간은 프레임(Frame)의 모든 서브필드에서 리셋 기간이전에 포함될 수 있다.
또는, 구동 시간을 확보하는 관점에서 프레임의 서브필드 중에서 계조 가중치가 가장 작은 하나의 서브필드에서 리셋 기간이전에 프리 리셋 기간이 포함되거나 또는 프레임의 서브필드 중 2개 또는 3개의 서브필드에서 리셋 기간이전에 프리 리셋 기간이 포함되는 것도 가능한 것이다.
또는, 이러한 프리 리셋 기간은 모든 서브필드에서 생략되는 것도 가능한 것이다.
프리 리셋 기간 이후, 초기화를 위한 리셋 기간의 셋업(Set-Up) 기간에서는 스캔 전극(Y)으로 제 1 하강 램프 신호와 반대 극성 방향의 상승 램프(Ramp-Up) 신호가 인가될 수 있다.
여기서, 상승 램프 신호는 제 20 전압(V20)부터 제 30 전압(V30)까지 제 1 기울기로 점진적으로 상승하는 제 1 상승 램프 신호와 제 30 전압(V30)부터 제 40 전압(V40)까지 제 2 기울기로 상승하는 제 2 상승 램프 신호를 포함할 수 있다.
이러한 셋업 기간에서는 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 어느 정도의 벽 전하(Wall Charge)가 쌓이게 된다.
여기서, 제 2 상승 램프 신호의 제 2 기울기는 제 1 기울기보다 더 완만한 것이 바람직하다. 이와 같이, 제 2 기울기를 제 1 기울기보다 더 완만하게 하게 되면, 셋업 방전이 발생하기 이전까지는 전압을 상대적으로 빠르게 상승시키고, 셋업 방전이 발생하는 동안에는 전압을 상대적으로 느리게 상승시키는 효과를 획득함으로써, 셋업 방전에 의해 발생하는 광의 양을 저감시킬 수 있다.
이에 따라, 콘트라스트(Contrast) 특성을 개선할 수 있다.
셋업 기간 이후의 셋다운(Set-Down) 기간에서는 상승 램프 신호 이후에 이러한 상승 램프 신호와 반대 극성 방향의 제 2 하강 램프(Ramp-Down) 신호가 스캔 전극(Y)에 인가될 수 있다.
여기서, 제 2 하강 램프 신호는 제 20 전압(V20)부터 제 50 전압(V50)까지 점진적으로 하강하는 것이 바람직하다.
이에 따라, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류된다.
한편, 여기 도 8과는 다르게 상승 램프 신호 또는 제 2 하강 램프 신호를 설정할 수도 있는데, 이에 대해 첨부된 도 9a 내지 도 9b를 결부하여 살펴보면 다음 과 같다.
도 9a 내지 도 9b는 상승 램프 신호 또는 제 2 하강 램프 신호의 또 다른 형태에 대해 설명하기 위한 도면이다.
먼저, 도 9a를 살펴보면, 상승 램프 신호는 제 30 전압(V30)까지는 급격히 상승한 이후에 제 30 전압(V30)부터 제 40 전압(V40)까지 점진적으로 상승하는 형태이다.
이와 같이, 상승 램프 신호는 도 8에서와 같이 두 단계에 걸쳐 서로 다른 기울기로 점진적으로 상승하는 것도 가능하고, 여기 도 9a에서와 같이 하나의 단계에서 점진적으로 상승하는 것도 가능한 것과 같이, 다양한 형태로 변경되는 것이 가능한 것이다.
다음, 도 9b를 살펴보면 제 2 하강 램프 신호는 제 30 전압(V30)에서부터 전압이 점진적으로 하강하는 형태이다.
이와 같이, 제 2 하강 램프 신호는 전압이 하강하는 시점을 다르게 변경하는 것도 가능한 것과 같이, 다양한 형태로 변경되는 것이 가능한 것이다.
이상 도 9a 내지 도 9b에 대한 설명을 마무리하기로 한다.
한편, 리셋 기간 이후의 어드레스 기간에서는 제 2 하강 램프 신호의 제 50 전압(V50)보다는 높은 전압을 실질적으로 유지하는 스캔 바이어스 신호가 스캔 전극(Y)에 인가될 수 있다.
아울러, 스캔 바이어스 신호로부터 스캔 전압(ΔVy)만큼 하강하는 스캔 신호(Scan)가 모든 스캔 전극(Y1~Yn)에 인가될 수 있다.
예를 들면, 복수의 스캔 전극(Y) 중 첫 번째 스캔 전극(Y1)에 첫 번째 스캔 신호(Scan 1)가 인가되고, 이후에 두 번째 스캔 전극(Y2)에 두 번째 스캔 신호(Scan 2)가 인가되고, n 번째 스캔 전극(Yn)에는 n 번째 스캔 신호(Scan n)가 인가되는 것이다.
이와 같이, 스캔 신호(Scan)가 스캔 전극(Y)으로 인가될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 전압의 크기(ΔVd)만큼 상승하는 데이터 신호가 인가될 수 있다.
이러한 스캔 신호(Scan)와 데이터 신호(Data) 신호가 인가됨에 따라, 스캔 신호(Scan)의 전압과 데이터 신호의 데이터 전압(Vd) 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호의 전압(Vd)이 인가되는 방전 셀 내에는 어드레스 방전이 발생된다.
이러한, 어드레스 방전에 의해 선택된 방전 셀 내에는 이후의 서스테인 기간에서 서스테인 신호(SUS)가 인가될 때 서스테인 방전이 일어날 수 있게 하는 정도의 벽 전하가 형성된다.
여기서, 어드레스 기간에서 서스테인 전극(Z)의 간섭에 의해 어드레스 방전이 불안정해지는 것을 방지하기 위해 서스테인 전극(Z)에 서스테인 바이어스 신호가 인가되는 것이 바람직하다.
여기서, 서스테인 바이어스 신호는 서스테인 기간에서 인가되는 서스테인 신호의 전압보다는 작고 그라운드 레벨(GND)의 전압보다는 큰 서스테인 바이어스 전압(Vz)을 실질적으로 일정하게 유지하는 것이 바람직하다.
이후, 영상 표시를 위한 서스테인 기간에서는 스캔 전극(Y) 및/또는 서스테인 전극(Z)에 서스테인 신호(SUS)가 인가될 수 있다. 예를 들면, 스캔 전극(Y) 및 서스테인 전극(Z)에 번갈아가며 서스테인 신호(SUS)가 인가된다. 이러한 서스테인 신호(SUS)는 ΔVs 만큼의 전압의 크기를 갖는 것이 바람직하다.
이러한 서스테인 신호(SUS)가 인가되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호(SUS)의 서스테인 전압(Vs)이 더해지면서 서스테인 신호(SUS)가 인가될 때 스캔 전극(Y)과 서스테인 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다. 이에 따라, 플라즈마 디스플레이 패널 상에 소정의 영상이 구현되는 것이다.
이러한 도 8과는 다른 타입(Type)으로 서스테인 신호를 인가하는 것도 가능하다. 이에 대해 첨부된 도 10을 결부하여 살펴보면 다음과 같다.
도 10은 서스테인 신호의 또 다른 타입에 대해 설명하기 위한 도면이다.
도 10을 살펴보면, 스캔 전극(Y) 또는 서스테인 전극(Z) 중 어느 하나의 전극, 예를 들면 스캔 전극에 양(+)의 서스테인 신호와 음(-)의 서스테인 신호가 번갈아가면서 인가된다.
이와 같이 어느 하나의 전극에 양의 서스테인 신호와 음의 서스테인 신호가 인가되는 동안 나머지 전극, 예컨대 서스테인 전극(Z)에는 바이어스 신호가 인가되는 것이 바람직하다.
여기서, 바이어스 신호는 그라운드 레벨(GND)의 전압을 실질적으로 일정하게 유지하는 것이 바람직하다.
이처럼, 서스테인 신호(SUS)의 형태는 다양하게 변경될 수 있다.
이와 같이 서스테인 기간에서 스캔 전극(Y) 또는 서스테인 전극(Z) 중 어느 하나에만 서스테인 신호를 인가하고, 나머지 하나의 전극에는 바이어스 신호를 인가하게 되면, 구동부의 형태를 보다 단순화 할 수 있다.
예를 들어, 스캔 전극(Y)에도 서스테인 신호를 인가하고, 서스테인 전극(Z)에도 서스테인 신호를 인가하는 경우에는 스캔 전극(Y)에 서스테인 신호를 인가하기 위한 회로들이 배치되는 구동 보드(Board)와 서스테인 전극(Z)에 서스테인 신호를 인가하기 위한 회로들이 배치되는 구동 보드가 각각 필요하게 된다.
반면에, 본 발명에서와 같이 스캔 전극(Y) 또는 서스테인 전극(Z) 중 어느 하나의 전극에만 서스테인 신호를 인가하는 경우에는 스캔 전극(Y) 또는 서스테인 전극(Z) 중 어느 하나의 전극에 서스테인 신호를 인가하기 위한 회로들이 배치되는 하나의 구동 보드만이 구비되면 된다.
이에 따라, 구동부의 전체 크기를 줄일 수 있고, 이에 따라 제조 단가를 저감시킬 수 있게 된다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이, 본 발명의 플라즈마 디스플레이 패널은 코너 부분에서 실재 층의 형태를 변경함으로써 전면 패널과 후면 패널 사이의 진동을 저감시키고, 이에 따라 소음 발생을 저감시키는 효과가 있다.

Claims (5)

  1. 전면 패널;
    상기 전면 패널에 대항되게 배치되는 후면 패널; 및
    상기 전면 패널과 후면 패널 사이에서 상기 전면 패널과 후면 패널을 합착하는 실재 층(Seal Layer);
    을 포함하고,
    상기 실재 층은 코너(Corner) 부분에서 2회 이상 진행방향이 바뀌는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 실재 층은 코너 부분에서 5회 이상 진행방향이 바뀌는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 전면 패널 또는 후면 패널 중 하나 이상에는 방전 셀을 구획하는 격벽이 포함되고,
    상기 코너 부분에서의 실재 층과 격벽 간의 간격은 다른 부분에서의 실재 층과 격벽 간의 간격보다 더 좁은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항 또는 제 2 항에 있어서,
    상기 실재 층은 코너 부분에서 진행방향이 완만하게 바뀌는 부분을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항 또는 제 2 항에 있어서,
    상기 실재 층은 코너 부분에서 진행방향이 급격하게 바뀌는 부분을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020060067133A 2006-07-18 2006-07-18 플라즈마 디스플레이 패널 KR20080007910A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060067133A KR20080007910A (ko) 2006-07-18 2006-07-18 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060067133A KR20080007910A (ko) 2006-07-18 2006-07-18 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20080007910A true KR20080007910A (ko) 2008-01-23

Family

ID=39220934

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060067133A KR20080007910A (ko) 2006-07-18 2006-07-18 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20080007910A (ko)

Similar Documents

Publication Publication Date Title
KR20070118915A (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100844819B1 (ko) 플라즈마 디스플레이 장치
US20050057174A1 (en) Plasma display panel, and method and apparatus of driving the same
KR100784562B1 (ko) 플라즈마 디스플레이 패널
KR20080007910A (ko) 플라즈마 디스플레이 패널
KR100800499B1 (ko) 플라즈마 디스플레이 장치
US20070210989A1 (en) Plasma display apparatus
KR100862568B1 (ko) 플라즈마 디스플레이 패널
KR100800464B1 (ko) 플라즈마 디스플레이 패널
JP4685807B2 (ja) プラズマディスプレイ装置及びその駆動方法
KR100820640B1 (ko) 플라즈마 디스플레이 장치
KR100862566B1 (ko) 플라즈마 디스플레이 패널
KR100872363B1 (ko) 플라즈마 디스플레이 패널
KR20080008915A (ko) 플라즈마 디스플레이 장치
KR100811591B1 (ko) 플라즈마 디스플레이 패널
KR100793086B1 (ko) 플라즈마 디스플레이 장치
KR100811549B1 (ko) 플라즈마 디스플레이 장치
KR20080014350A (ko) 플라즈마 디스플레이 장치
KR100820683B1 (ko) 플라즈마 디스플레이 패널
KR100800465B1 (ko) 플라즈마 디스플레이 장치
KR20080001535A (ko) 플라즈마 디스플레이 장치
KR20080026443A (ko) 플라즈마 디스플레이 패널
KR20080032773A (ko) 플라즈마 디스플레이 패널
KR20070117959A (ko) 플라즈마 디스플레이 장치
KR20080019504A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination