KR20070097658A - Method of manufacturing a flash memory device - Google Patents
Method of manufacturing a flash memory device Download PDFInfo
- Publication number
- KR20070097658A KR20070097658A KR1020060027817A KR20060027817A KR20070097658A KR 20070097658 A KR20070097658 A KR 20070097658A KR 1020060027817 A KR1020060027817 A KR 1020060027817A KR 20060027817 A KR20060027817 A KR 20060027817A KR 20070097658 A KR20070097658 A KR 20070097658A
- Authority
- KR
- South Korea
- Prior art keywords
- polysilicon film
- film
- polysilicon
- flash memory
- manufacturing
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 15
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 78
- 229920005591 polysilicon Polymers 0.000 claims abstract description 78
- 238000000034 method Methods 0.000 claims abstract description 17
- 239000004065 semiconductor Substances 0.000 claims abstract description 14
- 239000000758 substrate Substances 0.000 claims abstract description 13
- 230000008569 process Effects 0.000 claims abstract description 9
- 238000005530 etching Methods 0.000 claims abstract description 7
- 238000000059 patterning Methods 0.000 claims abstract description 3
- 238000005229 chemical vapour deposition Methods 0.000 claims description 6
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 6
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims description 4
- 229910052698 phosphorus Inorganic materials 0.000 claims description 4
- 239000011574 phosphorus Substances 0.000 claims description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- 230000014759 maintenance of location Effects 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000010893 electron trap Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000005036 potential barrier Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
- H01L21/76229—Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
Description
도 1a 내지 도 1c는 본 발명의 실시예에 따른 플래쉬 메모리 소자의 제조 공정을 순서적으로 도시한 플래쉬 메모리 소자의 단면도 이다.1A to 1C are cross-sectional views of flash memory devices sequentially illustrating a manufacturing process of a flash memory device according to an exemplary embodiment of the present invention.
< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>
100 : 반도체 기판 102 : 터널산화막 100
104 : 제 1 폴리실리콘막 106 : 제 2 폴리실리콘막 104: first polysilicon film 106: second polysilicon film
108 : 유전체막 110 : 제 3 폴리실리콘막 108: dielectric film 110: third polysilicon film
112 : 텅스텐막 114 : 하드마스크막 112: tungsten film 114: hard mask film
116 : 접합영역 116: junction area
본 발명은 플래쉬 메모리 소자의 제조 방법에 관한 것으로, 특히 플로팅게이트용 제 2 폴리실리콘 패턴을 게이트 폭보다 좁게 형성하여 셀간의 간섭현상을 최소화 하면서도, 제 2 폴리실리콘의 면저항이 상대적으로 높아짐으로 인해 발생될 수 있는 문제점을 플로팅게이트용 제 1 폴리실리콘에 나노그레인을 형성하는 방법 으로 상쇄시키는 플래쉬 메모리 소자의 제조 방법에 관한 것이다.The present invention relates to a method of manufacturing a flash memory device, and in particular, to form a second polysilicon pattern for the floating gate narrower than the gate width to minimize the interference between the cells, while the surface resistance of the second polysilicon is relatively high The present invention relates to a method of manufacturing a flash memory device that offsets a possible problem by forming nanograins on first polysilicon for floating gate.
플래시 메모리 소자(Flash Memory Device)는 프로그래밍(Programming) 및 지우기(Erase) 특성을 구비한 이피롬(EPROM)과, 전기적으로 프로그래밍 및 지우는 특성을 갖는 이이피롬(EEPROM)의 장점을 살려 제조된 소자이다. 이러한 플래쉬 메모리 소자는 한 개의 트랜지스터(Transistor)로서 한 비트의 저장 상태를 실현하며, 전기적으로 프로그래밍(Programing)과 지우기(Erase)를 할 수 있다.Flash memory devices are manufactured using the advantages of EPROM with programming and erasing characteristics and EEPROM with programming and erasing characteristics. . Such a flash memory device realizes a bit storage state as one transistor, and can be electrically programmed and erased.
이와 같은 플래시 메모리 셀은 일반적으로 실리콘 기판 상에 형성된 플로팅 게이트(Floating Gate)를 구비하는 수직 적층형 게이트 구조를 갖는다. 다층 게이트 구조는 전형적으로 하나 이상의 터널 산화막 또는 유전체막과, 상기 플로팅 게이트의 상부 또는 주변에 형성된 컨트롤 게이트(Control Gate)를 포함한다.Such flash memory cells generally have a vertically stacked gate structure having a floating gate formed on a silicon substrate. The multilayer gate structure typically includes one or more tunnel oxide or dielectric films and a control gate formed on or around the floating gate.
이하, 종래 플래시 메모리 소자의 제조 방법에 대하여 간략히 설명하면, 반도체기판 상부에 터널 산화막, 플로팅게이트용 폴리실리콘막 및 질화막을 형성한 후, 질화막 상부에 감광막 패턴을 형성한다. 이때, 플로팅게이트용 폴리실리콘막은 상기 터널 산화막 상부에는 도핑되지 않는 폴리실리콘막(Undoped-Poly)으로 형성하고, 도핑되지 않은 폴리실리콘막 상부에 도핑된 폴리실리콘막(Doped-Poly)을 형성하는 방법으로 플로팅게이트를 형성한다.Hereinafter, a method of manufacturing a conventional flash memory device will be briefly described. A tunnel oxide film, a floating gate polysilicon film, and a nitride film are formed on a semiconductor substrate, and then a photosensitive film pattern is formed on the nitride film. In this case, the floating silicon polysilicon layer is formed of an undoped polysilicon layer (Undoped-Poly) on the tunnel oxide layer, and a doped polysilicon layer (Doped-Poly) formed on the undoped polysilicon layer To form a floating gate.
즉, 낸드 플래시 디바이스에서 프로그래밍, 지우기 등의 메카니즘에 중대한 역할을 수행하는 플로팅게이트는 도핑되지 않은 폴리실리콘막(Undoped-Poly) 및 도핑된 폴리실리콘막(Doped-Poly)의 이중구조로 형성된다.That is, the floating gate, which plays an important role in the programming and erasing mechanism in the NAND flash device, is formed of a double structure of an undoped polysilicon layer and an doped polysilicon layer.
감광막 패턴을 마스크로, 질화막, 플로팅게이트용 폴리실리콘막, 터널산화막 및 반도체 기판의 일부를 식각하여 플로팅게이트 패턴 및 트랜치(Trench)를 형성한다.Using the photoresist pattern as a mask, the nitride film, the polysilicon film for floating gate, the tunnel oxide film, and a portion of the semiconductor substrate are etched to form a floating gate pattern and a trench.
하지만, 최근 낸드 플래시 메모리 소자의 집적도 향상을 위한 연구로 반도체 소자의 크기가 작아짐에 따라 플로팅 게이트용 폴리실리콘의 면적도 작아지고 있음에도 불구하고, 상기 폴리실리콘의 그레인(Grain) 크기는 줄어들지 않기 때문에 이에 따른 문턱전압의 산포가 증가하는 문제점이 있다.However, although the area of the polysilicon for floating gate has also decreased as the size of the semiconductor device has been reduced in recent researches for increasing the integration of NAND flash memory devices, the grain size of the polysilicon is not reduced. There is a problem in that the distribution of the threshold voltage increases.
즉, 종래 반도체 소자의 제조 방법은 언도프트 폴리실리콘막 증착 후, 후속 열공정으로 인하여 조대한 그레인 사이즈를 형성하게 된다. 그레인 크기는 최소 약 200 nm 이상의 커다란 그레인을 나타내는데 이는 게이트 선폭의 두배를 넘는 크기로써 특정 셀에는 그레인 경계가 존재하지 않기도 하고 다른 특정 셀에는 그레인 경계가 존재하기도 한다.That is, the conventional method of manufacturing a semiconductor device is to form a coarse grain size due to the subsequent thermal process after the undoped polysilicon film deposition. The grain size represents a large grain of at least about 200 nm or more, which is more than twice the width of the gate line, in which a grain boundary does not exist in certain cells, and grain boundaries exist in other specific cells.
그레인 크기가 커지게 되면 FN 터널링을 동작원리로 하는 플래시 메모리 셀들의 프로그램/지우기 문턱전압의 변화가 커지고 전기적인 간섭현상이 발생되는 문제점이 있다.If the grain size increases, the program / erase threshold voltage of the flash memory cells using FN tunneling is increased and an electrical interference phenomenon occurs.
본 발명의 목적은 플로팅게이트용 제 2 폴리실리콘 패턴을 게이트 폭보다 좁게 형성하여 셀간의 간섭현상을 최소화 하면서도, 제 2 폴리실리콘의 면저항이 상대적으로 높아짐으로 인해 발생될 수 있는 문제점을 플로팅게이트용 제 1 폴리실리콘에 나노그레인을 형성하는 방법으로 상쇄시키는 플래쉬 메모리 소자의 제조 방법을 제공함에 있다.An object of the present invention is to form a second polysilicon pattern for the floating gate narrower than the gate width to minimize the interference between the cells, while solving the problem that may be caused by the relatively high sheet resistance of the second polysilicon for floating gate The present invention provides a method of manufacturing a flash memory device, which is offset by a method of forming nanograins on polysilicon.
본 발명의 일 실시예에 따른 플래쉬 메모리 소자의 제조 방법은, 반도체 기판 상부에 터널산화막, 소정의 그레인 크기를 갖는 제 1 폴리실리콘막, 제 2 폴리실리콘막을 순차적으로 형성한 후, 상기 제 2 폴리실리콘막의 일영역을 패터닝하는 단계; 전체구조상부에 유전체막, 도전층 및 하드마스크막을 순차적으로 형성하는 단계; 상기 하드마스크막, 도전층, 유전체막, 제 1 폴리실리콘막 및 터널산화막을 식각하여 반도체기판을 노출시키는 게이트 식각공정을 실시하되, 게이트 중앙에 상기 패터닝된 제 2 폴리실리콘막이 위치되도록 하는 단계를 포함한다. 상기 소정의 그레인 크기는 10 내지 100 nm 이다.In the method of manufacturing a flash memory device according to an embodiment of the present invention, after forming a tunnel oxide film, a first polysilicon film having a predetermined grain size, and a second polysilicon film sequentially on a semiconductor substrate, the second poly Patterning one region of the silicon film; Sequentially forming a dielectric film, a conductive layer and a hard mask film on the entire structure; Performing a gate etching process to expose the semiconductor substrate by etching the hard mask layer, the conductive layer, the dielectric layer, the first polysilicon layer, and the tunnel oxide layer, wherein the patterned second polysilicon layer is positioned at the center of the gate. Include. The predetermined grain size is 10 to 100 nm.
상기 제 1 폴리실리콘막은 화학적기상증착법(CVD)을 이용하여 제 1 폴리실리콘막의 그레인이 원주형(Columnar) 구조 또는 랜덤형 구조로 형성되도록 증착한다.The first polysilicon film is deposited using chemical vapor deposition (CVD) so that the grains of the first polysilicon film are formed in a columnar structure or a random structure.
상기 원주형 구조의 제 1 폴리실리콘막은 SiH4 가스, 680 내지 750 ℃ 의 온도, 5 내지 50 Torr 의 압력하에서 100 내지 500 Å 두께의 도핑되지 않은 폴리실리콘막(Undoped-Poly)으로 형성한다.The first polysilicon film having a columnar structure is formed of an undoped polysilicon film (Undoped-Poly) having a thickness of 100 to 500 kPa under a SiH 4 gas, a temperature of 680 to 750 ° C., and a pressure of 5 to 50 Torr.
상기 랜덤형 구조의 제 1 폴리실리콘막은 SiH4 및 H2 가스, 680 내지 750 ℃ 의 온도, 10 내지 500 Torr의 압력하에서 100 내지 500 Å 두께의 도핑되지 않은 폴리실리콘막(Undoped-Poly)으로 형성한다.The first polysilicon film having a random structure is formed of an undoped polysilicon film (Undoped-Poly) having a thickness of 100 to 500 kPa under SiH 4 and H 2 gas, a temperature of 680 to 750 ° C., and a pressure of 10 to 500 Torr. do.
상기 제 2 폴리실리콘막은 저압 화학적기상증착법(LP-CVD)으로 SiH4 또는 Si2H6 및 PH3 가스를 이용하여 500 내지 550 ℃ 의 온도범위에서 0.1 내지 3 Torr 의 압력으로 도핑된 폴리실리콘막으로 형성한다.The second polysilicon film is a polysilicon film doped at a pressure of 0.1 to 3 Torr in a temperature range of 500 to 550 ° C. using SiH 4 or Si 2 H 6 and PH 3 by low pressure chemical vapor deposition (LP-CVD). To form.
상기 도핑된 폴리실리콘막을 형성함에 있어, 인(P) 농도는 1.0E20 내지 3.0E20 atoms/cc 의 도핑레벨(Doping level)을 부여하여 200 내지 2000 Å 의 두께로 증착한다.In forming the doped polysilicon film, phosphorus (P) concentration is deposited at a thickness of 200 to 2000 kPa by giving a doping level of 1.0E20 to 3.0E20 atoms / cc.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하기로 한다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 1a 내지 도 1c는 본 발명의 실시예에 따른 플래쉬 메모리 소자의 제조 공정을 순서적으로 도시한 플래쉬 메모리 소자의 단면도 이다.1A to 1C are cross-sectional views of flash memory devices sequentially illustrating a manufacturing process of a flash memory device according to an exemplary embodiment of the present invention.
도 1a를 참조하면, 반도체 기판(100) 상부에 터널산화막(102), 플로팅게이트용 제 1 폴리실리콘막(104) 및 제 2 폴리실리콘막(106)을 형성한다. 제 1 폴리실리콘막(104)은 도핑되지 않은 폴리실리콘막(Undoped-Poly)으로 형성하되, SiH4 또는 SiH4 및 H2 가스분위기, 680 내지 750 ℃ 의 온도, 5 내지 280 Torr의 압력하에서 100 내지 500 Å 의 두께로 형성한다. 그로인해, 제 1 폴리실리콘막(104)에는 그레인(Grain) 사이즈가 10 내지 100 nm, 바람직하게 10 내지 20 nm 인 작고 균일한 나노그레인(Nanograin)이 형성된다.Referring to FIG. 1A, a
이때, 제 1 폴리실리콘막(104)은 화학적기상증착법(CVD)을 이용하여 제 1 폴리실리콘막(104)의 그레인이 원주형(Columnar) 구조 또는 랜덤(Random) 구조로 형성되도록 증착하는 것이 바람직하다.At this time, the
제 1 폴리실리콘막(104)의 그레인을 원주형 구조로 형성하는 공정은, SiH4 가스, 5 내지 50 Torr 의 압력, 680 내지 750 ℃ 의 온도하에서 실시한다. 또한, 제 1 폴리실리콘막(104)의 그레인을 랜덤 구조로 형성하는 공정은, SiH4 및 H2 가스, 680 내지 750 ℃ 의 온도, 10 내지 500 Torr의 압력하에서 실시한다.The step of forming the grains of the
제 1 폴리실리콘막(104) 상부에는 도핑된 폴리실리콘막(Doped-Poly)인 제 2 폴리실리콘막(106)을 형성한다. 제 2 폴리실리콘막(106)은 저압 화학적기상증착법(LP-CVD)으로 SiH4 또는 Si2H6 와 PH3 가스를 이용하여 500 내지 550 ℃ 의 온도범위에서 0.1 내지 3 Torr 의 압력으로 형성한다. 제 2 폴리실리콘막(106)을 형성함에 있어서 도핑된 폴리실리콘막의 인(P) 농도는 1.0E20 내지 3.0E20 atoms/cc 의 도핑레벨(Doping level)을 부여하여 200 내지 2000 Å 의 두께로 증착하는 것이 바람직하다. 인의 농도는 일렉트론 트랩(Electron Trap) 현상 또는 잠재적 장벽 높이 감소(Potential barrier height reduction)의 원인이 되기도 한다.A
도 1b를 참조하면, 제 2 폴리실리콘막(106) 패턴이 형성될 부분이 덮인(close) 포토레지스트 패턴(미도시)을 형성한 후, 포토레지스트 패턴(미도시)을 마스크로 식각공정을 실시하여 제 1 폴리실리콘막(104)의 일부를 노출시킴으로서, 제 2 폴리실리콘막(106) 패턴을 형성하고 포토레지스트 패턴(미도시)을 제거한다.Referring to FIG. 1B, after forming a close photoresist pattern (not shown) on which the
이때, 포토레지스트 패턴(미도시)의 폭을 좁게 형성하여 식각공정을 실시함으로써 제 2 폴리실리콘막(106) 패턴이 후공정에 의해 형성될 게이트 폭보다 좁은 폭으로 게이트 내부 중앙에 위치되도록 형성한다. 즉, 제 2 폴리실리콘막(106) 패턴 간의 간격을 넓게 형성하여 인접한 플로팅게이트 간 간섭현상을 최소화 시킨다.At this time, the width of the photoresist pattern (not shown) is formed to be narrow so that the
전체구조상부에 ONO구조의 유전체막(106), 컨트롤게이트용 제 3 폴리실리콘막(108), 텅스텐막(112) 및 하드마스크막(114)을 순차적으로 형성한다.On the entire structure, a
도 1c를 참조하면, 하드마스크막(114)의 상부에 게이트가 형성될 부분이 덮인(close) 동시에 제 2 폴리실리콘막(106) 패턴이 게이트의 중앙에 위치될 수 있도록 포토레지스트 패턴(미도시)들을 형성한 후, 포토레지스트 패턴(미도시)을 이용한 식각공정으로 하드마스크막(114)의 노출된 부분을 제거하여 게이트가 형성될 부분에 다수의 하드마스크막(114) 패턴을 형성하고, 포토레지스트 패턴(미도시)을 제거한다. 하드마스크막(114) 패턴을 마스크로 텅스텐막(112), 제 3 폴리실리콘막(110), 유전체막(108), 제 1 폴리실리콘막(104) 및 터널산화막(102)을 순차적으로 식각하여 반도체 기판(100)을 노출시킨다. 노출된 반도체 기판(100)에 접합영역(116)을 형성한다.Referring to FIG. 1C, a photoresist pattern (not shown) may be formed on the top of the
본 발명은 도면에 도시된 실시 예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다.Although the present invention has been described with reference to the embodiments illustrated in the drawings, this is merely exemplary, and it will be understood by those skilled in the art that various modifications and equivalent other embodiments are possible.
따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.Therefore, the true technical protection scope of the present invention will be defined by the technical spirit of the appended claims.
본 발명은 플로팅게이트용 제 2 폴리실리콘 패턴을 게이트 폭보다 좁게 형성하여 셀간의 간섭현상을 최소화 하면서도, 제 2 폴리실리콘의 면저항이 높아짐으로 인해 발생될 수 있는 문제점을 플로팅게이트용 제 1 폴리실리콘에 나노그레인을 형 성하는 방법으로 상쇄시킬 수 있다.According to the present invention, the second polysilicon pattern for the floating gate is formed to be narrower than the gate width, thereby minimizing interference between cells. This can be offset by forming nanograins.
또한, 본 발명은 플로팅게이트용 제 1 폴리실리콘에 나노그레인을 형성함으로써 셀 내의 반복적인 프로그램/지우기(Program/Erase) 동작시 문턱전압의 변동을 감소시키고, 전하를 저장하는 리텐션 특성과 전하의 저장 속도를 증대시켜 소자의 신뢰성 향상에 기여할 수 있다.In addition, the present invention forms nanograins in the first polysilicon for floating gate to reduce the variation of the threshold voltage during repeated program / erase operation in the cell, and the retention characteristics and charge retention of charge Increasing the storage speed can contribute to improving the reliability of the device.
또한, 본 발명은 복잡한 공정 또는 장비의 추가 소요 없이 기존의 장비와 공정을 이용하여 응용 또는 적용이 가능하여 비용절감 효과가 있다.In addition, the present invention can be applied or applied using existing equipment and processes without the need for complicated processes or equipment, thereby reducing the cost.
Claims (7)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060027817A KR100843060B1 (en) | 2006-03-28 | 2006-03-28 | Method of manufacturing a flash memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060027817A KR100843060B1 (en) | 2006-03-28 | 2006-03-28 | Method of manufacturing a flash memory device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070097658A true KR20070097658A (en) | 2007-10-05 |
KR100843060B1 KR100843060B1 (en) | 2008-07-01 |
Family
ID=38803818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060027817A KR100843060B1 (en) | 2006-03-28 | 2006-03-28 | Method of manufacturing a flash memory device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100843060B1 (en) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100673224B1 (en) * | 2002-12-18 | 2007-01-22 | 주식회사 하이닉스반도체 | Method of manufacturing a flash memory device |
KR100520680B1 (en) * | 2003-06-30 | 2005-10-11 | 주식회사 하이닉스반도체 | A floating gate in flash memory device and forming method thereof |
KR20050073311A (en) * | 2004-01-09 | 2005-07-13 | 주식회사 하이닉스반도체 | Method of manufacturing a flash memory device |
-
2006
- 2006-03-28 KR KR1020060027817A patent/KR100843060B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100843060B1 (en) | 2008-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100755410B1 (en) | Gate structure and method of forming the same, non-volatile memory device and method of manufacturing the same | |
KR100418091B1 (en) | Method of manufacturing semiconductor device | |
KR100771808B1 (en) | Flash memory device having sonos structure and method for fabrication thereof | |
US6713332B2 (en) | Non-volatile memory device with enlarged trapping layer | |
KR20120056195A (en) | Semiconductor device and manufacturing method thereof | |
US20070287253A1 (en) | Semiconductor memory device and manufacturing method thereof | |
US7741179B2 (en) | Method of manufacturing flash semiconductor device | |
US20070133289A1 (en) | NAND-type flash memory device with high voltage PMOS and embedded poly and methods of fabricating the same | |
US20070037328A1 (en) | Method of manufacturing a non-volatile memory device | |
US7871885B2 (en) | Manufacturing method of flash memory device | |
US7892959B2 (en) | Method of manufacturing flash memory device with reduced void generation | |
KR20070097659A (en) | Method of manufacturing a flash memory device | |
KR100794085B1 (en) | Method of manufacturing flash memory device | |
US7067374B2 (en) | Manufacturing methods and structures of memory device | |
KR100843060B1 (en) | Method of manufacturing a flash memory device | |
US8941168B2 (en) | Semiconductor device including a multilayered interelectrode insulating film | |
US7977227B2 (en) | Method of manufacturing a non-volatile memory device | |
KR100771802B1 (en) | Method of forming a floating gate in a semiconductor device | |
JP2009147135A (en) | Nonvolatile semiconductor memory device and method of fabricating the same | |
KR100685880B1 (en) | Flash EEPROM and method for manufacturing the same | |
KR100771553B1 (en) | Buried type non-volatile memory device having charge trapping layer and method for fabricating the same | |
KR101064281B1 (en) | Method for manufacturing semiconductor memory device | |
KR100678295B1 (en) | Method for manufacturing of semiconductor device | |
KR100639466B1 (en) | Method for forming insulating layer filling gate gap in flash memory device | |
KR101052475B1 (en) | Manufacturing method of nonvolatile memory device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110526 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |