KR20070093614A - 액정 표시 장치 - Google Patents
액정 표시 장치 Download PDFInfo
- Publication number
- KR20070093614A KR20070093614A KR1020060023668A KR20060023668A KR20070093614A KR 20070093614 A KR20070093614 A KR 20070093614A KR 1020060023668 A KR1020060023668 A KR 1020060023668A KR 20060023668 A KR20060023668 A KR 20060023668A KR 20070093614 A KR20070093614 A KR 20070093614A
- Authority
- KR
- South Korea
- Prior art keywords
- line
- pixel
- gate
- common line
- data
- Prior art date
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 35
- 239000010409 thin film Substances 0.000 claims abstract description 35
- 239000011159 matrix material Substances 0.000 claims abstract description 25
- 238000000034 method Methods 0.000 claims description 15
- 239000002699 waste material Substances 0.000 claims 1
- 239000000758 substrate Substances 0.000 description 15
- 239000003990 capacitor Substances 0.000 description 9
- 238000010586 diagram Methods 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 6
- 238000002161 passivation Methods 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 3
- 239000010408 film Substances 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000005693 optoelectronics Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
Images
Classifications
-
- A—HUMAN NECESSITIES
- A47—FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
- A47C—CHAIRS; SOFAS; BEDS
- A47C27/00—Spring, stuffed or fluid mattresses or cushions specially adapted for chairs, beds or sofas
-
- A—HUMAN NECESSITIES
- A47—FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
- A47C—CHAIRS; SOFAS; BEDS
- A47C21/00—Attachments for beds, e.g. sheet holders, bed-cover holders; Ventilating, cooling or heating means in connection with bedsteads or mattresses
- A47C21/04—Devices for ventilating, cooling or heating
- A47C21/048—Devices for ventilating, cooling or heating for heating
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F16—ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
- F16B—DEVICES FOR FASTENING OR SECURING CONSTRUCTIONAL ELEMENTS OR MACHINE PARTS TOGETHER, e.g. NAILS, BOLTS, CIRCLIPS, CLAMPS, CLIPS OR WEDGES; JOINTS OR JOINTING
- F16B39/00—Locking of screws, bolts or nuts
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Liquid Crystal (AREA)
- Mechanical Engineering (AREA)
Abstract
본 발명은 공통라인의 위치를 변경함으로써 개구율을 향상시킬 수 있는 액정표시장치에 관한 것이다. 본 발명의 실시 예에 따른 액정표시장치는 인접한 두개의 제 1 및 제 2 픽셀과, 상기 인접한 제 1 및 제 2 픽셀 상하에 배열된 제 n 번째 및 제 n+1번째 게이트라인과, 상기 인접한 제 1 및 제 2 픽셀 좌우에 배열된 제 m번째 및 m+1번째 데이터 라인과, 상기 n번째 게이트 라인과 상기 m+1번째 데이터라인이 교차되는 부분의 제 2 픽셀 영역에 형성된 제 1 박막트랜지스터와, 상기 n+1번째 게이트라인과 상기 m번째 데이터라인이 교차되는 부분의 상기 제 1 픽셀영역에 형성된 제 2 박막트랜지스터와, 상기 제 1 및 제 2 박막트랜지스터에 각각 연결되어 상기 제 1 및 제 2 픽셀영역에 각각 형성된 제 1 및 제 2 화소전극과, 상기 제 1 및 제 2 박막트랜지스터 영역 및 게이트 및 데이터 라인을 포함하고 화소전극을 제외한 부분의 빛샘 현상을 방지하기 위한 블랙매트릭스층과, 상기 제 1 및 제 2 픽셀영역의 사이에 형성되는 상기 블랙매트릭스 층에 상응하는 영역에 상기 데이터라인에 수평한 방향으로 상기 제 1 및 제 2 화소전극에 오버랩되도록 형성된 공통라인을 구비하는 것을 특징으로 한다.
공통라인, 블랙매트릭스, 개구율
Description
도 1a 내지 1b는 종래의 DLS(Data Line Sharing)타입의 액정표시장치를 간략히 나타낸 도면.
도 2는 도 1a 내지 1b의 액정표시장치의 구동 타이밍도.
도 3은 도 1의 화소영역을 확대하여 나타낸 도면.
도 4는 도 3의 I-I' 부분의 단면도.
도 5는 본 발명의 제 1 실시 예에 따른 액정표시장치를 간략히 나타낸 도면.
도 6는 도 5의 Ⅱ-Ⅱ' 부분의 단면도.
도 7은 본 발명의 제 2 실시 예에 따른 액정표시장치를 간략히 나타낸 도면.
도 8은 본 발명의 제 3 실시 예에 따른 액정표시장치를 간략히 나타낸 도면.
도 9는 도 8의 Ⅲ-Ⅲ' 부분의 단면도.
< 도면의 주요 부분에 대한 부호설명 >
520,521,750,751,820,821 : 게이트라인
550,551,750,751,850,851 : 데이터라인
510,511,710,711,810,811 : 박막트랜지스터
506,706,806 : 화소전극
503,703,803 : 블랙매트릭스
본 발명은 액정표시장치에 관한 것으로, 특히 DLS(data line sharing) 타입의 액정표시장치에서 공통라인의 위치를 변경함으로써 개구율을 향상시킬수 있는 액정표시장치에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 대두되고 있다. 이러한 평판 표시장치로는 액정표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시 패널(Plasma Display Panel) 및 발광 표시장치(Light Emitting Display) 등이 있다.
이러한, 평판 표시장치 중 액정표시장치는 전계를 이용하여 액정의 광 투과율을 조절함으로써 화상을 표시하게 된다.
이를 위하여, 액정표시장치는 스위칭 소자로서의 TFT(Thin Film Transistor; 박막 박막트랜지스터)를 이용한 액티브 매트릭스 방식의 액정표시장치가 알려져 있다. 이 액티브 매트릭스 방식의 액정표시장치는, 게이트 라인과 데이터 라인을 매트릭스 형상으로 배치하여 그 교차점에 TFT가 배치된 TFT 어레이 기판과 그 기판과 소정의 간격을 두고 배치되는 대향 기판 사이에 액정 재료를 봉입하고, 이 액정 재료에 인가되는 전압을 TFT에 의해 제어하여 액정의 전기 광학적 효과를 이용하여 표시를 가능하게 하고 있다.
이러한, 액티브 매트릭스 방식의 액정표시장치의 고선명화를 수반하는 화소 수의 증대에 따라 화소 수의 증대에 따른 게이트 라인과 데이터 라인의 수량이 매우 많아지고, 구동 집적회로의 수도 증가하여 비용의 상승을 초래하고 있다. 또한, 구동 집적회로와 어레이 기판에서의 접속을 위한 패드 간의 피치가 좁아져서 상호간의 접속이 곤란하여 접속 작업의 수율을 저하시킨다.
이러한 문제를 동시에 해결하기 위하여, 대한민국 특허공개번호 2005-0000105호(공개일자, 2005년 01월03일)에서는 인접하는 2개의 화소에 1개의 데이터 라인으로부터 시분할로 전위를 공급함으로써 데이터 구동 집적회로의 수효를 줄여 원가를 절감할 수 있는 액정표시장치 및 그의 구동방법이 제안되었다.
이러한, 대한민국 특허공개번호 2005-0000105호에서는 액정의 열화 방지 및 표시품질의 향상을 위하여, 데이터 전압의 극성을 프레임, 라인 및 도트 중 어느 하나로 반전시키고, 1 수평기간 동안 게이트 펄스를 1/2 수평기간 단위로 중첩시켜 게이트 라인에 공급한다.
즉, 단위셀이 매트릭스 형태로 배열되고 홀수번째 게이트라인은 홀수번째 행의 단위셀을 구동하고 짝수번째 게이트라인은 짝수번째행의 단위셀을 구동하도록 배열된다.
그리고, 각 데이터 라인은 양측의 단위셀을 구동하도록 배열된다. 따라서, 단위셀들의 열과 열 사이에는 두 개의 게이트 라인이 배열되고, 행방향으로 인접한 두 행의 단위셀에 하나의 데이터라인이 배열된다. 그리고, 박막트랜지스터는 각각 게이트라인과 데이터라인이 교차하는 부분에 형성된다.
도 2는 도 1a 및 도 1b에 도시된 각 화소에 공급되는 데이터 전압의 극성 및 게이트 펄스를 나타내는 파형도이다.
먼저, 데이터 전압의 극성은 수평라인 단위로 반전되도록 공급되며, 게이트 펄스는 이전 게이트 라인(GL)에 공급되는 게이트 펄스와 1/2 수평기간이 중첩되도록 공급된다. 이때, 게이트 라인(GL)에 공급되는 게이트 펄스는 동일한 폭을 가지게 된다.
이에 따라, 각 화소(16)는 1 수평기간 중 이전 게이트 라인(GL)에 공급되는 게이트 펄스와 중첩되는 제 1 기간 동안 데이터 전압을 예비 충전(Pre-charging)하고, 나머지 제 2 기간에 실제 데이터 전압을 충전하게 된다.
도 2를 도 1a 및 도 1b와 결부하여 구체적으로 설명하면 다음과 같다.
먼저, 제 1 수평기간의 제 1 기간 이전 기간 동안 제 1 게이트 라인(GL1)에 접속된 홀수번째 화소(16)는 마지막 제 n 게이트 라인(GLn)에 공급된 게이트 펄스와 중첩되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터 마지막 수평라인의 각 화소(16)에 공급된 부극성(-)의 데이터 전압에 의해 예비 충전된다.
그런 다음, 제 1 수평기간의 제 1 기간 동안 부극성(-)의 데이터 전압으로 예비 충전된 제 1 게이트 라인(GL1)에 접속된 홀수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 정극성(+)의 데이터 전압을 충전한다.
이와 동시에, 제 1 수평기간의 제 1 기간 동안 제 2 게이트 라인(GL2)에 접속된 짝수번째 화소(16)는 제 1 게이트 라인(GL1)에 공급되는 게이트 펄스와 중첩 되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 정극성(+)의 데이터 전압을 예비 충전하게 된다.
이어서, 제 1 수평기간의 제 2 기간 동안 홀수번째 화소용 정극성(+)의 데이터 전압으로 예비 충전된 제 2 게이트 라인(GL2)에 접속된 홀수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 정극성(+)의 데이터 전압을 충전한다.
이와 동시에, 제 1 수평기간의 제 2 기간 동안 제 3 게이트 라인(GL3)에 접속된 홀수번째 화소(16)는 제 2 게이트 라인(GL2)에 공급되는 게이트 펄스와 중첩되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 정극성(+)의 데이터 전압을 예비 충전하게 된다.
이에 따라, 제 1 수평기간에 각 데이터 라인(DL)의 좌측 및 우측에 접속된 홀수번째 및 짝수번째 화소(16)는 정극성(+)의 데이터 전압을 충전하게 된다.
그런 다음, 제 2 수평기간의 제 1 기간 동안 정극성(+)의 데이터 전압으로 예비 충전된 제 3 게이트 라인(GL3)에 접속된 홀수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 부극성(-)의 데이터 전압을 충전한다.
이와 동시에, 제 2 수평기간의 제 1 기간 동안 제 4 게이트 라인(GL4)에 접속된 짝수번째 화소(16)는 제 3 게이트 라인(GL3)에 공급되는 게이트 펄스와 중첩되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 부극성(-)의 데이터 전압을 예비 충전하게 된다.
이어서, 제 2 수평기간의 제 2 기간 동안 홀수번째 화소용 부극성(-)의 데이터 전압으로 예비 충전된 제 4 게이트 라인(GL4)에 접속된 짝수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 부극성(-)의 데이터 전압을 충전한다.
이와 동시에, 제 2 수평기간의 제 2 기간 동안 제 5 게이트 라인(GL5)에 접속된 홀수번째 화소(16)는 제 4 게이트 라인(GL4)에 공급되는 게이트 펄스와 중첩되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 부극성(-)의 데이터 전압을 예비 충전하게 된다.
이에 따라, 제 2 수평기간에 각 데이터 라인(DL)의 좌측 및 우측에 접속된 홀수번째 및 짝수번째 화소(16)는 부극성(-)의 데이터 전압을 충전하게 된다.
이와 같은, 제 1 및 제 2 수평기간과 동일한 방식으로 제 3 내지 제 n 수평기간 동안 각 화소(16)에 게이트 라인들(GL)에 동일한 폭의 게이트 펄스를 공급함과 동시에 각 데이터 라인에 정극성(+) 및 부극성(-)의 데이터 전압을 공급하게 된다.
그러나 상술한 대한민국 특허공개번호 2005-0000105호는 화소영역의 중심을 가로로 지나는 공통라인(407)으로 인하여 개구율이 떨어지는 문제점이 있다. 이를 자세히 살펴보기 위하여 도 1a의 일부 영역을 확대한 도 3을 참조한다.
도 3은 도 1a의 인접한 두개의 픽셀영역(300)의 확대평면도이고, 도 4는 도 3의 I-I'선상의 단면도이다.
도 3은 인접한 두개의 픽셀(P1, P2)을 나타낸 것으로, 상기 인접한 두개의 제 1 및 제 2 픽셀(P1, P2) 상하에 각각 제 3, 제 4 게이트라인(GL3, GL4)(420, 421)이 배열되고, 상기 인접한 두개의 픽셀(P1, P2) 좌우에 각각 제 2, 제 3 데이터 라인(DL2, DL3)(450, 451)이 배열된다. 그리고, 상기 제 3 게이트 라인(420)과 제 3 데이터라인(451)이 교차되는 부분의 제 2 픽셀(P2) 영역에 제 1 박막트랜지스터(410)가 형성되고, 상기 제 4 게이트라인(421)과 제 2 데이터라인(450)이 교차되는 부분의 상기 제 1 픽셀(P1)영역에 제 2 박막트랜지스터(411)가 형성된다. 또한, 각 픽셀(P1, P2)영역에는 각각 상기 제 1 및 제 2 박막트랜지스터와 연결된 화소전극(406)이 형성되고, 상기 게이트라인(420. 421)에 평행한 방향으로 픽셀영역에 공통라인(407)이 형성된다. 그리고 상기 각 박막트랜지스터 영역 및 게이트 및 데이터라인을 포함한 상기 화소전극(406)을 제외한 부분의 빛샘현상을 방지하기 위한 블랙매트릭스층(403)이 형성된다. 따라서 상기 공통라인(407)과 화소전극(406)이 오버랩(overlap)되는 부분에 스토리지 커패시터가 형성된다.
즉, 상기 도 3의 단면구조를 설명하면, 도 4에 도시한 바와같이, 제 1 유리기판(408)위의 박막트랜지스터 형성영역에 상기 게이트라인(421)에서 돌출된 게이트전극(421a)이 형성되고, 상기 픽셀영역에 상기 게이트라인(421)에 수평한 방향으로 공통라인(407)이 형성된다. 그리고 상기 게이트전극(421a)과 공통라인(407)을 포함한 기판전면에 게이트 절연막(402)이 형성되고, 상기 게이트전극(421a) 상측의 상기 게이트절연막(402) 위에 반도체층(401)이 형성된다. 상기 반도체층(401) 양측에 소오스/드레인 전극(450a, 450b)이 형성되고 상기 소오스/드레인 전극(450a, 450b)을 포함한 기판전면에 보호막(405)이 형성되고, 상기 드레인 전극(450b)상의 보호막(405)에 콘택홀이 형성되어 상기 콘택홀을 통한 상기 드레인전극(450a)에 연결되도록 픽셀영역에 화소전극(406)이 형성된다.
그리고 제 2 기판(409)에는 상기 게이트라인 및 데이터라인과 박막트랜지스터 및 화소전극과 화소전극 사이에 상응하는 부분에 블랙매트릭스층(403)이 형성된다.
따라서, 상기 화소전극(406)과 공통라인(407)이 중첩되는 부분에 스토리지 커패시터(Cst)가 형성된다.
그러나 이와같은 종래의 액정표시장치에 있어서는 다음과 같은 문제점이 있었다.
즉, 게이트라인과 평행한 방향으로 픽셀영역에 공통라인이 형성되고 상기 공통라인이 빛을 차단하므로 실제 빛을 투과하는 영역이 좁아져 개구율이 저하되었다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 공통라인을 픽셀영역 사이에 형성되는 블랙매트릭스 층에 상응하는 영역에 게이트라인에 수직한 방향으로 형성하여 개구율을 향상시킨 액정표시장치를 제공하는데 그 목적이 있다.
본 발명은 공통라인의 위치를 변경함으로써 개구율을 향상시킬 수 있는 액정표시장치에 관한 것이다. 본 발명의 실시 예에 따른 액정표시장치는 인접한 두개의 제 1 및 제 2 픽셀과, 상기 인접한 제 1 및 제 2 픽셀 상하에 배열된 제 n번째 및 제 n+1번째 게이트라인과, 상기 인접한 제 1 및 제 2 픽셀 좌우에 배열된 제 m번째 및 m+1번째 데이터 라인과, 상기 n번째 게이트 라인과 상기 m+1번째 데이터라인이 교차되는 부분의 제 2 픽셀 영역에 형성된 제 1 박막트랜지스터와, 상기 n+1번째 게이트라인과 상기 m번째 데이터라인이 교차되는 부분의 상기 제 1 픽셀영역에 형성된 제 2 박막트랜지스터와, 상기 제 1 및 제 2 박막트랜지스터에 각각 연결되어 상기 제 1 및 제 2 픽셀영역에 각각 형성된 제 1 및 제 2 화소전극과, 상기 제 1 및 제 2 박막트랜지스터 영역 및 게이트 및 데이터 라인을 포함하고 화소전극을 제외한 부분의 빛샘 현상을 방지하기 위한 블랙매트릭스층과, 상기 제 1 및 제 2 픽셀영역의 사이에 형성되는 상기 블랙매트릭스 층에 상응하는 영역에 상기 데이터라인에 수평한 방향으로 상기 제 1 및 제 2 화소전극에 오버랩되도록 형성된 공통라인을 구비하는 것을 특징으로 한다.
이하에서, 첨부된 도면 및 실시 예를 통해 본 발명의 실시 예를 구체적으로 살펴보면 다음과 같다.
도 5는 본 발명의 제 1 실시 예에 따른 액정표시장치의 인접한 두 개의 픽셀영역을 나타낸 레이아웃도이고, 도 6은 도 5의 II-II' 선상의 단면도이다.
도 5는 인접한 두개의 픽셀(P1, P2)을 나타낸 것으로, 상기 인접한 두개의 제 1 및 제 2 픽셀(P1, P2) 상하에 각각 제 3, 제 4 게이트라인(GL3, GL4)(520, 521)이 배열되고, 상기 인접한 두개의 픽셀(P1, P2) 좌우에 각각 제 2, 제 3 데이터 라인(DL2, DL3)(550, 551)이 배열된다. 그리고, 상기 제 3 게이트 라인(520)과 제 3 데이터라인(551)이 교차되는 부분의 제 2 픽셀(P2) 영역에 제 1 박막트랜지스 터(510)가 형성되고, 상기 제 4 게이트라인(521)과 제 2 데이터라인(550)이 교차되는 부분의 상기 제 1 픽셀(P1)영역에 제 2 박막트랜지스터(511)가 형성된다. 또한, 각 픽셀(P1, P2)영역에는 각각 상기 제 1 및 제 2 박막트랜지스터와 연결된 화소전극(506)이 형성된다그리고 상기 각 박막트랜지스터 영역 및 게이트 및 데이터라인을 포함한 상기 화소전극(506)을 제외한 부분의 빛샘현상을 방지하기 위한 블랙매트릭스층(503)이 형성되고, 픽셀영역(P1, P2)사이에 형성되는 블랙매트릭스(503) 층에 상응하는 영역에 데이터라인(550, 551)에 평행한 방향으로 공통라인(507)이 형성된다. 따라서 상기 공통라인(507)과 화소전극(506)이 오버랩(overlap)되는 부분에 스토리지 커패시터가 형성된다.
즉, 상기 도 5의 단면구조를 설명하면, 도 6에 도시한 바와같이, 제 1 유리기판(508)위의 박막트랜지스터 형성영역에 상기 게이트라인(521)에서 돌출된 게이트전극(521a)이 형성된다. 그리고 상기 게이트전극(421a)을 포함한 기판전면에 게이트 절연막(402)이 형성되고, 상기 게이트전극(521a) 상측의 상기 게이트절연막(502) 위에 반도체층(501)이 형성된다. 상기 반도체층(501) 양측에 소오스/드레인 전극(550a, 550b)이 형성되고, 상기 데이터라인(550)에 수평한 방향으로 공통라인(507)이 형성된다. 상기 소오스/드레인 전극(550a, 550b) 과 공통라인(507)을 포함한 기판전면에 보호막(505)이 형성되고, 상기 드레인 전극(550b)상의 보호막(505)에 콘택홀이 형성되어 상기 콘택홀을 통한 상기 드레인전극(550a)에 연결되도록 픽셀영역에 화소전극(506)이 형성된다. 즉, 상기 공통라인(507)은 상기 데이터라인(550)과 동일물질로 동시에 형성된다.
그리고 제 2 기판(509)에는 상기 게이트라인 및 데이터라인과 박막트랜지스터 및 화소전극과 화소전극 사이에 상응하는 부분에 블랙매트릭스층(503)이 형성된다.
따라서, 상기 화소전극(506)과 공통라인(507)이 중첩되는 부분에 스토리지 커패시터(Cst)가 형성된다.
이때, 형성되는 스토리지 커패시터(Cst)의 용량을 종래의 그것과 같도록 하기 위하여 화소전극의 형태변형이 불가피하다. 따라서, 도 5에 도시된 형태와 같이 인접한 두개의 픽셀(P1, P2)에 있어서 화소전극(506)의 형태를 L자 상하반전된 형태와 L자가 좌우반전된 형태가 서로 일정거리를 두고 맞물리도록 형성한다.
또한, 두 데이터 라인 사이에 접해있는 화소전극의 돌출된 좌측상부 혹은 우측하부의 돌출면적은 배열상의 오차를 고려하여 상기 공통라인을 포함한 폭보다 2~3 micro meter(C) 더 바깥으로 형성되도록 한다.
본 발명의 제 1 실시 예에 따른 액정표시장치의 구동방법은 종래기술의 방법과 동일하므로 생략하도록 한다.
도 7은 본 발명의 제 2 실시 예에 따른 액정표시장치의 인접한 두 개의 픽셀영역을 나타낸 레이아웃도이다.
도 7은 인접한 두개의 픽셀(P1, P2)을 나타낸 것으로, 상기 인접한 두개의 제 1 및 제 2 픽셀(P1, P2) 상하에 각각 제 3, 제 4 게이트라인(GL3, GL4)(720, 721)이 배열되고, 상기 인접한 두개의 픽셀(P1, P2) 좌우에 각각 제 2, 제 3 데이터 라인(DL2, DL3)(750, 751)이 배열된다. 그리고, 상기 제 3 게이트 라인(720)과 제 3 데이터라인(751)이 교차되는 부분의 제 2 픽셀(P2) 영역에 제 1 박막트랜지스터(710)가 형성되고, 상기 제 4 게이트라인(721)과 제 2 데이터라인(750)이 교차되는 부분의 상기 제 1 픽셀(P1)영역에 제 2 박막트랜지스터(711)가 형성된다. 또한, 각 픽셀(P1, P2)영역에는 각각 상기 제 1 및 제 2 박막트랜지스터와 연결된 화소전극(706)이 형성된다그리고 상기 각 박막트랜지스터 영역 및 게이트 및 데이터라인을 포함한 상기 화소전극(706)을 제외한 부분의 빛샘현상을 방지하기 위한 블랙매트릭스층(703)이 형성되고, 픽셀영역(P1, P2)사이에 형성되는 블랙매트릭스(703) 층에 상응하는 영역에 데이터라인(750, 751)에 수평한 방향으로 지그재그 형태의 공통라인(707)이 형성된다. 따라서 상기 공통라인(707)과 화소전극(706)이 오버랩(overlap)되는 부분에 스토리지 커패시터(Cst)가 형성된다.
이때, 형성되는 스토리지 커패시터(Cst)의 용량을 종래의 그것과 같도록 하기 위하여 화소전극의 형태변형이 불가피하다. 따라서, 도 7에 도시된 바와 같이 인접한 두 개의 픽셀(P1, P2)의 화소전극(506)의 형태를 L자 상하반전된 형태와 L자가 좌우반전된 형태가 서로 일정거리를 두고 맞물리도록 형성하는데, 인접한 화소전극 사이의 좌측 혹은 우측의 돌출된 부위가 최소가 될 수 있도록 공통라인(707)을 지그재그 형태가 되도록 한다.
또한, 두 데이터 라인 사이에 접해있는 화소전극의 돌출된 좌측상부 혹은 우측하부의 돌출면적은 배열상의 오차를 고려하여 상기 공통라인을 포함한 폭보다 2~3 micro meter(C) 더 바깥으로 형성되도록 한다.
상기 도 7의 단면구조를 위한 설명은 상기 도 6에서 설명한 바와 같으므로 생략하도록 한다.
또한, 제 2 실시 예에 따른 액정표시장치의 구동방법도 종래기술의 방법과 동일하므로 생략하도록 한다.
도 8은 본 발명의 제 3 실시 예에 따른 액정표시장치의 인접한 두 개의 픽셀영역을 나타낸 레이아웃도이다.
도 8은 인접한 두개의 픽셀(P1, P2)을 나타낸 것으로, 상기 인접한 두개의 제 1 및 제 2 픽셀(P1, P2) 상하에 각각 제 3, 제 4 게이트라인(GL3, GL4)(820, 821)이 배열되고, 상기 인접한 두개의 픽셀(P1, P2) 좌우에 각각 제 2, 제 3 데이터 라인(DL2, DL3)(850, 851)이 배열된다. 그리고, 상기 제 3 게이트 라인(820)과 제 3 데이터라인(851)이 교차되는 부분의 제 2 픽셀(P2) 영역에 제 1 박막트랜지스터(810)가 형성되고, 상기 제 4 게이트라인(821)과 제 2 데이터라인(850)이 교차되는 부분의 상기 제 1 픽셀(P1)영역에 제 2 박막트랜지스터(811)가 형성된다. 또한, 각 픽셀(P1, P2)영역에는 각각 상기 제 1 및 제 2 박막트랜지스터와 연결된 화소전극(806)이 형성된다그리고 상기 각 박막트랜지스터 영역 및 게이트 및 데이터라인을 포함한 상기 화소전극(806)을 제외한 부분의 빛샘현상을 방지하기 위한 블랙매트릭스층(803)이 형성되고, 픽셀영역(P1, P2)사이에 형성되는 블랙매트릭스(803) 층에 상응하는 영역에 데이터라인(850, 851)에 수평한 방향으로 지그재그 형태의 공통라인(807)이 형성된다. 따라서 상기 공통라인(807)과 화소전극(806)이 오버랩(overlap)되는 부분에 스토리지 커패시터(Cst)가 형성된다.
이때 공통라인(807,817)은 게이트 라인(820, 821)과 쇼트되는 부분의 제외하 고 상기 게이트 라인(820, 821)과 동일한 층에 형성되고 상기 게이트 라인(820, 821)과 교차하는 지점에서는 데이터 라인(850, 851)이 형성된 층에 형성된다. 이렇게 서로 다른 층에 형성된 공통라인(807)은 홀(hole)을 통하여 전기적으로 접속시킨다.
또한, 두 데이터 라인 사이에 접해 있는 화소전극의 돌출된 좌측상부 혹은 우측하부의 돌출면적은 배열상의 오차를 고려하여 상기 공통라인을 포함한 폭보다 2~3 micro meter(C) 더 바깥으로 형성되도록 한다. 9는 도 8의 III-III'선상의 단면도이다.
도 9에 도시한 바와같이, 제 1 유리기판(808)위의 박막트랜지스터 형성영역에 상기 게이트라인(821)에서 돌출된 게이트전극(821a)이 형성되고, 상기 픽셀영역에 상기 게이트라인(821)에 수직한 방향으로 공통라인(807)이 형성된다. 그리고 상기 게이트전극(821a)과 공통라인(807)을 포함한 기판전면에 게이트 절연막(802)이 형성되고, 상기 게이트전극(821a) 상측의 상기 게이트절연막(802) 위에 반도체층(801)이 형성된다. 상기 반도체층(801) 양측에 소오스/드레인 전극(850a, 850b)이 형성되고 상기 소오스/드레인 전극(850a, 850b)을 포함한 기판전면에 보호막(805)이 형성되고, 상기 드레인 전극(850b)상의 보호막(805)에 콘택홀이 형성되어 상기 콘택홀을 통한 상기 드레인전극(850a)에 연결되도록 픽셀영역에 화소전극(806)이 형성된다.
그리고 제 2 기판(809)에는 상기 게이트라인 및 데이터라인과 박막트랜지스터 및 화소전극과 화소전극 사이에 상응하는 부분에 블랙매트릭스층(803)이 형성된 다.
따라서, 상기 화소전극(806)과 공통라인(807)이 중첩되는 부분에 스토리지 커패시터(Cst)가 형성된다.
제 2 실시 예에 따른 액정표시장치의 구동방법은 종래기술의 방법과 동일하므로 생략하도록 한다.
한편, 이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
따라서 전술한 바와 같이 본 발명의 실시 예에 따른 액정표시장치는 공통라인을 픽셀영역 사이에 형성되는 블랙매트릭스 층에 상응하는 영역에 게이트라인에 수직한 방향으로 형성하여 개구율을 향상시킬 수 있다.
Claims (9)
- 인접한 두개의 제 1 및 제 2 픽셀과,상기 인접한 제 1 및 제 2 픽셀 상하에 배열된 제 n번째 및 제 n+1번째 게이트라인과,상기 인접한 제 1 및 제 2 픽셀 좌우에 배열된 제 m번째 및 m+1번째 데이터 라인과,상기 n번째 게이트 라인과 상기 m+1번째 데이터라인이 교차되는 부분의 제 2 픽셀 영역에 형성된 제 1 박막트랜지스터와,상기 n+1번째 게이트라인과 상기 m번째 데이터라인이 교차되는 부분의 상기 제 1 픽셀영역에 형성된 제 2 박막트랜지스터와,상기 제 1 및 제 2 박막트랜지스터에 각각 연결되어 상기 제 1 및 제 2 픽셀영역에 각각 형성된 제 1 및 제 2 화소전극과,상기 제 1 및 제 2 박막트랜지스터 영역 및 게이트 및 데이터 라인을 포함하고 화소전극을 제외한 부분의 빛샘 현상을 방지하기 위한 블랙매트릭스층과,상기 제 1 및 제 2 픽셀영역의 사이에 형성되는 상기 블랙매트릭스 층에 상응하는 영역에 상기 데이터라인에 수평한 방향으로 상기 제 1 및 제 2 화소전극에 오버랩되도록 형성된 공통라인을 구비하는 것을 특징으로 하는 액정표시장치.
- 제 1항에 있어서,상기 공통라인은 상기 데이터 라인과 동일한 층에 형성됨을 특징으로 하는 액정표시장치.
- 제 1항에 있어서,상기 제 1 화소전극은 L자를 상하반전시킨 형태를 갖고, 상기 제 2 화소전극은 L자를 좌우반전시킨 형태를 가지며 일정거리를 두고 서로 맞물리도록 배치됨을 특징으로하는 액정표시장치.
- 제 3항에 있어서,상기 두 데이터 라인 사이에 접해 있는 제 1 및 제 2 화소전극의 돌출된 좌측상부 혹은 우측하부의 돌출면적은 배열상의 오차를 고려하여 상기 공통라인을 포함한 폭보다 2~3 micro meter 더 바깥으로 형성되는 것을 특징으로 하는 액정표시장치.
- 제 3 항에 있어서,상기 공통라인은 인접한 제 1 및 제 2 화소전극 사이의 최소거리를 고려함으로써 좌측 혹은 우측의 돌출된 부위의 낭비면적을 줄이는 구조로 형성되는 것을 특징으로 하는 액정표시장치.
- 제 5항에 있어서,상기 제 m번째 및 m+1번째 데이터 라인 사이에 접해있는 화소전극의 돌출된 좌측상부 혹은 우측하부의 돌출면적은 배열상의 오차를 고려하여 상기 공통라인을 포함한 폭보다 2~3 micro meter 더 바깥으로 형성됨을 특징으로 하는 액정표시장치.
- 제 1항에 있어서,상기 공통라인은 게이트 라인과 쇼트 되는 부분을 제외하고 상기 게이트 라인과 동일한 층에 형성되고,상기 게이트라인과 교차하는 지점에서의 상기 공통라인은 데이터 라인과 동일한 층에 형성되고,상기 게이트 라인과 동일한 층에 형성된 공통라인과 상기 데이터 라인과 동일한 층에 형성된 공통라인은 홀(hole)을 통하여 전기적으로 접속되는 것을 특징으로하는 액정표시장치.
- 제 7항에 있어서,상기 공통라인과 상기 화소전극의 배열상의 오차를 고려하여, L자를 상하반전시킨 형태의 좌측 화소전극과 L자를 좌우반전시킨 형태의 우측 화소전극이 일정거리를 두고 서로 맞물리도록 배치되고,상기 공통라인의 형상을 인접한 화소전극 사이의 최소거리를 고려함으로써 좌측 혹은 우측의 돌출된 부위를 따라 지그재그로 형성되는 것을 특징으로 하는 액 정표시장치.
- 상기 제 8항에 있어서,상기 두 데이터 라인 사이에 접해있는 화소전극의 돌출된 좌측상부 혹은 우측하부의 돌출면적은 배열상의 오차를 고려하여 상기 공통라인을 포함한 폭보다 2~3 micro meter 더 바깥으로 형성됨을 특징으로 하는 액정표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060023668A KR101319272B1 (ko) | 2006-03-14 | 2006-03-14 | 액정 표시 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060023668A KR101319272B1 (ko) | 2006-03-14 | 2006-03-14 | 액정 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070093614A true KR20070093614A (ko) | 2007-09-19 |
KR101319272B1 KR101319272B1 (ko) | 2013-10-16 |
Family
ID=38687789
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060023668A KR101319272B1 (ko) | 2006-03-14 | 2006-03-14 | 액정 표시 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101319272B1 (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8754878B2 (en) | 2010-02-01 | 2014-06-17 | Samsung Display Co., Ltd. | Display substrate, method of manufacturing the display substrate and display device having the display substrate |
KR20150079310A (ko) * | 2013-12-31 | 2015-07-08 | 엘지디스플레이 주식회사 | 액정 디스플레이 장치와 이의 제조 방법 |
CN108051960A (zh) * | 2017-11-01 | 2018-05-18 | 友达光电股份有限公司 | 像素结构及其显示面板 |
US10186213B2 (en) | 2015-03-05 | 2019-01-22 | Samsung Display Co., Ltd. | Display panel and display apparatus having the same |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3158587B2 (ja) * | 1991-12-25 | 2001-04-23 | カシオ計算機株式会社 | 薄膜トランジスタパネル |
JP3092537B2 (ja) * | 1997-01-24 | 2000-09-25 | 日本電気株式会社 | 液晶表示装置 |
KR19990026583A (ko) * | 1997-09-25 | 1999-04-15 | 윤종용 | 액정 표시 장치 및 데이터선 수리 방법 |
KR20060015205A (ko) * | 2004-08-13 | 2006-02-16 | 삼성전자주식회사 | 표시장치 |
-
2006
- 2006-03-14 KR KR1020060023668A patent/KR101319272B1/ko active IP Right Grant
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8754878B2 (en) | 2010-02-01 | 2014-06-17 | Samsung Display Co., Ltd. | Display substrate, method of manufacturing the display substrate and display device having the display substrate |
KR20150079310A (ko) * | 2013-12-31 | 2015-07-08 | 엘지디스플레이 주식회사 | 액정 디스플레이 장치와 이의 제조 방법 |
US10186213B2 (en) | 2015-03-05 | 2019-01-22 | Samsung Display Co., Ltd. | Display panel and display apparatus having the same |
US10510306B2 (en) | 2015-03-05 | 2019-12-17 | Samsung Display Co., Ltd. | Display panel and display apparatus having the same |
CN108051960A (zh) * | 2017-11-01 | 2018-05-18 | 友达光电股份有限公司 | 像素结构及其显示面板 |
CN108051960B (zh) * | 2017-11-01 | 2020-06-02 | 友达光电股份有限公司 | 像素结构及其显示面板 |
Also Published As
Publication number | Publication date |
---|---|
KR101319272B1 (ko) | 2013-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20210103307A1 (en) | Active-matrix substrate, display panel and display device including the same | |
US8941572B2 (en) | Liquid crystal panel and liquid crystal display device having the same | |
KR100864922B1 (ko) | 액정표시장치 | |
US20080180372A1 (en) | Display device | |
KR101839330B1 (ko) | 액정 표시장치 | |
JP2008077053A (ja) | アレイ基板及びこれを有する表示装置 | |
KR101136348B1 (ko) | 어레이 기판 및 이를 갖는 표시장치 | |
USRE47907E1 (en) | Liquid crystal display | |
KR101319272B1 (ko) | 액정 표시 장치 | |
KR20100006133A (ko) | 표시장치 및 표시장치의 구동방법 | |
KR101278003B1 (ko) | 액정표시패널과 그 구동방법 | |
US10877344B2 (en) | Display device | |
KR20090043750A (ko) | 액정표시장치 | |
JP2017068119A (ja) | 表示装置 | |
KR100904261B1 (ko) | 액정 표시 패널 | |
KR20090013531A (ko) | 액정표시장치 | |
KR20110078072A (ko) | 액정 표시 장치 및 그의 제조 방법 | |
KR102404392B1 (ko) | 협 베젤 구조를 갖는 대형 액정 표시장치 | |
CN114740662B (zh) | 阵列基板、显示面板和显示装置 | |
KR20130016922A (ko) | 액정 표시장치 | |
KR20110114363A (ko) | 액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20180917 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190917 Year of fee payment: 7 |