KR19990026583A - 액정 표시 장치 및 데이터선 수리 방법 - Google Patents

액정 표시 장치 및 데이터선 수리 방법 Download PDF

Info

Publication number
KR19990026583A
KR19990026583A KR1019970048782A KR19970048782A KR19990026583A KR 19990026583 A KR19990026583 A KR 19990026583A KR 1019970048782 A KR1019970048782 A KR 1019970048782A KR 19970048782 A KR19970048782 A KR 19970048782A KR 19990026583 A KR19990026583 A KR 19990026583A
Authority
KR
South Korea
Prior art keywords
data line
common wiring
common
line
gate line
Prior art date
Application number
KR1019970048782A
Other languages
English (en)
Inventor
김동규
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970048782A priority Critical patent/KR19990026583A/ko
Publication of KR19990026583A publication Critical patent/KR19990026583A/ko

Links

Landscapes

  • Liquid Crystal (AREA)

Abstract

게이트선과, 상기 게이트선과 절연되어 교차하는 제1 방향의 데이터선과, 데이터선과 같은 방향으로 배치되는 공통 배선과, 데이터선 및 공통 배선과 절연되어 교차하는 수리용 패턴과, 공통 배선과 일부 중첩되는 화소 전극과, 게이트선에 연결되는 게이트 전극과 데이터선에 연결되는 소스 전극과 상기 화소 전극에 연결되는 드레인 전극으로 이루어지는 박막 트랜지스터를 포함하는 액정 표시 장치를 형성하고, 데이터선의 단선시에는 수리용 패턴과 공통 배선으로 단선된 데이터선을 수리한다.

Description

액정 표시 장치 및 데이터선 수리 방법
본 발명은 액정 표시 장치(liquid crystal display; 이하 LCD라 함)에 관한 것으로서, 더욱 상세하게는 데이터선의 수리가 가능한 화소구조 및 그 수리 방법에 관한 것이다.
종래 LCD의 화소 구조는 도1에 나타낸 바와 같이, 게이트선(10)을 제1 게이트선(11)과 제2 게이트선(12)으로 이중화하여 배치하며, 데이터선(30)을 게이트선(10)과 수직하게 배치하고 있다. 게이트선(10)과 데이터선(30)은 서로 다른 층으로 배치되어 있다. 또한, 제1 게이트선(11)과 제2 게이트선(12)을 연결하는 제1 연결부(13)와, 하단이 제2 게이트선(12)과 연결되고 상단이 데이터선(30)과 중첩되어 있는 제2 연결부(14)를 배치하고 있다. 여기서, 제1 연결부(13)는 게이트선(10)의 한쪽 부분이 단선된 경우에 게이트 신호를 우회하여 전달하도록 함으로써 게이트선을 수리하기 위한 것이고, 제2 연결부(14)는 후술하는 바와 같이 데이터선(30)의 단선시 이를 수리하기 위한 것이다. 제1 게이트선(11)과 데이터선(30)이 교차하는 부분에는 박막 트랜지스터(thin film transistor; 이하TFT라 함)(50)가 형성되어 있으며, TFT(50)의 게이트에는 제1 게이트선(11)이 연결되고 TFT의 소스에는 데이터선(30)이 연결되며, 드레인에는 화소전극(40)이 연결되어 있다. 화소전극은(40) 제1 게이트선(11),제 2게이트선(12)과 연결부(13,14)상에 절연막을 사이에 두고 배치된다.
도 1에 도시된 종래의 화소 구조에 의한 데이터선의 수리는 다음과 같다.
예컨대 데이터선(30)의 '가' 부분이 단선되었다고 하면, 단선부분의 상하측에서 제2 연결부(14) 및 제2 게이트선(12)과 데이터선(30)이 교차하는 부분인 a와 b를 레이저로 단락시키고, 제2 게이트선의 레이저로 단락된 부분의 좌우측 부분인 c와 c'을 개방시킨다. 이와 같이 하면, 데이터 신호는 제2 연결부(14)로 우회하여 단선된 반대편으로 신호가 전달된다.
그러나, 도 1에 도시한 화소 구조에 의하면, 데이터선의 단선이 한 화소 내의 화소전극의 세로길이 보다 작은 경우에만 데이터선의 수리가 가능하고, 수직 방향으로 수개의 화소에 걸쳐 데이터선이 크게 유실되거나, 제 1게이트선의 위 및 그 단차부 등에서 발생하는 데이터선의 단선은 수리가 불가능하게 된다는 문제점이 있다. 즉, 예컨대 도 1에 도시한 바와 같이 '나' 부분이 단선되었다고 하면, 상기 제 2 연결부(14)로 이 부분을 수리하는 것은 불가능하게 된다.
한편, 화소전극(40)과 상기 제1,제2 게이트선(11,12) 및 제1, 제2 연결부(13,14)와 중첩되는 부분에는 축적용량(Cst)이 형성된다. 이러한 축적용량은 킥백(kick-back) 전압을 낮추고, 또한 TFT와 화소 캐패시터로부터의 전류누설을 최소화하기 위해 사용되나, 상기 축적용량은 게이트선(10)의 부하용량을 증가시키기 때문에, 게이트선(10)의 신호 지연을 초래한다는 문제점이 있다. 이러한 게이트선(10)의 신호지연은, TFT LCD가 대형화, 고정세화 되는 근래에 더욱 큰 문제로 된다.
본 발명은 이와 같은 문제점을 해결하기 위한 것으로서 수개의 화소에 걸쳐서 데이터선이 크게 유실되거나 게이트선의 위 등에서 발생한 데이터선의 단선을 수리하기 위한 것이다.
또한 본 발명은 데이터과 공통 배선의 교차에 의해 생기는 데이터선의 신호전송의 지연을 감소시키기 위한 것이다.
도 1은 종래의 액정 표시 장치의 화소구조를 나타내는 도면이다.
도 2a 및 도 2b는 본 발명의 제1 실시예의 화소구조를 나타내는 도면으로, 도 2a는 데이터선의 수리 전을 나타내며 도 2b는 데이터선의 수리 후를 나타낸다.
도 3a 및 3b는 본 발명의 제2 실시예의 화소구조를 나타내는 도면으로, 도 3a는 데이터선의 수리 전을 나타내며 도 3b는 데이터선의 수리 후를 나타낸다.
도 4는 도 2의 A-A'선에서 본 단면도를 나타낸 도면이다.
도 5는 본 발명의 제 3실시예의 화소 구조를 나타내는 도면이다.
도 6은 도 5의 B-B'선에서 본 단면도를 나타내는 도면이다.
본 발명의 액정 표시 장치에 의하면.
게이트선과, 상기 게이트선과 절연되어 교차하는 제1 방향의 데이터선과, 상기 데이터선과 같은 방향으로 배치되는 공통 배선과, 상기 데이터선 및 상기 공통 배선과 절연되어 교차하는 수리용 패턴을 각각 배치하며,
또한, 상기 공통 배선과 일부 중첩되어 있는 화소 전극과, 상기 게이트선에 연결되는 게이트 전극과 상기 데이터선에 연결되는 소스 전극과 상기 화소 전극에 연결되는 드레인 전극으로 이루어지는 박막 트랜지스터를 형성한다.
이 때, 상기 데이터선과 상기 공통 배선은 동일 층에 동일 금속으로 형성하고 상기 게이트선과 상기 수리용 패턴은 동일 층에 동일 금속으로 형성하는 것이 바람직하다.
상기 공통 배선에 양 끝단에서 공통 전위를 인가하여 공통 배선과 화소 전극의 중첩에 의한 축적 용량을 형성하는 것이 바람직하며, 상기 공통 배선을 블랙 매트릭스와 중첩되도록 하는 것이 바람직하다.
본 발명의 다른 액정 표시 장치에 의하면,
서로 평행한 다수의 게이트선과, 상기 게이트선과 절연되어 교차하며 서로 평행한 다수의 데이터선과, 상기 데이터선과 같은 방향으로 배치되며 공통 전위가 인가되는 공통 배선을 각각 배치하며, 상기 게이트선과 상기 데이터선의 교차에 의해 정의되는 화소 영역내에 상기 공통 배선에 연결되는 다수의 공통 전극을 상기 공통 배선에 평행하게 배치한다.
또한, 다수의 화소 전극을 상기 공통 배선과 상기 공통 전극 사이에 배치하고, 수리용 패턴을 상기 데이터선 및 상기 공통 배선과 절연되어 교차하도록 하며, 상기 게이트선에 연결되는 게이트 전극과 상기 데이터선에 연결되는 소스 전극과 상기 화소 전극에 연결되는 드레인 전극으로 이루어지는 박막 트랜지스터를 형성한다.
이 때, 공통 전위를 상기 공통 배선의 양 끝단으로부터 인가하여 상기 공통 전극으로 공급하는 것이 바람직하며, 연결부를 통해 상기 화소 전극을 서로 연결하고, 상기 공통 배선과 상기 연결부를 일부 중첩하게 하여 축적 용량을 형성하는 것이 바람직하다.
또한, 상기 데이터선, 상기 공통 배선, 상기 공통 전극을 동일 층에 동일 금속으로 형성하고 , 상기 게이트선, 상기 수리용 패턴, 상기 연결부를 동일 층에 동일 금속으로 형성하는 것이 바람직하다.
본 발명의 액정 표시 장치의 신호선 수리 방법에 의하면,
게이트선과, 상기 게이트선과 절연되어 교차하는 제1 방향의 데이터선과, 상기 데이터선과 같은 방향으로 배치되는 공통 배선과, 상기 데이터선 및 상기 공통 배선과 절연되어 교차하는 수리용 패턴과, 상기 공통 배선과 일부 중첩되어 있는 화소 전극과, 상기 게이트선에 연결되는 게이트 전극과 상기 데이터선에 연결되는 소스 전극과 상기 화소 전극에 연결되는 드레인 전극으로 이루어지는 박막 트랜지스터를 포함하는 화소구조를 형성하고,
상기 데이터선이 단선된 경우에는 상기 공통 배선과 상기 수리용 패턴을 이용하여 상기 단선된 데이터선을 수리한다.
이때, 상기 수리용 패턴이 하나의 화소마다 마련되어 있으면,
데이터선의 단선 부분의 상하측에 있는 상기 수리용 패턴과 상기 단선된 데이터선 및 상기 단선된 데이터선에 인접하는 상기 공통 배선을 각각 단락시키고 상기 공통 배선의 단락된 부분의 상하측을 각각 개방시킴으로써 상기 데이터선을 수리할 수 있다.
한편, 상기 수리용 패턴이 수개의 화소에 걸쳐 상기 게이트선과 평행하게 배열되는 더미 게이트선인 경우에는,
데이터선의 단선 부분의 상하측에 있는 상기 더미 게이트선과 상기 단선된 데이터선 및 상기 단선된 데이터선에 인접하는 상기 공통 배선을 각각 단락시키고, 상기 더미 게이트선의 단락된 부분의 좌우측과 상기 공통 배선의 단락된 부분의 상하측을 각각 개방함으로써 상기 데이터선을 수리할 수 있다.
이하에서는 도면을 참조하여 본 발명에 대해 상세하게 설명한다.
도 2a 및 도 2b는 TN(twisted nematic)방식의 TFT-LCD에 적용되는 본 발명의 제1 실시예를 나타내는 화소구조로서, 도 2a는 데이터선의 수리 전을 나타내며, 도 2b는 데이터선의 수리 후를 나타낸다.
도 4는 도 2의 A-A'선에서 본 단면도이다. 도 2와 도 4에 도시한 바와 같이 제 1실시예에 의하면, 하부 기판(1)상에 게이트선(10)이 배치되며, 데이터선(30)이 상기 게이트선(10)에 수직한 방향으로 배열되고, 이 게이트선(10)과 데이터(30)의 사이에는 절연막(20)이 형성되어 있다. 이 데이터선(30)과 평행하게 독립 방식의 공통 배선(31)이 배치된다. 공통 배선(31)은 끝단에서 상하 방향 모두 공통 전위를 인가할 수 있도록 되어 있다.(도시하지 않음) 이 때, 도 4에 도시한 바와 같이 데이터선(30)과 공통 배선(31)을 동일 층에 동일 금속으로 형성하면 제조 공정을 단순하게 할 수 있다.
데이터선(30)과 공통 배선(31)은 보호 절연막(21)으로 덮혀 있으며, 보호 절연막(21) 상에 화소 전극(40)이 공통 배선(31)과 중첩되게 배치되어 있다. 화소 전극(40)과 공통 배선(31)이 보호절연막(21)을 통해 중첩되어 있기 때문에 중첩된 부분에 축적 용량이 형성되게 된다. 이러한 축적용량은 전술한 바와 같이 킥백 전압을 낮추고, 또한 TFT와 화소 캐패시터로부터의 전류누설을 감소시킨다. 한편, 이 공통 배선(31)은 데이터선(30)과 교차되지 않기 때문에, 교차부로 의한 데이터 신호의 지연은 생기지 않게 된다.
데이터선(30) 및 공통 배선(31)과 절연되어 교차하는 수리용 패턴(15)이 각 화소마다 배치되어 있다. 이 때에도, 게이트선(10)과 수리용 패턴(15)을 동일 층에 동일 금속으로 형성하면 제조 공정을 단순하게 할 수 있다.
게이트선(10)과 데이터선(30)이 교차하는 부분에는 TFT(50)가 형성되어 있으며, TFT(30)의 게이트, 소스, 드레인에는 각각 게이트선(10), 데이터선(30), 화소전극(40)이 각각 연결되어 있다.
상부 기판(70)의 밑에는 블랙 매트릭스(60)가 부착되어 있으며, 이 블랙 매트릭스(60)를 공통 배선(31)과 중첩되도록 배치함으로써 공통 배선에 의해 생기는 개구율의 감소를 막을 수 있다.
다음에, 제 1실시예에 의한 데이터선의 수리 방법을 설명한다.
데이터선(30)의 '다' 부분이 단선되었다고 가정하자. 그러면, 도 2의 (B)에 도시한 바와 같이 단선 부분(다)의 상하측에 있는 수리용 패턴(15)과 단선된 데이터선(30)이 교차하는 부분(d, d')과, 상기 수리용 패턴(15)과 상기 데이터선(30)에 인접하는 공통 배선(31)이 교차하는 부분(e, e')을 각각 레이저로 단락 시킨다. 그리고 단락된 공통 배선(31)의 상하측 부분(f, f')을 각각 개방시킨다.
이와 같이 하면, 데이터 신호는 데이터선→상부 수리용 패턴→분리된 공통 배선→하부 수리용 패턴→데이터선의 경로로 단선 부위를 우회하여 진행할 수 있다. 이 경우에 있어서, 상기 공통 배선은 양쪽 끝단에서 동시에 공통 전위가 인가되기 때문에 분리된 공통 배선을 제외한 나머지 부분에는 여전히 정상적인 전압이 인가되어 축적 용량이 형성된다. 한편, 데이터선이 수개의 화소영역에 걸쳐 단선된 경우에도, 위에서 설명한 것과 마찬가지의 방법으로 단선된 데이터선을 수리할 수 있다.
도 3a 및 도 3b는 TN 방식의 TFT-LCD에 적용되는 본 발명의 제2 실시예를 나타내는 도면으로, 3a는 데이터선의 수리전을 나타내며 3b는 데이터선의 수리 후를 나타낸다.
도 3a 및 도 3b에 도시한 바와 같이 제2 실시예는 제1 실시예와 거의 유사하며, 제 1 실시예의 수리용 패턴(15)이 수개의 화소에 걸쳐 게이트선(10)에 평행하게 배치되는 더미 게이트선(16)으로 대체되었다. 이 더미 게이트선(16)은 화소전극(40)과 중첩되어 있으며, 더미 게이트선(16)에 게이트 신호나 공통 전극 신호를 인가할 수 있다. 이 경우, 제1 실시예에 비해 축적 용량을 더 증가시켜 킬 수 있어 킥백 전압을 더 낮출 수 있으며, TFT와 화소 캐패시터로부터의 전류누설을 최소화할 수 있다. 한편, 제 2실시예에서는 게이트선(10)과 더미 게이트선(16)이 연결되지 않기 때문에 축적 용량이 증가하더라도 게이트신호의 지연은 생기지 않게 된다.
다음에, 이 더미 게이트선(16)을 이용한 데이터선 수리 방법을 설명한다,
먼저, 데이터선(30)의 일부인 '라' 부분이 단선되었다고 가정하자. 그러면, 도 3b에 도시한 바와 같이 단선 부분(라)의 상하측에 있는 더미 게이트선(16)과 단선된 데이터선(30)이 교차하는 부분(g, g')과, 상기 더미 게이트선(16)과 상기 데이터선(30)에 인접하는 공통 배선(31)이 교차하는 부분(h, h')을 각각 레이저로 단락 시킨다. 그리고 단락된 공통 배선(31)의 상하측 부분(k, k')과 단락된 더미 게이트선(16)의 좌우측 부분(i, i',j, j')을 각각 개방시킨다. 이와 같이 하면, 제 1실시예에서 설명한 바와 마찬가지로 데이터 신호는 데이터선→상부 수리용 패턴→분리된 공통 배선→하부 수리용 패턴→데이터선의 순으로 단선 부위를 우회하여 진행할 수 있다. 이 경우에 있어서도, 상기 공통 배선은 양쪽 끝단에서 동시에 공통 전위가 인가되기 때문에 분리된 공통 배선을 제외한 나머지 부분에는 여전히 정상적인 전압이 인가되어 축적 용량이 형성된다.
본 발명의 제1 실시예와 제2 실시예에 의하면, 공통 배선을 불투명 금속으로 사용하였으나, 불투명 금속 대신 투명 도전막으로 형성할 수도 있다. 이 경우에는 개구율의 감소를 더욱 방지할 수 있다.
도 5는 본 발명의 제 3실시예를 나타내는 도면으로서, 공통 전극과 화소 전극이 동일 기판상에 있는 IPS (In Plane Switching) 방식의 TFT-LCD에 적용되는 화소 구조를 나타내는 도면이며, 도 6은 도 5의 B-B'선에서 본 단면도이다. 도 5 및 도 6에 도시한 바와 같이, 본 발명의 제 3실시예에 의하면, 투명한 기판(90) 위에 게이트선(200), 수리용 패턴(210), 연결부(220)가 동일 층에 형성되며, 이 위에 게이트 절연막(300)이 형성된다. 그 후, 반도체층(400) 즉, 비정질 실리콘층(410)과 고농도 비정질 실리콘층(420, 430)이 차례로 형성된다. 그리고 나서, 데이터선(100), 데이터선의 분지인 소스 전극(110), 드레인 전극(120), 화소 전극(130,140), 공통 전극(160), 공통 배선(150)이 동일 층에 형성되고, 이 위에 보호막(330)이 형성된다.
이 때, 화소 전극(130, 140)은 콘택 홀(310)을 통해 연결부(220)에 연결되며, 공통 배선(150)과 공통 전극(160)은 서로 연결되어 있다. 공통 배선(150)과 연결부(220)가 중첩되는 부분에는 축적 용량(350)이 형성되어 킥백 전압을 낮춘다. 또한, 공통 배선(150)은 데이터선(100)에 평행하게 배열되어 있으며, 공통 전극(160)과 공통 배선(150) 사이에 화소 전극(130, 140)이 배열되어 있다. 공통 전압은 공통 배선(150)의 양 끝단으로부터 인가되어, 공통 배선(150)을 통해 공통 전극(160)으로 공급된다.
제 3실시예와 같은 화소구조하에서 데이터가 단선된 경우에는, 제 1 및 제 2 실시예와 마찬가지로 공통 배선(150)과 수리용 패턴(210)을 사용하여 데이터선(100)을 수리할 수가 있다. 예컨대, 데이터선(100)의 '마' 부분이 단선되었다고 하면, 도 5에 도시한 바와 같이, 단선 부분 '마'의 상하측에 있는 수리용 패턴(210)과 단선된 데이터선(100)이 교차하는 부분(l, m)과, 상기 수리용 패턴(210)과 상기 데이터선(100)에 인접하는 공통 배선(150)이 교차하는 부분(l', m')을 각각 레이저로 단락 시킨다. 그리고 단락된 공통 배선(150)의 상하측 부분(n, n')을 각각 개방시킨다.
이와 같이 하면, 데이터 신호는 제 1 실시예와 마찬가지로 데이터선의 단선된 부분을 우회하여 진행할 수 있다.
제 3실시예에 의하면, 게이트선(200), 수리용 패턴(210), 연결부(220)를 동일층으로 형성하였으나, 다른 층으로 형성하여도 무방하며, 또한 수리용 패턴(210) 대신 제 2실시예와 마찬가지로 더미 게이트선을 사용하여도 된다.
이와 같은 본 발명에 의하면, 수개의 화소에 걸쳐서 데이터선이 크게 유실되거나 게이트선의 위 및 등에서 발생한 데이터선의 단선 수리가 가능하며, 또한 종래 데이터선과 공통 배선의 교차에 의해 생기는 데이터선의 신호전송의 지연을 감소시킬 수 있다.

Claims (20)

  1. 게이트선과,
    상기 게이트선과 절연되어 교차하는 제1 방향의 데이터선과,
    상기 데이터선과 같은 방향으로 배치되는 공통 배선과,
    상기 데이터선 및 상기 공통 배선과 절연되어 교차하는 수리용 패턴과,
    상기 공통 배선과 일부 중첩되는 화소 전극과,
    상기 게이트선에 연결되는 게이트 전극과 상기 데이터선에 연결되는 소스 전극과 상기 화소 전극에 연결되는 드레인 전극으로 이루어지는 박막 트랜지스터를 포함하는 액정 표시 장치.
  2. 제 1항에 있어서,
    상기 수리용 패턴은 하나의 화소마다 형성되는 액정 표시 장치.
  3. 제 1항에 있어서,
    상기 수리용 패턴은 수개의 화소에 걸쳐 상기 게이트선과 평행하게 배열되는 더미 게이트선인 액정 표시 장치.
  4. 제 1항 내지 제 3항 중 어느 한 항에 있어서,
    상기 공통 배선의 양 끝단에서 공통 전위가 인가되는 액정 표시 장치.
  5. 제 3항에 있어서,
    상기 더미 게이트선에 게이트 신호나 공통 전극신호가 인가되는 액정 표시 장치.
  6. 제 1항 내지 제 3항 중 어느 한 항에 있어서,
    상기 데이터선과 상기 공통 배선은 동일 층에 동일 금속으로 형성되는 액정 표시 장치.
  7. 제 1항 내지 제 3항 중 어느 한 항에 있어서,
    상기 공통 배선은 투명 도전막인 액정 표시 장치.
  8. 제 6항에 있어서,
    상기 공통 배선은 블랙 매트릭스와 중첩되어 있는 액정 표시 장치.
  9. 제 1항 내지 제 3항 중 어느 한 항에 있어서,
    상기 게이트선과 상기 수리용 패턴은 동일 층에 동일 금속으로 형성되는 액정 표시 장치.
  10. 서로 평행한 다수의 게이트선과,
    상기 게이트선과 절연되어 교차하며 서로 평행한 다수의 데이터선과,
    상기 데이터선과 같은 방향으로 배치되며 공통 전위가 인가되는 공통 배선과,
    상기 게이트선과 상기 데이터선의 교차에 의해 정의되는 화소 영역내에서 상기 공통 배선에 평행하게 배열되며 상기 공통 배선에 연결되는 하나 이상의 공통 전극과,
    상기 공통 배선 및 상기 공통 전극 사이에 배치되는 하나 이상의 화소 전극과,
    상기 데이터선 및 상기 공통 배선과 절연되어 교차하는 수리용 패턴과,
    상기 게이트선에 연결되는 게이트 전극과 상기 데이터선에 연결되는 소스 전극과 상기 화소 전극에 연결되는 드레인 전극으로 이루어지는 박막 트랜지스터를 포함하는 액정 표시 장치.
  11. 제 10항에 있어서,
    상기 복수의 화소 전극은 연결부를 통해 서로 연결되는 액정 표시 장치.
  12. 제 11항에 있어서,
    상기 공통 배선과 상기 연결부는 일부 중첩되어 축적 용량을 형성하는 액정 표시 장치.
  13. 제 10항에 있어서,
    상기 수리용 패턴은 하나의 화소마다 형성되는 액정 표시 장치.
  14. 제 10항에 있어서,
    상기 수리용 패턴은 수개의 화소에 걸쳐 상기 게이트선과 평행하게 배열되는 더미 게이트선인 액정 표시 장치.
  15. 제 10항 내지 제 14항 중 어느 한 항에 있어서,
    상기 공통 전위는 상기 공통 배선의 양 끝단으로부터 인가되어 상기 공통 전극으로 공급되는 액정 표시 장치.
  16. 제 15항에 있어서,
    상기 데이터선, 상기 공통 배선, 상기 공통 전극은 동일 층에 동일 금속으로 형성되는 액정 표시 장치.
  17. 제 15항에 있어서,
    상기 게이트선, 상기 수리용 패턴, 상기 연결부는 동일 층에 동일 금속으로 형성되는 액정 표시 장치.
  18. 게이트선과, 상기 게이트선과 절연되어 교차하는 제1 방향의 데이터선과,
    상기 데이터선과 같은 방향으로 배치되는 공통 배선과, 상기 데이터선 및 상기 공통 배선과 절연되어 교차하는 수리용 패턴과, 상기 공통 배선과 일부 중첩되는 화소 전극과, 상기 게이트선에 연결되는 게이트 전극과 상기 데이터선에 연결되는 소스 전극과 상기 화소 전극에 연결되는 드레인 전극으로 이루어지는 박막 트랜지스터를 포함하는 화소구조를 형성하는 단계와,
    상기 데이터선이 단선된 경우 상기 공통 배선과 상기 수리용 패턴을 이용하여 상기 단선된 데이터선을 수리하는 단계를 포함하는 액정 표시 장치의 신호선 수리 방법.
  19. 제 18항에 있어서,
    상기 수리용 패턴은 하나의 화소마다 마련되어 있으며,
    상기 데이터선을 수리하는 단계는
    데이터선의 단선 부분의 상하측에 있는 상기 수리용 패턴과 상기 단선된 데이터선 및 상기 단선된 데이터선에 인접하는 상기 공통 배선을 각각 단락시키는 단계와,
    상기 공통 배선의 단락된 부분의 상하측을 각각 개방시키는 단계를 포함하는 액정 표시 장치의 신호선 수리 방법.
  20. 제 18항에 있어서,
    상기 수리용 패턴은 수개의 화소에 걸쳐 상기 게이트선과 평행하게 배열되는 더미 게이트선이며,
    상기 데이터선을 수리하는 단계는
    데이터선의 단선 부분의 상하측에 있는 상기 더미 게이트선과 상기 단선된 데이터선 및 상기 단선된 데이터선에 인접하는 상기 공통 배선을 각각 단락시키는 단계와,
    상기 더미 게이트선의 단락된 부분의 좌우측과 상기 공통 배선의 단락된 부분의 상하측을 각각 개방하는 단계를 포함하는 액정 표시 장치의 신호선 수리 방법.
KR1019970048782A 1997-09-25 1997-09-25 액정 표시 장치 및 데이터선 수리 방법 KR19990026583A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970048782A KR19990026583A (ko) 1997-09-25 1997-09-25 액정 표시 장치 및 데이터선 수리 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970048782A KR19990026583A (ko) 1997-09-25 1997-09-25 액정 표시 장치 및 데이터선 수리 방법

Publications (1)

Publication Number Publication Date
KR19990026583A true KR19990026583A (ko) 1999-04-15

Family

ID=66045112

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970048782A KR19990026583A (ko) 1997-09-25 1997-09-25 액정 표시 장치 및 데이터선 수리 방법

Country Status (1)

Country Link
KR (1) KR19990026583A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100507277B1 (ko) * 2001-05-30 2005-08-09 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 패널 제조방법
KR100686224B1 (ko) * 2000-01-07 2007-02-22 삼성전자주식회사 액정 표시 장치용 박막 트랜지스터 기판, 그 제조 방법 및그 수리 방법
KR100859509B1 (ko) * 2002-02-27 2008-09-22 삼성전자주식회사 박막 트랜지스터 어레이 기판
KR101319272B1 (ko) * 2006-03-14 2013-10-16 엘지디스플레이 주식회사 액정 표시 장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100686224B1 (ko) * 2000-01-07 2007-02-22 삼성전자주식회사 액정 표시 장치용 박막 트랜지스터 기판, 그 제조 방법 및그 수리 방법
KR100507277B1 (ko) * 2001-05-30 2005-08-09 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 패널 제조방법
KR100859509B1 (ko) * 2002-02-27 2008-09-22 삼성전자주식회사 박막 트랜지스터 어레이 기판
KR101319272B1 (ko) * 2006-03-14 2013-10-16 엘지디스플레이 주식회사 액정 표시 장치

Similar Documents

Publication Publication Date Title
US7291860B2 (en) Thin film transistor array panel
US6100948A (en) Matrix-type display capable of being repaired by pixel unit and a repair method therefor
US6307216B1 (en) Thin film transistor panels for liquid crystal displays
US7209193B2 (en) Matrix-type display device capable of being repaired in pixel unit
KR20030016534A (ko) 액정 표시 장치
US6429908B1 (en) Method for manufacturing a gate of thin film transistor in a liquid crystal display device
KR100313245B1 (ko) 리페어 기능을 갖는 액정표시소자
KR20040086926A (ko) 수평 전계 인가형 액정 표시 장치 및 그 제조 방법
US6646694B2 (en) Method of repairing LCD data lines
US7480431B2 (en) Thin film transistor array substrate and liquid crystal display devices
KR19990026583A (ko) 액정 표시 장치 및 데이터선 수리 방법
KR100483521B1 (ko) 액정표시장치의화소구조
KR20040074931A (ko) 표시 장치용 전극 기판
KR0158641B1 (ko) 화소의 단위로 수리 가능한 수리 구조를 갖춘 행렬형 표시 장치
KR0151269B1 (ko) 액정표시장치
KR100218508B1 (ko) 액정 표시 장치의 박막 트랜지스터 기판
KR100520376B1 (ko) 액정 표시 장치
KR100477131B1 (ko) 액정 표시 장치의 화소 수리 방법
KR100218509B1 (ko) 액정 표시 장치
KR100315924B1 (ko) 액정표시장치용박막트랜지스터기판
KR100477143B1 (ko) 액정표시장치의화소수리방법
KR100299687B1 (ko) 액정표시장치
JP3429443B2 (ja) アクティブマトリクス基板及び液晶表示装置
KR100752207B1 (ko) 액정표시장치
KR100242444B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 수리 방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid