KR20070064695A - Signal generator using the noise detector - Google Patents

Signal generator using the noise detector Download PDF

Info

Publication number
KR20070064695A
KR20070064695A KR1020050125042A KR20050125042A KR20070064695A KR 20070064695 A KR20070064695 A KR 20070064695A KR 1020050125042 A KR1020050125042 A KR 1020050125042A KR 20050125042 A KR20050125042 A KR 20050125042A KR 20070064695 A KR20070064695 A KR 20070064695A
Authority
KR
South Korea
Prior art keywords
signal
noise
unit
input
filter unit
Prior art date
Application number
KR1020050125042A
Other languages
Korean (ko)
Inventor
이상대
Original Assignee
어보브반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 어보브반도체 주식회사 filed Critical 어보브반도체 주식회사
Priority to KR1020050125042A priority Critical patent/KR20070064695A/en
Publication of KR20070064695A publication Critical patent/KR20070064695A/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00361Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • H03K5/1252Suppression or limitation of noise or interference

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

A signal generator using a noise detector is provided to stably operate devices using an input signal as a main signal by generating an interrupt signal when the noise over a reference value is detected. A signal generator(200) using a noise detector includes an input buffer(210), a signal output part(201), and a noise detection part(202). The input buffer(210) is connected to a signal output part(201) and outputs an input signal(Vi) delaying a predetermined time. The signal output part(201) consists of a first filter part(215) and a latch part(220). The first filter part(215) selectively outputs a signal having a needed frequency by removing the noise. The latch part(220) outputs input signal(Vi) without the noise. The noise detection part(202) selectively outputs the signal corresponding to the required frequency by removing noise generated when the input signal(Vi) applied from the outside is transited from high to low or from low to high.

Description

노이즈 검출장치를 이용한 신호 발생장치{Signal Generator using the Noise Detector}Signal generator using a noise detector {Signal Generator using the Noise Detector}

도 1은 종래 기술에 의한 신호 발생장치를 나타낸 블럭도이다.1 is a block diagram showing a signal generator according to the prior art.

도 2는 종래 기술에 의한 신호 발생장치의 타이밍도이다.2 is a timing diagram of a signal generator according to the prior art.

도 3은 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치를 나타낸 블럭도이다.3 is a block diagram showing a signal generator using the noise detection device according to the present invention.

도 4는 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치의 타이밍도이다.4 is a timing diagram of a signal generator using the noise detection device according to the present invention.

< 도면의 주요부분에 대한 부호의 설명 ><Description of Symbols for Major Parts of Drawings>

200 : 노이즈 검출 장치를 이용한 신호 발생장치200: signal generator using a noise detection device

201 : 신호 출력부 202 : 노이즈 검출부201: signal output unit 202: noise detector

210 : 입력버퍼 215 : 제1 필터부210: input buffer 215: first filter part

220 : 래치부 225 : 제2 필터부220: latch portion 225: second filter portion

230 : NMH 검출부 235 : NML 검출부230: NMH detector 235: NML detector

240 : 펄스 발생기 250 : 카운터부240: pulse generator 250: counter

260 : 비교부 270 : 인터럽트 발생기260: comparator 270: interrupt generator

본 발명은 노이즈 검출장치를 이용한 신호 발생장치에 관한 것으로서, 외부로부터 인가되는 입력신호의 노이즈를 검출하여 입력신호의 신뢰성을 판단하는 노이즈 검출장치를 이용한 신호 발생장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a signal generator using a noise detector, and more particularly to a signal generator using a noise detector for detecting noise of an input signal applied from the outside and determining the reliability of the input signal.

일반적으로, 신호 발생장치는, 외부로부터 인가되는 입력신호의 노이즈(noise)를 제거하기 위해 필터를 이용한다.In general, a signal generator uses a filter to remove noise of an input signal applied from the outside.

그런데, 입력신호의 노이즈는 외부 구현회로에 따라 다르게 발생되므로 신호 발생장치에 구비된 필터에 의해 모두 제거되지 않는다.However, since the noise of the input signal is generated differently according to the external implementation circuit, it is not all removed by the filter provided in the signal generator.

이에 따라, 상기 입력신호가 노이즈에 의해 왜곡되어 출력됨으로써, 상기 입력신호를 메인신호로 사용하여 동작하는 장치에서 오동작이 발생하는 문제가 있다.Accordingly, since the input signal is distorted and outputted by noise, a malfunction occurs in an apparatus operating by using the input signal as a main signal.

그럼, 이하 도 1 및 도 2를 참조하여 종래 기술에 의한 신호 발생장치에 대하여 상세히 설명한다.Next, a signal generator according to the prior art will be described in detail with reference to FIGS. 1 and 2.

도 1은 종래 기술에 의한 신호 발생장치를 나타낸 블럭도이며, 도 2는 종래 기술에 의한 신호 발생장치의 타이밍도이다.1 is a block diagram showing a signal generator according to the prior art, Figure 2 is a timing diagram of a signal generator according to the prior art.

먼저, 도 1에 도시한 바와 같이, 종래 기술에 의한 신호 발생장치(100)는, 입력버퍼(110), 필터부(130) 및 래치부(140)로 구성된다.First, as shown in FIG. 1, the signal generator 100 according to the related art is composed of an input buffer 110, a filter unit 130, and a latch unit 140.

여기서, 상기 입력버퍼(110)는, 필터부(130)와 연결되어 있으며, 도 2에 도시한 바와 같이, 로우(Low) 상태의 리드신호(Rd)가 인가될때 외부로부터 인가된 입력신호(Vi)를 출력하게 되며, 이에 따라, 상기 입력신호(Vi)는 소정시간 지연된다.Here, the input buffer 110 is connected to the filter unit 130, and as shown in FIG. 2, when the read signal Rd in the low state is applied, the input signal Vi is applied from the outside. ), And thus, the input signal Vi is delayed for a predetermined time.

상기 필터부(130)는, 상기 입력버퍼(110) 및 래치부(140)와 연결되어 있으며, 상기 입력버퍼(110)를 통해 지연되어 출력된 입력신호(Vi)의 노이즈를 제거한 후, 상기 래치부(140)에 전송한다.The filter unit 130 is connected to the input buffer 110 and the latch unit 140, and after removing the noise of the input signal (Vi) delayed through the input buffer 110, the latch It sends to the unit 140.

상기 래치부(140)는, 상기 필터부(130)와 연결되어 있으며, 상기 필터부(130)에 의해 노이즈가 제거된 입력신호(Vi)를 출력신호(Vz)로 출력한다.The latch unit 140 is connected to the filter unit 130 and outputs an input signal Vi from which noise is removed by the filter unit 130 as an output signal Vz.

그런데, 상기 필터부(130)는, 상기 입력버퍼(110)로부터 전송된 입력신호(Vi)의 모든 노이즈를 제거하지 못하고 일부의 노이즈가 정상적인 데이터와 함께 상기 래치부(140)에 전송된다. However, the filter unit 130 does not remove all the noise of the input signal Vi transmitted from the input buffer 110, and some noise is transmitted to the latch unit 140 together with the normal data.

이에 따라, 상기 노이즈가 포함된 출력신호(Vz)를 메인신호로 사용하는 장치들은 상기 출력신호(Vz)에 의해 오동작이 발생하는 문제가 있다.Accordingly, devices using the output signal Vz including the noise as the main signal have a problem in that malfunction occurs due to the output signal Vz.

따라서, 본 발명은 상기 문제점을 해결하기 위하여 이루어진 것으로서, 외부로부터 인가되는 입력신호를 노이즈 검출장치를 통해 상기 입력신호의 노이즈를 검출하여 일정값 이상의 노이즈가 검출될 경우 인터럽트 신호를 발생시켜 회로의 오동작을 방지하는 노이즈 검출 장치를 이용한 신호 발생장치를 제공하는데 있다.Accordingly, the present invention has been made to solve the above-mentioned problem, and when an input signal applied from the outside is detected through a noise detection device, the noise of the input signal is detected and an interrupt signal is generated when a noise of a predetermined value or more is detected. It is to provide a signal generator using a noise detection device for preventing.

상기 목적을 달성하기 위한 본 발명에 의한 노이즈 검출장치는, 외부로부터 인가된 입력신호를 소정시간 지연시켜 출력하는 입력버퍼; 상기 입력버퍼에서 출력된 입력신호의 상태가 천이될 경우에 발생되는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력하는 신호출력부; 및 상기 외부로부터 인가된 입력신호의 노이즈를 검출하며, 상기 검출된 노이즈가 일정값 이상일 경우 인터럽트 신호를 발생시켜 CPU에 전달하는 노이즈 검출부;를 포함한다.According to an aspect of the present invention, there is provided a noise detection apparatus comprising: an input buffer configured to delay and output an input signal applied from an external device for a predetermined time; A signal output unit which selectively outputs a signal corresponding to a desired frequency by removing noise generated when the state of the input signal output from the input buffer is changed; And a noise detector configured to detect noise of the input signal applied from the outside, and generate an interrupt signal and transmit the interrupt signal to the CPU when the detected noise is equal to or greater than a predetermined value.

또한, 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치에 있어서, 상기 노이즈 검출부는, 상기 외부로부터 인가된 입력신호의 상태가 천이될 경우에 발생되는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력하는 제2 필터부; 상기 제2 필터부에 연결되어 상기 제2 필터부로부터 출력된 신호의 NMH를 정하여 상기 제2 필터부로부터 출력된 신호가 NMH 이하로 떨어지면 NMH 신호를 발생시키는 NMH 검출부; 상기 제2 필터부에 연결되어 상기 제2 필터부로부터 출력된 신호의 NML을 정하여 상기 제2 필터부로부터 출력된 신호가 NML 이하로 떨어지면 NML 신호를 발생시키는 NML 검출부; 상기 NMH 및 NML 검출기에 연결되어 상기 NMH 신호 및 NML 신호 모두 하이일 경우 펄스신호를 발생시키는 펄스 발생기; 상기 펄스 발생기에 연결되어 상기 펄스신호의 펄스 수를 계산하는 카운터부; 상기 카운터부에 연결되어 상기 계산된 상기 펄스 수와 외부로부터 인가되는 기준값을 비교하는 비교부; 및 상기 비교부에 연결되며, 상기 계산된 펄스 수가 기준값 이상일 경우, 인터럽트 신호를 발생시켜 CPU에 전달하는 인터럽트 발생기;를 포함하는 것 을 특징으로 한다.In addition, in the signal generator using the noise detection apparatus according to the present invention, the noise detection unit, by removing the noise generated when the state of the input signal applied from the outside transitions to selectively select a signal corresponding to the desired frequency A second filter unit outputting the same; An NMH detection unit connected to the second filter unit to determine an NMH of the signal output from the second filter unit and generate an NMH signal when the signal output from the second filter unit falls below NMH; An NML detector connected to the second filter unit to determine an NML of the signal output from the second filter unit and generate an NML signal when the signal output from the second filter unit falls below NML; A pulse generator coupled to the NMH and NML detectors for generating a pulse signal when both the NMH signal and the NML signal are high; A counter unit connected to the pulse generator to calculate the number of pulses of the pulse signal; A comparison unit connected to the counter unit to compare the calculated number of pulses with a reference value applied from the outside; And an interrupt generator connected to the comparator and generating an interrupt signal and transmitting the interrupt signal to the CPU when the calculated number of pulses is equal to or greater than a reference value.

또한, 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치에 있어서, 상기 카운터부는, 상기 비교부에서 상기 펄스 수와 기준값을 비교한 후, 클리어 신호를 통해 초기화 되는 것을 특징으로 한다.In the signal generator using the noise detection device according to the present invention, the counter unit may be initialized through a clear signal after comparing the number of pulses with a reference value in the comparison unit.

또한, 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치에 있어서, 상기 카운터부는, 상기 입력신호가 소정시간 지연되어 출력되도록 하는 일정 펄스의 리드신호를 상기 입력버퍼에 출력하는 것을 특징으로 한다.In the signal generation apparatus using the noise detection apparatus according to the present invention, the counter unit outputs a read signal of a predetermined pulse to the input buffer to output the input signal by a predetermined time delay.

또한, 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치에 있어서, 상기 신호출력부는, 상기 입력버퍼에 연결되며 상기 출력된 입력신호의 상태가 천이될 경우 발생하는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력하는 제1 필터부; 및 상기 제1 필터부에 연결되고, CPU에 의한 온/오프 제어를 통해 상기 노이즈가 제거된 입력신호를 출력하는 래치부;를 포함하는 것을 특징으로 한다.In addition, in the signal generating apparatus using the noise detection apparatus according to the present invention, the signal output unit is connected to the input buffer and removes the noise generated when the state of the output input signal is transitioned to correspond to the desired frequency A first filter unit selectively outputting a signal; And a latch unit connected to the first filter unit and outputting an input signal from which the noise is removed through on / off control by a CPU.

그럼, 이하 도 3 및 도 4를 참조하여 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치에 대하여 상세히 설명한다.Next, a signal generator using the noise detection apparatus according to the present invention will be described in detail with reference to FIGS. 3 and 4.

도 3은 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치를 나타낸 블럭도이며, 도 4는 본 발명에 의한 노이즈 검출장치를 이용한 신호 발생장치의 타이밍도이다.3 is a block diagram showing a signal generator using the noise detection device according to the present invention, Figure 4 is a timing diagram of a signal generator using the noise detection device according to the present invention.

우선, 도 3에 도시한 바와 같이, 본 발명에 의한 노이즈 검출 장치를 이용한 신호 발생장치(200)는, 입력버퍼(210), 신호출력부(201) 및 노이즈 검출부(202)로 구성된다.First, as shown in FIG. 3, the signal generator 200 using the noise detection apparatus by this invention is comprised from the input buffer 210, the signal output part 201, and the noise detection part 202. As shown in FIG.

상기 입력버퍼(210)는, 상기 신호출력부(201)와 연결되며, 외부로부터 인가된 입력신호(Vi)를 입력받아 상기 입력버퍼(210)로 인가되는 리드신호(Rd)가 로우 상태일 경우, 상기 입력신호(Vi)를 출력한다. 이때, 상기 리드신호(Rd)에 의해 상기 입력신호(Vi)는 소정시간 지연된다.When the input buffer 210 is connected to the signal output unit 201 and receives the input signal Vi applied from the outside, the read signal Rd applied to the input buffer 210 is low. And outputs the input signal Vi. At this time, the input signal Vi is delayed by a predetermined time due to the read signal Rd.

상기 신호출력부(201)는, 상기 입력버퍼(210)와 연결되며, 제1 필터부(215) 및 래치부(220)로 구성된다.The signal output unit 201 is connected to the input buffer 210 and includes a first filter unit 215 and a latch unit 220.

이때, 상기 제1 필터부(215)는, 상기 입력버퍼(210) 및 래치부(220)와 연결되며, 상기 입력버퍼(210)로부터 출력된 입력신호(Vi)의 상태가 하이에서 로우 상태 또는 로우에서 하이 상태로 천이될때 발생하는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력한다.In this case, the first filter unit 215 is connected to the input buffer 210 and the latch unit 220, and the state of the input signal Vi output from the input buffer 210 is high to low or It removes noise generated when transitioning from low to high state and selectively outputs a signal corresponding to a desired frequency.

또한, 상기 래치부(220)는, 상기 제1 필터부(215)와 연결되고, CPU(Central Processing Unit: 미도시함)에 의한 온/오프 제어를 통해 상기 노이즈가 제거된 입력신호(Vi)를 출력한다.In addition, the latch unit 220 is connected to the first filter unit 215 and the input signal Vi from which the noise is removed through on / off control by a central processing unit (CPU) (not shown). Outputs

상기 노이즈 검출부(202)는, 제2 필터부(225), NMH(Noise Margin High) 검출부(230), NML(Noise Margin Low) 검출부(235), 펄스 발생기(240), 카운터부(250), 비교부(260) 및 인터럽트 발생기(270)로 구성된다.The noise detector 202 may include a second filter 225, a noise margin high (NMH) detector 230, a noise margin low (NML) detector 235, a pulse generator 240, a counter 250, Comparing unit 260 and interrupt generator 270.

여기서, 상기 제2 필터부(225)는, 상기 NMH 검출부(230) 및 NML 검출부(235)와 연결되며, 외부로부터 인가된 입력신호(Vi)의 상태가 하이에서 로우 상태 또는 로우에서 하이 상태로 천이될때 발생되는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력한다.Here, the second filter unit 225 is connected to the NMH detector 230 and the NML detector 235, and the state of the input signal Vi applied from the outside is from high to low state or from low to high state. It selectively outputs the signal corresponding to the desired frequency by removing the noise generated when the transition occurs.

또한, 상기 NML 검출부(230)는, 상기 제2 필터부(225) 및 펄스 발생기(240)와 연결되며, 상기 노이즈가 제거된 입력신호(Vi)를 사용하는 장치가 정상적인 동작을 할 수 있는 NMH를 정하여, 상기 NMH 이하로 떨어지는 신호에 반응하는 NMH 신호(A)를 상기 펄스 발생기(240)에 전송한다.In addition, the NML detector 230 is connected to the second filter unit 225 and the pulse generator 240, the NMH that can operate a device using the input signal (Vi) from which the noise is removed The NMH signal A is transmitted to the pulse generator 240 in response to a signal falling below the NMH.

이때, 도 4에 도시한 바와 같이, 상기 NMH 신호(A)의 상태는, 상기 입력신호(Vi)가 상기 NMH 이하로 떨어질때 로우에서 하이로 천이 된다.In this case, as shown in FIG. 4, the state of the NMH signal A transitions from low to high when the input signal Vi falls below the NMH.

또한, 상기 NML 검출부(235)는, 상기 제2 필터부(225) 및 펄스 발생기(240)와 연결되며, 상기 노이즈가 제거된 입력신호(Vi)를 사용하여 구동되는 장치가 정상적인 동작을 할 수 있는 NML을 정하여 상기 NML 이하로 떨어지는 신호에 반응하는 NML 신호(B)를 상기 NMH 신호(A)와 함께 상기 펄스 발생기(240)에 전송한다.In addition, the NML detection unit 235 is connected to the second filter unit 225 and the pulse generator 240, the device driven by using the input signal (Vi) from which the noise is removed can perform a normal operation. The NML is transmitted to the pulse generator 240 along with the NMH signal A in response to a signal falling below the NML.

이때, 도 4에 도시한 바와 같이, 상기 NML 신호(B)의 상태는, 상기 입력신호(Vi)가 상기 NML 이하로 떨어질때 하이에서 로우로 천이 된다.In this case, as shown in FIG. 4, the state of the NML signal B transitions from high to low when the input signal Vi falls below the NML.

또한, 상기 펄스 발생기(240)는, 상기 NMH 검출부(230)와 NML 검출부(235) 및 카운터부(250)와 연결되며, 상기 NMH 검출부(230) 및 NML 검출부(235)로부터 전송된 NMH 신호(A) 및 NML 신호(B)를 서로 비교하여 펄스 신호(C)를 발생시킨다.In addition, the pulse generator 240 is connected to the NMH detector 230, the NML detector 235, and the counter 250, and the NMH signal transmitted from the NMH detector 230 and the NML detector 235 ( A) and the NML signal B are compared with each other to generate a pulse signal C.

이때, 상기 펄스 발생기(240)는, 도 4에 도시한 바와 같이, 상기 NMH 신호(A) 및 NML 신호(B)의 상태가 모두 하이 상태일 경우, 상기 펄스 신호(C)를 발생시킨다.In this case, as shown in FIG. 4, the pulse generator 240 generates the pulse signal C when the states of the NMH signal A and the NML signal B are both high.

또한, 상기 카운터부(250)는, 상기 펄스 발생기(240) 및 비교부(260)와 연결 되며, 상기 펄스 발생기(240)에서 출력된 펄스 신호(C)의 펄스 수를 계산한 카운트값(D)을 상기 비교부(260)에 전송한다.In addition, the counter 250 is connected to the pulse generator 240 and the comparator 260, the count value (D) calculated the number of pulses of the pulse signal (C) output from the pulse generator 240 ) Is transmitted to the comparison unit 260.

또한, 상기 비교부(260)에서 비교처리가 완료되었을 경우, 클리어 신호(Clr)를 통해 상기 카운트값(D)을 '0'으로 초기화시키고, 상기 입력버퍼(210)에 리드신호(Rd)를 전송하여 상기 입력버퍼(210)를 통해 출력된 입력신호(Vi)가 소정시간 지연되도록 한다.In addition, when the comparison process is completed in the comparison unit 260, the count value D is initialized to '0' through a clear signal Clr, and a read signal Rd is input to the input buffer 210. By transmitting the input signal (Vi) output through the input buffer 210 is delayed for a predetermined time.

또한, 상기 비교부(260)는, 상기 카운터부(250) 및 인터럽트 발생기(270)와 연결되며, 상기 카운터부(250)로부터 전송된 카운트값(D)과 외부로부터 상기 비교부(260)에 인가되는 기준값(Wt: 265)을 서로 비교하여 상기 카운트값(D)이 상기 기준값(265) 보다 같거나 클 경우, 상기 인터럽트 발생기(270)에 인터럽트 발생 신호를 전달한다. 이때, 상기 기준값(265)은, 각 장치의 특성에 따라 변경할 수 있다.In addition, the comparison unit 260 is connected to the counter unit 250 and the interrupt generator 270, and transmits the count value D transmitted from the counter unit 250 to the comparison unit 260 from the outside. When the count value D is equal to or greater than the reference value 265, the interrupt generation signal is transmitted to the interrupt generator 270 when the applied reference value Wt 265 is compared with each other. In this case, the reference value 265 may be changed according to the characteristics of each device.

예를 들면, 도 4에 도시한 바와 같이, 상기 카운터부(250)에서 계산된 카운터값(D)이 4이고, 상기 기준값(265)이 4라면, 상기 카운터값(D)은 상기 기준값과 같게되어 상기 인터럽트 발생기(270)에 인터럽트 발생 신호를 전달하게 된다.For example, as shown in FIG. 4, if the counter value D calculated by the counter unit 250 is 4 and the reference value 265 is 4, the counter value D is equal to the reference value. As a result, an interrupt generation signal is transmitted to the interrupt generator 270.

또한, 상기 인터럽트 발생기(270)는, 상기 비교부(260)와 연결되며, 상기 비교부(260)로부터 인터럽트 발생신호를 전송받아 인터럽트 신호(E)를 발생시키며, 상기 인터럽트 신호(E)는, 본 발명에 의한 노이즈 장치를 이용한 신호 발생장치(200)가 포함되어 있는 장치의 CPU에 전달된다.In addition, the interrupt generator 270 is connected to the comparator 260, receives an interrupt generation signal from the comparator 260, generates an interrupt signal E, and the interrupt signal E is The signal generator 200 using the noise device according to the present invention is transmitted to the CPU of the device.

이때, 상기 CPU는, 본 발명에 의한 신호 발생장치(200)로부터 전달된 상기 인터럽트 신호(E)에 의해 상기 입력신호(Vi)가 기준값(265) 이상의 노이즈를 포함하고 있다고 판단하고, 상기 입력신호(Vi)를 메인신호로 사용하는 장치들을 차단하여 상기 입력신호(Vi)에 의한 오동작을 방지할 수 있도록 한다.At this time, the CPU determines that the input signal Vi contains noise equal to or greater than a reference value 265 by the interrupt signal E transmitted from the signal generator 200 according to the present invention. By blocking devices using Vi as the main signal, malfunctions caused by the input signal Vi can be prevented.

이상에서 설명한 본 발명의 바람직한 실시예는 예시의 목적을 위해 개시된 것이며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러가지 치환, 변형 및 변경이 가능할 것이며, 이러한 치환, 변경 등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.Preferred embodiments of the present invention described above are disclosed for the purpose of illustration, and various substitutions, modifications, and changes within the scope of the technical spirit of the present invention for those skilled in the art to which the present invention pertains. It will be appreciated that such substitutions, changes, and the like should be considered to be within the scope of the following claims.

상술한 바와 같이, 본 발명에 따른 노이즈 검출장치를 이용한 신호 발생장치에 의하면, 외부로부터 인가된 입력신호의 노이즈를 노이즈 검출부를 통해 검출하여 기준값 이상의 노이즈가 검출될 경우, 인터럽트 신호를 발생시킴으로써, 상기 입력신호를 메인신호로 사용하는 장치들을 안정적으로 동작시킬 수 있는 효과가 있다.As described above, according to the signal generating apparatus using the noise detecting apparatus according to the present invention, when the noise of the input signal applied from the outside is detected through the noise detecting unit to detect the noise of the reference value or more, by generating an interrupt signal, It is effective to stably operate devices using the input signal as the main signal.

Claims (5)

외부로부터 인가된 입력신호를 소정시간 지연시켜 출력하는 입력버퍼;An input buffer delaying a predetermined time from an external input signal and outputting the delayed input signal; 상기 입력버퍼에서 출력된 입력신호의 상태가 천이될 경우에 발생되는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력하는 신호출력부; 및A signal output unit which selectively outputs a signal corresponding to a desired frequency by removing noise generated when the state of the input signal output from the input buffer is changed; And 상기 외부로부터 인가된 입력신호의 노이즈를 검출하며, 상기 검출된 노이즈가 일정값 이상일 경우 인터럽트 신호를 발생시켜 CPU에 전달하는 노이즈 검출부;를 포함하는 노이즈 검출장치를 이용한 신호 발생장치.And a noise detector for detecting noise of the input signal applied from the outside and generating an interrupt signal to the CPU when the detected noise is equal to or greater than a predetermined value. 제1항에 있어서,The method of claim 1, 상기 노이즈 검출부는,The noise detector, 상기 외부로부터 인가된 입력신호의 상태가 천이될 경우에 발생되는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력하는 제2 필터부;A second filter unit which selectively outputs a signal corresponding to a desired frequency by removing noise generated when the state of the input signal applied from the outside transitions; 상기 제2 필터부에 연결되어 상기 제2 필터부로부터 출력된 신호의 NMH를 정하여 상기 제2 필터부로부터 출력된 신호가 NMH 이하로 떨어지면 NMH 신호를 발생시키는 NMH 검출부;An NMH detection unit connected to the second filter unit to determine an NMH of the signal output from the second filter unit and generate an NMH signal when the signal output from the second filter unit falls below NMH; 상기 제2 필터부에 연결되어 상기 제2 필터부로부터 출력된 신호의 NML을 정하여 상기 제2 필터부로부터 출력된 신호가 NML 이하로 떨어지면 NML 신호를 발생 시키는 NML 검출부;An NML detector connected to the second filter unit to determine an NML of the signal output from the second filter unit and to generate an NML signal when the signal output from the second filter unit falls below NML; 상기 NMH 및 NML 검출기에 연결되어 상기 NMH 신호 및 NML 신호 모두 하이일 경우 펄스신호를 발생시키는 펄스 발생기;A pulse generator coupled to the NMH and NML detectors for generating a pulse signal when both the NMH signal and the NML signal are high; 상기 펄스 발생기에 연결되어 상기 펄스신호의 펄스 수를 계산하는 카운터부;A counter unit connected to the pulse generator to calculate the number of pulses of the pulse signal; 상기 카운터부에 연결되어 상기 계산된 상기 펄스 수와 외부로부터 인가되는 기준값을 비교하는 비교부; 및A comparison unit connected to the counter unit to compare the calculated number of pulses with a reference value applied from the outside; And 상기 비교부에 연결되며, 상기 계산된 펄스 수가 기준값 이상일 경우, 인터럽트 신호를 발생시켜 CPU에 전달하는 인터럽트 발생기;를 포함하는 것을 특징으로 하는 노이즈 검출장치를 이용한 신호 발생장치.And an interrupt generator connected to the comparator and generating an interrupt signal and transmitting the interrupt signal to the CPU when the calculated number of pulses is equal to or greater than a reference value. 제2항에 있어서.The method of claim 2. 상기 카운터부는, 상기 비교부에서 상기 펄스 수와 기준값을 비교한 후, 클리어 신호를 통해 초기화 되는 것을 특징으로 하는 노이즈 검출장치를 이용한 신호 발생장치.The counter unit is a signal generator using a noise detection device, characterized in that after the comparison unit compares the number of pulses with a reference value and is initialized through a clear signal. 제2항에 있어서,The method of claim 2, 상기 카운터부는, 상기 입력신호가 소정시간 지연되어 출력되도록 하는 일정 펄스의 리드신호를 상기 입력버퍼에 출력하는 것을 특징으로 하는 노이즈 검출장치를 이용한 신호 발생장치.And the counter unit outputs a read signal of a predetermined pulse to the input buffer such that the input signal is delayed for a predetermined time and outputted to the input buffer. 제1항에 있어서,The method of claim 1, 상기 신호출력부는,The signal output unit, 상기 입력버퍼에 연결되며 상기 출력된 입력신호의 상태가 천이될 경우 발생하는 노이즈를 제거하여 원하는 주파수에 해당하는 신호를 선택적으로 출력하는 제1 필터부; 및A first filter unit connected to the input buffer and selectively outputting a signal corresponding to a desired frequency by removing noise generated when a state of the output input signal transitions; And 상기 제1 필터부에 연결되고, CUP에 의한 온/오프 제어를 통해 상기 노이즈가 제거된 입력신호를 출력하는 래치부;를 포함하는 것을 특징으로 하는 노이즈 검출장치를 이용한 신호 발생장치.And a latch unit connected to the first filter unit and outputting an input signal from which the noise is removed through on / off control by a CUP.
KR1020050125042A 2005-12-19 2005-12-19 Signal generator using the noise detector KR20070064695A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050125042A KR20070064695A (en) 2005-12-19 2005-12-19 Signal generator using the noise detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050125042A KR20070064695A (en) 2005-12-19 2005-12-19 Signal generator using the noise detector

Publications (1)

Publication Number Publication Date
KR20070064695A true KR20070064695A (en) 2007-06-22

Family

ID=38364208

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050125042A KR20070064695A (en) 2005-12-19 2005-12-19 Signal generator using the noise detector

Country Status (1)

Country Link
KR (1) KR20070064695A (en)

Similar Documents

Publication Publication Date Title
US20060033541A1 (en) Reset circuit and digital communication apparatus
US10489595B2 (en) Method and detection circuit for detecting security chip operating state
US8466727B2 (en) Protection against fault injections of an electronic circuit with flip-flops
US20090108878A1 (en) High-frequency clock detection circuit
CN112507396B (en) Electronic device and method for checking data sampling integrity by using gating clock
EP1237282B1 (en) Circuit for the detection of clock signal period abnormalities
US20020130695A1 (en) System and method for dynamically controlling an integrated circuit&#39;s clock
US6898725B2 (en) Method for adjusting system clocks using dynamic clock ratio detector to detect clock ratio between clock domain of driver and counting receiver clock domain
KR20070064695A (en) Signal generator using the noise detector
JP3637014B2 (en) Clock synchronization loss detection circuit and optical receiver using the same
JP2752912B2 (en) Burst signal detection circuit
KR20040024788A (en) Skew free dual rail bus driver
KR100243755B1 (en) Cluck pail detecting apparatus
KR100293452B1 (en) Receiver of asynchronous serial data
KR100367739B1 (en) Noise canceller
KR0179800B1 (en) Circuit for preventing noise of integrated circuit
KR100305718B1 (en) Glitch elimination circuit of input / output buffer
JP2007304060A (en) Ifm device
JP2008252864A (en) Semiconductor device and method for driving the same
US20120051495A1 (en) Apparatus for generating control data
JP2008042501A (en) Electronic circuit device
KR100419253B1 (en) Apparatus for Detecting E3 Data Frame Pulse Position
JP4934980B2 (en) Bus receiver circuit and noise removing method used for the bus receiver circuit
JP2762855B2 (en) Frame synchronization protection circuit
JP2843070B2 (en) Voltage detector

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination