KR20070041901A - Apparatus of driving plasma display panel - Google Patents

Apparatus of driving plasma display panel Download PDF

Info

Publication number
KR20070041901A
KR20070041901A KR1020050097522A KR20050097522A KR20070041901A KR 20070041901 A KR20070041901 A KR 20070041901A KR 1020050097522 A KR1020050097522 A KR 1020050097522A KR 20050097522 A KR20050097522 A KR 20050097522A KR 20070041901 A KR20070041901 A KR 20070041901A
Authority
KR
South Korea
Prior art keywords
electrode
ground terminal
address
display panel
discharge
Prior art date
Application number
KR1020050097522A
Other languages
Korean (ko)
Inventor
진광호
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050097522A priority Critical patent/KR20070041901A/en
Publication of KR20070041901A publication Critical patent/KR20070041901A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Abstract

본 발명은 스위칭 소자에 의하여 전극 라인에 전원 입력단과 접지단의 연결을 제어하여 디스플레이 패널을 구동하는 디스플레이 패널의 구동 장치에 관한 것이다. 본 발명에 의한 디스플레이 패널 구동장치는, 복수개의 전극들이 교차되는 영역에 방전셀들이 형성되는 디스플레이 패널을 구동하는 것으로, 상기 전극들 중 적어도 하나 이상과 접지단 사이에 연결되어, 상기 전극과 접지단 사이의 연결을 제어하는 스위칭 소자; 및 상기 스위칭 소자와 접지단 사이에 연결되어, 상기 전극으로부터 접지단으로 흐르는 전류를 제어하는 전류 제어용 소자를 구비하는 것을 특징으로 한다. 본 발명에 따르면, 전극 라인과 접지단의 연결을 제어하는 스위칭 소자와 접지단 사이에 전류 제어 소자를 삽입하여, 전극 라인으로부터 접지단을 통하여 흐르는 전류를 제어하여 EMI를 저감시킬 수 있다. The present invention relates to a display panel driving apparatus for driving a display panel by controlling a connection between a power input terminal and a ground terminal to an electrode line by a switching element. The display panel driving apparatus according to the present invention drives a display panel in which discharge cells are formed in a region where a plurality of electrodes cross each other, and is connected between at least one of the electrodes and a ground terminal, and the electrode and the ground terminal. A switching element for controlling the connection between; And a current control element connected between the switching element and the ground terminal to control a current flowing from the electrode to the ground terminal. According to the present invention, by inserting a current control element between the switching element for controlling the connection of the electrode line and the ground terminal and the ground terminal, it is possible to reduce the EMI by controlling the current flowing from the electrode line through the ground terminal.

Description

디스플레이 패널의 구동장치{Apparatus of driving plasma display panel}Apparatus of driving plasma display panel

도 1은 본 발명에 따른 디스플레이 패널의 구동장치가 적용되는 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다. 1 is a perspective view showing an internal structure of a three-electrode surface discharge plasma display panel to which a driving device of a display panel according to the present invention is applied.

도 2는 도 1의 플라즈마 디스플레이 패널을 구동하는 플라즈마 디스플레이 패널의 구동장치를 보여주는 블록도이다. FIG. 2 is a block diagram illustrating an apparatus for driving a plasma display panel for driving the plasma display panel of FIG. 1.

도 3은 단위 프레임을 복수개의 서브필드들로 구성하여 구동하는 플라즈마 디스플레이 패널의 구동 방법을 보여주는 타이밍도이다. 3 is a timing diagram illustrating a method of driving a plasma display panel in which a unit frame is configured by driving a plurality of subfields.

도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치에 의한 구동방법으로서, 서브필드에 대하여 각각의 전극 라인들에 인가되는 구동 신호들을 도시한 타이밍도이다. FIG. 4 is a timing diagram illustrating driving signals applied to respective electrode lines with respect to a subfield as a driving method of the plasma display panel driving apparatus according to the present invention.

도 5는 본 발명에 따른 바람직한 일 실시예로서, 스위칭 소자와 접지단 사이에 인덕터를 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다.FIG. 5 is a circuit diagram schematically illustrating an address driver of a driving apparatus of a plasma display panel using an inductor as a current control element between a switching element and a ground terminal according to an exemplary embodiment of the present invention.

도 6은 본 발명에 따른 바람직한 다른 실시예로서, 스위칭 소자와 접지단 사이에 저항을 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다.FIG. 6 is a circuit diagram schematically illustrating an address driver of a driving device of a plasma display panel using a resistance between the switching element and the ground terminal as a current control element according to another exemplary embodiment of the present invention.

도 7은 본 발명에 따른 바람직한 다른 실시예로서, 전극과 스위칭 소자 사이 에 인덕터를 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다.FIG. 7 is a circuit diagram schematically illustrating an address driver of a driving device of a plasma display panel using an inductor as a current control device between an electrode and a switching device according to another exemplary embodiment of the present invention.

도 8은 본 발명에 따른 바람직한 일 실시예로서, 전극과 스위칭 소자 사이에 저항을 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다.FIG. 8 is a circuit diagram schematically illustrating an address driver of a driving apparatus of a plasma display panel using a resistance as an element for controlling current between an electrode and a switching element according to an exemplary embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

1: 플라즈마 디스플레이 패널,1: plasma display panel,

20: 프라즈마 디스플레이 패널의 구동장치,20: drive of the plasma display panel,

22: 논리 제어부, 23: 어드레스 구동부,22: logic controller, 23: address driver,

24: X 구동부, 25: Y 구동부,24: X drive unit, 25: Y drive unit,

L5, L7: 전류 제어용 인덕터, R6, R8: 전류 제어용 저항,L5, L7: current control inductor, R6, R8: current control resistor,

X1∼Xn: X 전극 라인, Y1∼Yn: Y 전극 라인,X 1 to X n : X electrode line, Y 1 -Y n : Y electrode line,

A1∼Am: 어드레스 전극 라인, SF1∼SF8: 서브-필드.A 1 ~A m: address electrode lines, SF1~SF8: sub-field.

본 발명은 디스플레이 패널의 구동장치에 관한 것으로서, 보다 상세하게는 스위칭 소자에 의하여 전극 라인에 전원 입력단과 접지단의 연결을 제어하여 디스플레이 패널을 구동하는 디스플레이 패널의 구동 장치에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving device of a display panel, and more particularly, to a driving device of a display panel which drives a display panel by controlling a connection of a power input terminal and a ground terminal to an electrode line by a switching element.

평판 디스플레이 장치로서 대형 패널의 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel, PDP)이 주목받고 있다. 플라즈마 디스플레이 패널은 방전현상을 이용하여 화상을 표현하는 디스플레이 장치인데, 일반적으로 플라즈마 디스플레이 패널은 구동 전압의 형태에 따라서 직류형과 교류형으로 나눌 수 있으며, 직류형의 경우 방전시간의 지연시간이 긴 단점으로 인하여 교류형 플라즈마 디스플레이 패널의 개발이 많이 이루어지고 있다. As flat panel display devices, plasma display panels (PDPs), which are easy to manufacture large panels, have attracted attention. A plasma display panel is a display device that displays an image by using a discharge phenomenon. In general, a plasma display panel can be classified into a direct current type and an alternating current type according to the type of driving voltage. Due to the disadvantages, the development of the AC plasma display panel has been made a lot.

교류형 플라즈마 디스플레이 패널로는 3전극을 구비하고 교류 전압에 의하여 구동되는 3전극 교류 면방전 방식의 플라즈마 디스플레이 패널이 대표적이다. 일반적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널은 다층의 판으로 이루어져 있으며, 종래의 화면표시장치인 음극선관(CRT)에 비하여 두께가 얇고 가벼우면서도 넓은 화면을 제공할 수 있기에 공간적으로 유리하다. An AC plasma display panel includes a three-electrode AC surface discharge type plasma display panel having three electrodes and driven by an AC voltage. A typical three-electrode surface discharge type plasma display panel is composed of a multi-layered plate, which is spatially advantageous because it can provide a thinner, lighter, and wider screen than a conventional cathode ray tube (CRT).

플라즈마 디스플레이 패널은 유지 전극과 어드레스 전극이 교차되는 영역에 형성되는 다수개의 디스플레이 셀들을 구비하며, 하나의 디스플레이 셀은 세 개(적색, 녹색, 청색)의 방전 셀들로 구성되며, 상기 방전 셀들의 방전 상태를 조절함에 따라 화상의 계조를 표현한다. The plasma display panel includes a plurality of display cells formed in a region where the sustain electrode and the address electrode cross each other, and one display cell includes three discharge cells (red, green, and blue), and discharges the discharge cells. The gray level of the image is expressed by adjusting the state.

플라즈마 디스플레이 패널의 계조를 표현하기 위하여 플라즈마 디스플레이 패널에 인가되는 하나의 프레임을 발광 횟수가 다른 8개의 서브필드들로 구성하여 256 계조를 표현할 수가 있다. 즉, 256 계조로 화상을 표시하고자하는 경우에 1/60초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들로 나누어진다. 상기 각각의 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하여 플 라즈마 디스플레이 패널이 구동된다.In order to express the gray scale of the plasma display panel, one frame applied to the plasma display panel may be configured with eight subfields having different emission counts to express 256 gray scales. That is, in the case where the image is to be displayed with 256 gray levels, the frame period (16.67 ms) corresponding to 1/60 second is divided into eight subfields. Each of the sub-fields has a reset period, an address period, and a sustain discharge period, thereby driving the plasma display panel.

상기 리셋 주기에는 전체 방전셀을 초기화한다. 다음 어드레스 주기에는 각각의 Y 전극에 순차적으로 스캔 펄스가 인가되고, 각각의 방전셀들 중에서 표시하고자 하는 방전셀에 해당하는 어드레스 전극에 상기 스캔 펄스와 동기되는 데이터 펄스가 인가되어, 표시하고자 하는 방전셀을 선택한다. 이어지는 유지방전 주기에 X 전극 및 Y 전극에 유지펄스를 인가하여 표시하고자 하는 방전셀에서만 유지방전이 일어날 수 있도록 하여 화상을 표현한다. In the reset cycle, all discharge cells are initialized. In the next address period, scan pulses are sequentially applied to each of the Y electrodes, and data pulses synchronized with the scan pulses are applied to the address electrodes corresponding to the discharge cells to be displayed among the discharge cells, thereby displaying the discharges. Select the cell. In the subsequent sustain discharge cycle, sustain pulses are applied to the X electrode and the Y electrode so that the sustain discharge can occur only in the discharge cells to be displayed, thereby expressing the image.

상기 어드레스 주기에, 각각의 유지전극 라인에 순차적으로 스캔 펄스가 인가되고, 상기 유지전극 라인에 대하여 표시 방전을 위하여 선택하고자 하는 방전셀을 형성하는 어드레스 전극 라인에 상기 스캔 펄스에 동기되는 데이터 펄스가 인가된다. In the address period, scan pulses are sequentially applied to each of the sustain electrode lines, and data pulses synchronized with the scan pulses are applied to the address electrode lines forming discharge cells to be selected for display discharge with respect to the sustain electrode lines. Is approved.

따라서, 각각의 어드레스 전극 라인에 인가되는 전압은 데이터 펄스의 인가에 따라, 반복적인 상승 부분과 하강 부분을 가지게 된다. 이때, 상승 부분에는 어드레스 전극 라인이 전원 입력단에 연결되고, 하강 부분에는 스위치의 소스단이 직접 접지단과 연결된다.Therefore, the voltage applied to each address electrode line has a repetitive rising portion and falling portion as the data pulse is applied. At this time, the address electrode line is connected to the power input terminal in the rising portion, and the source terminal of the switch is directly connected to the ground terminal in the falling portion.

즉, 스위치의 소스단이 직접 접지단과 연결되므로, 전류 제어에 의한 EMI(Electro-magnetic Interference, 전자파 장애)를 저감시킬 수 없는 문제점이 있다. That is, since the source terminal of the switch is directly connected to the ground terminal, there is a problem that EMI (Electro-magnetic Interference) due to current control cannot be reduced.

본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 전극 라인과 접지단 의 연결을 제어하는 스위칭 소자와 접지단 사이에 전류 제어 소자를 삽입하여, 전극 라인으로부터 접지단을 통하여 흐르는 전류를 제어하여 EMI를 저감시킬 수 있는 디스플레이 패널의 구동장치를 제공하는 것을 목적으로 한다. The present invention is to solve the above problems, by inserting a current control element between the switching element and the ground terminal for controlling the connection of the electrode line and the ground terminal, by controlling the current flowing through the ground terminal from the electrode line EMI It is an object of the present invention to provide a driving device of a display panel which can reduce the number.

상기와 같은 목적을 달성하기 위한 본 발명에 의한 디스플레이 패널 구동장치는, 복수개의 전극들이 교차되는 영역에 방전셀들이 형성되는 디스플레이 패널을 구동하는 것으로, 상기 전극들 중 적어도 하나 이상과 접지단 사이에 연결되어, 상기 전극과 접지단 사이의 연결을 제어하는 스위칭 소자; 및 상기 스위칭 소자와 접지단 사이에 연결되어, 상기 전극으로부터 접지단으로 흐르는 전류를 제어하는 전류 제어용 소자를 구비하는 것을 특징으로 한다.A display panel driving apparatus according to the present invention for achieving the above object is to drive a display panel in which discharge cells are formed in a region where a plurality of electrodes intersect, between at least one of the electrodes and a ground terminal. A switching element connected to control a connection between the electrode and the ground terminal; And a current control element connected between the switching element and the ground terminal to control a current flowing from the electrode to the ground terminal.

상기 전류 제어용 소자가 임피던스 소자인 것이 바람직하다.It is preferable that the said current control element is an impedance element.

상기 전류 제어용 소자가 저항인 것이 바람직하다.It is preferable that the said current control element is a resistance.

상기 전류 제어용 소자가 인덕터인 것이 바람직하다.Preferably, the current control element is an inductor.

상기 전류 제어용 소자가 비드인 것이 바람직하다.It is preferable that the said current control element is a bead.

상기 복수개의 전극들이, 어드레스 전극, 상기 어드레스 전극과의 사이에 어드레스 방전을 일으키는 Y 전극, 및 상기 어드레스 방전을 일으킨 방전셀에서 상기 Y 전극과의 사이에 유지방전을 일으키는 X 전극을 구비하여 이루어지고, 상기 전극이 어드레스 전극인 것이 바람직하다.The plurality of electrodes includes an address electrode, a Y electrode for causing an address discharge between the address electrode, and an X electrode for causing a sustain discharge between the Y electrode and the discharge cell for causing the address discharge. It is preferable that the electrode is an address electrode.

본 발명의 다른 측면에 의한 디스플레이 패널 구동장치는, 복수개의 전극들이 교차되는 영역에 방전셀들이 형성되는 디스플레이 패널을 구동하는 것으로, 상 기 전극들 중 적어도 하나 이상과 접지단 사이에 연결되어, 상기 전극과 접지단 사이의 연결을 제어하는 스위칭 소자; 및 상기 전극과 스위칭 소자 사이에 연결되어, 상기 전극으로부터 접지단으로 흐르는 전류를 제어하는 전류 제어용 소자를 구비하는 것을 특징으로 한다.According to another aspect of the present invention, a display panel driving device drives a display panel in which discharge cells are formed in an area where a plurality of electrodes cross each other, and is connected between at least one of the electrodes and a ground terminal. A switching element for controlling a connection between the electrode and the ground terminal; And a current control element connected between the electrode and the switching element to control a current flowing from the electrode to the ground terminal.

본 발명에 따르면, 전극 라인과 접지단의 연결을 제어하는 스위칭 소자와 접지단 사이에 전류 제어 소자를 삽입하여, 전극 라인으로부터 접지단을 통하여 흐르는 전류를 제어하여 EMI를 저감시킬 수 있다.According to the present invention, by inserting a current control element between the switching element for controlling the connection of the electrode line and the ground terminal and the ground terminal, it is possible to reduce the EMI by controlling the current flowing from the electrode line through the ground terminal.

이하, 첨부된 도면을 참조하여 바람직한 실시예에 따른 본 발명을 상세히 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다. 1 is an internal perspective view showing the structure of a three-electrode surface discharge plasma display panel.

도면을 참조하면, 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1∼ABm), 유전층(11, 15), Y 전극 라인들(Y1∼Yn), X 전극 라인들(X1∼Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다. Referring to the drawings, between the front and rear glass substrates 10 and 13 of the surface discharge plasma display panel 1, the address electrode lines A R1 to A Bm , the dielectric layers 11 and 15, and the Y electrode line (Y 1 to Y n ), X electrode lines (X 1 to X n ), fluorescent layer 16, partition wall 17, and magnesium monoxide (MgO) layer 12 as a protective layer are provided.

어드레스 전극 라인들(AR1∼ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 아래쪽 유전층(15)은 어드레스 전극 라인들(AR1∼ABm)의 앞쪽에서 전면(全面) 도포된다. 아래쪽 유전층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1∼ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 방전셀(14)의 방전 영역을 구획하고 각 방전셀(14) 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 뒤쪽 글라스 기판(13)위에 형성되는 아래쪽 유전층(15)과 격벽(17)들 사이에 형성되는 공간의 내면에 형성된다. The address electrode lines A R1 to A Bm are formed in a predetermined pattern on the front side of the rear glass substrate 13. The lower dielectric layer 15 is applied to the entire surface in front of the address electrode lines A R1 to A Bm . In front of the lower dielectric layer 15, barrier ribs 17 are formed in a direction parallel to the address electrode lines A R1 to A Bm . The partition walls 17 function to partition the discharge area of each discharge cell 14 and to prevent optical cross talk between the discharge cells 14. The fluorescent layer 16 is formed on the inner surface of the space formed between the lower dielectric layer 15 and the partition walls 17 formed on the rear glass substrate 13.

X 전극 라인들(X1∼Xn)과 Y 전극 라인들(Y1∼Yn)은 어드레스 전극 라인들(AR1 ∼ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전셀(14)을 설정한다. 각 X 전극 라인(X1∼Xn)과 각 Y 전극 라인(Y1 ∼Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인과 전도도를 높이기 위한 금속 전극 라인이 결합되어 형성된다. 여기서, X 전극 라인들(X1∼Xn)은 각각의 방전셀(14)에서 유지 전극이 되고, Y 전극 라인들(Y1∼Yn)은 각각의 방전셀(14)에서 주사 전극이 되고, 어드레스 전극 라인들(AR1 ∼ABm) 각각의 방전셀(14)에서 어드레스 전극이 된다. The X electrode lines X 1 to X n and the Y electrode lines Y 1 to Y n have a constant pattern on the rear side of the front glass substrate 10 to be orthogonal to the address electrode lines A R1 to A Bm . Is formed. Each intersection sets a corresponding discharge cell 14. Each X electrode line (X 1 to X n ) and each Y electrode line (Y 1 to Y n ) are combined with a transparent electrode line made of a transparent conductive material such as indium tin oxide (ITO) and a metal electrode line for increasing conductivity. Is formed. Here, the X electrode lines X 1 to X n become sustain electrodes in the respective discharge cells 14, and the Y electrode lines Y 1 to Y n correspond to scan electrodes in the respective discharge cells 14. And become an address electrode in the discharge cell 14 of each of the address electrode lines A R1 to A Bm .

도 2는 플라즈마 디스플레이 패널의 구동 장치를 보여주는 블록도이다. 2 is a block diagram illustrating a driving apparatus of a plasma display panel.

도면을 참조하면, 플라즈마 표시 패널(1)의 구동 장치(20)는 영상 처리부(21), 논리 제어부(22), 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25)를 포함한다. 영상 처리부(21)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(22)는 영상 처리부(21)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다. Referring to the drawing, the driving device 20 of the plasma display panel 1 includes an image processor 21, a logic controller 22, an address driver 23, an X driver 24, and a Y driver 25. . The image processor 21 converts an external analog image signal into a digital signal, and thus internal image signals, for example, 8-bit red (R), green (G), and blue (B) image data, clock signals, vertical and horizontal, respectively. Generate sync signals. The logic controller 22 generates driving control signals S A , S Y , and S X according to an internal image signal from the image processor 21.

이때, 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25) 등의 구동부에서 상기 구동 제어 신호들(SA, SY, SX)로부터 입력받아 각각의 구동 신호들을 발생시키고, 발생된 구동 신호를 각각의 전극 라인들에 인가한다. In this case, the driving unit such as the address driver 23, the X driver 24, and the Y driver 25 receives input from the driving control signals S A , S Y , and S X , and generates respective driving signals. The applied driving signal to each of the electrode lines.

즉, 어드레스 구동부(23)는, 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX) 중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(24)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX) 중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(25)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다. That is, the address driver 23 processes the address signal S A among the drive control signals S A , S Y , and S X from the logic controller 22 to generate a display data signal, and generates the displayed display. The data signal is applied to the address electrode lines. The X driver 24 processes the X driving control signal S X from the driving control signals S A , S Y , and S X from the logic controller 22 and applies the X driving control signal S X to the X electrode lines. The Y driver 25 processes the Y driving control signal S Y among the driving control signals S A , S Y , and S X from the logic controller 22 and applies the Y driving control signal S Y to the Y electrode lines.

여기서, 어드레스 구동부(23)는 도 5 내지 도 8에 도시된 바와 같이, 전원 입력단(Va)과 어드레스 전극(Aj)의 사이에 연결될 수 있다. 어드레스 구동부(23)는 제1 제어 스위치(S1), 제2 제어 스위치(S2), 및 전류 제어용 소자(L5, L7, R6, R8)를 구비하여 이루어진다. 이들에 대한 자세한 설명은 도 5 내지 도 8에 대한 설명에서 하고, 이를 참조한다.Here, the address driver 23 may be connected between the power input terminal Va and the address electrode A j as shown in FIGS. 5 to 8. The address driver 23 includes a first control switch S1, a second control switch S2, and current control elements L5, L7, R6, and R8. Detailed description thereof will be made in the description of FIGS. 5 to 8, and refer to this.

도 3은 단위 프레임을 복수개의 서브필드들로 구성하여 구동하는 플라즈마 디스플레이 패널의 구동 방법을 보여주는 타이밍도이다. 3 is a timing diagram illustrating a method of driving a plasma display panel in which a unit frame is configured by driving a plurality of subfields.

도면을 참조하면, 단위 프레임(FR)은 시분할 계조 표시를 실현하기 위하여 8 개의 서브필드들(SF1∼SF8)로 분할된다. 또한, 각 서브필드(SF1∼SF8)는 리셋 주기(R1∼R8), 어드레스 주기(A1∼A8), 및 유지방전 주기(S1∼S8)로 분할된다. Referring to the drawing, the unit frame FR is divided into eight subfields SF1 to SF8 to realize time division gray scale display. Each subfield SF1 to SF8 is divided into reset periods R1 to R8, address periods A1 to A8, and sustain discharge periods S1 to S8.

플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 유지방전 주기(S1∼S8)의 길이에 비례한다. 단위 프레임에서 차지하는 유지방전 주기(S1∼S8)의 길이는 255T(T는 단위 시간)이다. 이때, 제n 서브필드(SFn)의 유지방전 주기(Sn)에는 2n에 상응하는 시간이 각각 설정된다. 이에 따라, 8 개의 서브필드들 중에서 표시될 서브필드를 적절히 선택하면, 어느 서브필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 표시가 수행될 수 있다. The luminance of the plasma display panel is proportional to the length of the sustain discharge periods S1 to S8 occupied in the unit frame. The length of the sustain discharge cycles S1 to S8 occupied in the unit frame is 255T (T is the unit time). At this time, a time corresponding to 2 n is set in the sustain discharge period Sn of the nth subfield SFn. Accordingly, if the subfield to be displayed among the eight subfields is appropriately selected, 256 gray levels may be displayed including all zero (zero) grays not displayed in any of the subfields.

도 4는 본 발명에 따른 디스플레이 패널의 구동장치에 의한 구동방법으로서, 서브필드에 대하여 각각의 전극 라인들에 인가되는 구동 신호들을 도시한 타이밍도이다. 4 is a timing diagram illustrating driving signals applied to respective electrode lines with respect to a subfield as a driving method of the display panel driving apparatus according to the present invention.

도 4에서 참조부호 SAR1..ABm은 각 어드레스 전극 라인(도 1의 AR1~ABm)에 인가되는 구동 신호를, SX1..Xn은 X 전극 라인들(도 1의 X1~Xn)에 인가되는 구동 신호를, 그리고 SY1 ~ SYn은 각 Y 전극 라인(도 1의 Y1~Yn)에 인가되는 구동 신호를 가리킨다. In FIG. 4, reference numeral S AR1 ..ABm denotes a driving signal applied to each address electrode line (A R1 to A Bm of FIG. 1), and S X1 ..Xn denotes X electrode lines (X 1 to X of FIG. 1). n ), and S Y1 to S Yn indicate a drive signal applied to each Y electrode line (Y 1 to Y n in FIG. 1).

도면을 참조하면, 단위 서브-필드(SF)의 리셋 주기(PR)에서는, 먼저 X 전극 라인들(X1~Xn)에 인가되는 전압을 접지 전압(VG)으로부터 제2 전압(VS) 예를 들어, 155 볼트(V)까지 지속적으로 상승시킨다. 여기서, Y 전극 라인들(Y1~Yn)과 어드레스 전극 라인들(AR1~ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들(X1~Xn)과 Y 전극 라인들(Y1~Yn) 사이, 및 X 전극 라인들(X1~Xn)과 어드레스 전극 라인들(A1~Am) 사이에 약한 방전이 일어나면서 X 전극 라인들(X1~Xn) 주위에 부극성의 벽전하들이 형성된다.Referring to the drawings, in the reset period PR of the unit sub-field SF, first, the voltage applied to the X electrode lines X 1 to X n is converted from the ground voltage V G to the second voltage V S. For example, it continuously increases to 155 volts (V). Here, the ground voltage V G is applied to the Y electrode lines Y 1 to Y n and the address electrode lines A R1 to A Bm . Accordingly, between the X electrode lines X 1 to X n and the Y electrode lines Y 1 to Y n , and the X electrode lines X 1 to X n and the address electrode lines A 1 to A A weak discharge occurs between m ) and negative wall charges are formed around the X electrode lines X 1 to X n .

다음에, Y 전극 라인들(Y1~Yn)에 인가되는 전압이 제2 전압(VS) 예를 들어, 155 볼트(V)부터 제2 전압(VS)보다 제3 전압(VSET)만큼 더 높은 최고 전압(VSET+VS) 예를 들어, 355 볼트(V)까지 지속적으로 상승된다. 여기서, X 전극 라인들(X1~Xn)과 어드레스 전극 라인들(AR1~ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, Y 전극 라인들(Y1~Yn)과 X 전극 라인들(X1~Xn) 사이에 약한 방전이 일어나는 한편, Y 전극 라인들(Y1~Yn)과 어드레스 전극 라인들(AR1~ABm) 사이에 더욱 약한 방전이 일어난다. The Next, Y electrode lines (Y 1 ~ Y n) voltage to the second voltage applied to the (V S), for example, the third voltage (V SET than the second voltage (V S) from 155 volt (V) The maximum voltage (V SET + V S ), which is as high as), continues to rise to, for example, 355 volts (V). Here, the ground voltage V G is applied to the X electrode lines X 1 to X n and the address electrode lines A R1 to A Bm . Accordingly, a weak discharge occurs between the Y electrode lines Y 1 to Y n and the X electrode lines X 1 to X n , while the Y electrode lines Y 1 to Y n and the address electrode lines are formed. Weak discharge occurs between (A R1 and A Bm ).

다음에, X 전극 라인들(X1~Xn)에 인가되는 전압이 제2 전압(VS)으로 유지된 상태에서, Y 전극 라인들(Y1~Yn)에 인가되는 전압이 제2 전압(VS)으로부터 접지 전압(VG)까지 지속적으로 하강된다. 여기서, 어드레스 전극 라인들(AR1~ABm)에는 접지 전압(VG)이 인가된다. Next, while the voltage applied to the X electrode lines X 1 to X n is maintained at the second voltage V S , the voltage applied to the Y electrode lines Y 1 to Y n is second. It continues to fall from voltage V S to ground voltage V G. Here, the ground voltage V G is applied to the address electrode lines A R1 to A Bm .

이어지는 어드레스 주기(PA)에서, 어드레스 전극 라인들에 어드레스 펄스의 표시 데이터 신호가 인가되고, 제2 전압(VS)보다 낮은 제4 전압(VSCAN)으로 바이어싱된 Y 전극 라인들(Y1~Yn)에 접지 전압(VG)의 스캔 펄스의 주사 신호가 순차적으로 인가됨에 따라, 원활한 어드레싱이 수행될 수 있다. Leads in the address period (PA), the address is applied to a display data signal of the address pulse to the electrode line, the second voltage (V S) lower fourth voltage (V SCAN) to bias the Y-electrode line than the (Y 1 As the scan signals of the scan pulses of the ground voltage V G are sequentially applied to ˜Y n ), smooth addressing may be performed.

이때, 각 어드레스 전극 라인(AR1~ABm)에 인가되는 표시 데이터 신호는 방전셀을 선택할 경우에 정극성 어드레스 전압(VA)이, 그렇지 않을 경우에 접지 전압(VG)이 인가된다. 이에 따라 접지 전압(VG)의 스캔 펄스가 인가되는 동안에 정극성 어드레스 전압(VA)의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레스 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다. 또한, 보다 정확하고 효율적인 어드레스 방전을 위하여 X 전극 라인들(X1~Xn)에 제2 전압(VS)이 인가된다. At this time, the display data signal applied to each of the address electrode lines A R1 to A Bm is supplied with the positive address voltage V A when the discharge cell is selected and the ground voltage V G when the discharge cell is not selected. Accordingly, when the display data signal of the positive address voltage V A is applied while the scan pulse of the ground voltage V G is applied, wall charges are formed by the address discharge in the corresponding discharge cell. Wall charges do not form. In addition, the second voltage V S is applied to the X electrode lines X 1 to X n for more accurate and efficient address discharge.

이를 위하여, 어드레스 전극에 펄스 형태의 전압이 반복적으로 인가되고, 상기 펄스 전압에는 어드레스 전극과 접지단이 연결되어 급격한 전류 변화가 발생할 수 있다. 따라서, 본 발명에 의한 도 5 내지 도 8에 도시된 전류 제어용 소자를 전극과 접지단 사이에 삽입하여 급격한 전류 변화를 제어하여, EMI의 발생을 저감 또는 제어할 수 있다. To this end, a pulse-shaped voltage is repeatedly applied to the address electrode, and the address electrode and the ground terminal are connected to the pulse voltage, thereby causing rapid current change. Therefore, by inserting the current control element shown in Figures 5 to 8 according to the present invention between the electrode and the ground terminal to control the rapid current change, it is possible to reduce or control the generation of EMI.

이어지는 유지방전 주기(PS)에서는, 모든 Y 전극 라인들(Y1~Yn)과 X 전극 라인들(X1~Xn)에 제2 전압(VS)의 디스플레이 유지 펄스가 교호하게 인가되어, 상응하 는 어드레스 주기(PA)에서 벽전하들이 형성된 방전셀들에서 디스플레이 유지를 위한 방전을 일으킨다. In the sustain discharge period PS, the display sustain pulse of the second voltage V S is alternately applied to all the Y electrode lines Y 1 to Y n and the X electrode lines X 1 to X n . In the corresponding address period PA, a discharge for maintaining the display is generated in discharge cells in which wall charges are formed.

이를 위하여, 유지 전극(X 전극 및 Y 전극)에 펄스 형태의 전압이 반복적으로 인가되고, 상기 펄스 전압에는 유지 전극과 접지단이 연결되어 급격한 전류 변화가 발생할 수 있다. 따라서, 본 발명에 의한 도 5 내지 도 8에 도시된 전류 제어용 소자를 전극과 접지단 사이에 삽입하여 급격한 전류 변화를 제어하여, EMI의 발생을 저감 또는 제어할 수 있다. To this end, a pulse type voltage is repeatedly applied to the sustain electrodes (the X electrode and the Y electrode), and the sustain electrode and the ground terminal are connected to the pulse voltage, thereby causing rapid current change. Therefore, by inserting the current control element shown in Figures 5 to 8 according to the present invention between the electrode and the ground terminal to control the rapid current change, it is possible to reduce or control the generation of EMI.

도 5는 본 발명에 따른 바람직한 일 실시예로서, 스위칭 소자와 접지단 사이에 인덕터를 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다. 도 6은 본 발명에 따른 바람직한 다른 실시예로서, 스위칭 소자와 접지단 사이에 저항을 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다.FIG. 5 is a circuit diagram schematically illustrating an address driver of a driving apparatus of a plasma display panel using an inductor as a current control element between a switching element and a ground terminal according to an exemplary embodiment of the present invention. FIG. 6 is a circuit diagram schematically illustrating an address driver of a driving device of a plasma display panel using a resistance between the switching element and the ground terminal as a current control element according to another exemplary embodiment of the present invention.

도 7은 본 발명에 따른 바람직한 다른 실시예로서, 전극과 스위칭 소자 사이에 인덕터를 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다. 도 8은 본 발명에 따른 바람직한 일 실시예로서, 전극과 스위칭 소자 사이에 저항을 전류 제어용 소자로 사용한 플라즈마 디스플레이 패널의 구동장치의 어드레스 구동부를 개략적으로 도시한 회로도이다.FIG. 7 is a circuit diagram schematically illustrating an address driver of a driving device of a plasma display panel using an inductor as a current control device between an electrode and a switching device according to another exemplary embodiment of the present invention. FIG. 8 is a circuit diagram schematically illustrating an address driver of a driving apparatus of a plasma display panel using a resistance as an element for controlling current between an electrode and a switching element according to an exemplary embodiment of the present invention.

도면을 참조하면, 플라즈마 디스플레이 패널의 구동장치는 복수개의 전극들 이 교차되는 영역에 방전셀들이 형성되는 디스플레이 패널을 구동하는 것으로, 상기 전극들 중 적어도 하나 이상(Aj)과 접지단(GND) 사이에 연결되어, 상기 전극(Aj)과 접지단(GND) 사이의 연결을 제어하는 스위칭 소자(S2); 및 상기 스위칭 소자(S2)와 접지단(GND) 사이에 연결되어, 상기 전극(Aj)으로부터 접지단(GND)으로 흐르는 전류를 제어하는 전류 제어용 소자(L5, L7, R6, R8)를 구비하는 것을 특징으로 한다. Referring to the drawings, the driving apparatus of the plasma display panel drives a display panel in which discharge cells are formed in an area where a plurality of electrodes intersect, at least one of the electrodes A j and a ground terminal GND. A switching element S2 connected therebetween to control a connection between the electrode A j and a ground terminal GND; And current control elements L5, L7, R6, and R8 connected between the switching element S2 and the ground terminal GND to control a current flowing from the electrode A j to the ground terminal GND. Characterized in that.

플라즈마 디스플레이 패널의 구동장치는 도2에 도시된 바와 같이 영상 처리부(21), 논리 제어부(22), 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25)를 포함하여 이루어진다. 이때, 어드레스 구동부(23)는 전원 입력단(Va)과 어드레스 전극(Aj)의 사이에 연결될 수 있다. As shown in FIG. 2, the driving apparatus of the plasma display panel includes an image processor 21, a logic controller 22, an address driver 23, an X driver 24, and a Y driver 25. In this case, the address driver 23 may be connected between the power input terminal Va and the address electrode A j .

어드레스 구동부(23)는 제1 제어 스위치(S1), 제2 제어 스위치(S2), 및 전류 제어용 소자(L5, L7, R6, R8)를 구비하여 이루어진다. 상기 제1 제어 스위치(S1)는 전원 입력단(Va)과 어드레스 전극(Aj) 사이에 연결되어, 전원 입력단(Va)으로부터 어드레스 전극(Aj)으로의 Va 전원의 인가 여부를 제어한다. 상기 제2 제어 스위치(S2)는 어드레스 전극(Aj)과 접지단(GND) 사이에 연결되어, 어드레스 전극(Aj)의 접지단(GND)과의 연결 여부를 제어한다. The address driver 23 includes a first control switch S1, a second control switch S2, and current control elements L5, L7, R6, and R8. The first control switch (S1) is controlled as to whether the power supply Va to the power input terminal (Va) and the address electrode (A j) is connected between an address electrode (A j) from the power input terminal (Va). The second control switch (S2) is connected between the address electrode (A j) and the ground terminal (GND), and controls the connection or the ground terminal (GND) of the address electrode (A j).

상기 전류 제어용 소자(L5, L7, R6, R8)는 어드레스 전극(Aj)과 제2 제어 스위치(S2) 사이(도 5 및 도 6), 또는 제2 제어 스위치(S2)와 접지단(GND) 사이(도 7 및 도 8)에 연결되어, 급격한 전류 흐름을 제어하여, EMI 발생을 저감 또는 제어할 수 있다. 즉, 통상적으로 EMI는 전류의 시간당 변화의 양에 의하여 나타나게 되는데, 이처럼 전류 제어용 소자(L5, L7, R6, R8)에 의하여 어드레스 전극(Aj)과 접지단(GND)이 직접 연결되는 경우에 흐를 수 있는 급격한 전류의 흐름을 제어할 수 있으며, 그로 인하여 급격한 전류 변화에 의하여 발생할 수 있는 EMI를 저감 또는 제어할 수 있다.The current control elements L5, L7, R6, and R8 may be disposed between the address electrode A j and the second control switch S2 (FIGS. 5 and 6), or the second control switch S2 and the ground terminal GND. 7 and 8) to control abrupt current flow, thereby reducing or controlling EMI generation. That is, EMI is usually represented by the amount of change in the current per hour. In this case, when the address electrode A j and the ground terminal GND are directly connected by the current control elements L5, L7, R6, and R8. It is possible to control the rapid flow of current that can flow, thereby reducing or controlling the EMI that may be caused by a sudden current change.

특히, 어드레스 전극(Aj)에 전압이 펄스 형태로 인가되는 경우에 있어서, 상기 펄스 전압의 하강부에서의 급격한 전류 변화가 발생할 수 있는데, 본 발명에 따른 전류 제어용 소자(L5, L7, R6, R8)에 의하여, 이러한 급격한 전류 흐름을 제한하여, EMI 발생을 저감시킬 수 있다.In particular, when a voltage is applied to the address electrode A j in the form of a pulse, a sudden current change may occur at the lower portion of the pulse voltage, but the current control elements L5, L7, R6, By R8), such abrupt current flow can be limited to reduce EMI generation.

상기 전류 제어용 소자(L5, R6)는 도 5 및 도 6에 도시된 바와 같이, 제2 제어 스위치(S2)와 접지단(GND) 사이에 연결될 수 있다. 또한, 다른 실시예로서 상기 전류 제어용 소자(L7, R8)는 도 7 및 도 8에 도시된 바와 같이, 어드레스 전극(Aj)과 제2 제어 스위치(S2) 사이에 연결될 수도 있다.The current control elements L5 and R6 may be connected between the second control switch S2 and the ground terminal GND, as shown in FIGS. 5 and 6. In another embodiment, the current control elements L7 and R8 may be connected between the address electrode A j and the second control switch S2 as shown in FIGS. 7 and 8.

상기 전류 제어용 소자는 급격한 전류 흐름을 제어하기 위한 임피던스 소자(L5, L7, R6, R8)인 것이 바람직하다. 이때, 상기 전류 제어용 소자는 도 5 및 도 7에 도시된 실시예에서와 같은 인덕터(L5, L7)가 될 수 있으며, 다른 실시예로서, 도 6 및 도 8에 도시된 실시예에서와 같은 저항(R6, R8)이 될 수 있다.The current control element is preferably an impedance element (L5, L7, R6, R8) for controlling the rapid current flow. In this case, the current control element may be an inductor (L5, L7) as in the embodiment shown in Figures 5 and 7, as another embodiment, the resistance as in the embodiment shown in Figures 6 and 8 (R6, R8) can be.

또한, 다른 실시예로서, 상기 전류 제어용 소자로는 주로 고주파를 억제하는 용도로 사용될 수 있는 것으로 투자율이 좋은 페라이트 코어(core)를 끼운 인덕터, 즉, 비드(bead)가 사용될 수 있다.In addition, as another embodiment, the current control element may be mainly used for suppressing high frequency, and an inductor having a ferrite core having a good permeability, that is, a bead may be used.

본 실시예에서는 주로 어드레스 전극과 접지단 사이에 전류 제어용 소자를 삽입하여, EMI를 저감 또는 제어하는 실시예를 중심으로 설명되었으나, 본 발명은 이에 한정되지 아니한다. 즉, 접지단과 전극이 상호 연결되어, 접지단을 통하여 급격하게 전류가 흐르는 하강부를 갖는 펄스 형태의 전압이 인가되는, 도 1의 X 전극 및 Y 전극에도 적용 가능하다. In the present embodiment, the present invention has been described mainly with reference to an embodiment in which an element for controlling current is inserted between the address electrode and the ground terminal to reduce or control EMI. However, the present invention is not limited thereto. That is, the ground terminal and the electrode are connected to each other, it is also applicable to the X electrode and the Y electrode of Figure 1, the voltage of the pulse form having a falling portion flowing current rapidly through the ground terminal.

도 1 내지 도 4에 도시된 플라즈마 디스플레이 패널, 그 구동장치, 구동방법은 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법이 적용될 수 있는 하나의 실시예에 불과하고, 그 외의 다양한 플라즈마 디스플레이 패널, 그 구동장치, 구동방법에도 적용 가능하다. The plasma display panel, its driving device, and the driving method shown in FIGS. 1 to 4 are just one embodiment to which the driving method of the plasma display panel according to the present invention can be applied, and various other plasma display panels and its driving method. Applicable to the device and the driving method.

본 발명에 따른 디스플레이 패널 구동장치에 의하면, 전극 라인과 접지단의 연결을 제어하는 스위칭 소자와 접지단 사이에 전류 제어 소자를 삽입하여, 전극 라인으로부터 접지단을 통하여 흐르는 전류를 제어하여 EMI를 저감시킬 수 있다.According to the display panel driving apparatus according to the present invention, by inserting a current control element between the switching element for controlling the connection of the electrode line and the ground terminal and the ground terminal, controlling the current flowing from the electrode line through the ground terminal to reduce the EMI You can.

본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.Although the present invention has been described with reference to one embodiment shown in the accompanying drawings, it is merely an example, and those skilled in the art may realize various modifications and equivalent other embodiments therefrom. I can understand. Accordingly, the true scope of protection of the invention should be defined only by the appended claims.

Claims (9)

복수개의 전극들이 교차되는 영역에 방전셀들이 형성되는 디스플레이 패널을 구동하는 것으로,To drive a display panel in which discharge cells are formed in an area where a plurality of electrodes cross each other. 상기 전극들 중 적어도 하나 이상과 접지단 사이에 연결되어, 상기 전극과 접지단 사이의 연결을 제어하는 스위칭 소자; 및 A switching element connected between at least one of the electrodes and a ground terminal to control a connection between the electrode and the ground terminal; And 상기 스위칭 소자와 접지단 사이에 연결되어, 상기 전극으로부터 접지단으로 흐르는 전류를 제어하는 전류 제어용 소자를 구비하는 것을 특징으로 하는 디스플레이 패널의 구동장치.And a current control element connected between the switching element and the ground terminal to control a current flowing from the electrode to the ground terminal. 제1항에 있어서, The method of claim 1, 상기 전류 제어용 소자가 임피던스 소자인 것을 특징으로 하는 디스플레이 패널의 구동장치.And the current control element is an impedance element. 제1항에 있어서, The method of claim 1, 상기 전류 제어용 소자가 저항인 것을 특징으로 하는 디스플레이 패널의 구동장치.And the current control element is a resistor. 제1항에 있어서, The method of claim 1, 상기 전류 제어용 소자가 인덕터인 것을 특징으로 하는 디스플레이 패널의 구동장치.And the current control element is an inductor. 제1항에 있어서, The method of claim 1, 상기 전류 제어용 소자가 비드인 것을 특징으로 하는 디스플레이 패널의 구동장치.And the current control element is a bead. 제1항에 있어서, The method of claim 1, 상기 복수개의 전극들이, 어드레스 전극, 상기 어드레스 전극과의 사이에 어드레스 방전을 일으키는 Y 전극, 및 상기 어드레스 방전을 일으킨 방전셀에서 상기 Y 전극과의 사이에 유지방전을 일으키는 X 전극을 구비하여 이루어지고, The plurality of electrodes includes an address electrode, a Y electrode for causing an address discharge between the address electrode, and an X electrode for causing a sustain discharge between the Y electrode and the discharge cell for causing the address discharge. , 상기 전극이 어드레스 전극인 것을 특징으로 하는 디스플레이 패널의 구동장치.And the electrode is an address electrode. 복수개의 전극들이 교차되는 영역에 방전셀들이 형성되는 디스플레이 패널을 구동하는 것으로,To drive a display panel in which discharge cells are formed in an area where a plurality of electrodes cross each other. 상기 전극들 중 적어도 하나 이상과 접지단 사이에 연결되어, 상기 전극과 접지단 사이의 연결을 제어하는 스위칭 소자; 및 A switching element connected between at least one of the electrodes and a ground terminal to control a connection between the electrode and the ground terminal; And 상기 전극과 스위칭 소자 사이에 연결되어, 상기 전극으로부터 접지단으로 흐르는 전류를 제어하는 전류 제어용 소자를 구비하는 것을 특징으로 하는 디스플레이 패널의 구동장치.And a current control element connected between the electrode and the switching element to control a current flowing from the electrode to the ground terminal. 제7항에 있어서, The method of claim 7, wherein 상기 전류 제어용 소자가 임피던스 소자인 것을 특징으로 하는 디스플레이 패널의 구동장치.And the current control element is an impedance element. 제7항에 있어서, The method of claim 7, wherein 상기 복수개의 전극들이, 어드레스 전극, 상기 어드레스 전극과의 사이에 어드레스 방전을 일으키는 Y 전극, 및 상기 어드레스 방전을 일으킨 방전셀에서 상기 Y 전극과의 사이에 유지방전을 일으키는 X 전극을 구비하여 이루어지고, The plurality of electrodes includes an address electrode, a Y electrode for causing an address discharge between the address electrode, and an X electrode for causing a sustain discharge between the Y electrode and the discharge cell for causing the address discharge. , 상기 전극이 어드레스 전극인 것을 특징으로 하는 디스플레이 패널의 구동장치.And the electrode is an address electrode.
KR1020050097522A 2005-10-17 2005-10-17 Apparatus of driving plasma display panel KR20070041901A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050097522A KR20070041901A (en) 2005-10-17 2005-10-17 Apparatus of driving plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050097522A KR20070041901A (en) 2005-10-17 2005-10-17 Apparatus of driving plasma display panel

Publications (1)

Publication Number Publication Date
KR20070041901A true KR20070041901A (en) 2007-04-20

Family

ID=38176961

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050097522A KR20070041901A (en) 2005-10-17 2005-10-17 Apparatus of driving plasma display panel

Country Status (1)

Country Link
KR (1) KR20070041901A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100823194B1 (en) 2006-11-20 2008-04-18 삼성에스디아이 주식회사 Plasma display apparatus and driving device thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100823194B1 (en) 2006-11-20 2008-04-18 삼성에스디아이 주식회사 Plasma display apparatus and driving device thereof

Similar Documents

Publication Publication Date Title
KR100603297B1 (en) Panel driving method, panel driving apparatus, and display panel
KR100659128B1 (en) Apparatus of driving plasma display panel and method thereof
KR100822215B1 (en) Apparatus of driving plasma display panel
KR100484113B1 (en) Method of driving a plasma display panel
KR20070041901A (en) Apparatus of driving plasma display panel
KR20070093550A (en) Apparatus for driving plasma display panel and method thereof
KR100647678B1 (en) Apparatus of driving plasma display panel
KR100730164B1 (en) Apparatus of driving display panel
KR100581877B1 (en) Driving method of plasma display panel
KR100581964B1 (en) Method of driving plasma display panel
JP4208859B2 (en) Discharge display device with brightness adjusted by external pressure
KR20070073030A (en) Apparatus of driving plasma display panel
KR100626084B1 (en) Method of driving plasma display panel and apparatus thereof
KR100626085B1 (en) Method of driving plasma display panel and apparatus thereof
KR100719581B1 (en) Method of driving plasma display panel
KR20070097199A (en) Apparatus for driving plasma display panel and method thereof
KR100670359B1 (en) Apparatus of driving plasma display panel
KR100768204B1 (en) Apparatus for driving display panel
KR100615312B1 (en) Method of driving plasma display panel
KR100647679B1 (en) Method of driving plasma display panel
KR100603308B1 (en) Driving method of plasma display panel
KR100615311B1 (en) Method of driving plasma display panel
KR100741108B1 (en) Apparatus for driving plasma display panel
KR100637247B1 (en) Method for driving display panel
KR100751335B1 (en) Method for driving plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application