KR20070010945A - 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이통신 방법 및 시스템 - Google Patents

피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이통신 방법 및 시스템 Download PDF

Info

Publication number
KR20070010945A
KR20070010945A KR1020050065950A KR20050065950A KR20070010945A KR 20070010945 A KR20070010945 A KR 20070010945A KR 1020050065950 A KR1020050065950 A KR 1020050065950A KR 20050065950 A KR20050065950 A KR 20050065950A KR 20070010945 A KR20070010945 A KR 20070010945A
Authority
KR
South Korea
Prior art keywords
host cpu
peripheral device
peripheral
communication
host
Prior art date
Application number
KR1020050065950A
Other languages
English (en)
Inventor
이혜진
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050065950A priority Critical patent/KR20070010945A/ko
Publication of KR20070010945A publication Critical patent/KR20070010945A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol

Abstract

이 발명은, PDA에서 호스트 CPU와 주변 기기 간에 SPI 통신으로 대용량의 데이터를 고속으로 주고받기 위해 고속 클록(high speed clock)으로 동작하는 경우에도 주고받는 데이터를 놓치지 않게 하여 안정되고 신뢰성 높은 작동 상태를 유지하게 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법 및 시스템의 제공을 목적으로 한다.
상기의 목적을 달성하기 위해 이 발명은, 피디에이에서 호스트 씨피유(110)와 주변 기기(120) 간의 에스피아이 통신을 하는 방법에 있어서, 상기 호스트 CPU(110)를 슬레이브 모드로 설정하고 주변기기(120)를 마스터 모드로 설정한 상태에서, 상기 PDA에서 호스트 CPU(110)와 주변 기기(120)간에 대용량의 데이터를 고속으로 주고받는 경우에 준비 신호의 전송을 통해 상기 호스트 CPU(110)와 주변 기기(120) 간의 SPI 통신이 수행되어지는 것을 기술적 특징으로 한다.

Description

피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법 및 시스템{SPI communication method and system between host CPU and peripheral device on PDA}
도 1은 종래 PDA에서 호스트 CPU와 주변 기기 간의 SPI 통신을 수행하는 전체 시스템을 개략적으로 도시한 것이고,
도 2는 도 1의 종래 시스템의 작동 과정을 도시한 흐름도이고,
도 3은 이 발명의 실시 예에 따른 PDA에서 호스트 CPU와 주변 기기 간의 SPI 통신을 수행하는 전체 시스템을 개략적으로 도시한 것이고,
도 4는 도 3의 이 발명의 실시 예에 따른 시스템의 작동 과정을 도시한 흐름도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 종래 SPI 통신 시스템
11 : 호스트 CPU(Master mode)
12 : 주변 기기(Slave mode)
100 : 이 발명의 실시 예에 따른 SPI 통신 시스템
110 : 호스트 CPU(Slave mode)
120 : 주변 기기(Master mode)
이 발명은 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법 및 시스템에 관한 것으로, 보다 상세하게는 PDA에서 호스트 CPU와 주변 기기 간에 SPI를 통해 대용량의 데이터를 주고받기 위해 고속 클록(high speed clock)으로 동작하는 경우에도 주고받는 데이터를 놓치지 않게 하는 SPI 통신 방법 및 시스템에 관한 것이다.
일반적으로 PDA(Personal Digital Assistants)는, 집이나 사무실에 있는 컴퓨터로 작성한 문서 파일을 집어넣으면 이동하면서도 계속 작업이 가능하고, 전자 수첩과 마찬가지로 개인 정보 관리나 일정 관리 그리고 컴퓨터와의 정보 교환 등이 가능한 휴대용 개인 정보 단말기로서, 초기에는 계산이나 일정 관리 등 제한된 용도로만 사용되어 오다가 인터넷, 이동 통신을 활용한 정보 통신 기술의 발전과 함께 다양한 기능을 구현하는 유용한 수단으로 자리 매김을 하고 있다.
한편, 두 개의 주변 기기 간에 직렬 통신으로 데이터를 주고받을 수 있게 해주는 인터페이스인 SPI(serial peripheral interface ; 주변장치용 직렬 인터페이스)는, 데이터 출력 핀, 데이터 입력 핀, 클록 핀, 슬레이브 선택 핀만을 사용 하여 인터페이스 자체가 간단하고 직렬이지만 속도도 빠르므로 편리하게 다양한 기능을 구현할 수 있다.
이러한 SPI는, 예를 들면 비디오게임 시스템, 디지털 카메라, 카 오디오, 네비게이션, 세톱 박스, PDA, MP3 플레이어 등 빠르게 변하는 대용량 데이터를 갖는 애플리케이션에 다양한 주변 기기들을 추가, 연결할 수 있게 해주는 프로토콜로서, 대부분 CPU와 주변 기기들간에 통신을 하는 시스템에 채용되지만, 두 개의 마이크로프로세서들 사이를 SPI의 형태로 연결하여 데이터를 주고받을 때 사용하기도 하고, 그 중 하나가 마스터 모드가 되고 다른 하나가 슬레이브 모드로 되어 동작하게된다.
상기 PDA의 경우에도, 다양한 주변 기기를 추가, 연결할 수 있게 해주는 상기 SPI 인터페이스를 사용하여, 간단한 인터페이스로 호스트 CPU와 예를 들면 AV 디코더 칩과 같은 주변 기기 간의 데이터를 빠르게 주고받을 수 있게 한다. 이 경우, 상기 호스트 CPU가 마스터 모드로 되고, 주변 기기가 슬레이브 모드로 되어 상기 호스트 CPU가 설정하는 클록에 동기하여 데이터를 주고받게 된다.
구체적으로, 도 1에 도시되어 있는 바와 같은 종래 SPI 통신 시스템(10)으로서 PDA에서 상기 호스트 CPU(11)와 주변 기기(12) 간에는, SDI(Select Data_In), SDO(Select Data_out)의 데이터 통신 라인과, FRM(CS[Chip Select]), CLK(Clock)의 제어 라인의 인터페이스를 가지고 있으며, 여기서 데이터 뿐만 아니라 코멘드, 리스펀스 전송시 FRM(CS)는 ACTIVE LOW 이며 작동하는 동안에는 FRM(CS)을 해주어야 한다.
상기 종래 SPI 통신 시스템(10)의 작동 과정을, 도 2를 참조하여 설명하면 다음과 같다.
먼저, 상기 호스트 CPU(11)에서, SPI 포트 레지스터에 CLK, FRM(CS)을 마스터 모드(Master mode)로 설정한다.(S21)
상기 단계 S21에서 마스터 모드(Master mode)로 설정된 상기 호스트 CPU(11)에서, 예를 들어 코멘드 프레임의 전송이 필요한 경우에 FRM(CS)을 LOW로 설정하여 주변 기기(12)에 SPI 통신 시작을 알린 후, CLK에 맞추어 코멘드 프레임을 전송한다.(S22)
상기 단계 S22에서 상기 호스트 CPU(11)로부터 전송된 FRM(CS)이 LOW상태임을 주변 기기(12)에서 확인하여 현재 상태를 저장하고, SPI 통신을 준비하여 상기 호스트 CPU(11)로부터 전송된 코멘드 프레임을 처리한다.(S23)
상기 단계 S23에서 상기 호스트 CPU(11)로부터 전송된 코멘드 프레임을 처리를 완료한 주변 기기(12)에서 상기 호스트 CPU(11)에 리스펀스 프레임을 전송하고, SPI 통신 이전의 상태로 복귀한다.(S24)
상기 단계 S24에서 상기 주변 기기(12)으로부터 전송된 레스펀스 프레임이 유효한지를 상기 호스트 CPU(11)에서 확인한 후 코멘드 프레임 전송을 완료한다.(S25)
이와 같이, 클록(CLK)과 슬레이브 선택(FRM[CS]) 두 개의 제어 라인과, SDI와 SDO 두 개의 데이터 통신 라인을 구비한 SPI 인터페이스를 사용하여 연결 접속된 호스트 CPU(11)와 주변 기기(12)간에 대량의 데이터를 주고받을 경우에는, 고속 클록(high speed clock)으로 동작하여야 시스템의 기능 및 성능을 보장할 수 있게된다.
그러나, 시스템에서 상기 호스트 CPU(11)와 연결 접속되어 있는 주변 기기(12)가 슬레이브 모드가 되어, 마스터 모드인 호스트 CPU(11)의 고속 클록(high speed clock)에 따라 작동할 때 주고받는 데이터 등을 놓치는 문제가 발생하게 된다.
이로부터 시스템(10)이 대용량의 데이터를 주고받는 경우에는, 주변 기기(12)가 슬레이브 모드 상태에 있지 않도록 할 필요가 있게 되며, 이 경우 시스템(10)이 SPI 통신을 통해 고속 클록(high speed clock)으로 동작하여도 주고받는 데이터를 놓치는 문제가 발생하지 않게 될 것이다.
이 발명은 위의 문제점을 해결하기 위한 것으로서, PDA에서 호스트 CPU와 주변 기기 간에 SPI 통신으로 대용량의 데이터를 고속으로 주고받기 위해 고속 클록(high speed clock)으로 동작하는 경우에도 주고받는 데이터를 놓치지 않게 하여 안정되고 신뢰성 높은 작동 상태를 유지하게 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법 및 시스템의 제공을 목적으로 한다.
상기의 목적을 달성하기 위해 이 발명은, 피디에이에서 호스트 씨피유와 주 변 기기 간의 에스피아이 통신을 하는 방법에 있어서, 상기 호스트 CPU를 슬레이브 모드로 설정하고 주변기기를 마스터 모드로 설정한 상태에서, 상기 PDA에서 호스트 CPU와 주변 기기간에 대용량의 데이터를 고속으로 주고받는 경우에 준비 신호의 전송을 통해 상기 호스트 CPU와 주변 기기 간의 SPI 통신이 수행되어지는 것을 특징으로 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법을 제공한다.
바람직하게는, 상기 준비 신호가 상기 호스트 CPU에서 주변기기로 전송되도록 연결하여도 좋다.
바람직하게는, 상기 준비 신호를 상기 호스트 CPU로부터 주변 기기로 전송하면, 상기 주변 기기에서는 상기 준비 신호를 확인한 후 상기 호스트 CPU로 클록 신호와 슬레이브 선택 신호를 전송하여 에스피아이 통신을 통한 코멘드 프레임 등의 처리를 준비하고, 상기 호스트 CPU에서는 상기 주변 기기로부터 전송된 슬레이브 선택 신호를 확인한 후 클록 신호에 맞추어 주변 기기로 코멘드 프레임 등을 전송하게 하여도 좋다.
또한, 상기의 목적을 달성하기 위해 이 발명은, 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신을 하는 시스템에 있어서, 상기 호스트 CPU를 슬레이브 모드로 설정하고 주변 기기를 마스터 모드로 설정한 상태에서, 상기 호스트 CPU와 주변 기기 간에 준비 신호선을 연결 접속하고, 상기 PDA에서 호스트 CPU와 주변 기기간에 대용량의 데이터를 고속으로 주고받는 경우에 상기 준비 신호선을 통해 전송되는 준비 신호에 의해 상기 호스트 CPU와 주변 기기 간의 SPI 통신 이 수행되게 하는 것을 특징으로 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 시스템을 제공한다.
바람직하게는, 상기 준비 신호를 상기 호스트 CPU로부터 주변 기기로 전송하면, 상기 주변 기기에서는 상기 준비 신호를 확인한 후 상기 호스트 CPU로 클록 신호와 슬레이브 선택 신호를 전송하여 에스피아이 통신을 통한 코멘드 프레임 등의 처리를 준비하고, 상기 호스트 CPU에서는 상기 주변 기기로부터 전송된 슬레이브 선택 신호를 확인한 후 클록 신호에 맞추어 주변 기기로 코멘드 프레임 등을 전송하게 하여도 좋다.
이하에서는, 이 발명의 바람직한 실시 예를 첨부하는 도면들을 참조하여 상세하게 설명한다.
이 발명의 실시예에 따른 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 시스템(100)에서는, 도 3에 도시되어 있는 바와 같이, 호스트 CPU(110)가 슬레이브 모드가 되고, 예를 들면 AV 디코더 칩과 같은 주변 기기(120)가 마스터 모드로 된다. 여기에, 이 발명의 실시 예에서는 상기 도 1의 종래 시스템(10)에서 알 수 있는 바와 같이, SPI 사양에 맞게 요구되어지는 클록(CLK)과 슬레이브 선택(FRM[CS]) 두 개의 제어 라인과, SDI와 SDO 두 개의 데이터 통신 라인으로 이루어지는 네 개의 라인에 RDY(신호 준비)라는 제어 라인을 추가하여 상기 호스트 CPU(110)의 GPIO, 주변 기기(120)의 인터럽트에 연결 접속한다.
그리고, 상기 RDY 인터럽트 처리 루틴이 포함된 주변 기기(120)를 통해, 상기 호스트 CPU(110)가 코멘드 전송을 원할 때 RDY 를 LOW로 하여 신호를 보내면, 주변 기기(120)가 SPI 통신을 할 준비가 된 경우에 CLK, FRM(CS) 신호를 상기 호스트 CPU(110)로 전송하여 SPI 통신이 이루어지도록 한다.
상기와 같은 구성을 갖는 이 발명의 실시 예에 따른 SPI 통신 시스템의 작동 과정을 도 4의 흐름도를 참조하여 상세하게 설명하면 다음과 같다.
먼저, 상기 호스트 CPU(110)에서, SPI 포트 레지스터에 CLK, FRM(CS)을 슬레이브 모드(Slave mode)로 설정한다.(S41)
상기 단계 S41에서 슬레이브 모드(Slave mode)로 설정된 상기 호스트 CPU(110)에서, 주변 기기(120)로 예를 들면 코멘드 프레임의 전송이 필요한 경우에 컴플리티드 레지스트리(Completed Registry)를 0 으로 클리어하고 RDY를 LOW로 설정하여 주변 기기(120)에 전송하여 SPI 통신 준비를 알린다.(S42) 상기에서는, 코멘드 프레임 전송을 예로 들어 설명하지만, 이외에 리스펀스, 데이터 전송도 마찬가지이다.
상기 단계 S42에서 상기 호스트 CPU(110)로부터 전송된 RDY 가 LOW상태임을 인터럽트 발생을 통해 주변 기기(120)에서 확인하여 현재 상태를 저장하고, FRM(CS), CLK를 LOW로 설정하여 상기 호스트 CPU(110)로 전송하고, SPI 통신을 준비한다.(S43)
상기 단계 S43에서 전송된 FRM(CS)이 LOW 상태임을 슬레이브 모드(Slave mode)로 설정된 상기 호스트 CPU(110)에서 확인하고, 상기 주변 기기(120)로부터 전송된 CLK에 맞추어 코멘드 프레임을 전송한 후, RDY를 HIGH 로 설정한다.(S44)
상기 단계 S44에서 상기 호스트 CPU(110)로부터 전송된 코멘드 프레임 처리 를 완료한 주변 기기(120)에서 상기 호스트 CPU(110)에 리스펀스 프레임을 전송하고 SPI 통신 이전의 상태로 복귀한다.(S45)
상기 단계 S45에서 상기 주변 기기(120)로부터 전송된 리스펀스 프레임이 유효한지를 상기 호스트 CPU(110)에서 확인하면 컴플리티드 레지스트리(Completed Registry)를 1 로 세팅하고 코멘드 프레임 전송을 완료한다.(S46)
이와 같이, 클록(CLK)과 슬레이브 선택(FRM[CS])에 준비 신호(RDY)가 추가된 세 개의 제어 라인과, SDI와 SDO 두 개의 데이터 통신 라인을 구비한 SPI 인터페이스를 사용하여 연결 접속된 호스트 CPU(110)와 주변 기기(120)간에 대량의 데이터를 주고받을 경우에는 고속 클록(high speed clock)으로 동작하여도 상기 주변 기기(120)가 데이터를 놓치는 문제를 해결하여 시스템 전체의 기능 및 성능을 보장할 수 있게된다.
이 발명은 상기의 실시 예에 한정되지 않으며, 특허청구범위에 기재되는 발명의 범위 내에서 다양한 변형이 가능하고, 이러한 변형도 이 발명의 범위 내에 포함된다.
이상에서 상세하게 설명한 바와 같이, 이 발명의 PDA에서 호스트 CPU와 주변 기기 간의 SPI 통신 방법 및 시스템에 의하면, PDA에서 호스트 CPU와 주변 기기간에 대용량의 데이터를 고속으로 주고받는 경우 호스트 CPU를 슬레이브 모드로 하고 주변기기를 마스터 모드로 한 상태에서 준비 신호를 통해 호스트 CPU와 주변 기기 간에 SPI 통신을 함으로써, 고속 클록(high speed clock)으로 작동하는 경우에도 주고받는 데이터를 놓치지 않게 하여 안정되고 신뢰성 높은 작동 상태를 유지할 수 있는 효과가 있다.

Claims (5)

  1. 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신을 하는 방법에 있어서,
    상기 호스트 CPU를 슬레이브 모드로 설정하고 주변기기를 마스터 모드로 설정한 상태에서, 상기 PDA에서 호스트 CPU와 주변 기기간에 대용량의 데이터를 고속으로 주고받는 경우에 준비 신호의 전송을 통해 상기 호스트 CPU와 주변 기기 간의 SPI 통신이 수행되어지는 것을 특징으로 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법.
  2. 제 1항에 있어서,
    상기 준비 신호는, 상기 호스트 CPU에서 주변기기로 전송되도록 연결한 것을 특징으로 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법.
  3. 제 2항에 있어서,
    상기 준비 신호를 상기 호스트 CPU로부터 주변 기기로 전송하면,
    상기 주변 기기에서는 상기 준비 신호를 확인한 후 상기 호스트 CPU로 클록 신호와 슬레이브 선택 신호를 전송하여 에스피아이 통신을 통한 코멘드 프레임 등의 처리를 준비하고,
    상기 호스트 CPU에서는 상기 주변 기기로부터 전송된 슬레이브 선택 신호를 확인한 후 클록 신호에 맞추어 주변 기기로 코멘드 프레임 등을 전송하는 것을 특징으로 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 방법.
  4. 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신을 하는 시스템에 있어서,
    상기 호스트 CPU를 슬레이브 모드로 설정하고 주변 기기를 마스터 모드로 설정한 상태에서, 상기 호스트 CPU와 주변 기기 간에 준비 신호선을 연결 접속하고,
    상기 PDA에서 호스트 CPU와 주변 기기간에 대용량의 데이터를 고속으로 주고받는 경우에 상기 준비 신호선을 통해 전송되는 준비 신호에 의해 상기 호스트 CPU와 주변 기기 간의 SPI 통신이 수행되게 하는 것을 특징으로 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 시스템.
  5. 제 4항에 있어서,
    상기 준비 신호를 상기 호스트 CPU로부터 주변 기기로 전송하면,
    상기 주변 기기에서는 상기 준비 신호를 확인한 후 상기 호스트 CPU로 클록 신호와 슬레이브 선택 신호를 전송하여 에스피아이 통신을 통한 코멘드 프레임 등의 처리를 준비하고,
    상기 호스트 CPU에서는 상기 주변 기기로부터 전송된 슬레이브 선택 신호를 확인한 후 클록 신호에 맞추어 주변 기기로 코멘드 프레임 등을 전송하는 것을 특징으로 하는 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이 통신 시스템.
KR1020050065950A 2005-07-20 2005-07-20 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이통신 방법 및 시스템 KR20070010945A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050065950A KR20070010945A (ko) 2005-07-20 2005-07-20 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이통신 방법 및 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050065950A KR20070010945A (ko) 2005-07-20 2005-07-20 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이통신 방법 및 시스템

Publications (1)

Publication Number Publication Date
KR20070010945A true KR20070010945A (ko) 2007-01-24

Family

ID=38012070

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050065950A KR20070010945A (ko) 2005-07-20 2005-07-20 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이통신 방법 및 시스템

Country Status (1)

Country Link
KR (1) KR20070010945A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9230290B2 (en) 2012-04-27 2016-01-05 Hewlett Packard Enterprise Development Lp Power meter consumption system and method to verify data stored in a register by comparing an address of the register with request for data of the register
US9501446B2 (en) 2010-05-27 2016-11-22 Robert Bosch Gmbh Control unit for the exchange of data with a peripheral unit, peripheral unit, and method for data exchange

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9501446B2 (en) 2010-05-27 2016-11-22 Robert Bosch Gmbh Control unit for the exchange of data with a peripheral unit, peripheral unit, and method for data exchange
US9230290B2 (en) 2012-04-27 2016-01-05 Hewlett Packard Enterprise Development Lp Power meter consumption system and method to verify data stored in a register by comparing an address of the register with request for data of the register

Similar Documents

Publication Publication Date Title
DE112013007744B3 (de) Vorrichtung, system und verfahren zur bereitstellung drahtloser kommunikation zwischen geräten
CN108255776B (zh) 一种兼容apb总线的i3c主设备、主从系统及通信方法
TWI343007B (en) Point-to-point link negotiation method and apparatus
CN108763140B (zh) 一种双向通信的方法、系统及终端设备
KR101280695B1 (ko) 디바이스들의 토폴로지에서 오디오/비디오 스트리밍을 위한 메시지 전달 프레임워크
JP4556220B2 (ja) データ伝送ブリッジ装置とそのコントロールチップ及びデータ伝送ブリッジ方法
JP3632695B2 (ja) データ転送制御装置、電子機器及びデータ転送制御方法
CN107391419B (zh) 支持多主机的通用序列汇流排集线设备及车用主机
JP2003316731A (ja) データ転送制御装置、電子機器及びデータ転送制御方法
US20090063717A1 (en) Rate Adaptation for Support of Full-Speed USB Transactions Over a High-Speed USB Interface
TW200415828A (en) Interface integrated circuit device for a USB connection
CN107908589B (zh) I3c验证从设备、主从设备的通信验证系统及方法
US9990027B2 (en) Status switching method
JP3636158B2 (ja) データ転送制御装置及び電子機器
US7549009B2 (en) High-speed PCI interface system and a reset method thereof
JP3636160B2 (ja) データ転送制御装置、電子機器及びデータ転送制御方法
US20120102251A1 (en) Serial attached small computer system interface (sas) domain access through a universal serial bus interface of a data processing device
KR20070010945A (ko) 피디에이에서 호스트 씨피유와 주변 기기 간의 에스피아이통신 방법 및 시스템
CN100416531C (zh) 多功能通用串行总线无线桥接装置及系统装置
KR20080000559A (ko) 휴대폰 및 휴대용 어플라이언스를 위한 저전력 고체 상태저장장치 제어기
CN107402898B (zh) 一种信息处理的方法及电子设备
US8688875B2 (en) Host electronic device and host determination method
JP2004302778A (ja) インタフェイス装置
CN103353856A (zh) 硬盘及硬盘的数据转发和获取方法
CN109165099B (zh) 一种电子设备、内存拷贝方法及装置

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application