KR20060049140A - 재생장치, 데이터처리시스템, 재생방법, 프로그램 및기록매체 - Google Patents

재생장치, 데이터처리시스템, 재생방법, 프로그램 및기록매체 Download PDF

Info

Publication number
KR20060049140A
KR20060049140A KR20050099835A KR20050099835A KR20060049140A KR 20060049140 A KR20060049140 A KR 20060049140A KR 20050099835 A KR20050099835 A KR 20050099835A KR 20050099835 A KR20050099835 A KR 20050099835A KR 20060049140 A KR20060049140 A KR 20060049140A
Authority
KR
South Korea
Prior art keywords
picture data
data
decoding
reproduction
picture
Prior art date
Application number
KR20050099835A
Other languages
English (en)
Other versions
KR101241968B1 (ko
Inventor
슈지 츠나시마
쇼지로 시바타
모토츠구 다카무라
교헤이 고야부
신지로 가키타
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20060049140A publication Critical patent/KR20060049140A/ko
Application granted granted Critical
Publication of KR101241968B1 publication Critical patent/KR101241968B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/005Reproducing at a different information rate from the information rate of recording
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/177Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a group of pictures [GOP]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/781Television signal recording using magnetic recording on disks or drums
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/782Television signal recording using magnetic recording on tape
    • H04N5/783Adaptations for reproducing at a rate different from the recording rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/8042Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction

Abstract

재생속도의 변경지시를 받고 나서 속도 변경 후의 재생출력을 얻을 때까지의 시간을 단축할 수 있는 재생장치를 제공한다.
디코더(34_1, 34_2, 34_3)는, GOP를 단위로서 디코드 스케줄을 실시하고, 상기 GOP를 구성하는 픽처데이터를 실제로 디코드 및 재생출력하는 타이밍에서, 상기 디코드 스케줄의 결과와 재생속도를 토대로, 디코드 스케줄된 픽처데이터를 디코드 및 재생출력하는지 아닌지를 결정한다.

Description

재생장치, 데이터처리시스템, 재생방법, 프로그램 및 기록매체{Reproduction apparatus, data processing system, reproduction method, program, and storage medium}
도 1은, 도 1은, 본 발명의 제 1실시형태에 관한 데이터처리시스템의 전체 구성도이다.
도 2는, 도 1에 나타내는 데이터처리시스템에서 디코드 대상이 되는 피재생데이터(ENC)를 설명하기 위한 도면이다.
도 3은, 도 2에 나타내는 피재생데이터(ENC)를 포어드 방향으로 재생했을 경우의 디코더(34_1, 34_2, 34_3)의 디코드처리, 재생용 메모리(36_1~36_3)의 기억상태 및 재생출력을 나타내는 도면이다.
도 4는, 도 2에 나타내는 피재생데이터(ENC)를 포어드 방향으로 재생했을 경우의 디코더(34_1, 34_2, 34_3)의 디코드처리, 재생용 메모리(36_1~36_3)의 기억상태 및 재생출력을 나타내는 도 3에 연속되는 도면이다.
도 5는, 도 1에 나타내는 데이터처리시스템의 전체 동작예를 설명하기 위한 플로차트(flow chart)이다.
도 6은, 도 1에 나타내는 데이터처리시스템의 전체 동작예를 설명하기 위한 도 6에 연속되는 플로차트이다.
도 7은, 도 1에 나타내는 데이터처리시스템의 전체 동작예를 설명하기 위한 도 6에 연속되는 플로차트이다.
도 8은, 도 3 및 도 4에 나타내는 포워드(FWD)의 1배속 재생을 행하고 있을 때, 1.5배속 재생, 3배속 재생 및 1배속 재생의 순서대로 재생속도가 변경된 경우의 재생장치의 동작예를 설명하기 위한 도면이다.
도 9는, 도 3 및 도 4에 나타내는 포워드(FWD)의 1배속 재생을 행하고 있을 때, 1.5배속 재생, 3배속 재생 및 1배속 재생의 순서대로 재생속도가 변경된 경우의 재생장치의 동작예를 설명하기 위한 도 8에 연속되는 도면이다.
도 10은, 본 발명의 제 2실시형태에 관한 데이터처리시스템의 전체 구성도이다.
도 11은, 도 10에 나타내는 데이터처리시스템이, 피재생데이터(ENC)를 리버스(REV) 방향으로 재생한 동작을 설명하기 위한 도면이다.
도 12는, 도 10에 나타내는 데이터처리시스템이, 피재생데이터(ENC)를 리버스(REV) 방향으로 재생한 동작을 설명하기 위한 도 11에 연속되는 도면이다.
도 13은, 도 10에 나타내는 데이터처리시스템에 있어서, 도 11에 나타내는 1배속 리버스재생으로부터, 1.5배속 리버스재생, 3배속 리버스재생 및 1배속 리버스재생순서대로 재생속도를 변경하는 경우를 설명하기 위한 도면이다.
도 14는, 도 10에 나타내는 데이터처리시스템에 있어서, 도 11에 나타내는 1배속 리버스재생으로부터, 1.5배속 리버스재생, 3배속 리버스재생 및 1배속 리버스재생순서대로 재생속도를 변경하는 경우를 설명하기 위한 도 13에 연속되는 도면이 다.
도 15는, 본 발명의 제3 실시형태에 관한 데이터처리시스템의 전체 구성도이다.
도 16은, 도 15에 나타내는 스케줄 버퍼를 설명하기 위한 도면이다.
도 17은, 픽처 속성 데이터(PP)의 포맷을 설명하기 위한 도면이다.
도 18은, 도 15에 나타내는 재생장치에 있어서, 1배속 재생으로부터, 2배속 변경지시 및 3배속 변경지시를 순서대로 내렸을 경우의 스케줄 버퍼(45_1) 상태 변화를 설명하기 위한 도면이다.
도 19는, 도 15에 나타내는 재생장치에 있어서, 3배속 재생으로부터, 2배속 변경지시 및 1배속 변경지시를 순서대로 내렸을 경우의 스케줄 버퍼(45_1) 상태 변화를 설명하기 위한 도면이다.
도 20은, 도 15에 나타내는 데이터처리시스템의 동작예를 설명하기 위한 플로차트이다.
도 21은, 도 15에 나타내는 데이터처리시스템의 동작예를 설명하기 위한 도 20에 연속되는 플로차트이다.
도 22는, 도 15에 나타내는 데이터처리시스템의 동작예를 설명하기 위한 도 21에 연속되는 플로차트이다.
도 23은, 도 15에 나타내는 데이터처리시스템의 동작예를 설명하기 위한 도 22에 연속되는 플로차트이다.
[부호의 설명]
1, 1 a, 1 b. 데이터처리시스템 2. 컴퓨터
4, 4 a, 4 b. 재생장치 12. HDD
14. 브리지 16. 메모리
18. 브리지 19. 조작부
20. CPU 30. PCI 브리지
32. 입력용 메모리 34, 34_1, 34_2, 34_3. 디코더
36, 36_1, 36_2, 36_3. 재생용 메모리 38. 실렉터
40. 제어용 메모리 42, 42a, 42b. CPU
본 발명은, 피(被)재생데이터를 재생하는 재생장치, 데이터처리시스템, 재생방법, 프로그램 및 기록매체에 관한 것이다.
예를 들면, MPEG(Moving Picture Experts Group) 방식으로 부호화된 피재생데이터를 디코드하여 재생하는 재생장치가 있다.
이와 같은 재생장치는, 예를 들면, 피재생데이터를 구성하는 (I, P, B)의 픽처데이터를, GOP를 단위로 하여, 각 GOP의 중에서 픽처데이터의 참조관계 및 재생속도에 따라서 선택한 픽처데이터를 디코드하는 타이밍 및 순서를 결정하는 디코드 스케줄링을 실시하고, 상기 디코드 스케줄링의 결과에 따라서, 픽처데이터의 디코드와 디코드결과의 재생출력처리를 실시하고 있다.
상기 재생장치에서는, 예를 들면, 재생속도의 변경지시를 받으면, 재생중의 GOP의 다음 GOP 디코드 스케줄에서 상기 변경 후의 재생속도에 대응하여 상기 디코드 스케줄의 결과를 생성하고 있다.
[특허문헌 1] 특개 2003-101967호 공보
그렇지만, 상술한 종래의 재생장치에서는, 재생속도의 변경지시를 받으면, 재생중의 GOP의 다음 GOP 디코드 스케줄에서 상기 변경 후의 재생속도에 대응한 상기 디코드 스케줄의 결과를 생성하고 있기 때문에, 변경지시를 받았을 때에 디코드 및 재생출력하고 있는 GOP의 다음 GOP에 있어서 변경 후의 재생속도에 대응한 재생출력을 처음으로 얻을 수 있다.
따라서, 재생속도의 변경지시를 받고 나서 변경 후의 재생속도에 대응한 재생출력을 얻기까지 장시간을 필요로 하고, 응답성이 나쁘다고 하는 문제가 있다.
본 발명은 상술한 종래기술의 문제점을 해결하기 위해서, 복수의 픽처데이터를 순서대로 디코드하여 재생하는 경우에, 재생속도의 변경지시를 받고 나서 변경 후의 재생속도에 대응한 재생출력을 얻기까지의 시간을 종래에 비해서 단축할 수 있는 재생장치, 데이터처리시스템, 재생방법, 프로그램 및 기록매체를 제공하는 것을 목적으로 한다.
상술한 종래기술의 문제점을 해결하여 상술한 목적을 달성하기 위해서, 제 1관점의 발명의 재생장치는, 피재생데이터를 구성하는 복수의 픽처데이터를 순서대 로 디코드하여 재생하는 재생장치에 있어서, 재생용 메모리와, 상기 픽처데이터를 디코드하고, 그 디코드결과를 상기 재생용 메모리에 기입하고, 상기 재생용 메모리로부터 독출한 상기 디코드결과를 재생출력하는 디코더와, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여 상기 픽처데이터를 상기 디코더로 디코드시키는 순서를 결정하는 디코드 스케줄을 실시하고, 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처데이터를 선택하고, 상기 선택한 상기 픽처데이터 또는 그 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하고, 상기 결정에 의거하여 상기 디코더의 상기 디코드 및 상기 재생출력을 제어하는 처리회로를 가진다.
제 1관점의 발명의 재생장치의 작용은 이하와 같이 된다.
처리회로가, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여 상기 픽처데이터를 상기 디코드에서 디코드시키는 순서를 결정하는 디코드 스케줄을 실시한다.
그리고, 상기 처리회로가, 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처데이터를 선택한다.
그리고, 상기 처리회로가, 상기 선택한 상기 픽처데이터의 디코드 또는 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하고, 상기 결정에 의거하여 상기 디코더의 상기 디코드 및 상기 재생출력을 제어한다.
제 2관점의 발명의 데이터처리시스템은, 피재생데이터를 구성하는 복수의 픽처데이터를 재생장치에 출력하는 데이터처리장치와, 상기 데이터처리장치로부터 입 력한 복수의 픽처데이터를 순서대로 디코드하여 재생하는 상기 재생장치를 가지고, 상기 재생장치는, 상기 데이터처리장치로부터 입력한 상기 픽처데이터를 기억하는 입력용 메모리와, 재생용 메모리와, 상기 입력용 메모리로부터 독출한 상기 픽처데이터를 디코드하고, 그 디코드결과를 상기 재생용 메모리에 기입하고, 상기 재생용 메모리로부터 독출한 상기 디코드결과를 재생출력하는 디코더와, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여 상기 픽처데이터를 상기 디코더로 디코드시키는 순서를 결정하는 디코드 스케줄을 실시하고, 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처데이터를 선택하고, 상기 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하고, 상기 결정에 의거하여 상기 디코더의 상기 디코드 및 상기 재생출력을 제어하는 처리회로를 가진다.
제 3관점의 발명의 재생방법은, 피재생데이터를 구성하는 복수의 픽처데이터를 순서대로 디코드하여 재생하는 재생방법에 있어서, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여 상기 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 1공정과, 상기 제 1공정에서 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처데이터를 선택하는 제 2공정과, 상기 제 2공정에서 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하는 제 3공정과, 상기 제 3공정의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 4공정을 가진다.
제 4관점의 발명의 재생방법은, 데이터처리장치로부터 재생장치로, 피재생데이터를 구성하는 복수의 픽처데이터를 재생장치에 출력하는 제 1공정과, 상기 재생장치가, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여, 상기 제 1공정에서 상기 데이터처리장치로부터 입력한 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 2공정과, 상기 제 2공정에서 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처데이터를 선택하는 제 3공정과, 상기 제 3공정에서 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하는 제 4공정과, 상기 제 4공정의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 5공정을 가진다.
제 5관점의 발명의 프로그램은, 피재생데이터를 구성하는 복수의 픽처데이터를 순서대로 디코드하여 재생하는 재생장치가 실행하는 프로그램에 있어서, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여 상기 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 1순서와, 상기 제 1순서대로 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처데이터를 선택하는 제 2순서와, 상기 제 2순서대로 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하는 제 3순서와, 상기 제 3순서의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 4순서를 가진다.
제 6관점의 발명의 기록매체는, 피재생데이터를 구성하는 복수의 픽처데이터 를 순서대로 디코드하여 재생하는 재생장치가 실행하는 프로그램을 기록하는 기록매체에 있어서, 상기 프로그램은, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여 상기 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 1순서와, 상기 제 1순서대로 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처데이터를 선택하는 제 2순서와, 상기 제 2순서대로 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하는 제 3순서와, 상기 제 3순서의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 4순서를 가진다.
제 7관점의 발명의 데이터처리장치는, 피재생데이터를 구성하는 복수의 픽처데이터를 기록하는 기록매체와, 상기 기록매체로부터 상기 픽처데이터를 독출하는 독출수단과, 상기 독출수단이 독출한 상기 픽처데이터를 기억하는 입력용 메모리와, 재생용 메모리와, 상기 입력용 메모리로부터 독출한 상기 픽처데이터를 디코드하고, 그 디코드결과를 상기 재생용 메모리에 기입하고, 상기 재생용 메모리로부터 독출한 상기 디코드결과를 재생출력하는 디코더와, 미리 규정된 복수의 상기 픽처데이터를 단위로 하여 상기 픽처데이터를 상기 디코더로 디코드시키는 순서를 결정하는 디코드 스케줄을 실시하고, 상기 디코드 스케줄에서 결정된 상기 순서대로 처리대상의 상기 픽처스케줄을 선택하고, 상기 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시할지 아닐지를 지정된 재생속도에 따라서 결정하고, 상기 결정에 의거하여 상기 디코더의 상기 디코드 및 상기 재생출력을 제어하는 처리회로를 가진다.
이하, 본 발명의 실시형태에 관한 데이터처리시스템에 대해서 설명한다.
<제 1실시형태>
상기 실시형태에서는, 재생장치가 복수의 디코더를 갖추고 있는 경우를 예시한다.
우선, 본 실시형태의 구성요소와, 본 발명의 구성요소와의 대응관계를 설명한다.
컴퓨터(2)가 본 발명의 디코더처리장치에 대응하고, 재생장치(4)가 본 발명의 재생장치에 대응하고 있다. 또한, 재생용 메모리(36_1 ~ 36_3)가 본 발명의 재생용 메모리에 대응하고, 디코더(34_1, 34_2, 34_3)가 본 발명의 디코더에 대응하고, CPU(42)가 본 발명의 처리회로에 대응하고 있다.
또한, 입력용 메모리(32)가 본 발명의 입력용 메모리에 대응하고 있다. 또한, 본 실시형태의 속도변경지시가, 본 발명의 재생속도의 변경지시에 대응하고 있다. 또한, 피재생데이터(ENC)가 본 발명의 피재생데이터에 대응하고 있다. 또한, 본 실시형태의 픽처데이터가, 본 발명의 픽처데이터에 대응하고 있다. 또한, 픽처데이터가 본 발명의 픽처데이터에 대응하고, GOP가 본 발명의 픽처데이터군(群)에 대응하고 있다. 또한, I, P 픽처데이터가 본 발명의 제 1종류의 픽처데이트에 대응하고, B 픽처데이터가 본 발명의 제 2종류의 픽처데이터에 대응하고 있다.
도 1은, 본 발명의 실시형태에 관한 데이터처리시스템(1)의 전체 구성도이다.
도 1에 나타내는 바와 같이, 데이터처리시스템(1)은, 예를 들면, 컴퓨터(2) 및 재생장치(4)를 가진다.
[컴퓨터 2]
도 1에 나타내는 바와 같이, 컴퓨터(2)는, HDD(12), 브리지(14), 메모리(16), 브리지(18), 조작부(19) 및 CPU(20)를 가진다.
HDD(12)는, 예를 들면, MPEG에서 부호화된 피재생데이터(ENC)를 기억한다.
피재생데이터(ENC)는, 도 2에 나타내는 바와 같이, 재생장치(4)에 있어서 연속하여 순서대로 디코드처리되는 복수의 GOP(Group Of Picture)로 구성되어 있다.
도 2에 나타내는 예에서는, GOP(N-1), (N), (N+1), (N+2), (N+3)의 순서대로 디코드처리된다.
각 GOP는, I, P, B의 3 종류의 픽처디코더(프레임 데이터)로 구성된다.
또한, 각 GOP 안에는 1개의 1 픽처데이터가 포함되어 있다.
본 실시형태에서는, 예를 들면, GOP 내의 픽처데이터의 수가 비교적 많고, 이른바 longGOP가 이용된다.
또한, 본원의 도면에 있어서, GOP(N-1)에 속하는 픽처데이터에는 왼쪽 위에 기호를 붙이지 않고, GOP(N)에 속하는 픽처데이터에는 왼쪽 위에 「*」를 붙이고, GOP(N+1)에 속하는 픽처데이터에는 왼쪽 위에 「+」를 붙이고, GOP(N+2)에 속하는 픽처데이터에는 왼쪽 위에 「-」를 붙이고, GOP(N+3)에 속하는 픽처데이터에는 왼쪽 위에 「/」를 붙인다.
또한, 각 도면에 있어서, 「I」, 「P」, 「B」의 오른쪽 혹은 밑에 첨부된 숫자는, 상기 픽처데이터의 디코드결과가 재생출력되는 순서를 나타내고 있다.
I 픽처데이터는, 인트라(화면 내) 부호화된 화면의 픽처데이터이며, 다른 픽처데이터와는 독립하여 디코드된다.
또한, P 픽처데이터는, 전(前)방향 예측 부호화된 화면의 픽처데이터이며, 시간적으로 과거에 위치하는(표시순서가 앞의) (I) 또는 (P) 픽처데이터를 참조하여 디코드된다.
또한, I, P 픽처데이터는, 앵커 픽처데이터라고도 불린다.
또한, B 픽처데이터는, 양방향 예측 부호화된 화면의 픽처데이터이며, 시간적으로 전후에 위치하는(표시순서가 앞 및 뒤의) (I 또는 P)픽처데이터를 참조하여 디코드된다.
또한, HDD(12)의 독출레이트는, 재생장치(4)의 최대 재생레이트에 비해 늦다.
브리지(14)는, 브리지(18)의 확장기능을 갖추고, PCI 확장 슬롯이나 IDE(Integrated Drive Electronics) 슬롯 등을 갖추고 있다.
브리지(14)는, 기본적으로 브리지(18)와 동일한 기능을 가지고 있지만, 브리지(18)에 비해 핸드 폭이 좁고, 브리지(18)에 접속되는 디바이스에 비해 저속 액세스의 디바이스가 접속된다.
메모리(16)는, 예를 들면, 반도체 메모리이며, CPU(20)의 처리에 이용되는 프로그램 및 데이터를 기억한다.
조작부(19)는, 키보드나 마우스 등의 조작수단이며, 사용자의 조작에 따른 조작신호를 CPU(20)에 출력한다.
조작부(19)는, 도시하지 않은 조작화면에 의거한 사용자의 조작에 따라서 피재생데이터(ENC)의 재생포인트의 지정조작, 상기 지정한 재생포인트의 재생개시 지시조작, (재생)속도변경지시조작과 트랜젼트(transient) 지시조작을 받고, 그것을 나타내는 조작신호를 CPU(20)에 출력한다.
브리지(18)는, 브리지(14), 메모리(16), PCI 버스(6) 및 CPU(20)와 접속되며, CPU(20)의 어드레스버스 및 데이터버스를 통한 전송에 수반하는 데이터변환을 실시한다.
CPU(20)는, 예를 들면, 메모리(16)로부터 독출한 프로그램을 실행하여 컴퓨터(2)의 동작을 통괄적으로 제어한다.
CPU(20)는, 조작부(19)로부터 재생포인트의 지정조작을 나타내는 조작신호를 입력하면, 상기 지정된 재생포인트의 픽처데이터를 포함하는 GOP를 HDD(12)로부터 독출하여, 브리지(18) 및 PCI 버스(6)를 통해 재생장치(4)에 출력한다.
또한, CPU(20)는, 조작부(19)로부터 재생개시 지시조작을 나타내는 조작신호를 입력하면, 브리지(18) 및 PCI 버스(6)를 통해 재생장치(4)에 재생포인트를 지정한 재생개시지시를 출력한다.
또한, CPU(20)는, 조작부(19)로부터 트랜젼트 지시조작을 나타내는 조작신호를 입력하면, 속도변경지시를, 브리지(18) 및 PCI 버스(6)를 통해 재생장치(4)에 출력한다.
또한, CPU(20)는, 피재생데이터(ENC) 내의 GOP 중, 재생장치(4)에 있어서 재 생포인트의 픽처데이터를 포함하는 GOP에 대해서 표시순서가 1개 전의 GOP와 표시순서가 1개 후의 GOP가 재생장치(4)의 입력용 메모리(32)에 기억되도록, GOP를 재생장치(4)에 출력한다.
[재생장치(4)]
도 1에 나타내는 바와 같이, 재생장치(4)는, 예를 들면, PCI브리지(30), 입력용 메모리(32), 디코더(34_1 ~ 34-3), 재생용 메모리(36_1 ~ 36_3), 실렉터(38), 제어용 메모리(40), CPU(42) 및 제어버스(46)를 가진다.
또한, 제어용 메모리(40)는, 소정의 프로그램(본 발명의 프로그램)을 기억하고, CPU(42)는 상기 프로그램을 독출하여 실행하고, 이하의 처리를 실시한다.
상기 소정의 프로그램은, 반도체 메모리 등의 제어용 메모리(40)에 기억되어 있어서도 좋고, 기타, HDD나 광디스크 등의 기타 기록매체에 기록되어 있어도 좋다.
PCI브리지(30)는, PCI 버스(6)를 통해 컴퓨터(2)로부터 입력하는 GOP 및 지시(커맨드)를 버퍼링하는 메모리를 갖추고 있다. 또한, 브리지(18)는, DMA(Dynamic Memory Access) 전송기능을 갖추고 있다.
[입력용 메모리(32))
입력용 메모리(32)는, SDRAM 등의 반도체 메모리이며, PCI브리지(30)를 통해 입력된 GOP를 일시적으로 기억한다.
[디코더(34_1, 34_2, 34_3]
디코더(34_1)는, CPU(42)로부터 입력한 디코드 커맨드(CPU(42)의 제어)에 따 라서 PCI 브리지(30)를 통해 입력용 메모리(32)로부터 독출된 피재생데이터(ENC)를 입력하고, 이것을 MPEG 방식으로 디코드하여 재생용 메모리(36_1)에 기입한다.
구체적으로는, 디코더(34_1)는, CPU(42)의 제어에 따라서 입력용 메모리(32)로부터 독출된 1 픽처데이터를, 다른 픽처데이터의 디코드결과를 참조하지 않고 디코드한다.
또한, 디코더(34_1)는, CPU(42)의 제어에 따라서 입력용 메모리(32)로부터 독출된 P 픽처데이터를, 시간적으로 과거에 위치하는 동시에 이미 디코드결과가 재생용 메모리(36_1)에 기억된 I 또는 P 픽처데이터의 디코드결과를 참조하여 디코드한다.
또한, 디코더(34_1)는, CPU(42)의 제어에 따라서 입력용 메모리(32)로부터 독출된 B 픽처데이터를, 시간적으로 과거에 위치하는 동시에 이미 디코드결과가 재생용 메모리(36_1)에 기억된 I 또는 P 픽처데이터의 디코드결과를 참조하여 디코드한다.
도 3 및 도 4는, 피재생데이터(ENC)를 1배속으로 포어드 방향으로 재생한 경우의 디코더(34_1, 34_2, 34_3)의 디코드처리, 재생용 메모리(36_1 ~36_3)의 기억상태와 재생출력을 나타내는 도면이다.
도 3, 도 4 및 후술하는 대응하는 도면에 있어서, 디코더(34_1)에 대응시켜서 표시된 뱅크영역 「0」~「7」은 재생용 메모리(36_1) 내에 규정된 뱅크영역이며, 디코더(34_2)에 대응시켜서 나타난 뱅크영역 「0」~「7」은 재생용 메모리(36_2) 내에 규정된 뱅크영역이며, 디코더(34_3)에 대응시켜서 나타난 뱅크영역 「 0」~「7」은 재생용 메모리(36_3) 내에 규정된 뱅크영역이다.
또한, 「out0」, 「out1」, 「out2」는, 각각 디코더(34_1, 34_2, 34_3)로부터 실렉터(38)에 출력되는 디코드결과를 나타낸다.
또한, 최하단의 「재생출력」은, 실렉터(38)로부터 출력되는 재생출력을 나타낸다.
또한, 도 3, 도 4 및 후술하는 대응하는 도면에 있어서, 두꺼운 틀로 둘러싼 부분은 디코더(34_1, 34_2, 34_3)에 의한 디코드처리를 나타내고 있다.
도 3 및 도 4에 나타내는 바와 같이, 디코드회로(34_1)는, CPU(42)로부터의 디코드 커맨드에 따라서, CPU(42)로부터 지정된 재생방향의 재생을 계속한 경우 재생출력에 이용할 수 없게 된 I, P 픽처데이터의 디코드결과의 기억을 재생용 메모리(36_1)에 보유한다.
예를 들면, 디코더(34_1)는, I2, P5, P8, P11, P14, *12의 디코드결과를, GOP(N-1)의 재생출력처리를 종료한 후도 보유한다.
이것에 의해, 후술하는 바와 같이 속도변경지시가 발생한 경우에, 속도변경직후의 재생출력을, 재생용 메모리(36_1)에 기억 보유된 디코드결과를 이용하여 1 픽처 처리시간 내에 실시할 수 있다.
즉, 디코더(34_1)는, 속도변경지시가 발생한 경우에, 상기 속도변경지시발생 전에 발생용 메모리(36_1)에 이미 기억한 I, P 픽처데이터의 디코드결과를 재생출력에 이용할 수 있다.
구체적으로는, 디코드회로(34_1)는, 속도변경지시 후에, CPU(42)로부터의 표 시커맨드에 따라서, I, P 픽처데이터에 있어서는, 재생용 메모리(36_1)에 이미 기억한 상기 I, P 픽처데이터의 디코드결과를 독출하여 재생출력한다.
또한, 디코드회로(34_1)는, 속도변경지시 후에, B 픽처데이터에 대해서는, CPU(42)로부터의 디코드 커맨드에 따라서, 재생용 메모리(36_1)에 이미 기억한 상기 B 픽처데이터의 앵커 픽처데이터로 되는 I, P 픽처데이터의 디코드결과를 참조하여 디코드를 실시하고, CPU(42)로부터의 표시커맨드에 따라서, 그 디코드결과를 재생출력한다.
또한, 디코드회로(34_1)는, 도 3에 나타내는 바와 같이, CPU(42)로부터의 디코드 커맨드에 따라서, 디코드대상의 GOP 내의 I, P 픽처데이터를 B 픽처데이터에 앞서서 디코드하고, 그 디코드결과를 재생용 메모리(36_1)에 기입한다.
디코더(34_1, 34_2, 34_3)는, 디코더(34_1)와 동일한 구성을 가지고, PCI 브리지(30)를 통해 입력한 화상데이터를 MPEG 방식으로 디코드하여 각각 재생용 메모리(36_1, 36_2, 36_3)에 기입한다.
디코더(34_1, 34_2, 34_3)에 의한 재생용 메모리(36_1, 36_2, 36_3)로의 디코드결과의 기입방법에 대해서 설명한다.
도 3 및 도 4에 나타내는 바와 같이, 재생용 메모리(36_1, 36_2, 36_3)의 각각은, 8개의 뱅크영역 「0」~「7」을 가진다.
본 실시형태에서는, 도 3 및 도 4에 나타내는 바와 같이, 재생용 메모리(36_1, 36_2, 36_3)의 각각이 갖추는 8개의 뱅크영역 중, 6개의 뱅크영역 「0」~「5」을 I, P 픽처데이터의 디코드결과를 전용(專用)하여 기억하는 기억영역으로서 고정적으로 이용하여, 2개의 뱅크영역「6」~「7」을 B 픽처데이터의 디코드결과를 기억하는 기억영역으로서 고정적으로 이용한다.
즉, 재생용 메모리(36_1, 36_2, 36_3)의 각각에 디코더(34_1, 34_2, 34_3)에서 디코드하는 GOP 내의 모든 I, P 픽처데이터의 디코드결과를 동시에 기억하고, 상기 기억을 상기 디코더가 다음에 디코드하는 GOP의 I, P 픽처데이터의 디코드결과를 기입하기까지 보유한다.
도 2에 나타내는 피재생데이터(ENC)를 디코드하는 경우에는, 디코더(34_1)는, 예를 들면, 도 3에 나타내는 바와 같이, GOP(N-1) 내의 I2, P5, P8, P11, P14 픽처데이터와, GOP(N) 내의 I2 픽처데이터를 각각 재생용 메모리(36_1) 내의 뱅크영역 「0」~「5」에 기입한다.
또한, 디코더(34_2)는, 예를 들면, 도 3 및 도 4에 나타내는 바와 같이, GOP(N) 내의 I2, P5, P8, P11, P14 픽처데이터와, GOP(N+1) 내의 I2 픽처데이터를 각각 재생용 메모리(36_2) 내의 뱅크영역 「0」~「5」에 기입한다.
또한, 디코더(34_3)는, 예를 들면, 도 4에 나타내는 바와 같이, GOP(N+1) 내의 I2, P5, P8, P11, P14 픽처데이터와, GOP(N+2) 내의 I2 픽처데이터를 각각 재생용 메모리(36_3) 내의 뱅크영역 「0」~「5」에 기입한다.
또한, 디코더(34_1)는, GOP(N-1) 내의 B 픽처데이터를 디코드할 때에, 재생용 메모리(36_1)의 뱅크영역 「0」~「5」에 기억되어 있는 I, P 픽처데이터의 디코드결과를 참조한다.
또한, 디코더(34_2)는, GOP(N) 내의 B 픽처데이터를 디코드할 때에, 재생용 메모리(36_2)의 뱅크영역 「0」~「5」에 기억되어 있는 I, P 픽처데이터의 디코드결과를 참조한다.
또한, 디코더(34_3)는, GOP(N+1) 내의 B 픽처데이터를 디코드할 때에, 재생용 메모리(36_3)의 뱅크영역 「0」~「5」에 기억되어 있는 I, P 픽처데이터의 디코드결과를 참조한다.
또한, 디코더(34_1, 34_2, 34_3)는, 재생용 메모리(36_1, 36_2, 36_3)의 뱅크 「6」~「7」이 기억하는 B 픽처데이터의 디코드결과를, 예를 들면, 상기 B 픽처데이터의 3 픽처 후의 B 픽처데이터의 디코드결과에서 순서대로 표서한다.
이것에 의해, 1GOP 내의 모든 B 픽처데이터에 대응한 뱅크영역을 갖출 필요가 없고, 재생용 메모리(36_1 ~ 36_3)를 소규모로 할 수 있다.
[실렉터(38)]
실렉터(38)는, CPU(42)로부터의 제어에 따라서, 재생용 메모리(36_1, 36_2, 36_3)로부터 독출된 디코드결과를 전환ㆍ선택하여 재생출력한다.
[CPU 42]
CPU(42)는, 제어용 메모리(40)에 기억된 프로그램과 데이터를 토대로 이하에 나타내는 처리를 실시하고, 재생장치(4)의 동작을 통괄적으로 제어한다.
CPU(42)는, 컴퓨터(2)로부터 입력한 GOP(피재생데이터(ENC))를 입력용 메모리(32)에 기입한다.
CPU(42)는, 입력용 메모리(32)에 기억된 각 GOP에 대해서, 상기 GOP에 포함되는 픽처데이터를 지정된 재생속도에 대응하여 디코드시키는 디코드 스케줄 처리 를 GOP단위로 실시한다.
구체적으로는, CPU(42)는, 지정된 재생속도에 있어서, 상기 GOP에 포함되는 픽처데이터 중 디코드하는 픽처데이터를 선택하고, 상기 선택한 픽처데이터 중 선두의 픽처데이터(예를 들면, I 픽처데이터)를 디코드하는 타이밍과 선택한 픽처데이터를 디코드하는 순서 등을 결정하고, 그 결과를 나타내는 디코드 스케줄결과를 생성한다.
CPU(42)는, 상기 디코드 스케줄결과와 지정된 재생속도에 의거하여 픽처데이터를 단위로 하여, 각 픽처데이터를 디코드할지 아닐지를 결정하고, 디코드한다고 결정한 경우에는 상기 픽처데이터의 디코드 커맨드를 발행하고, 이하에 나타내는 디코드처리를 디코더(34_1, 34_2, 34_3)에 실행시킨다.
또한, CPU(42)는, 상기 디코드 스케줄결과를 지정된 재생속도에 의거하여 픽처데이터를 단위로 하여, 각 픽처데이터를 재생출력할지 아닐지를 결정하고, 재생출력한다고 결정한 경우에는 상기 픽처데이터의 표시커맨드를 발행한다.
또한, 본 실시형태에서는, CPU(42)는, 어느 쪽의 재생속도가 지정되어 있는 경우에도, 각 GOP 내의 I, P 픽처데이터를 B 픽처데이터에 우선시켜서 먼저 디코드시킨다.
따라서, 속도변경지시를 받은 후에, 속도변경 후의 재생출력이, I, P, B 픽처데이터의 어느 쪽에 있어서도, 1 픽처데이터의 디코드시간 내에, 그 디코드결과를 얻을 수 있고, 속도변경 후의 재생출력을 단시간에 개시할 수 있다.
CPU(42)는, 동일한 GOP에 속하는 I, P 픽처데이터와, 상기 I, P 픽처데이터 의 디코드결과를 참조하는 B 픽처데이터가 동일한 디코더(34_1, 34_2, 34_3)에서 디코드 되도록, 입력용 메모리(32)로부터 픽처데이터를 독출하여 디코더(34_1, 34_2, 34_3)에 출력한다.
CPU(42)는, 예를 들면, GOP(N-1) 내의 I, P 픽처데이터와, 상기 I, P 픽처데이터의 디코드결과를 참조하여 디코드되는 GOP(N) 내의 B 픽처데이터를, PCI 브리지(30)를 통해 입력용 메모리(32)로부터 독출하여 디코더(34_1)에 출력한다.
여기에서, 본 실시형태에서는, B 픽처데이터가 다른 GOP의 I, P 픽처데이터의 디코드결과를 참조하여 디코드되는 오픈 GOP를 참조하고 있다.
구체적으로는, 예를 들면, 도 2에 나타내는 GOP(N) 내의 B0, B1 픽처데이터가, GOP(N-1) 내의 I, P 픽처데이터의 디코드결과를 참조하여 디코드된다.
따라서, CPU(42)는, GOP(N) 내의 B0, B1 픽처데이터를 데이터(34_1)에 출력한다.
또한, CPU(42)는, 예를 들면, GOP(N) 내의 I, P 픽처데이터와, 상기 I, P 픽처데이터의 디코드결과를 참조하여 디코드되는 GOP(N+1) 내의 B 픽처데이터를, PCI 브리지(30)를 통해 입력용 메모리(32)로부터 독출하여 디코더(34_2)에 출력한다.
또한, CPU(42)는, 예를 들면, GOP(N+1) 내의 I, P 픽처데이터와, 상기 I, P 픽처데이터의 디코드결과를 참조하여 디코드되는 GOP(N+2) 내의 B 픽처데이터를, PCI 브리지(30)를 통해 입력용 메모리(32)로부터 독출하여 디코더(34_3)에 출력한다.
CPU(42)는, 예를 들면, 컴퓨터(2)의 CPU(20)로부터 재생개시지시를 입력하 면, 재생포인트를 포함하는 복수 GOP의 디코드처리를 디코더(34_1, 34_2, 34_3)에 실행시킨다.
이때, CPU(42)는, 상기 재생포인트로부터 지정된 방향으로 지정된 스피드로 재생출력이 실시되도록, 디코더(34_1, 34_2, 34_3)에 의한 B 픽처데이터의 디코드처리, 재생용 메모리(36_1, 36_2, 36_3)로부터 실렉터(38)로의 독출동작 및 실렉터(38)의 선택동작을 제어한다.
이하, 도 1에 나타내는 데이터처리시스템(1)의 동작예를 설명한다.
[제 1동작예]
이하, 컴퓨터(2)에 있어서 재생대상의 화상데이터를 지정하고 나서, 재생장치(4)에 있어서 재생출력이 실시되기까지의 동작예를 설명한다.
도 5 및 도 6은, 상기 동작예를 설명하기 위한 플로차트이다.
스텝(ST1) :
컴퓨터(2)의 CPU(20)는, 조작부(19)로부터 피재생데이터(ENC) 내의 재생포인트의 지정조작을 나타내는 조작신호를 입력했는지 아닌지를 판단하고, 지정했다고 판단하면 스텝(ST2)으로 진행하고, 그렇지 않은 경우에는 스텝(ST1)의 처리를 반복한다.
스텝(ST2) :
컴퓨터(2)의 CPU(20)는, 스텝(ST1)에서 지정된 재생포인트의 픽처데이터를 포함하는 GOP와, 그 전후의 GOP와의 합계 3개(복수)의 GOP를 HDD(12)로부터 독출한다.
스텝(ST3) :
컴퓨터(2)의 CPU(20)는, 스텝(ST2)에서 독출한 복수의 GOP를, 브리지(18) 및 PCI 버스(6)를 통해 재생장치(4)에 출력한다.
재생장치(4)의 CPU(42)는, 컴퓨터(2)로부터 PCI 브리지(30)를 통해 입력한 GOP를 입력용 메모리(32)에 기입한다.
스텝(ST4) :
컴퓨터(2)의 CPU(20)가, 전송완료통지를 재생장치(4)의 CPU(42)에 출력한다.
상기 전송완료통지는, 스텝(ST3)에서 컴퓨터(2)로부터 재생장치(4)에 출력(전송)한 GOP의 식별데이터, 상기 GOP를 기입한 입력용 메모리(32) 내의 어드레스 및 상기 GOP의 데이터사이즈를 나타내고 있다.
또한, 상기 전송완료통지는, 상기 출력한 GOP 내의 각 픽처데이터의 식별데이터, 상기 픽처데이터를 기입한 입력용 메모리(32) 내의 어드레스 및 상기 픽처데이터의 데이터사이즈를 나타내고 있다.
CPU(42)는, 상기 전송완료통지를 제어용 메모리(40)에 기입한다.
스텝(ST5) :
재생장치(4)의 CPU(42)는, 스텝(ST4)의 처리종료 후에, 준비완료통지를 컴퓨터(2)의 CPU(20)에 출력한다.
스텝(ST6) :
컴퓨터(2)의 CPU(20)는, 조작부(19)로부터 재생포인트를 지정한 재생개시 지시조작을 나타내는 조작신호를 입력했는지 아닌지를 판단하고, 지정했다고 판단하 면 스텝(ST7)으로 진행하고, 그렇지 않은 경우에는 스텝(ST6)의 처리를 반복한다.
상기 재생개시지시에서는, 예를 들면, 재생속도가 지정된다.
스텝(ST7) :
컴퓨터(2)의 CPU(20)는, 입력했다고 판단하면 재생포인트를 지정한 재생지시커맨드를 재생장치(4)의 CPU(42)에 출력한다.
스텝(ST8) :
재생장치(4)의 CPU(42)는, 스텝(ST7)에서 입력한 재생개시커맨드가 나타내는 재생포인트의 픽처데이터를 포함하는 입력용 메모리(32)에 기억된 IGOP 내의 픽처데이터를 디코드하는 순서와 타이밍을 픽처데이터 사이의 참조관계, 재생속도 및 재생방향을 기준으로 결정하는 디코드 스케줄을 실시한다.
스텝(ST9) :
재생장치(4)의 CPU(42)는, 스텝(ST8)의 디코드 스케줄결과를 토대로, 처리대상의 픽처데이터를 순서대로 특정한다.
스케줄(10) :
재생장치(4)의 CPU(42)는, 지정된 재생속도가 1배속 이상인지 아닌지를 판단하고, 1배속 이상이라고 판단하면 스텝(ST11)으로 진행하고, 그렇지 않은 경우에는 스텝(ST12)에 진행한다.
스케줄(11) :
재생장치(4)의 CPU(42)는, 스케줄(10)에서 특정한 픽처데이터를 디코드할지 아닐지를, 지정된 재생속도를 토대로 결정한다.
스텝(ST12) :
재생장치(4)의 CPU(42)는, 재생출력의 갱신타이밍인지 아닌지를, 지정된 재생속도를 토대로 결정한다.
스텝(ST13) :
재생장치(4)의 CPU(42)는, 스텝(ST12)에서 갱신타이밍이라고 판단하면 스텝(ST14)으로 진행한다.
스텝(ST14) :
재생장치(4)의 CPU(42)는, 스텝(ST11)에서 디코드한다고 결정한 경우, 혹은 스텝(ST13)에서 갱신타이밍이라고 판단한 경우에, 스텝(ST9)에서 특정한 픽처데이터의 디코드 커맨드를 디코더(34_1, 34_2, 34_3)의 어느 쪽에 출력한다.
또한, CPU(42)는, 스텝(ST9)에서 특정한 픽처데이터의 디코드결과가 재생용 메모리(36_1, 36_2, 36_3)에 이미 기억되어 있는 경우에는, 디코드 커맨드를 출력하지 않는다.
스텝(ST15) :
재생장치(4)의 디코더(34_1, 34_2, 34_3)는, 스텝(ST14)에서 입력한 디코드 커맨드가 나타내는 픽처데이터를 입력용 메모리(32)로부터 독출하여 디코드하고, 그 디코드결과를 각각 재생용 메모리(36_1 ~ 36_3)에 기입한다.
스텝(ST16) :
재생장치(4)의 CPU(42)는, 스텝(ST9)에서 특정한 픽처데이터의 디코드결과를 재생출력할지 아닐지를, 지정된 재생속도를 토대로 결정한다.
스텝(ST17) :
재생장치(4)의 CPU(42)는, 스텝(ST16)에서 재생출력한다고 결정한 경우에는, 상기 픽처데이터를 지정한 표시커맨드를, 대응한 디코더(34_1, 34_2, 34_3)에 출력한다.
스텝(ST18) :
재생장치(4)의 디코더(34_1, 34_2, 34_3)는, 스텝(ST17)에서 입력한 표시커맨드를 토대로, 상기 표시커맨드에서 지정된 픽처데이터의 디코드결과를 재생용 메모리(36_1, 36_2, 36_3)로부터 독출하고, 이것을 실렉터(38)에 출력한다.
이것에 의해, 상기 지정된 픽처데이터의 디코드결과가 재생출력된다.
스텝(ST19) :
컴퓨터(2)의 CPU(20)는, 트랜젼트 지시조작을 나타내는 조작신호를 조작부(19)로부터 입력했다고 판단하면 스텝(ST20)으로 진행하고, 그렇지 않은 경우에는 스텝(ST21)으로 진행한다.
스텝(ST20) :
컴퓨터(2)의 CPU(20)는, 재생장치(4)의 CPU(42)에 트랜젼트 지시(재생방향 전환지시)를 출력한다.
상기 트랜젼트 지시가 발생한 후는, CPU(20) 및 CPU(42)는, 전환 후의 재생방향을 기준으로 처리를 실시한다.
재생장치(4)는 상술한 스텝(ST10 ~ ST19)의 처리를 픽처데이터 단위에서 실시한다.
스텝(ST21) :
CPU(20) 및 CPU(42)는, 상기 스텝(ST10 ~ ST19)의 처리를 실시한 픽처데이터가, GOP 내의 최후의 픽처데이터인지 아닌지를 판단하고, 최후의 픽처데이터라고 판단하면 스텝(ST22)으로 진행하고, 그렇지 않은 경우에는 스텝(ST9)으로 돌아와서 다음의 픽처데이터에 대한 처리를 실시한다.
스텝(ST22) :
CPU(20) 및 CPU(42)는, 상기 처리를 실시한 픽처데이터가 속하는 GOP가 피재생데이터(ENC) 내의 최후의 GOP인지 아닌지를 판단하고, 최후의 GOP라고 판단하면 처리를 종료하고, 그렇지 않은 경우에는 스텝(ST23)으로 진행한다.
스텝(ST23) :
컴퓨터(2)의 CPU(20)는, 재생방향에 따라서 다음의 1GOP를 HDD(12)로부터 독출한다.
스텝(ST24) :
컴퓨터(2)의 CPU(20)는, 스텝(ST23)에서 독출한 복수의 GOP를, 브리지(18) 및 PCI 버스(6)를 통해 재생장치(4)에 출력한다.
재생장치(4)의 CPU(42)는, 컴퓨터(2)로부터 PCI 브리지(30)를 통해 입력한 GOP를 입력용 메모리(32)에 기입한다.
스텝(ST25) :
컴퓨터(2)의 CPU(20)는, 스텝(ST24)에서 출력한 GOP의 전송완료통지를 재생장치(4)의 CPU(42)에 출력한다.
CPU(42)는, 상기 전송완료통지를 제어용 메모리(40)에 기입한다.
스텝(ST26) :
재생장치(4)의 CPU(42)는, 스텝(ST25)의 처리종료 후에, 준비완료통지를 컴퓨터(2)의 CPU(20)에 출력한다.
스텝(ST27) :
재생장치(4)의 CPU(42)는, 예를 들면, 재생방향에 따라서 다음의 재생포인트의 픽처데이터를 포함하는 GOP의 스케줄링 처리가 완료했는지 아닌지(즉, 스케줄링 처리를 필요로 하는지 아닌지)를 판단하고, 스케줄링 처리를 완료하고 있지 않다고 판단하면 스텝(ST8)으로 진행하고, 그렇지 않은 경우에는 스텝(ST9)으로 진행한다.
[제 2동작예]
상기 동작예에서는, 도 6에 나타내는 스텝(ST15)의 디코드처리를 상세하게 설명한다.
재생장치(4)의 CPU(42)는, 상기 스케줄링처리의 결과를 토대로, 예를 들면, 도 3 및 도 4를 이용하여 상술한 바와 같이, 입력용 메모리(32)에 기억된 GOP에 포함되는 픽처데이터를 독출하여 디코더(34_1, 34_2, 34_3)에 출력한다.
그리고, 디코더(34_1, 34_2, 34_3)는, 상술한 바와 같이 디코드처리를 실시하고, 디코드결과를 재생용 메모리(36_1, 36_2, 36_3)에 기입한다.
재생장치(4)는, 도 3 및 도 4에 나타내는 바와 같이, 디코더(34_1, 34_2, 34_3)에 있어서 각 GOP의 I, P 픽처데이터를 B 픽처데이터에 앞서서 디코드처리하고, 그 결과를 재생용 메모리(36_1, 36_2, 36_3) 내의 고정 뱅크영역에 기입하는 것으로, 상기 기입 후에 1 픽처(1 프레임) 만큼의 데이터를 디코드 처리할 시간이 있다면, 처리대상의 GOP 내의 임의의 픽처데이터를 재생출력할 수 있다.
즉, 후술하는 바와 같이 GOP 내의 각 픽처데이터를 디코드 및 재생출력하고 있는 중에 재생속도의 변경지시가 발생한 경우에, 도 6 및 도 7에 나타내는 스텝(ST9 ~ ST18)의 처리에 의해, 속도변경지시 후, 1 픽처데이터의 디코드처리시간 내에, 변경 후의 재생속도로 픽처데이터를 재생출력할 수 있다.
예를 들면, 도 3에 나타내는 GOP(N-1) 내의 B9 픽처데이터를 디코드하여 재생출력하는 경우에는, GOP(N-1) 내의 P8, P11 픽처데이터의 디코드결과를 필요로 한다.
또한, P8 픽처데이터를 디코드하기 위해서는 P5 픽처데이터의 디코드결과가 필요하며, P5 픽처데이터를 디코드하기 위해서는 I2 픽처데이터의 디코드결과가 필요하다.
따라서, 상기 B9 픽처데이터를 디코드하기 위해서는, I2, P5, P8, P11 픽처데이터의 디코드결과를 필요로 한다.
재생장치(4)에 의하면, 도 3에 나타내는 바와 같이, 재생용 메모리(36_1)에 I, P 픽처데이터를 기억하는 것으로, 디코더(34_1)가 GOP(N-1)의 B9 픽처데이터를 입력하면, 디코더(34_1)는, 이미 재생용 메모리(36_1)의 뱅크영역「2」, 「3」에 기억되어 있는 P8, P11 픽처데이터를 이용하여, GOP(N-1) 내의 B9 픽처데이터를 디코드하여 재생출력하는 처리를 당장 실시할 수 있다.
이것에 의해, 시간적 차이가 없는 재생속도변경을 실시할 수 있다.
[제 3동작예]
이하, 도 3 및 도 4에 나타내는 포어워드(FWD)의 1배속 재생을 실시하고 있을 때에, 1.5배속 재생, 3배속 재생 및 1배속 재생의 순서대로 재생속도가 변경된 경우의 재생장치(4)의 동작예를 설명한다.
도 8 및 도 9는, 상기 동작예를 설명하기 위한 도면이다.
도 8에 나타내는 바와 같이, 디코더(34_2)가 GOP(N)의 B1 픽처데이터의 디코드결과를 재생출력중에, 1.5배속으로의 속도변경지시를 재생장치(4)의 CPU(42)가 받으면, CPU(42)는, 도 6 및 도 7에 나타내는 스텝(ST9 ~ ST18)에 의해, GOP(N)의 디코드 및 재생출력을 완료하기 전에, 1.5배속에 대응한 디코드 및 재생출력을 실시한다.
이것에 의해, GOP(N)의 B4 픽처데이터의 재생출력으로부터 1.5배속의 재생출력으로 이행할 수 있다.
즉, 재생장치(4)에서는, 1배속 재생으로서 디코드된 디코드 스케줄결과 중에서 B0, B3, B6, B9 픽처데이터를 재생출력하지 않으면 1.5배속을 실현할 수 있으므로, 1.5배속으로의 속도변경지시가 유효하게 되는 타이밍으로부터, 상기 재생출력하지 않는 픽처데이터를 무효화하여 시간적으로 좁히는 것으로 1.5배속을 간단하게 실현할 수 있다.
이때, 재생장치(4)는, 앵커 픽처데이터인 I, P 픽처데이터는, 1배속 재생과 동일하게 디코드하여 재생용 메모리(36_1, 36_2, 36_3)에 기입하며, 상술한 바와 같이 무효화를 실시하여 시간적으로 좁혀진 B 픽처데이터를 디코더(34_1, 34_2, 34_3)에서 디코드한다.
그 후, 도 9에 나타내는 바와 같이, 디코더(34_3)가 GOP(N+1)의 P8 픽처데이터의 디코드결과를 재생출력중에, 3배속으로의 속도변경지시를 재생장치(4)의 CPU(42)가 받으면, CPU(42)는, 도 6 및 도 7에 나타내는 스텝(ST9 ~ ST18)에 의해, GOP(N+1)의 디코드 및 재생출력을 완료하기 전에, 3배속에 대응한 디코드 및 재생출력을 실시한다.
이것에 의해, GOP(N+1)의 P11 픽처데이터의 재생출력으로부터 3배속의 재생출력으로 이행할 수 있다.
그 후, 도 9에 나타내는 바와 같이, 디코더(34_2)가 GOP(N+2)의 P14 픽처데이터의 디코드결과를 재생출력중에, 1배속으로의 속도변경지시를 재생장치(4)의 CPU(42)가 받으면, CPU(42)는, 도 6 및 도 7에 나타내는 스텝(ST9 ~ ST18)에 의해, GOP(N+3)의 P5 픽처데이터로부터, 1배속에 대응한 디코드 및 재생출력을 실시한다.
이때, GOP(N+3)의 I, P 픽처데이터의 디코드결과는 재생용 메모리(36_3)에 기억되기 때문에, 3배속 재생으로부터 1배속 재생으로 단시간에 이행할 수 있다.
이와 같이 재생장치(4)에서는, 예를 들면, 1배속 재생에 있어서의 디코드순서를 디코드 스케줄에서 미리 결정하고, 재생속도가 지정(변경)되었을 때에, 디코드 스케줄에 디코드순서가 나타나는 픽처데이터의 유효성을 판단하고, 유효하다고 판단한 픽처데이터만을 디코드하는 것으로 가변속 재생을 응답성 좋게 실시할 수 있다.
이상 설명한 바와 같이, 데이터처리시스템(1)에서는, 도 6 및 도 7을 이용하 여 설명한 바와 같이, GOP를 단위로 하여 디코드 스케줄을 실시하고, 상기 GOP를 구성하는 픽처데이터를 실제로 디코드 및 재생출력하는 타이밍에서, 상기 디코드 스케줄의 결과와 재생속도를 토대로, 디코드 스케줄된 픽처데이터를, 픽처데이터를 단위로 하여 디코드 및 재생출력할지 아닐지를 결정한다.
그 때문에, 데이터처리시스템(1)에 의하면, GOP의 재생처리중에 재생속도의 변경지시가 발행했을 경우에, 상기 GOP의 재생처리를 완료하기 전에, 픽처데이터 단위로, 변경 후의 재생속도에 대응한 디코드 및 재생출력을 실시할 수 있다. 그 결과, 재생장치(4)가 재생속도의 변경지시를 받고 나서, 상기 변경 후의 재생속도에 대응한 재생출력이 실제로 실시되기까지의 시간을 종래에 비해서 단축할 수 있다.
또한, 데이터처리시스템(1)에서는, 재생장치(4)에 있어서, I, P 픽처데이터의 디코드결과를 B 픽처데이터에 선행하에 재생용 메모리(36_1, 36_2, 36_3)의 고정 뱅크영역에 기입하고, 이것을 계속하여 보유한다. 그 때문에, 재생장치(4)에서는, B 픽처데이터를 디코드처리하는 시간 내에 처리 대처의 GOP 내의 모든 픽처데이터를 재생출력할 수 있다.
또한, 재생장치(4)에 있어서, B 픽처데이터의 디코드결과는 재생용 메모리(36_1, 36_2, 36_3) 내의 고정뱅크에 순차적으로 표서한다.
이것에 의해, 재생용 메모리(36_1, 36_2, 36_3)의 기억용량을 대폭으로 늘리지 않고, 변경 후의 재생속도에 대응한 재생출력을 단시간에 실시할 수 있다.
상술한 효과는, 픽처데이터가 HD(High Definition) 화상 등 데이터량이 큰 경우나, 통상의 GOP에 비해서 1 GOP 내의 픽처데이터수가 많은 longGOP를 채용하는 경우에 특히 현저하다.
<제 2실시형태>
상기 실시형태에서는, 재생장치가 단수의 디코더를 갖추고 있는 경우를 예시한다.
도 10은, 본 발명의 실시형태에 관한 데이터처리시스템(1a)의 전체구성도이다.
도 10에 나타내는 바와 같이, 데이터처리시스템(1a)은, 예를 들면, 컴퓨터(2) 및 재생장치(4a)를 가진다.
도 10 나타내는 컴퓨터(2)는, 제 1실시형태의 컴퓨터(2)와 동일하다.
도 10에 나타내는 바와 같이, 재생장치(4a)는, 예를 들면, PCI 브리지(30), 입력용 메모리(32), 디코더(34), 재생용 메모리(36), 제어용 메모리(40), CPU(42a) 및 제어버스(46)를 가진다.
도 10에 나타내는 재생장치(4a)의 구성 중 도 1과 동일하게 부호를 붙인 구성요소는 제 1실시형태와 동일하다.
재생장치(4a)는, 단수의 디코더(34) 및 재생용 메모리(36)를 가지고, 그것에 따라서 CPU(42a)는 픽처데이터의 디코드처리 및 재생출력처리를 제어한다.
또한, 재생장치(4a)의 처리는, 단수의 디코더(34)의 디코드 및 재생출력을 제어한다고 하는 점을 제외하고, 도 5 ~ 도 7의 제 1실시형태의 재생장치(4)의 처리와 동일하다.
이하, 데이터처리시스템(1a)이 1배속의 리버스(REV) 재생을 실시하는 경우를 설명한다.
도 11 및 도 12는, 도 10에 나타내는 데이터처리시스템(1a)이, 피재생데이터(ENC)를 리버스(REV) 방향으로 재생한 동작을 설명하기 위한 도면이다.
도 11 및 도 12에 나타내는 바와 같이, 디코더(34)는, 우선, 리버스재생을 실시하는 경우에는, GOP(N+3)의 I, P 픽처데이터와 GOP(N+2)의 I2 픽처데이터를 디코드하고, 그 디코드결과를 디코더(34)의 뱅크영역 「0」 ~「5」에 기입한다.
그 후, 디코더(34)는, GOP(N+3)의 B13, BI2 픽처데이터와, GOP(N+2)의 P5 픽처데이터와, GOP(N+3)의 B10, B9 픽처데이터와, GOP(N+2)의 P8 픽처데이터를 순서대로 디코드한다.
그리고, 디코더(34)는, GOP(N+3)의 P14, B13, B12, P11, P10, B9, ....의 디코드결과를 순서대로 재생출력한다.
이하, 도 11에 나타내는 1배속 리버스재생으로부터, 1.5배속 리버스재생, 3배속 리버스재생 및 1배속 리버스재생으로 순서대로 재생속도를 변경하는 경우를 설명한다.
도 13 및 도 14는, 상기 동작예를 설명하기 위한 도면이다.
도 13에 나타내는 바와 같이, 디코더(34)가 GOP(N+3)의 P5 픽처데이터의 디코드결과를 1배속 리버스재생에서 재생출력중에, 1.5배속 리버스재생으로의 속도변경지시를 재생장치(4)의 CPU(42)가 받으면, CPU(42)는, 도 6 및 도 7에 나타내는 스텝(ST9 ~ ST18)에 의해, GOP(N+3)의 디코드 및 재생출력을 완료하기 전에, 1.5배 속에 대응한 디코드 및 재생출력을 실시한다.
이것에 의해, GOP(N+3)의 B4 픽처데이터의 재생출력으로부터 1.5배속 리버스재생의 재생출력으로 이행할 수 있다.
그 후, 도 14에 나타내는 바와 같이, 디코더(34)가 GOP(N+1)의 P11 픽처데이터의 디코드결과를 재생출력중에, 3배속 리버스재생으로의 속도변경지시를 재생장치(4)의 CPU(42)가 받으면, CPU(42)는, 도 6 및 도 7에 나타내는 스텝(ST9 ~ ST18)에 의해, GOP(N+1)의 디코드 및 재생출력을 완료하기 전에, 3배속 리버스재생에 대응한 디코드 및 재생출력을 실시한다.
이것에 의해, GOP(N+1)의 P8 픽처데이터의 재생출력으로부터 3배속 리버스재생의 재생출력으로 이행할 수 있다.
그 후, 도 14에 나타내는 바와 같이, 디코더(34)가 GOP(N)의 I2 픽처데이터의 디코드결과를 재생출력중에, 1배속 리버스재생으로의 속도변경지시를 재생장치(4)의 CPU(42)가 받으면, CPU(42)는, 도 6 및 도 7에 나타내는 스텝(ST9 ~ ST18)에 의해, GOP(N-1)의 B13 픽처데이터로부터, 1배속 리버스재생에 대응한 디코드 및 재생출력을 실시한다.
이때, GOP(N+3)의 I, P 픽처데이터의 디코드결과는 재생용 메모리(36)에 기억되기 때문에, 3배속 리버스재생으로부터 1배속 리버스재생으로 단시간에 이행할 수 있다.
이와 같이 재생장치(4a)에서는, 예를 들면, 1배속 리버스재생에 있어서의 디코드 순서를 디코드 스케줄에서 미리 결정하고, 리버스재생속도가 지정(변경)되었 을 때에, 디코드 스케줄에 디코드 순서가 나타나는 픽처데이터의 유효성을 판단하고, 유효라고 판단한 픽처데이터만을 디코드하는 것으로 리버스재생에 있어서도 가변속 재생을 응답성 좋게 실시할 수 있다.
데이터처리시스템(1a)에 의해서도, 제 1실시형태의 데이터처리시스템(1)과 동일하게 효과를 얻을 수 있다.
<제 3실시형태>
상기 실시형태에서는, 제 1실시형태에서 설명한 시스템에 있어서, 각 픽처데이터를 디코드할지 아닐지를 나타내는 픽처속성데이터(PP)를 스케줄 버퍼에 스케줄하여 기억시키고, 그것을 기준으로 디코드를 실시하는 경우를 설명한다.
도 15는, 본 발명의 실시형태에 관한 데이터처리시스템(1b)의 전체구성도이다.
도 15에 나타내는 바와 같이, 데이터처리시스템(1b)은, 예를 들면, 컴퓨터(2) 및 재생장치(4b)를 가진다.
도 15에 나타내는 컴퓨터(2)는, 제 1실시형태의 컴퓨터(2)와 동일하다.
도 15에 나타내는 바와 같이, 재생장치(4b)는, 예를 들면, PCI 브리지(30), 입력용 메모리(32), 디코더(34), 재생용 메모리(36), 제어용 메모리(40), CPU(42b), 스케줄 버퍼(45) 및 제어버스(46)를 가진다.
도 15에 나타내는 재생장치(4b)의 구성 중 도 1과 동일하게 부호를 붙인 구성요소는 제 1실시형태와 동일하다.
도 16은, 도 15에 나타내는 스케줄 버퍼(45)를 설명하기 위한 도면이다.
도 16에 나타내는 바와 같이, 스케줄 버퍼(45)는, 스케줄 버퍼(45_1 ~ 45_3)을 가진다.
스케줄 버퍼(45_1)는, 도 15에 나타내는 디코더(34_1)에 디코드시키는 픽처데이터를 관리하기 위해 이용되며, 1배속 재생에 있어서 디코더(34_1)에 스케줄링되는 픽처데이터의 픽처속성데이터(PP)가 디코드 순서대로 독출 가능하게 기억된다.
스케줄 버퍼(45_2)는, 도 15에 나타내는 디코더(34_2)에 디코드시키는 픽처데이터를 관리하기 위해 이용되며, 1배속 재생에 있어서 디코더(34_2)에 스케줄링되는 픽처데이터의 픽처속성데이터(PP)가 디코드 순서대로 독출 가능하게 기억된다.
스케줄 버퍼(45_3)는, 도 15에 나타내는 디코더(34_3)에 디코드시키는 픽처데이터를 관리하기 위해 이용되며, 1배속 재생에 있어서 디코더(34_3)에 스케줄링되는 픽처데이터의 픽처속성데이터(PP)가 디코드 순서대로 독출 가능하게 기억된다.
도 17은, 픽처속성데이터(PP)의 포맷을 설명하기 위한 도면이다.
도 17에 나타내는 바와 같이, 픽처속성데이터(PP)는, 그것에 대응하는 픽처데이터의 디코드결과를 기입하는 재생용 메모리(36_1 ~ 36_3)의 뱅크로의 포인터 데이터(cur_p), 그 디코드에 이용하는 전(前)방향 예측화상(픽처데이터)이 기억된 재생용 메모리(36_1 ~ 36_3)의 뱅크로의 포인터 메모리(fore_p), 그 디코드에 이용하는 후(後)방향 예측화상(픽처데이터)이 기억된 재생용 메모리(36_1 ~ 36_3)의 뱅 크로의 포인터 데이터(back_p), 디코드대상의 GOP의 번호, 디코드(재생)를 개시하는 시간(time) 및 디코드의 유무를 나타내는 유효성 플라그 데이터(valid)를 가진다.
도 18은, 1배속 재생으로부터, 2배속 변경지시 및 3배속 변경지시를 순서대로 내렸을 경우의 스케줄 버퍼(45_1)의 상태변화를 설명하기 위한 도면이다.
도 18(A)에 나타내는 바와 같이, 재생장치(4b)의 CPU(42b)는, 초기설정에서, 스케줄 버퍼(45_1)에 기억하는 모든 픽처속성데이터의 유효성 플라그 데이터(valid)를 유효하게 설정한다.
그 후, CPU(42b)는, 사용자의 조작에 따라서 2배속 변경지시를 입력하면, 도 18(B)에 나타내는 바와 같이, 재생중의 픽처데이터의 픽처속성데이터(PP) 이후에 스케줄된 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를, 1개 걸러 무효하게 설정한다.
그 후, CPU(42b)는, 사용자의 조작에 따라서 3배속 변경지시를 입력하면, 도 18(C)에 나타내는 바와 같이, 재생중의 픽처데이터의 픽처속성데이터(PP) 이후에 스케줄된 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를, 2개 걸러 무효하게 설정한다.
도 19는, 3배속 재생으로부터, 2배속 변경지시 및 1배속 변경지시를 순서대로 내렸을 경우의 스케줄 버퍼(45_1)의 상태변화를 설명하기 위한 도면이다.
도 19(A)에 나타내는 바와 같이, 3배속 재생에서는, 스케줄 버퍼(45_1)에 기억된 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)는, 2개 걸러 유효하게 나 타낸다.
그 후, CPU(42b)는, 사용자의 조작에 따라서 2배속 변경지시를 입력하면, 도 19(B)에 나타내는 바와 같이, 재생중의 픽처데이터의 픽처속성데이터(PP) 이후에 스케줄된 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를, 1개 걸러 무효를 나타내도록 설정한다.
그 후, CPU(42b)는, 사용자의 조작에 따라서 1배속 변경지시를 입력하면, 도 19(C)에 나타내는 바와 같이, 재생중의 픽처데이터의 픽처속성데이터(PP) 이후에 스케줄된 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 전부 유효하게 설정한다.
이하, 도 15에 나타내는 데이터처리시스템(1b)의 동작예를 설명한다.
도 20 ~ 도 23은, 도 15에 나타내는 데이터처리시스템(1b)의 동작예를 설명하기 위한 플로차트이다.
스텝(ST51) :
컴퓨터(2)의 CPU(20)는, 조작부(19)로부터 피재생데이터(ENC) 내의 재생포인트의 지정조작을 나타내는 조작신호를 입력했는지 아닌지를 판단하고, 지정했다고 판단하면 스텝(ST52)으로 진행하고, 그렇지 않은 경우에는 스텝(ST51)의 처리를 반복한다.
스텝(ST52) :
컴퓨터(2)의 CPU(20)는, 스텝(ST1)에서 지정된 재생포인트의 픽처데이터를 포함하는 GOP와, 그 전후의 GOP와의 합계 3개(복수)의 GOP를 HDD(12)로부터 독출한 다.
스텝(ST53) :
컴퓨터(2)의 CPU(20)는, 스텝(ST2)에서 독출한 복수의 GOP를, 브리지(18) 및 PCI 버스(6)를 통해 재생장치(4b)에 출력한다.
재생장치(4b)의 CPU(42b)는, 컴퓨터(2)로부터 PCI 브리지(30)를 통해 입력한 GOP를 입력용 메모리(32)에 기입한다.
스텝(ST54) :
컴퓨터(2)의 CPU(20)가, 전송완료통지를 재생장치(4)의 CPU(42b)에 출력한다.
상기 전송완료통지는, 스텝(ST53)에서 컴퓨터(2)로부터 재생장치(4b)에 출력(전송)한 GOP의 식별데이터, 상기 GOP를 기입한 입력용 메모리(32) 내의 어드레스 및 상기 GOP의 데이터사이즈를 나타내고 있다.
또한, 상기 전송완료통지는, 상기 출력한 GOP 내의 각 픽처데이터의 식별데이터, 상기 픽처데이터를 기입한 입력용 메모리(32) 내의 어드레스 및 상기 픽처데이터의 데이터사이즈를 나타내고 있다.
CPU(42b)는, 상기 전송완료통지를 제어용 메모리(40)에 기입한다.
스텝(ST55) :
재생장치(4b)의 CPU(42b)는, 스텝(ST54)의 처리종료 후에, 준비완료통지를 컴퓨터(2)의 CPU(20)에 출력한다.
스텝(ST56) :
컴퓨터(2)의 CPU(20)는, 조작부(19)로부터 재생포인트를 지정한 재생개시 지시조작을 나타내는 조작신호를 입력했는지 아닌지를 판단하고, 지정했다고 판단하면 스텝(ST57)으로 진행하고, 그렇지 않은 경우에는 스텝(ST56)의 처리를 반복한다.
스텝(ST57) :
컴퓨터(2)의 CPU(20)는, 입력했다고 판단하면 재생포인트를 지정한 재생지시커맨드를 재생장치(4b)의 CPU(42b)에 출력한다.
스텝(ST58) :
재생장치(4b)의 CPU(42b)는, 새롭게 1GOP만큼의 픽처데이터의 디코드 순서를 스케줄링하고, 상기 스케줄한 순서대로 도 16에 나타내는 스케줄 버퍼(45_1 ~ 45_3)에 픽처데이터의 픽처속성데이터(PP)를 기입한다.
그리고, CPU(42b)는, 도 18(A)에 나타내는 바와 같이, 스케줄 버퍼(45_1 ~ 45_3)에 기억되어 있는 모든 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 유효하게 설정한다.
스텝(59) :
재생장치(4b)의 CPU(42b)는, 스케줄 버퍼(45_1 ~ 45_3)에 기억되어 있는 픽처속성데이터(PP) 중 그 유효성 플라그 데이터(valid)가 유효를 나타내는 픽처속성데이터의 재생(디코드) 개시시간을 결정하고, 이것을 픽처속성데이터(PP)의 재생개시시간(time)으로 설정한다.
스텝(60) :
재생장치(4b)의 CPU(42b)는, 지정되어 있는 재생속도가 1배속 이상인지 아닌지를 판단하고, 1배속 이상이라고 판단하면 스텝(ST61)으로 진행하고, 그렇지 않은 경우에는 스텝(ST62)으로 진행한다.
스텝(61) :
재생장치(4b)의 CPU(42b)는, 필요에 따라서(속도변경지시가 있었던 경우 등), 지정된 재생속도에 의거하여, 스케줄 버퍼(45_1 ~ 45_3)에 기억되어 있는 픽처속성데이터(PP) 중, 직전에 재생된 픽처데이터 이후의 모든 픽처데이터의 픽처속성데이터의 유효성 플라그 데이터(valid)를 유효하게 한다.
스텝(62) :
재생장치(4b)의 CPU(42b)는, 1배속 미만의 재생(느린 재생)시에 있어서의 표시중의 픽처데이터의 다음의 갱신타이밍을 계산한다.
스텝(ST63) :
재생장치(4b)의 CPU(42b)는, 재생장치(4b)가 갖춘 도시하지 않은 타이머가 나타내는 시각이, 스텝(ST62)에서 계산한 갱신타이밍이 되었다고 판단하면 스텝(ST66)으로 진행하고, 그렇지 않은 경우에는 스텝(ST73)으로 진행한다.
스텝(ST64) :
재생장치(4b)의 CPU(42b)는, 재생속도 변경지시를 입력했다고 판단하면 스텝(ST65)으로 진행하고, 그렇지 않은 경우에는 스텝(ST67)으로 진행한다.
스텝(ST65) :
재생장치(4b)의 CPU(42b)는, 재생속도 변경지시에 따른 변경 후의 재생속도 에 따라서, 스케줄 버퍼(45_1 ~ 45_3)에 기억되어 있는 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 유효화 혹은 무효화한다. 즉, CPU(42b)는, 스케줄 버퍼(45_1 ~ 45_3)에 기억된 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 재설정한다.
CPU(42b)는, 예를 들면, 도 18 및 도 19를 이용하여 상술한 바와 같이 하여 상기 처리를 실시한다.
스텝(ST66) :
재생장치(4b)의 CPU(42b)는, 스케줄 버퍼(45_1 ~ 45_3)에 기억되어 있는 픽처속성데이터(PP) 중, 그 유효성 플라그 데이터(valid)가 유효를 나타내는 픽처속성데이터의 재생(디코드) 개시시간을 재차 결정하고, 이것을 픽처속성데이터(PP)의 재생개시시간(time)으로 설정한다.
즉, CPU(42b)는, 스텝(ST65)의 결과에 의거하여, 픽처속성데이터(PP)의 재생개시시각(time)을 재설정한다.
또한, 재설정 후의 재생개시시각(time)은, 예를 들면, 직전의 재생개시시각에 「1」을 가산하여 산출된다.
재생장치(4b)에서는, 픽처데이터 데이터단위에서의 디코드처리에 있어서, 재생속도 변경지시가 나오면 즉시 스텝(ST65, ST66)을 실행하여 스케줄 버퍼(45_1 ~ 45_3)에 기억되어 있는 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 재설정한다. 이것에 의해, 재생장치(4b)에 의하면, GOP 전체의 재생처리를 완료하기 전에, 픽처데이터 단위에서, 단위 후의 재생속도에 대응한 디코드 및 재생출력을 실시할 수 있다. 그 결과, 재생장치(4)가 재생속도의 변경지시를 받고 나서, 상기 변경 후의 재생속도에 대응한 재생출력이 실제로 실시되기까지의 시간을 종래에 비해 단축할 수 있다.
스텝(ST67) :
재생장치(4b)의 CPU(42b)는, 스케줄 버퍼(45_1 ~ 45_3) 중 처리대상으로서 선택한 스케줄 버퍼에 기억된 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 순서대로 독출한다.
그리고, CPU(42b)는, 상기 독출한 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)가 유효를 나타내는 조건으로, 그것에 대응한 픽처데이터의 디코드 커맨드를 디코더(34_1, 34_2, 34_3)에 출력한다.
스텝(ST68) :
디코더(34_1, 34_2, 34_3)는, 스텝(ST67)에서 입력한 디코드 커맨드가 나타내는 픽처데이터를 입력용 메모리(32)로부터 독출하여 디코드하고, 그 디코드결과를 각각 재생용 메모리(36_1, 36_2, 36_3)에 기입한다.
스텝(ST69) :
재생장치(4b)의 CPU(42b)는, 지정된 재생방향과 상기 스케줄링 결과에 의거하여 다음에 재생출력하는 디코드결과를 특정하고, 상기 디코드결과를 나타내는 표시커맨드 및 소망의 재생출력을 실시하기 위한 실렉터(38)의 전환커맨드를 생성하고, 이것을 제어용 메모리(40)에 기입한다.
스텝(ST70) :
재생장치(4b)의 CPU(42b)는, 스텝(ST68)에서 생성한 표시커맨드를 디코더(34_1, 34_2, 34_3)에 출력하고, 전환커맨드를 실렉터(38)에 출력한다.
스텝(ST71) :
디코더(34_1, 34_2, 34_3)는, 입력한 표시커맨드가 나타내는 디코드결과를 재생용 메모리(36_1, 36_2, 36_3)로부터 독출하여 실렉터(38)에 출력한다.
또한 실렉터(38)는, 스텝(ST12)에서 입력한 전환커맨드에 의거하여 디코더(34_1, 34_2, 34_3)로부터 입력한 디코드결과를 전환ㆍ선택하여 재생출력한다.
스텝(ST72) :
재생장치(4b)의 CPU(42b)는, 처리대상의 스케줄 버퍼(45_1 ~ 45_3)에 기억된 픽처속성데이터(PP) 중 스텝(ST71)에서 디코드한 픽처데이터에 대응한 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 무효하게 설정한다.
스텝(ST73) :
재생장치(4b)의 CPU(42b)는, 상기 처리를 실시한 픽처데이터가, GOP 내의 최후의 픽처데이터인지 아닌지를 판단하고, 최후의 픽처데이터라고 판단하면 스텝(ST74)으로 진행하고, 그렇지 않은 경우에는 스텝(ST60)으로 진행하여 다음의 픽처데이터에 대한 처리를 실시한다.
스텝(ST74) :
CPU(20) 및 CPU(42b)는, 상기 처리를 실시한 픽처데이터가 속하는 GOP가 피재생데이터(ENC) 내의 최후의 GOP인지 아닌지를 판단하고, 최후의 GOP라고 판단하면 처리를 종료하고, 그렇지 않은 경우에는 스텝(ST75)으로 진행한다.
스텝(ST75) :
컴퓨터(2)의 CPU(20)는, 재생방향에 따라서 다음의 1GOP를 HDD(12)로부터 독출한다.
스텝(ST76) :
컴퓨터(2)의 CPU(20)는, 스텝(ST75)에서 독출한 복수의 GOP를, 브리지(18) 및 PCI 버스(6)를 통해 재생장치(4b)에 출력한다.
재생장치(4b)의 CPU(42b)는, 컴퓨터(2)로부터 PCI 브리지(30)를 통해 입력한 GOP를 입력용 메모리(32)에 기입한다.
스텝(ST77) :
컴퓨터(2)의 CPU(20)는, GOP의 전송완료통지를 재생장치(4b)의 CPU(42b)에 출력한다.
CPU(42b)는, 상기 전송완료통지를 제어용 메모리(40)에 기입한다.
스텝(ST78) :
재생장치(4b)의 CPU(42b)는, 준비완료통지를 컴퓨터(2)의 CPU(20)에 출력한다.
스텝(ST79) :
재생장치(4b)의 CPU(42b)는, 예를 들면, 재생방향에 따라서 다음의 재생포인트의 픽처데이터를 포함하는 GOP의 스케줄링 처리가 완료했는지 아닌지(즉, 스케줄링 처리를 필요로 하는지 아닌지)를 판단하고, 스케줄링 처리를 완료하고 있지 않다고 판단하면 스텝(ST58)으로 진행하고, 그렇지 않은 경우에는 스텝(ST60)으로 진 행한다.
이상 설명한 바와 같이, 데이터처리시스템(1b)에서는, 제 1실시형태의 데이터처리시스템(1)과 동일하게, GOP를 단위로 하여 디코드 스케줄을 실시하고, 상기 GOP를 구성하는 픽처데이터를 실제로 디코드 및 재생출력하는 타이밍에서, 상기 디코드 스케줄의 결과와 재생속도를 토대로, 디코드 스케줄된 픽처데이터를, 픽처데이터를 단위로 하여 디코드 및 재생출력할지 아닐지를 결정한다.
그 때문에, 데이터처리시스템(1b)에 의하면, GOP의 재생처리중에 재생속도의 변경지시가 발생했을 경우에, 상기 GOP의 재생처리를 완료하기 전에, 픽처데이터 단위에서, 변경 후의 재생속도에 대응한 디코드 및 재생출력을 실시할 수 있다. 그 결과, 재생장치(4b)가 재생속도의 변경지시를 받고 나서, 상기 변경 후의 재생속도에 대응한 재생출력이 실제로 실시되기까지의 시간을 종래에 비해서 단축할 수 있다.
또한, 데이터처리시스템(1b)에서는, 스케줄 버퍼(45_1 ~ 45_3)에 기억되어 있는 픽처속성데이터(PP)의 유효성 플라그 데이터(valid)를 설정할(고쳐쓸) 뿐으로, 재생속도변경에 대응한다. 즉, 픽처속성데이터(PP)를 바꿔서 늘어놓는 등 처리부담이 큰 처리를 실시할 필요가 없다. 그 때문에, 데이터처리시스템(1b)에 의하면, 속도변경에 대해서 작은 처리부담으로, 또한 단시간에 대응할 수 있다.
이와 같은 효과는, longGOP를 채용한 경우 등, 스케줄대상의 픽처데이터의 수가 많은 경우에 특히 현저하다.
본 발명은 상술한 실시형태에는 한정되지 않는다.
상술한 실시형태에서는, 복수의 픽처데이터로서 MPEG의 픽처데이터를 예시했지만, 본 발명은 순서대로 디코드되는 것이라면, 오디오의 픽처데이터여도 좋다.
또, 상술한 실시형태에서는, 부호화방식으로서 MPEG를 예시했지만, H.264/AVC(Advanced Video Coding) 등과 같이, 디코드결과가 다른 픽처데이터의 디코드에서 참조되는 제 1종류의 픽처데이터와, 디코드결과가 다른 줄(joule) 데이터의 디코드에서 참조되지 않는 제 2종류의 픽처데이터를 구성요소로서 구성되어 데이터를 디코드하는 경우에도 동일하게 적용 가능하다.
또, 상술한 실시형태는, 디코드 스케줄링에 있어서 GOP내의 모든 픽처데이터를 스케줄링 한 결과와, 상기 모든 픽처데이터 중 재생속도에 따라 유효 및 무효의 어느 쪽으로 설정할까를 픽처데이터마다 규정하는 속성 데이터(플라그 데이터)를 생성하고, 픽처데이터의 디코드 및 재생 처리에 있어서, 그때에 지정되어 있는 재생속도에 따라 상기 속성 데이터를 갱신해도 좋다. 그리고, 픽처데이터의 디코드 및 재생 처리에서는, 상기 갱신된 속성 데이터를 토대로, 픽처데이터의 디코드 및 재생출력을 실시한다.
상술의 실시형태에 있어서는, 압축 영상의 데이터가 HDD(12)에 기억되어 있는 경우에 대해 기술했지만, 본 발명은 이것에 한정하지 않고, 예를 들면, 입출력 인터페이스 등을 통하여, 광디스크, 광학 자기 디스크, 반도체 메모리, 자기 디스크 등의 다양한 기록매체에 적용하는 것도 가능하다. 또한, 그 접속 형태는, 케이블 등을 통해 접속하는 것에 한정하지 않고, 예를 들면 외부로부터 유선 또는 무선으로 접속되도록, 그 외 다양한 접속 형태로 접속하도록 하여도 좋다.
또, 상술의 실시형태에 있어서는, 일련의 처리를 각각의 기능을 가지는 하드웨아에 의해 실행시켰을 경우에 대해 기술했지만, 본 발명은 이것에 한정하지 않고, 소프트웨어에 의해 실행시키도록 해도 좋다. 이때, 일련의 처리를 소프트웨어에 의해 실행시키는 경우에는, 그 소프트웨어를 구성하는 프로그램이 전용의 하드웨어에 편성되어 있는 컴퓨터에 대해서, 각종 프로그램을 인스톨 하는 것으로 각종의 기능을 실행하는 것이 가능해지며, 예를 들면 범용의 퍼스널 컴퓨터 등에 예를 들면 기록매체로부터 인스톨 된다. 그리고 이 기록매체는, 예를 들면, 광디스크, 광학 자기 디스크, 반도체 메모리, 자기 디스크 등의 다양한 기록매체를 포함하는 것은 말할 필요도 없다. 또 예를 들면 범용 퍼스널 컴퓨터 등에 예를 들면 인터넷 등의 네트워크를 통해 다운로드 할 때에 따라서, 각종 프로그램을 인스톨 하도록 해도 좋다.
또, 상술의 실시형태에 있어서는, 기록매체에 기록되는 프로그램을 기술하는 스텝은, 기재된 순서에 따라서 시계열적으로 행해지는 처리는 물론, 반드시 시계열적으로 처리되지 않아도, 병렬적 혹은 개별적으로 실행되는 처리도 포함하는 것이다.
또, 상술의 실시형태에 있어서는, 재생속도는 특히 한정되지 않고, 임의의 가변속 재생동작시에 있어서의 재생장치의 구체적 처리에 대해 넓게 적용할 수 있다.
또, 본 실시형태의 블록 구성은 일례이며, 도시한 것에는 한정되지 않는다.
또한, HDD(12)에 기록되어 있는 압축 부호화데이터에 대해서, HDD(12)로부터 독출하는 데이터로서 유효한가 아닌지를 나타내는 독출용의 플라그군, 디코드의 스케줄링에 대해 유효한가 아닌지를 나타내는 디코드용의 플라그군, 디코드된 데이터를 표시하는 스케줄링에 대해 유효한가 아닌지를 나타내는 표시용의 플라그군 등을 메타데이터로서 적절하게 설치하고, 일련의 플라그군을 재생속도ㆍ방향에 따라 자동적으로 갱신함으로써 스케줄링을 관리하는 것도 가능하다.
이때, 과거의 가변속 재생 처리에 이용한 일련의 스케줄링, 플라그군의 갱신정보를, 별도 스케줄링의 메타데이터(이력 정보)로서 관리하는 것도 가능하고, 필요에 따라서, 압축 부호화데이터 중에 문장구조법으로서 기술하거나 기록매체인 HDD(12) 등에 별도 기록하거나 해도 좋다.
또, 디코더 수, 뱅크 수, 디코더 ID 등을 메타데이터(구성 이력 정보)로서 관리 하는 것도 가능하다. 또한 재생속도, 재생방향 등을 메타데이터(재생 이력 정보)로서 관리하는 것도 가능하다. 이때, 이러한 메타데이터를, 필요에 따라서 압축부호화 데이터 중에 문장구조법으로서 기술하거나 기록매체인 HDD(12) 등에 별도 기록하거나 해도 좋다.
이러한 메타데이터(이력 정보)를 참조함으로써, 과거 행해진 스케줄링 처리를 재이용할 수 있고, 더욱 정확하게 고속으로 실행하는 것이 가능해진다.  또한 이러한 메타데이터는, 예를 들면 데이터베이스로서 외부장치에서 관리하는 구성으로 해도 좋다.
또한 상술의 실시형태에 있어서는, 디코더(34_1~34_3)가, HDD(12)에 기록되어 있는 압축 부호화데이터를, 완전하게 디코드하지 않는(중도 단계까지 디코드 한다)경우에 있어서도, 본 발명은 적용 가능하다.
구체적으로는, 예를 들면, 디코더(34_1~34_3)가, 가변 길이 부호에 대한 복호 및 역(逆) 양자화만을 실시하고, 역(逆) DCT 변환을 실행하지 않는 경우나, 역양자화를 실시하지만 가변 길이 부호에 대한 복호를 실시하지 않는 경우 등에 있어서도, 본 발명을 적용할 수 있다. 이러한 경우, 예를 들면, 디코더(34_1~34_3)는, 예를 들면 부호화 처리 및 복호 처리에 있어서 어느 단계(예를 들면 역양자화의 단계)까지 처리를 했는지를 나타내는 이력 정보를 필요에 따라서 생성하고, 불완전하게 복호된 데이터에 대응시켜서 출력할 수 있도록 해도 좋다
또한 상술의 실시형태에 있어서는, HDD(12)에, 불완전하게 부호화된 데이터(예를 들면, DCT 변환 및 양자화가 실시되고 있지만, 가변 길이 부호화 처리를 하지 않은 데이터 등)와, 필요에 따라서, 부호화 처리 및 복호 처리의 이력 정보가 기억되어 있고, 디코더(34_1~34_3)가, CPU(20)의 제어에 의거하여, 공급된 불완전하게 부호화된 데이터를 디코드하고, 전용선 접속 시스템 신호로 변환할 수 있는 경우에 있어서도, 본 발명은 적용 가능하다.
구체적으로는, 디코더(34_1~34_3)가, 예를 들면, DCT 변환 및 양자화가 실시되고 있지만, 가변 길이 부호화 처리를 하지 않은 불완전하게 부호화된 데이터에 대해서, 역DCT 변환 및 역양자화만을 실시하고, 가변 길이 부호에 대한 복호는 실행하지 않는 경우 등에 있어서도, 본 발명을 적용할 수 있다.
또, 이러한 경우, 예를 들면, CPU(20)는, 불완전하게 부호화된 데이터에 대응시켜서 HDD(12)에 기억되어 있는 부호화 처리 및 복호 처리의 이력 정보를 취득 하고, 이러한 정보에 의거하여, 디코더(34_1~34_3)에 의한 디코드의 스케줄링을 실시할 수 있도록 해도 좋다.
또한 상술의 실시형태에 있어서는, HDD(12)에, 불완전하게 부호화된 데이터와, 필요에 따라서, 부호화 처리 및 복호 처리의 이력 정보가 기억되어 있고, 디코더(34_1~34_3)가, CPU(20)의 제어에 의거하여, 공급된 불완전하게 부호화된 데이터를 완전하게 디코드하지 않는(중도 단계까지 디코드하는) 경우에 있어서도, 본 발명은 적용가능하다.
또, 이러한 경우도, 예를 들면, CPU(20)는, 불완전하게 부호화된 데이터에 대응시킬 수 있어 HDD(12)에 기억되어 있는 부호화 처리 및 복호 처리의 이력 정보를 취득하고, 이러한 정보에 의거하여, 디코더(34_1~34_3)에 의한 디코드의 스케줄링를 실시할 수 있도록 해도 좋다. 또한, 이 경우에 있어서도, 디코더(34_1~34_3)는, 부호화 처리 및 복호 처리의 이력 정보를 필요에 따라서 생성하고, 불완전하게 복호된 데이터에 대응시켜서 출력할 수 있도록 해도 좋다. 
바꿔 말하면, 디코더(34_1~34_3)가, CPU(20)의 제어에 의거하여, 부분적인복호를 실시하는(복호 처리의 공정 중 일부를 실행하는) 경우에 있어서도, 본 발명은 적용 가능하며, CPU(20)는, 불완전하게 부호화된 데이터에 대응시켜서 HDD(12)에 기억되어 있는 부호화 처리 및 복호 처리의 이력 정보를 취득하고, 이러한 정보에 의거하여, 디코더(34_1~34_3)에 의한 디코드의 스케줄링을 실시할 수 있고, 디코더(34_1~34_3)는, 부호화 및 복호의 이력 정보를 필요에 따라서 생성하고, 불완전하게 복호된 데이터에 대응시켜서 출력할 수 있도록 해도 좋다.
또한, HDD(12)에는, 압축 부호화된 스트림 데이터에 대응시켜서, 더욱, 부호화 처리 및 복호 처리의 이력 정보를 기록하도록 해도 좋고, CPU(20)는, 압축 부호화된 스트림 데이터의 디코드의 스케줄링을, 부호화 처리 및 복호 처리의 이력 정보에 의거하여 실시하도록 해도 좋다. 또한 디코더(34_1~34_3)가, CPU(20)의 제어에 의거하여, 압축 부호화된 스트림 데이터를 디코드하고, 베이스밴드 신호로 변환할 수 있는 경우에 있어서도, 부호화 및 복호의 이력 정보를 필요에 따라서 생성하고, 전용선 접속 시스템 신호에 대응시켜서 출력할 수 있도록 하여도 좋다.
또한 상술의 실시형태에 있어서는, 재생장치(4)가, 각각, 복수의 디코더를 가지고 있는 것으로서 설명했지만, 디코더가, 각각, 독립한 장치로서 구성되어 있는 경우에 있어서도, 본 발명은 적용 가능하다.
이때, 독립된 장치로서 구성되어 있는 디코더는, 압축 부호화데이터의 공급을 받아 이것을 복호하고, 표시 또는 출력할 뿐만 아니라, 상술했을 경우와 동일하게 하여, 압축부호화데이터의 공급을 받아, 중도 단계까지 부분적으로 복호하고, 부호화 및 복호의 이력 정보와 함께 외부에 출력하거나 부분적으로 부호화된 데이터의 공급을 받아, 복호 처리를 실시하고, 전용선 접속 시스템 신호로 변환하여 외부에 출력하거나 부분적으로 부호화된 데이터의 공급을 받아, 중도 단계까지 부분적으로 복호하고, 부호화 및 복호의 이력 정보와 함께 외부에 출력하도록 해도 좋다.
또한 상술의 실시형태에 있어서는, CPU(20) 및 CPU(42)가 각각 다른 형태로 구성되어 있지만, CPU의 구성은, 이것에 한정하지 않고, 예를 들면, CPU(20) 및 CPU(42)를, 재생장치(4) 전체를 제어하는 1개의 CPU로서 구성하는 형태도 생각할 수 있다. 또한, CPU(20) 및 CPU(42)가 각각 독립하여 구성되어 있는 경우에 있어서도, CPU(20) 및 CPU(42)를 1개의 칩으로서 구성하도록 해도 좋다.
또한, CPU(20) 및 CPU(42)가 각각 독립되어 구성되어 있는 경우, 상술의 실시형태에 대해 CPU(20)가 실행한 처리의 적어도 일부를, 예를 들면, 시분할로, CPU(42)가 실행할 수 있도록 하거나, CPU(42)가 실행한 처리의 적어도 일부를, 예를 들면, 시분할로, CPU(20)가 실행할 수 있도록 해도 좋다. 즉, CPU(20) 및 CPU(42)에는, 분할처리가 가능한 프로세서를 이용하도록 하여도 좋다.
또, 예를 들면, 재생장치(4)를 네트워크에 접속 가능한 구성으로 하고, 상술의 실시형태에 있어서, CPU(20) 또는 CPU(42)가 실행한 처리의 적어도 일부를, 네트워크를 통해 접속되어 있는 다른 장치의 CPU에 대해 실행시킬 수 있도록 해도 좋다.
동일하게, 상술의 실시형태에 있어서는, 메모리(32, 40) 등이 각각 다른 형태로 구성되어 있지만, 이것에 한정하지 않고, 이러한 메모리를 재생장치(4)에 대해 1개의 메모리로서 구성하는 형태도 생각할 수 있다.
또한 상술의 실시형태에 있어서는, HDD(12), 디코더(34_1~34_3) 및 실렉터(38)를, 각각, 브리지 및 버스를 통해 접속하고, 재생장치로서 일체화되어 있는 경우에 대해 기술했지만, 본 발명은 이것에 한정하지 않고, 예를 들면, 이러한 구성요소 중 일부가, 외부로부터 유선 또는 무선으로 접속되는 경우나, 이러한 구성요소가, 기타, 다양한 접속 형태로 서로 접속되는 경우에도 적용할 수 있다.
또한 상술의 실시형태에 있어서는, 압축된 스트림 데이터가 HDD에 기억되어 있는 경우에 대해 기술했지만, 본 발명은 이것에 한정하지 않고, 예를 들면, 광디스크, 광자기 디스크, 반도체 메모리, 자기 디스크 등의 다양한 기록매체에 기록된 스트림 데이터에 대해서 재생 처리를 실시하는 경우에도 적용할 수 있다.
또한 상술의 실시형태에 있어서는, CPU(42), 메모리(32), 메모리(40), 디코더(34_1~34_3) 및 , 실렉터(38)를, 동일한 확장 카드(예를 들면, PCI 카드, PCI-Express 카드)에 탑재하는 형태에 한정하지 않고, 예를 들면 PCI-Express 등의 기술에 의해 카드간의 전송 속도가 높은 경우에는, 이러한 구성요소를, 각각 다른 확장 카드에 탑재하도록 해도 좋다.
또, 본 명세서에 있어서, 시스템이란, 복수의 장치가 논리적으로 집합한 것을 말하고, 각 구성의 장치가 동일 케이스체중에 있는지 아닌지를 묻지 않는다.
본 발명에 의하면, 복수의 픽처데이터를 순서대로 디코드하여 재생하는 경우에, 재생속도의 변경지시를 받고 나서 변경 후의 재생속도에 대응한 재생출력을 얻기까지의 시간을 종래에 비해서 단축할 수 있는 재생장치, 데이터처리시스템, 재생방법, 프로그램 및 기록매체를 제공할 수 있다.
본 발명은, 피(被)재생데이터를 재생하는 시스템에 적용 가능하다.

Claims (20)

  1. 피(被)재생데이터를 구성하는 복수의 픽처데이터를 순서대로 디코드하여 재생하는 재생장치에 있어서,
    재생용 메모리와,
    상기 픽처데이터를 디코드하고, 그 디코드결과를 상기 재생용 메모리에 기입하고, 상기 재생용 메모리로부터 독출한 상기 디코드결과를 재생출력하는 디코더와,
    미리 규정된 복수의 상기 픽처데이터를 단위로서 상기 픽처데이터를 상기 디코더로 디코드시키는 순서를 결정하는 디코드 스케줄을 실시하고, 상기 디코드 스케줄에서 결정된 상기 순서대로 처리 대상의 상기 픽처데이터를 선택하고, 상기 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시하는지 아닌지를 지정된 재생속도에 따라서 결정하고, 상기 결정에 의거하여 상기 디코더의 상기 디코드 및 상기 재생출력을 제어하는 처리회로를 가지는 재생장치.
  2. 제 1항에 있어서,
    상기 처리회로는, 상기 지정된 재생속도가 1배속 이상인 것을 조건으로 상기 결정을 실시하도록 구성된 것을 특징으로 하는 재생장치.
  3. 제 1항에 있어서,
    상기 처리회로는, 단수의 상기 픽처데이터를 단위로서, 상기 결정에 의거하여 상기 픽처데이터의 상기 디코드 및 상기 재생출력을 제어하도록 구성된 것을 특징으로 하는 재생장치.
  4. 제 1항에 있어서,
    상기 디코더는,
    상기 디코드결과가 다른 상기 픽처데이터의 디코드에서 참조되는 제 1종류의 상기 픽처데이터와, 디코드결과가 다른 상기 픽처데이터의 디코드에서 참조되지 않는 제 2종류의 상기 픽처데이터를 구성요소로서 구성되는 피재생데이터를, 상기 픽처데이터를 단위로서 디코드하고,
    상기 재생용 메모리 내의 상기 제 1종류의 상기 픽처데이터의 상기 디코드결과의 기억을 상기 보유하고,
    상기 재생용 메모리에 이미 기억된 상기 제 1종류의 픽처데이터의 디코드결과를 참조하여, 상기 제 2종류의 픽처데이터를 디코드하여 재생출력하도록 구성된 것을 특징으로 하는 재생장치.
  5. 제 4항에 있어서,
    상기 디코더는, 상기 피재생데이터를 구성하는 복수의 상기 픽처데이터 중 상기 제 1종류의 픽처데이터를, 상기 제 1종류의 픽처데이터의 디코드결과를 참조하여 디코드되는 상기 제 2종류의 픽처데이터에 앞서서 디코드하도록 구성된 것을 특징으로 하는 재생장치.
  6. 제 5항에 있어서,
    상기 제 1종류의 픽처데이터로서 다른 픽처데이터의 디코드결과를 참조하지 않고 디코드되는 I 픽처데이터와, 다른 픽처데이터의 디코드결과를 참조하여 디코드되는 P 픽처데이터를 가지고, 
    상기 제 2종류의 픽처데이터는, 다른 픽처데이터의 디코드결과를 참조하여 디코드되는 B 픽처데이터이며, 
    상기 디코더는, 디코드결과가 상기 메모리에 기억되어 있는 제 1의 상기 I 픽처데이터와, 복수의 상기 I 픽처데이터 중 상기 제 1의 I 픽처데이터에 대해서 상기 재생방향으로 다음에 위치하는 제 2의 상기 I 픽처데이터와의 사이에 위치하는 상기 P 픽처데이터의 디코드결과와, 상기 제 1의 I 픽처데이터의 디코드결과를 상기 재생용 메모리 내의 제 1기억 영역 내에 동시에 기억 보유시키도록 구성된 것을 특징으로 하는 재생장치.
  7. 제 6항에 있어서,
    상기 재생용 메모리는, 상기 제 1기억 영역과는 별도로, 상기 B 픽처데이터를 기억하는 제 2기억 영역을 가지고,
    상기 디코더는, 재생출력한 상기 B 픽처데이터의 디코드결과를, 상기 제 1의 I 픽처데이터와 상기 제 2의 I 픽처데이터와의 사이에 위치하는 모든 상기 B 픽처 데이터의 디코드를 완료하기 전에 순서대로, 다른 상기 B 픽처데이터의 디코드결과로 표서(表書)하도록 구성된 것을 특징으로 하는 재생장치.
  8. 제 4항에 있어서,
    상기 피재생데이터를 병렬로 처리하는 복수의 상기 디코더와,
    상기 복수의 디코더의 각각에 대응해서 설치된 복수의 상기 재생용 메모리와,
    동일한 상기 제 1종류의 픽처데이터의 디코드결과를 참조하는 상기 제 2종류의 픽처데이터가 동일한 상기 디코더로 디코드되며, 또한 동일한 상기 픽처데이터군(群)에 포함되는 상기 제 1종류의 픽처데이터가 동일한 상기 디코더로 디코드 되도록, 상기 픽처데이터를 상기 디코더에 디코드시키는 처리회로를 가지도록 구성된 것을 특징으로 하는 재생장치.
  9. 제 8항에 있어서,
    상기 처리회로는, 상기 복수의 디코더에, 연속하여 재생출력하는 복수의 상기 픽처데이터로 각각이 구성되어 순서대로 재생출력되는 복수의 픽처데이터군을 다른 상기 디코드회로에 디코드시키도록 구성된 것을 특징으로 하는 재생장치.
  10. 제 9항에 있어서,
    상기 디코더는, 제 1의 상기 픽처데이터군의 상기 제 1종류의 픽처데이터의 디코드결과를, 상기 재생용 메모리에 기억되어 있는 상기 제 1 픽처데이터군의 직전에 상기 디코더에 의해서 디코드된 제 2픽처데이터군의 상기 제 1종류의 픽처데이터의 디코드결과에 표서하도록 구성된 것을 특징으로 하는 재생장치.
  11. 제 1항에 있어서,
    상기 픽처데이터마다, 상기 픽처데이터를 디코드하는지 아닌지를 나타내는 픽처 속성 데이터를 규정하고,
    상기 복수의 픽처데이터의 상기 픽처 속성 데이터를 기억하는 제어용 기억 수단을 가지고,
    상기 디코더는,
    상기 제어용 기억 수단으로부터 독출한 상기 픽처 속성 데이터에 의거하여,
    상기 픽처 속성 데이터에 대응한 상기 픽처데이터를 디코드하는지 아닌지를 결정하도록 구성된 것을 특징으로 하는 재생장치.
  12. 제 11항에 있어서,
    상기 디코더는, 지정된 재생속도에 따라, 상기 제어용 기억 수단에 기억된 상기 픽처 속성 데이터를 갱신하도록 구성된 것을 특징으로 하는 재생장치.
  13. 제 12항에 있어서,
    상기 디코더는, 상기 픽처 속성 데이터를 갱신할 때마다, 디코드하는 것을 나타내는 상기 픽처 속성 데이터에 대응한 상기 픽처데이터의 재생 시각을 갱신하도록 구성된 것을 특징으로 하는 재생장치.
  14. 피재생데이터를 구성하는 복수의 픽처데이터를 재생장치에 출력하는 데이터 처리 장치와,
    상기 데이터 처리 장치로부터 입력한 복수의 픽처데이터를 순서대로 디코드하여 재생하는 상기 재생장치를 가지고,
    상기 재생장치는,
    상기 데이터 처리 장치로부터 입력한 상기 픽처데이터를 기억하는 입력용 메모리와,
    재생용 메모리와,
    상기 입력용 메모리로부터 독출한 상기 픽처데이터를 디코드하고, 그 디코드결과를 상기 재생용 메모리에 기입하고, 상기 재생용 메모리로부터 독출한 상기 디코드결과를 재생출력하는 디코더와,
    미리 규정된 복수의 상기 픽처데이터를 단위로서 상기 픽처데이터를 상기 디코더로 디코드시키는 순서를 결정하는 디코드 스케줄을 실시하고, 상기 디코드 스케줄에서 결정된 상기 순서대로 처리 대상의 상기 픽처데이터를 선택하고, 상기 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시하는지 아닌지를 지정된 재생속도에 따라서 결정하고, 상기 결정에 의거하여 상기 디코더의 상기 디코드 및 상기 재생출력을 제어하는 처리회로를 가지는 데이터처리시스템.
  15. 피재생데이터를 구성하는 복수의 픽처데이터를 순서대로 디코드하여 재생하는 재생방법에 있어서,
    미리 규정된 복수의 상기 픽처데이터를 단위로서 상기 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 1공정과,
    상기 제 1공정에서 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리 대상의 상기 픽처데이터를 선택하는 제 2공정과,
    상기 제 2공정에서 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시하는지 아닌지를 지정된 재생속도에 따라서 결정하는 제 3공정과,
    상기 제 3공정의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 4공정을 가지는 재생방법.
  16. 제 15항에 있어서,
    상기 제 3공정은, 상기 픽처데이터마다 규정된 상기 픽처데이터를 디코드하는지 아닌지를 나타내는 픽처 속성 데이터에 의거하여, 상기 픽처 속성 데이터에 대응한 상기 픽처데이터를 디코드하는지 아닌지를 결정하도록 구성된 것을 특징으로 하는 재생장치.
  17. 데이터 처리 장치로부터 재생장치에, 피재생데이터를 구성하는 복수의 픽처데이터를 재생장치에 출력하는 제 1공정과,
    상기 재생장치가, 미리 규정된 복수의 상기 픽처데이터를 단위로서 상기 제 1공정에서 상기 데이터 처리 장치로부터 입력한 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 2공정과,
    상기 제 2공정에서 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리 대상의 상기 픽처데이터를 선택하는 제 3공정과,
    상기 제 3공정에서 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시하는지 아닌지를 지정된 재생속도에 따라서 결정하는 제 4공정과,
    상기 제 4공정의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 5공정을 가지는 재생방법.
  18. 피재생데이터를 구성하는 복수의 픽처데이터를 순서대로 디코드하여 재생하는 재생장치가 실행하는 프로그램이며,
    미리 규정된 복수의 상기 픽처데이터를 단위로서 상기 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 1순서와,
    상기 제 1순서대로 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리 대상의 상기 픽처데이터를 선택하는 제 2순서와,
    상기 제 2순서대로 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시하는지 아닌지를 지정된 재생속도에 따라서 결정하는 제 3순서와,
    상기 제 3순서의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 4순서를 가지는 프로그램.
  19. 피재생데이터를 구성하는 복수의 픽처데이터를 순서대로 디코드하여 재생하는 재생장치가 실행하는 프로그램을 기록하는 기록매체이며,
    상기 프로그램은,
    미리 규정된 복수의 상기 픽처데이터를 단위로서 상기 픽처데이터를 디코드하는 순서를 결정하는 디코드 스케줄을 실시하는 제 1순서와,
    상기 제 1순서대로 실시한 상기 디코드 스케줄에서 결정된 상기 순서대로 처리 대상의 상기 픽처데이터를 선택하는 제 2순서와,
    상기 제 2순서대로 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시하는지 아닌지를 지정된 재생속도에 따라서 결정하는 제 3순서와,
    상기 제 3순서의 결정에 의거하여 상기 디코드 및 상기 디코드결과의 재생출력을 제어하는 제 4순서를 가지는 기록매체.
  20. 피재생데이터를 구성하는 복수의 픽처데이터를 기록하는 기록매체와,
    상기 기록매체로부터 상기 픽처데이터를 독출하는 독출수단과,
    상기 독출수단이 독출한 상기 픽처데이터를 기억하는 입력용 메모리와,
    재생용 메모리와,
    상기 입력용 메모리로부터 독출한 상기 픽처데이터를 디코드하고, 그 디코드결과를 상기 재생용 메모리에 기입하고, 상기 재생용 메모리로부터 독출한 상기 디코드결과를 재생출력하는 디코더와,
    미리 규정된 복수의 상기 픽처데이터를 단위로서 상기 픽처데이터를 상기 디코더로 디코드시키는 순서를 결정하는 디코드 스케줄을 실시하고, 상기 디코드 스케줄에서 결정된 상기 순서대로 처리 대상의 상기 픽처데이터를 선택하고, 상기 선택한 상기 픽처데이터의 디코드 또는 그 디코드결과의 재생출력을 실시하는지 아닌지를 지정된 재생속도에 따라서 결정하고, 상기 결정에 의거하여 상기 디코더의 상기 디코드 및 상기 재생출력을 제어하는 처리회로를 가지는 데이터 처리 장치.
KR20050099835A 2004-10-26 2005-10-21 재생장치, 데이터처리시스템, 재생방법, 프로그램 및기록매체 KR101241968B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2004311596 2004-10-26
JPJP-P-2004-00311596 2004-10-26
JPJP-P-2005-00243292 2005-08-24
JP2005243292A JP4281721B2 (ja) 2004-10-26 2005-08-24 データ処理装置、データ処理方法、プログラムおよび記録媒体

Publications (2)

Publication Number Publication Date
KR20060049140A true KR20060049140A (ko) 2006-05-18
KR101241968B1 KR101241968B1 (ko) 2013-03-11

Family

ID=36206263

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20050099835A KR101241968B1 (ko) 2004-10-26 2005-10-21 재생장치, 데이터처리시스템, 재생방법, 프로그램 및기록매체

Country Status (4)

Country Link
US (1) US20060088279A1 (ko)
JP (1) JP4281721B2 (ko)
KR (1) KR101241968B1 (ko)
TW (1) TWI291833B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100827107B1 (ko) * 2006-10-20 2008-05-02 삼성전자주식회사 다중 연산부 구조의 h.264 복호화기 및 그 복호화기의압축 영상 데이터 복호화 방법
KR101452368B1 (ko) * 2012-10-18 2014-10-24 한국전자통신연구원 병렬처리 기반비디오 디코딩 방법 및 그 장치
KR20150084236A (ko) * 2014-01-13 2015-07-22 한화테크윈 주식회사 디코딩 장치 및 방법

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4375305B2 (ja) * 2004-10-26 2009-12-02 ソニー株式会社 情報処理装置および情報処理方法、記録媒体、並びに、プログラム
US9100702B2 (en) 2006-09-11 2015-08-04 Tivo Inc. Personal content distribution network
JP4902854B2 (ja) * 2006-09-12 2012-03-21 パナソニック株式会社 動画像復号化装置、動画像復号化方法、動画像復号化プログラム、動画像符号化装置、動画像符号化方法、動画像符号化プログラム、及び動画像符号化復号化装置
EP3349438A1 (en) * 2006-10-31 2018-07-18 TiVo Solutions Inc. Method and apparatus for downloading ancillary program data to a dvr
CN101523911B (zh) * 2006-10-31 2013-08-28 Tivo有限公司 用于将辅助节目数据下载到dvr的方法和装置
US8270819B2 (en) * 2006-10-31 2012-09-18 Tivo Inc. Performing trick play functions in a digital video recorder with efficient use of resources
US20090094113A1 (en) * 2007-09-07 2009-04-09 Digitalsmiths Corporation Systems and Methods For Using Video Metadata to Associate Advertisements Therewith
US8359612B2 (en) 2008-08-13 2013-01-22 Tivo Inc. Content distribution system using transportable memory devices
JP2011227834A (ja) * 2010-04-22 2011-11-10 Sony Corp 信号制御装置及び信号制御方法
KR102363686B1 (ko) * 2015-06-30 2022-02-17 엘지디스플레이 주식회사 시퀀스가 제어된 타이밍 컨트롤러, 브릿지 집적회로 및 이를 구동하는 방법

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5956088A (en) * 1995-11-21 1999-09-21 Imedia Corporation Method and apparatus for modifying encoded digital video for improved channel utilization
US6201927B1 (en) * 1997-02-18 2001-03-13 Mary Lafuze Comer Trick play reproduction of MPEG encoded signals
JP3573396B2 (ja) * 1997-06-20 2004-10-06 富士通株式会社 動画像復号方法及び装置
EP1191795A3 (en) * 2000-09-22 2004-04-14 Matsushita Electric Industrial Co., Ltd. Image decoding method and apparatus
JP3825719B2 (ja) 2002-06-13 2006-09-27 三洋電機株式会社 画像再生方法、画像再生装置、および画像記録装置
US7864838B2 (en) * 2002-10-01 2011-01-04 Panasonic Corporation Picture encoding device, image decoding device and their methods
JP4059857B2 (ja) * 2004-03-02 2008-03-12 富士通株式会社 伝送装置及び伝送方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100827107B1 (ko) * 2006-10-20 2008-05-02 삼성전자주식회사 다중 연산부 구조의 h.264 복호화기 및 그 복호화기의압축 영상 데이터 복호화 방법
US8204132B2 (en) 2006-10-20 2012-06-19 Samsung Electronics Co., Ltd. H.264 decoder equipped with multiple operation units and method for decoding compressed image data thereof
KR101452368B1 (ko) * 2012-10-18 2014-10-24 한국전자통신연구원 병렬처리 기반비디오 디코딩 방법 및 그 장치
KR20150084236A (ko) * 2014-01-13 2015-07-22 한화테크윈 주식회사 디코딩 장치 및 방법

Also Published As

Publication number Publication date
TW200631421A (en) 2006-09-01
US20060088279A1 (en) 2006-04-27
KR101241968B1 (ko) 2013-03-11
JP2006157876A (ja) 2006-06-15
TWI291833B (en) 2007-12-21
JP4281721B2 (ja) 2009-06-17

Similar Documents

Publication Publication Date Title
KR101241968B1 (ko) 재생장치, 데이터처리시스템, 재생방법, 프로그램 및기록매체
JP3491366B2 (ja) 符号化データの特殊再生方法および特殊再生装置
CN100508585C (zh) 用于控制数字视频比特流逆向播放的装置和方法
EP0702370B1 (en) Data reproduction
KR100402188B1 (ko) 압축인코딩된이미지데이터를재생하는방법및장치
KR20060049391A (ko) 정보처리 장치 및 정보처리 방법, 기록 매체 및 프로그램
JP4244974B2 (ja) データ処理システム、再生装置、データ処理装置、再生方法、データ処理方法、プログラムおよび記録媒体
JP4281720B2 (ja) データ処理装置、データ処理方法、データ処理システム、プログラムおよび記録媒体
KR20060049355A (ko) 재생장치, 데이터처리시스템, 재생방법, 프로그램 및기록매체
JP2008529405A (ja) デジタルビデオサーバ用のビデオプレーヤ
KR100420892B1 (ko) 데이터재생방법및재생장치
JP4492487B2 (ja) データ処理装置、データ処理システム、プログラムおよび記録媒体
KR20060050530A (ko) 복호화 장치 및 복호화 방법, 프로그램, 기록 매체, 복호화제어 장치 및 복호화 제어 방법
JP4281722B2 (ja) 再生装置、再生方法、プログラムおよび記録媒体
CN101071617B (zh) 再现装置和再现方法
KR20060109317A (ko) 프로그램, 정보 처리 장치, 정보 처리 방법, 및 기록 매체
CN100466712C (zh) 再现设备、数据处理系统以及再现方法
JPH07193785A (ja) 情報記録再生装置及び記録再生方法
JPH10191257A (ja) ディジタル動画像復号化装置、及びディジタル動画像復号化方法
CN100484225C (zh) 数据处理设备、再现设备、数据处理系统及再现方法
JP2001103427A (ja) 圧縮画像再生装置及びプログラム記録媒体
JP2006128829A (ja) 再生装置、データ処理システム、再生方法、プログラムおよび記録媒体
JPH1023368A (ja) 映像再生装置およびベースバンドメモリ装置

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee