KR20060034807A - 플라즈마 표시 장치 및 그의 인터페이스 방법 - Google Patents
플라즈마 표시 장치 및 그의 인터페이스 방법 Download PDFInfo
- Publication number
- KR20060034807A KR20060034807A KR1020040083561A KR20040083561A KR20060034807A KR 20060034807 A KR20060034807 A KR 20060034807A KR 1020040083561 A KR1020040083561 A KR 1020040083561A KR 20040083561 A KR20040083561 A KR 20040083561A KR 20060034807 A KR20060034807 A KR 20060034807A
- Authority
- KR
- South Korea
- Prior art keywords
- image data
- bit
- bits
- bit range
- lvds
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
- G09G3/2033—Display of intermediate tones by time modulation using two or more time intervals using sub-frames with splitting one or more sub-frames corresponding to the most significant bits into two or more sub-frames
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/184—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
본 발명은 N 개의 비트 단위로 입력되는 영상 데이터를 처리하고 표시하는 플라즈마 표시 장치 및 그의 인터페이스 방법으로서, 외부에서 입력되는 N 비트 영상 데이터를 영상처리하여 M 비트 범위와 N-M 비트의 범위로 나누고, 상기 M 비트 범위 및 N-M 비트의 범위의 영상 데이터를 각각 인코딩하여 출력한다. 그리고 나서, 상기 M 비트 범위 및 N-M 비트의 범위의 영상 데이터를 각각 디코딩하여 플라즈마 표시 패널을 구동하기 위한 구동신호를 생성한다. 이렇게 함으로써, 11비트 이상의 영상 데이터를 처리할 수 있으며 다양한 영상신호를 처리할 수 있다.
PDP, 로직 보드, 영상 보드, 인코더, 디코더
Description
도 1은 이 발명의 실시예에 따른 플라즈마 표시 장치의 구성도이다.
도 2 및 도 3은 신호 비트수에 따른 디코더/인코더 신호 할당의 예를 나타낸 도면이다.
본 발명은 플라즈마 표시 장치에 관한 것으로, 특히, 플라즈마 표시 장치의 영상 보드와 로직 보드간의 인터페이스 방법에 관한 것이다.
현재 상용화되고 있는 디스플레이중에 플라즈마 표시 패널은 각 화소 안에서 방전을 일으키고 방전에 의해 발생한 자외선이 화소 내벽에 도포되어 있는 형광물질을 여기시켜 원하는 색을 구현하게 된다.
플라즈마 표시 장치에서는 영상 신호를 영상 보드에서 입력받아 영상처리하고, 이를 로직 보드로 보내고, 로직 보드에서 구동 신호를 생성하여 플라즈마 표시 패널에 표시를 하게 된다.
외부의 영상 입력 신호가 레드, 그린 블루 각각 8비트(bit) 또는 10 비트로 입력될 때, 영상보드는 입력되는 비트수에 해당하는 영상처리 집적회로를 미리 설치하여 해당 비트수를 처리하여 인코딩하여 출력하고, 로직 보드에서는 영상 보드의 해당 비트수에 대응되는 비트수를 가진 디코더를 이용하여 디코딩을 하고 있다. 즉, 종래에는 8비트 또는 10비트의 트랜스미터와 수신기를 사용하여 두가지 종류중 하나의 영상데이터를 처리하였다.
이와 같이, 종래에는 입력신호 유형에 따라 미리 영상 보드 및 로직보드가 제작되므로 호환이 어려운 문제가 있고, 11비트 이상의 영상 데이터는 처리가 곤란한 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 종래의 단점을 해결하는 것으로, 11비트 이상의 영상 데이터를 처리할 수 있으며 다양한 영상신호를 처리할 수 있는 플라즈마 표시 장치 및 그의 인터페이스 방법을 제공하는 것이다.
이러한 과제를 해결하기 위한 본 발명의 하나의 특징에 따른 플라즈마 표시 장치는,
N 개의 비트 단위로 입력되는 영상 데이터를 처리하고 표시하는 플라즈마 표시 장치로서,
외부에서 입력되는 N 비트 영상 데이터를 M 비트 범위와 상기 M 비트를 제외한 나머지 비트 범위로 나누어 각각 인코딩하여 출력하는 영상 처리부;
상기 영상 처리부로부터 입력되는 M 비트 범위와 상기 M 비트를 제외한 나머 지 비트 범위의 영상 데이터를 각각 디코딩하고, 구동신호를 생성하여 출력하는 로직 제어부를 포함한다.
상기 플라즈마 표시 장치는,
다수의 어드레스 전극과, 다수의 주사전극과 유지전극을 포함하는 플라즈마 표시 패널;
상기 로직 보드의 구동신호에 대응하는 전압을 상기 어드레스 전극에 인가하는 어드레스 데이터 구동부;
상기 구동신호에 대응하는 전압을 상기 주사전극에 인가하는 주사전극 구동부 및
상기 구동신호에 대응하는 전압을 상기 유지전극에 인가하는 유지전극 구동부를 더 포함한다.
이러한 과제를 해결하기 위한 본 발명의 하나의 특징에 따른 플라즈마 표시 장치의 인터페이스 방법은,
N 개의 비트 단위로 입력되는 영상 데이터를 처리하고 표시하는 플라즈마 표시 장치의 인터페이스 방법으로서,
외부에서 입력되는 N 비트 영상 데이터를 영상처리하여 M 비트 범위와 N-M 비트의 범위로 나누어 각각 출력하는 단계;
상기 M 비트 범위 및 N-M 비트의 범위의 영상 데이터를 각각 인코딩하여 출력하는 단계;
상기 M 비트 범위 및 N-M 비트의 범위의 영상 데이터를 각각 디코딩하여 출 력하는 단계를 포함한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 구성요소를 사이에 두고 연결되어 있는 경우도 포함한다.
이제 본 발명의 실시예에 따른 플라즈마 표시 장치 및 리모콘에 관하여 첨부된 도면을 참고로 하여 상세하게 설명한다.
도 1은 이 발명의 실시예에 따른 플라즈마 표시 장치의 구성도이다.
도 1을 참조하면, 이 발명의 실시예에 따른 플라즈마 표시 장치는,
플라즈마 표시 패널(100), 로직 제어부(200), 어드레스 전극 구동부(300), 주사 전극 구동부(이하 'Y 전극 구동부'라 함)(400), 유지 전극 구동부(이하 'X 전극 구동부'라 함)(500), 영상 처리부(600)를 포함한다.
영상 처리부(600)는 외부에서 입력되는 N 비트 영상 데이터를 N 이하인 M 비트 범위와 상기 M 비트를 제외한 나머지 비트 범위로 나누어 각각 인코딩하여 출력한다. 로직 제어부(200)는 상기 영상 처리부(600)로부터 입력되는 M 비트 범위와 상기 M 비트를 제외한 나머지 비트 범위의 영상 데이터를 각각 디코딩하고, X전극 구동신호, Y전극 구동신호 및 어드레스 전극 구동신호를 생성하여 출력한다. 플라즈마 표시 패널(100)은 열 방향으로 배열되어 있는 복수의 어드레스 전극(A1-Am), 그리고 행 방향으로 배열되어 있는 복수의 유지 전극(이하 'X 전극'이라 함)(X1-Xn) 및 주사 전극(이하 'Y 전극'이라 함)(Y1-Yn)을 포함한다. X 전극(X1-Xn)은 각 Y 전극(Y1-Yn)에 대응해서 형성되며, 일반적으로 그 일단이 서로 공통으로 연결되어 있다. 그리고 플라즈마 표시 패널(100)은 X 및 Y 전극(X1-Xn, Y1-Yn)이 배열된 유리 기판(도시하지 않음)과 어드레스 전극(A1-Am)이 배열된 유리 기판(도시하지 않음)으로 이루어진다. 두 유리 기판은 Y 전극(Y1-Yn)과 어드레스 전극(A1-Am) 및 X 전극(X1-Xn)과 어드레스 전극(A1-Am)이 각각 직교하도록 방전 공간을 사이에 두고 대향하여 배치된다. 이때, 어드레스 전극(A1-Am)과 X 및 Y 전극(X1-Xn, Y1-Yn)의 교차부에 있는 방전 공간이 방전 셀을 형성한다. 어드레스 전극 구동부(300)는 로직 제어부(200)로부터 어드레스 전극 구동신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극(A1-Am)에 인가한다. X 전극 구동부(500)는 로직 제어부(200)로부터 X 전극 구동신호를 수신하여 X 전극(X1-Xn)에 구동 전압을 인가한다. Y 전극 구동부(400)는 로직 제어부(200)로부터 Y 전극 구동신호를 수신하여 Y 전극(Y1-Yn)에 구동 전압을 인가한다.
상기 영상 처리부(600)는 영상 보드 형태로 구현되며, 로직 제어부(200)는 로직 보드 형태로 구현되고, 어드레스 전극 구동부(300), 주사 전극 구동부(400) 및 유지 전극 구동부(500)는 구동 보드의 형태로 구현되는데, 필요에 따라서는 각 각의 보드를 하나의 보드로 합치거나 또는 두 개의 보드로 합치는 등 다양하게 구현할 수 있다.
상기 영상 처리부(600)는, 영상신호 처리 집적회로(610), 제1 LVDS 인코더(620), 제2 LVDS 인코더(630), 커넥터(640)를 포함한다. 영상신호 처리 집적회로(610)는 외부에서 입력되는 N 비트 단위의 영상 데이터를 영상 처리하고, N 이하인 M 비트 범위와 상기 M 비트를 제외한 나머지 비트 범위로 나누어 각각 출력한다. 제1 LVDS 인코더(620)는 M 비트 범위의 영상 데이터를 인코딩하여 출력한다. 제2 LVDS 인코더(630)는 N 비트에서 상기 M 비트를 제외한 나머지 비트 범위의 영상 데이터를 인코딩하여 출력한다. 커넥터(640)는 상기 제1 LVDS 인코더(620) 및 제2 LVDS 인코더(630)의 출력을 로직 제어부(200)로 전달한다.
상기 로직 제어부(200)는, 로직신호 처리 집적회로(210), 제1 LVDS 디코더(220), 제2 LVDS 디코더(230), 커넥터(240)를 포함한다. 커넥터(240)는 상기 커넥터(640)와 통신선으로 연결되어 있으며, 인코딩된 N 비트의 영상 데이터를 입력받아 M비트는 제1 LVDS 디코더(220)로 출력하고, N-M 비트는 제2 LVDS 디코더(230)로 전달한다. 제1 LVDS 디코더(220)는 M 비트 범위의 영상 데이터를 디코딩하여 출력한다. 제2 LVDS 디코더(230)는 N 비트에서 상기 M 비트를 제외한 나머지 비트 범위의 영상 데이터를 디코딩하여 출력한다. 로직신호 처리 집적회로(210)는 상기 제1 LVDS 디코더(220) 및 제2 LVDS 디코더(230)에서 출력되는 영상 데이터를 이용하여 X전극 구동신호, Y전극 구동신호 및 어드레스 전극 구동신호를 생성하여 출력한다.
그러면, 이러한 구성을 가진 이 발명의 실시예에 따른 플라즈마 표시 장치의 동작에 대해 설명한다.
먼저, 영상 데이터가 외부에서 입력되면, 영상신호 처리 집적회로(610)는 외부에서 입력되는 12 비트 단위의 영상 데이터를 영상 처리하고, 12비트중에서 상위의 8비트는 제1 LVDS 인코더(620)로 출력하고, 하위 4비트는 제2 LVDS 인코더(630)로 출력한다.
그러면, 제1 LVDS 인코더(620)는 8 비트 범위의 영상 데이터를 인코딩하여 출력하고, 제2 LVDS 인코더(630)는 3비트의 영상 데이터를 인코딩하여 출력한다. 여기서, 제1 LVDS 인코더(620) 및 제2 LVDS 인코더(630)는 각각 8비트 단위로 데이터를 처리하는 인코더이며, LVDS 인터페이스 방식을 사용한다. 이는 필요에 따라 다양한 인터페이스 방식으로 적용이 가능하다.
도 2에 입력 영상 신호의 비트 단위에 따라 제1 LVDS 인코더(620) 및 제2 LVDS 인코더(630)에 각각 할당되는 비트 범위를 나타내었다.
도 2를 참조하면, 영상 데이터의 상위 8비트는 제1 LVDS 인코더(620)에 할당되고, 나머지 하위 비트가 제2 LVDS 인코더(630)에 할당되어 있다.
그리고 나서, 커넥터(640)는 상기 제1 LVDS 인코더(620) 및 제2 LVDS 인코더(630)의 출력을 로직 제어부(200)의 커넥터(240)로 전달한다.
그러면, 커넥터(240)는 상기 커넥터(640)와 연결된 통신선을 통해 인코딩된 12 비트의 영상 데이터를 입력받아 8 비트는 제1 LVDS 디코더(220)로 출력하고, 4 비트는 제2 LVDS 디코더(230)로 전달한다.
그러면, 제1 LVDS 디코더(220)는 상위 8 비트 범위의 영상 데이터를 디코딩 하여 출력하고, 제2 LVDS 디코더(230)는 하위 4 비트 범위의 영상 데이터를 디코딩하여 출력한다.
다음, 로직신호 처리 집적회로(210)는 상기 제1 LVDS 디코더(220) 및 제2 LVDS 디코더(230)에서 출력되는 영상 데이터를 이용하여 X전극 구동신호, Y전극 구동신호 및 어드레스 전극 구동신호를 생성하여 출력한다.
그러면, 어드레스 전극 구동부(300)는 어드레스 전극 구동신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극(A1-Am)에 인가한다. 그리고, X 전극 구동부(500)는 X 전극 구동신호를 수신하여 X 전극(X1-Xn)에 구동 전압을 인가하고, Y 전극 구동부(400)는 Y 전극 구동신호를 수신하여 Y 전극(Y1-Yn)에 구동 전압을 인가한다.
그러면, 플라즈마 표시 패널(100)에는 데이터가 표시된다.
상기 과정에서, 영상 데이터를 인코더 및 디코더에 각각 할당하여 영상 데이터를 처리하는 방법은 다양한 변형이 가능하며, 그 중 하나의 예를 도 3에 도시하였다.
도 3을 참조하면, 영상 데이터의 상위 8비트는 제2 LVDS 인코더(630)에 할당되고, 나머지 하위 비트가 제1 LVDS 인코더(620)에 할당되어 있다. 그리고, 이러한 할당 방법은 다양한 변형이 가능하며, 적절하게 나누어서 처리가 가능하다. 또한, 경우에 따라서는 인코더 및 디코더의 할당 방법이 다를 수도 있으며, 각 인코더가 8비트인 경우 16비트 단위의 영상 데이터까지 처리가 가능하다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발 명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
본 발명의 구성에 따르면, 영상 데이터를 일정 범위로 나누어 할당하여 처리함으로써, 11비트 이상의 영상 데이터도 처리할 수 있는 플라즈마 표시 장치 및 그의 인터페이스 방법을 제공할 수 있다.
Claims (6)
- N 개의 비트 단위로 입력되는 영상 데이터를 처리하고 표시하는 플라즈마 표시 장치로서,외부에서 입력되는 N 비트 영상 데이터를 M 비트 범위와 상기 M 비트를 제외한 나머지 비트 범위로 나누어 각각 인코딩하여 출력하는 영상 처리부;상기 영상 처리부로부터 입력되는 M 비트 범위와 상기 M 비트를 제외한 나머지 비트 범위의 영상 데이터를 각각 디코딩하고, 구동신호를 생성하여 출력하는 로직 제어부를 포함하는 플라즈마 표시 장치.
- 제1항에 있어서,상기 영상 처리부는,외부에서 입력되는 N 비트 단위의 영상 데이터를 영상 처리하고, N 이하인 M 비트 범위와 상기 M 비트를 제외한 나머지 비트 범위로 나누어 각각 출력하는 영상신호 처리 집적회로;M 비트 범위의 영상 데이터를 인코딩하여 출력하는 제1 LVDS 인코더;N 비트에서 상기 M 비트를 제외한 나머지 비트 범위의 영상 데이터를 인코딩하여 출력하는 제2 LVDS 인코더;상기 제1 LVDS 인코더 및 제2 LVDS 인코더의 출력을 상기 로직 제어부로 전달하는 제1 커넥터를 포함하는 플라즈마 표시 장치.
- 제2항에 있어서,상기 로직 제어부는,상기 제1 커넥터와 통신선으로 연결되어 있으며, 인코딩된 N 비트의 영상 데이터를 입력받아 출력하는 제2 커넥터;상기 제2 커넥터의 출력중에서 M 비트 범위의 영상 데이터를 디코딩하여 출력하는 제1 LVDS 디코더;상기 제2 커넥터의 줄력중 N 비트에서 상기 M 비트를 제외한 나머지 비트 범위의 영상 데이터를 디코딩하여 출력하는 제2 LVDS 디코더;상기 제1 LVDS 디코더 및 제2 LVDS 디코더에서 출력되는 영상 데이터를 이용하여 구동신호를 생성하여 출력하는 로직신호 처리 집적회로를 포함하는 플라즈마 표시 장치.
- 제1항 내지 제4항중 어느 한항에 있어서,다수의 어드레스 전극과, 다수의 주사전극과 유지전극을 포함하는 플라즈마 표시 패널;상기 구동신호에 대응하는 전압을 상기 어드레스 전극에 인가하는 어드레스 데이터 구동부;상기 구동신호에 대응하는 전압을 상기 주사전극에 인가하는 주사전극 구동부 및상기 구동신호에 대응하는 전압을 상기 유지전극에 인가하는 유지전극 구동부를 더 포함하는 플라즈마 표시 장치.
- N 개의 비트 단위로 입력되는 영상 데이터를 처리하고 표시하는 플라즈마 표시 장치의 인터페이스 방법으로서,외부에서 입력되는 N 비트 영상 데이터를 영상처리하여 M 비트 범위와 N-M 비트의 범위로 나누어 각각 출력하는 단계;상기 M 비트 범위 및 N-M 비트의 범위의 영상 데이터를 각각 인코딩하여 출력하는 단계;상기 M 비트 범위 및 N-M 비트의 범위의 영상 데이터를 각각 디코딩하여 출력하는 단계를 포함하는 플라즈마 표시 장치의 인터페이스 방법.
- 제5항에 있어서,상기 디코딩된 영상 데이터를 이용하여 플라즈마 표시 패널을 구동하기 위한 신호를 생성하여 출력하는 단계를 더 포함하며,상기 N은 9~16 비트이고, M 비트는 8비트인 것을 특징으로 하는 플라즈마 표시 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040083561A KR100612339B1 (ko) | 2004-10-19 | 2004-10-19 | 플라즈마 표시 장치 및 그의 인터페이스 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040083561A KR100612339B1 (ko) | 2004-10-19 | 2004-10-19 | 플라즈마 표시 장치 및 그의 인터페이스 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060034807A true KR20060034807A (ko) | 2006-04-26 |
KR100612339B1 KR100612339B1 (ko) | 2006-08-16 |
Family
ID=37143469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040083561A KR100612339B1 (ko) | 2004-10-19 | 2004-10-19 | 플라즈마 표시 장치 및 그의 인터페이스 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100612339B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180066364A (ko) * | 2016-12-08 | 2018-06-19 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 구동 방법 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000052178A (ko) * | 1999-01-30 | 2000-08-16 | 윤종용 | 액정표시장치 구동 시스템 |
JP2001231040A (ja) | 2000-02-17 | 2001-08-24 | Sony Corp | データ伝送方法及びデータ伝送装置 |
JP2002099269A (ja) * | 2000-09-25 | 2002-04-05 | Toshiba Corp | 表示システム及び情報処理装置 |
JP2004072344A (ja) | 2002-08-05 | 2004-03-04 | Ricoh Co Ltd | 多重化lvdsインタフェースを備えたデータ伝送システム |
-
2004
- 2004-10-19 KR KR1020040083561A patent/KR100612339B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180066364A (ko) * | 2016-12-08 | 2018-06-19 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 구동 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR100612339B1 (ko) | 2006-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7724230B2 (en) | Driving circuit of liquid crystal display device and method for driving the same | |
KR102231279B1 (ko) | 영상 데이터 인코딩 장치 및 방법 | |
JP5506124B2 (ja) | 平板ディスプレイ装置 | |
KR102253039B1 (ko) | 영상 데이터 인코딩 장치 및 방법 | |
US20100238193A1 (en) | Programmable dithering for video displays | |
TW200305180A (en) | Display device and plasma display apparatus | |
TW201120863A (en) | Liquid crystal display device and method of driving the same | |
JP3859514B2 (ja) | サブサンプリングされたy/cカラー信号によるフラットパネル駆動 | |
US20100134533A1 (en) | Unit and method of controlling frame rate and liquid crystal display device using the same | |
JP2007041591A (ja) | 表示装置 | |
JP4195429B2 (ja) | シリアルプロトコル式パネル表示システム、ソースドライバ、及びゲートドライバ | |
KR20020082803A (ko) | 플라즈마 디스플레이패널의 구동방법 및 플라즈마디스플레이 장치 | |
US7911431B2 (en) | Liquid crystal display device and method of driving the same | |
US10013944B2 (en) | Display device and source driver for bit conversion of image data | |
KR100612339B1 (ko) | 플라즈마 표시 장치 및 그의 인터페이스 방법 | |
TWI479474B (zh) | 顯示裝置及其資料驅動電路、顯示面板的驅動方法與顯示系統 | |
US20050156865A1 (en) | Flat panel display driver for location recognition | |
KR100670180B1 (ko) | 플라즈마 표시 장치 및 그의 제어 방법 | |
KR102503786B1 (ko) | 서브프레임에 기반한 디지털 구동 장치 및 이를 포함하는 표시장치 | |
KR20070080933A (ko) | 표시 장치, 이를 위한 구동 장치 및 방법 | |
KR101754786B1 (ko) | 평판표시장치 및 그 구동방법 | |
KR102509878B1 (ko) | 시간분할 구동 방법 및 이를 구현하는 장치 | |
US8054246B2 (en) | Plasma display apparatus comprising data driver having data arranging unit | |
JP2007242353A (ja) | プラズマディスプレイ装置 | |
KR100612346B1 (ko) | 플라즈마 표시 장치 및 데이터 처리 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |