KR20060028354A - 유에스비용 인터페이스 장치 - Google Patents

유에스비용 인터페이스 장치 Download PDF

Info

Publication number
KR20060028354A
KR20060028354A KR1020040077667A KR20040077667A KR20060028354A KR 20060028354 A KR20060028354 A KR 20060028354A KR 1020040077667 A KR1020040077667 A KR 1020040077667A KR 20040077667 A KR20040077667 A KR 20040077667A KR 20060028354 A KR20060028354 A KR 20060028354A
Authority
KR
South Korea
Prior art keywords
contact
card
chip
usb
predetermined
Prior art date
Application number
KR1020040077667A
Other languages
English (en)
Inventor
김재형
홍종철
권봉기
Original Assignee
주식회사 비즈모델라인
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 비즈모델라인 filed Critical 주식회사 비즈모델라인
Priority to KR1020040077667A priority Critical patent/KR20060028354A/ko
Publication of KR20060028354A publication Critical patent/KR20060028354A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/08Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers from or to individual record carriers, e.g. punched card, memory card, integrated circuit [IC] card or smart card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Human Computer Interaction (AREA)
  • Power Sources (AREA)

Abstract

본 발명은 소정의 IC(Integrated Circuit)칩을 포함하며 상기 IC칩으로 소정의 정보 또는 데이터를 입출력하기 위한 적어도 하나 이상의 접촉점을 카드 면에 구비한 IC카드와 범용직렬통신을 통해 인터페이싱하는 인터페이스 장치에 있어서, 직렬 범용 통신을 통해 소정의 전원(Power)과 접지(Ground) 및 적어도 하나 이상의 데이터 신호(Data Signal)를 인가하는 USB 컨넥터 및 상기 IC카드 면에 구비된 적어도 하나 이상의 접촉점을 통해 상기 IC칩과 인터페이싱하는 인터페이스부를 포함하여 이루어지는 것을 특징으로 하는 IC카드용 인터페이스 장치에 대한 것이다. 이에 의해, 소정의 범용직렬통신 기능이 구비된 소정의 호스트 및/또는 장치에서 상기 IC카드용 인터페이스 장치를 통해 상기 IC카드에 구비된 IC 소정의 정보 또는 데이터를 직접 입출력 및/또는 저장하는 이점이 있다.
IC칩,범용직렬통신

Description

유에스비용 인터페이스 장치{Interface Devices for USB(Universal Serial Bus)}
도1은 본 발명에 따른 IC카드용 인터페이스 장치의 바람직한 기능 구성을 도시한 도면이다.
도2는 본 발명의 일 실시 방법에 따라 소정의 접촉점이 구비된 IC카드의 기능 구성을 도시한 도면이다.
도3은 본 발명의 다른 일 실시 방법에 따라 소정의 접촉점이 구비된 IC카드의 기능 구성을 도시한 도면이다.
도4는 본 발명의 일 실시 방법에 따라 IC카드용 인터페이스 장치의 인터페이스부에 일대일로 대응하여 IC카드의 일면에 구비되는 USB용 접촉점을 예시한 도면이다.
도5는 본 발명의 다른 일 실시 방법에 따라 IC카드용 인터페이스 장치의 인터페이스부에 일대일로 대응하여 IC카드의 일면에 구비되는 USB용 접촉점을 예시한 도면이다.
도6은 본 발명의 일 실시 방법에 따라 범용직렬통신을 통해 IC카드 면에 구비된 USB용 접촉점과 인터페이싱하는 IC카드용 인터페이스 장치의 인터페이스부를 도시한 도면이다.
도7은 본 발명의 다른 일 실시 방법에 따라 범용직렬통신을 통해 IC카드 면에 구비된 COB와 인터페이싱하는 IC카드용 인터페이스 장치의 인터페이스부를 도시한 도면이다.
도8은 본 발명의 일 실시 방법에 따라 범용직렬통신을 통해 IC카드 면에 구비된 COB와 인터페이싱하는 IC카드용 인터페이스 장치의 인터페이스부 구조를 도시한 도면이다.
도9는 본 발명에 따라 IC카드용 인터페이스 장치에서 IC칩으로 전원을 인가하는 바람직한 방법을 도시한 도면이다.
도10은 본 발명에 따라 IC카드용 인터페이스 장치에서 IC칩을 리셋시키는 바람직한 방법을 도시한 도면이다.
도11은 본 발명에 따라 IC카드용 인터페이스 장치에서 IC칩으로 소정의 데이터 신호를 인터페이싱하는 바람직한 방법을 도시한 도면이다.
도12는 본 발명에 따라 IC카드용 인터페이스 장치에 구비되는 USB 컨넥터의 바람직한 구조를 도시한 도면이다.
도13은 본 발명에 따라 IC카드용 인터페이스 장치에 구비되는 USB 컨넥터의 바람직한 다른 구조를 도시한 도면이다.
도14는 본 발명에 따라 IC카드용 인터페이스 장치에 구비되는 USB 컨넥터의 바람직한 또다른 구조를 도시한 도면이다.
도15는 본 발명에 따라 IC카드용 인터페이스 장치에 구비되는 USB 컨넥터의 바람직한 또다른 구조를 도시한 도면이다.
<도면의 주요부분에 대한 설명>
100 : IC카드용 인터페이스 장치 105 : USB 단자
110 : 전원부 115 : 클럭부
120 : 데이터부 125 : 리셋부
130 : 인터페이스부 135 : IC카드
140 : IC칩 145 : USB 컨넥터.
본 발명은 소정의 IC(Integrated Circuit)칩을 포함하며 상기 IC칩으로 소정의 정보 또는 데이터를 입출력하기 위한 적어도 하나 이상의 접촉점을 카드 면에 구비한 IC카드와 범용직렬통신을 통해 인터페이싱 하는 인터페이스 장치에 있어서, 소정의 범용직렬통신 기능이 구비된 소정의 호스트 및/또는 장치로부터 직렬 범용 통신을 통해 소정의 전원(Power)과 접지(Ground) 및 적어도 하나 이상의 데이터 신호(Data Signal)를 인가하는 USB 컨넥터 및 상기 USB 컨넥터로부터 인가되는 전원 및/또는 접지 및/또는 데이터 신호를 상기 IC카드에 구비된 IC칩으로 인터페이싱하는 하는 인터페이스부를 포함하는 것을 특징으로 하는 IC카드용 인터페이스 장치를 제공하는 것이다.
범용직렬통신(Universal Serial Bus ;USB)은 규격이 서로 다른 주변 기기(예컨대, 키보드, 마우스, 프린터, 모뎀, 스피커 등)를 개인용 컴퓨터에 접속하기 위한 인터페이스부의 공동화를 목적으로 미국의 인텔(Intel), 마이크로소프트(Microsoft), DEC(Digital Equipment Corporation), IBM(International Business Machine) 및 컴팩(Compaq)과 캐나다의 노텔(Nortel), 그리고 일본의 NEC(Nippon Electric Company)사 등에 의해 제안된 직렬 범용 버스로서, 서로 다른 규격의 주변 기기(=USB 장치)를 범용적으로 최대 127개까지 USB 호스트에 연결할 수 있는 특장점을 포함하고 있다.
IC카드는 중앙처리장치와 다양한 메모리 소자들을 내장하여 각종 디지털 정보를 저장 및 연산 처리할 수 있는 소정의 IC칩을 구비한 0.76mm 두께의 카드로서, ISO/IEC 7816 규격을 참조하면 카드 크기에 따라 가로세로 86.6*54(mm)의 ID-1 또는 66*33(mm)의 ID-00 또는 25*15(mm)의 ID-000 등이 있으며, 상기 IC카드에 구비되는 IC칩은 적어도 하나 이상의 프로세서(예컨대 CPU(Central Processing Unit)/MPU(Micro Processing Unit), 및/또는 암호화 연산을 위한 코프로세서(Coprocessor))와 메모리(예컨대, ROM(Read Only Memory), RAM(Random Access Memory), EEPROM(Electrically Erasable and Programmable Read Only Memory)) 및 상기 프로세서와 메모리를 연결하는 적어도 하나 이상의 버스(BUS) 등으로 구성되며, HID(Human Interface Device)가 생략된 소형 컴퓨터의 역할을 수행한다.
USB 호스트(예컨대, 범용직렬통신 기능이 구비된 데스크탑(Desktop) 컴퓨터 및/또는 노트북(Notebook) 및/또는 포켓PC 및/또는 매킨토시 등)에서 상기 IC카드로 소정의 IC칩 저장정보를 저장하기 위해서는 ISO/IEC 7816 규격을 기반으로 소정의 IC카드 동작 절차를 수행하는 카드리더가 구비되어야 하는데, 이것은 상기 USB 호스트의 제조 단가를 상승시키는 문제점이 있으며, 또한 카드리더가 구비되지 않은 USB 호스트의 경우 사용자가 별도의 카드리더를 구매해야 하는 불편함이 있다. 물론, 상기와 같은 불편함을 해소하기 위해 IC카드 발급기관에서 소정의 카드리더를 무료로 사용자에게 배포하고 있으나, 상기 배포용 카드리더는 상기 카드 발급사에서 발급한 IC카드를 사용하도록 최적화되어 있기 때문에 범용성에 문제가 있고, 서로 다른 카드 발급기관에서 발급한 IC카드를 사용하기 위해서는 서로 다른 카드리더를 연결해야 하는 문제점이 있다.
본 발명의 목적은 상기와 같은 문제점을 해결하기 위해 도출된 것으로서, 소정의 범용직렬통신 기능이 구비된 소정의 호스트 및/또는 장치로부터 직렬 범용 통신을 통해 소정의 전원(Power)과 접지(Ground) 및 적어도 하나 이상의 데이터 신호(Data Signal)를 인가하는 USB 컨넥터 및 상기 USB 컨넥터로부터 인가되는 전원 및/또는 접지 및/또는 데이터 신호를 상기 IC카드에 구비된 IC칩으로 인터페이싱하는 하는 인터페이스부를 포함하는 것을 특징으로 하는 IC카드용 인터페이스 장치를 목적으로 한다.
상기 목적을 이루기 위한 본 발명은 소정의 IC(Integrated Circuit)칩을 포함하며 상기 IC칩으로 소정의 정보 또는 데이터를 입출력하기 위한 적어도 하나 이상의 접촉점을 카드 면에 구비한 IC카드와 범용직렬통신을 통해 인터페이싱하는 인터페이스 장치에 있어서, 직렬 범용 통신을 통해 소정의 전원(Power)과 접지(Ground) 및 적어도 하나 이상의 데이터 신호(Data Signal)를 인가하는 USB 컨넥터; 및 상기 IC카드 면에 구비된 적어도 하나 이상의 접촉점을 통해 상기 IC칩과 인터페이싱하는 인터페이스부;를 포함하여 이루어지는 것을 특징으로 한다.
본 발명에 따르면, 상기 USB 컨넥터는 소정의 USB 호스트와 범용직렬통신을 통해 연결되는 컨넥터(A 플러그) 또는 소정의 USB 장치와 범용직렬통신을 통해 연결되는 컨넥터(B 플러그)를 적어도 하나 이상 포함하여 이루어지는 것을 특징으로 하며, 상기 USB 컨넥터는 소정의 USB 케이블을 통해 상기 IC카드용 인터페이스 장치와 연결되거나, 또는 상기 USB 컨넥터가 상기 IC카드용 인터페이스 장치에 구비되는 것을 더 포함하여 이루어지는 것이 바람직하다.
본 발명에 따르면, 상기 IC카드는 소정의 전원을 공급받는 전원 접촉점과, 소정의 접지를 인가하는 접지 접촉점과, 소정의 데이터 신호를 인가하는 데이터 신호 접촉점을 포함하여 이루어지는 것을 특징으로 하며, 소정의 클럭 신호를 인가하는 클럭 접촉점 및/또는 소정의 리셋 신호를 인가하는 리셋 접촉점을 더 포함하여 이루어지는 것이 바람직하다.
본 발명에 따르면, 상기 인터페이스부는 상기 USB 컨넥터로부터 인가되는 전원을 상기 IC카드 면의 전원 접촉점으로 인터페이싱하는 전원 접점; 상기 USB 컨넥터로부터 인가되는 접지를 상기 IC카드 면의 접지 접촉점으로 인터페이싱하는 접지 접점; 및 상기 USB 컨넥터로부터 인가되는 데이터 신호를 상기 IC카드 면의 데이터 접촉점으로 인터페이싱하는 데이터 신호 접점;을 포함하여 구비하는 것을 특징으로 한다.
본 발명의 바람직한 실시 방법에 따르면, 상기 인터페이스부는 상기 IC카드 면에 구비된 클럭 접촉점으로 소정의 클럭 신호를 인터페이싱 하는 클럭 접점을 더 포함하여 이루어지는 것이 바람직하며, 상기 IC카드용 인터페이스 장치에는 상기 USB 컨넥터로부터 인가되는 전원을 이용하여 소정의 클럭을 발진 및/또는 생성하거나, 또는 상기 USB 컨넥터로부터 인가되는 데이터 신호를 이용하여 소정의 클럭을 생성 및 상기 생성된 클럭을 상기 인터페이스부에 구비된 클럭 접점을 통해 상기 IC카드 면에 구비된 클럭 접촉점으로 인가하는 클럭부를 더 포함하여 이루어지는 것이 바람직하다.
본 발명의 바람직한 실시 방법에 따르면, 상기 인터페이스부는 상기 IC카드 면에 구비된 리셋 접촉점으로 소정의 리셋 신호를 인터페이싱 하는 리셋 접점을 더 포함하여 이루어지는 것이 바람직하며, 상기 IC카드용 인터페이스 장치에는 상기 USB 컨넥터로부터 인가되는 전원을 이용하여 소정의 리셋 신호를 생성하거나, 또는 상기 USB 컨넥터로부터 인가되는 데이터 신호를 이용하여 소정의 리셋 신호를 생성 및 상기 생성된 리셋 신호를 상기 인터페이스부에 구비된 리셋 접점을 통해 상기 IC카드 면에 구비된 리셋 접촉점으로 인가하는 리셋부를 더 포함하여 이루어지는 것이 바람직하다.
본 발명의 바람직한 실시 방법에 따르면, 상기 IC카드용 인터페이스 장치는 상기 USB 컨넥터로부터 인가되는 전원을 상기 IC카드 면에 구비된 전원 접촉점으로 인터페이싱 함에 있어서, 상기 전원을 상기 IC카드에서 사용 가능한 전원으로 드롭아웃(Dropout)하는 전원부를 더 포함하여 이루어지는 것이 바람직하다.
본 발명의 바람직한 실시 방법에 따르면, 상기 IC카드용 인터페이스 장치는 상기 USB 컨넥터로부터 인가되는 데이터 신호를 상기 IC카드 면에 구비된 데이터 신호 접촉점으로 인터페이싱 함에 있어서, 상기 데이터 신호를 상기 인터페이스부에 구비된 데이터 신호 접점을 통해 상기 IC카드 면에 구비된 데이터 신호 접촉점으로 인가하는 데이터부를 더 포함하여 이루어지는 것이 바람직하다.
본 발명의 바람직한 실시 방법에 따르면, 상기 IC카드 면에 구비된 데이터 신호 접촉점이 상기 IC칩의 입출력 접점(I/O, C7)과 전기적으로 연결된 경우, 상기 데이터부는 상기 인가되는 데이터 신호에 대응하는 통신 패킷을 판독 및 상기 통신 패킷에 포함된 데이터 필드를 독출하여 원 송수신 데이터를 복원하고, 상기 복원된 원 송수신 데이터를 APDU(Application Protocol Data Unit)로 변환하여 상기 인터페이스부에 구비된 데이터 신호 접점을 통해 상기 IC카드 면에 구비된 데이터 신호 접촉점으로 인가하는 것이 바람직하며, 및/또는 상기 데이터부는 상기 IC칩의 입출력 접점으로부터 제공되는 소정의 APDU를 상기 통신 패킷의 데이터 필드에 포함하여 상기 USB 컨넥터로 전송하는 것이 바람직하다.
이하 첨부된 도면과 설명을 참조하여 본 발명의 바람직한 실시예에 대한 동작 원리를 상세히 설명한다. 다만, 하기에 도시되는 도면과 후술되는 설명은 본 발명의 특징을 효과적으로 설명하기 위한 여러 가지 방법 중에서 바람직한 실시 방법에 대한 것이며, 본 발명이 하기의 도면과 설명만으로 한정되는 것은 아니다. 또한, 하기에서 본 발명을 설명함에 있어 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다. 그리고 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서, 이는 사용자, 운용자의 의도 또는 관례 등에 따라 달라질 수 있다. 그러므로 그 정의는 본 명에서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
또한, 이하 실시되는 본 발명의 바람직한 실시예는 본 발명을 이루는 기술적 구성요소를 효율적으로 설명하기 위해 각각의 시스템 기능구성에 기 구비되어 있거나, 또는 본 발명이 속하는 기술분야에서 통상적으로 구비되는 시스템 기능구성은 가능한 생략하고, 본 발명을 위해 추가적으로 구비되어야 하는 기능구성을 위주로 설명한다. 만약 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면, 하기에 도시하지 않고 생략된 기능구성 중에서 종래에 기 사용되고 있는 구성요소의 기 능을 용이하게 이해할 수 있을 것이며, 또한 상기와 같이 생략된 구성요소와 본 발명을 위해 추가된 구성요소 사이의 관계도 명백하게 이해할 수 있을 것이다.
즉, 이하 실시되는 본 발명의 바람직한 실시예는 본 발명을 이루는 기술적 구성요소를 효율적으로 설명하기 위해 ISO/IEC 7816 규격을 따르는 접촉식 IC카드를 기반으로 설명하지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면, 본 실시예에서 설명되는 기능 구성을 기반으로 ISO/IEC 14443 규격을 따르는 비접촉식 IC카드 및/또는 별도의 접촉식 IC칩과 비접촉식 IC칩이 구비된 하이브리드 카드 및/또는 하나의 IC칩을 접촉식 및 비접촉식으로 공유하는 콤비카드 등에도 적용될 수 있음을 용이하게 이해할 수 있을 것이다.
도면1은 본 발명에 따른 IC카드용 인터페이스 장치(100)의 바람직한 기능 구성을 도시한 도면이다.
보다 상세하게 본 도면1은 본 발명의 바람직한 실시 방법에 따라 범용직렬통신을 위한 소정의 USB 단자(105)와, 전원부(110), 데이터부(120), 클럭부(115), 리셋부(125) 및 인터페이스부(130)를 구비한 IC카드용 인터페이스 장치(100)에 대한 것으로서, 본 발명의 다른 실시 방법에 따르면 상기 IC카드(135)의 종류 및/또는 특성 및/또는 카드 발급사에 따라 상기 구성 요소의 일부가 생략 또는 변형될 수 있을 것이다.
도면1을 참조하면, 범용직렬통신을 통해 카드 면에 적어도 하나 이상의 접촉점을 구비한 IC카드(135)와 인터페이싱하는 IC카드용 인터페이스 장치(100)는 직렬범용통신을 통해 소정의 전원과 접지 및 적어도 하나 이상의 데이터 신호를 인가하는 USB 컨넥터(145)와, USB 컨넥터(145)를 통해 상기 전원과 접지 및 적어도 하나 이상의 데이터 신호가 인가되는 USB 단자(105)와, 상기 인가되는 전원을 상기 IC카드(135)에서 사용 가능한 전원으로 드롭아웃하는 전원부(110)와, 상기 인가되는 데이터 신호를 IC칩(140)으로 입출력하는 데이터부(120)와, 상기 인가되는 전원을 이용하여 소정의 클럭을 발진 및/또는 생성하거나, 또는 상기 인가되는 데이터 신호를 이용하여 소정의 클럭을 생성하여 상기 IC칩(140)으로 인가하는 클럭부(115)와, 상기 인가되는 전원을 이용하여 소정의 리셋 신호를 생성하거나, 또는 상기 인가되는 데이터 신호를 이용하여 소정의 리셋 신호를 생성하여 상기 IC칩(140)으로 인가하는 리셋부(125) 및 상기 IC카드(135) 면에 구비된 적어도 하나 이상의 접촉점을 통해 상기 IC칩(140)과 인터페이싱하는 인터페이스부(130)를 포함하여 이루어진다.
상기 USB 컨넥터(145)는 소정의 USB 호스트와 범용직렬통신을 통해 연결되는 컨넥터(A 플러그) 또는 소정의 USB 장치와 범용직렬통신을 통해 연결되는 컨넥터(B 플러그)를 적어도 하나 이상 포함하여 이루어지는 것을 특징으로 하며, 소정의 USB 케이블을 통해 상기 IC카드용 인터페이스 장치(100)와 연결되거나, 또는 상기 USB 컨넥터(145)가 상기 IC카드용 인터페이스 장치(100)에 구비되는 것을 더 포함하여 이루어지는 것이 바람직하다.
본 발명의 바람직한 실시 방법에 따르면, 상기 USB 컨넥터(145)를 통해 소정의 USB 호스트 및/또는 USB 장치로부터 상기 USB 단자(105)를 통해 상기 IC카드용 인터페이스 장치(100)로 USB용 전원(DC 5V), 접지 및 데이터(D+/D-) 신호가 공급 및 인가된다.
상기 전원부(110)는 상기 USB 컨넥터(145) 및 USB 단자(105)를 통해 상기 IC카드용 인터페이스 장치(100)로 공급되는 DC 5V의 전원을 상기 인터페이스부(130)에 구비된 전원 접점을 통해 상기 IC카드(135) 면에 구비된 전원 접촉점으로 인가(예컨대, 5V의 전압을 사용하는 클래스 A의 경우)하는 것을 특징으로 하며, 상기 IC칩(140)이 3V의 전원을 사용하는 클래스 B에 해당하는 경우, 상기 공급되는 전원의 전압을 상기 클래스 B에서 사용 가능한 전압으로 드롭아웃하여 상기 인터페이스부(130)에 구비된 전원 접점을 통해 상기 IC카드(135) 면에 구비된 전원 접촉점으로 인가하는 것이 바람직하다. 이를 위해, 상기 전원부(110)는 우선적으로 상기 공급되는 전원의 전압을 3V로 드롭아웃하여 상기 인터페이스부(130)에 구비된 전원 접점을 통해 상기 IC카드(135) 면에 구비된 전원 접촉점으로 3V의 전원을 인가 및 상기 IC칩(140)으로부터 유효한 ATR(Answer To Response)이 수신되는 지 판단하고, 상기 판단결과 유효한 ATR이 수신되면, 상기 전원부(110)는 상기 드롭아웃된 3V의 전원을 상기 IC칩(140)으로 인가하고, 반대로 상기 3V의 전원이 인가된 상태에서 유효한 ATR이 수신되지 않으면, 상기 전원부(110)는 상기 5V의 전원을 상기 IC칩(140)으로 인가한다.
본 발명의 바람직한 실시 방법에 따르면, 상기 전원부(110)는 범용직렬통신을 통해 공급되는 전원의 전압을 상기 IC칩(140)으로 인가함에 있어서, 상기 IC칩(140)에 소정의 전원이 기 인가되어 있는지 판단(예컨대, 디퍼런스 신호를 이용하여 전원의 인가 여부를 판단)하고, 상기 판단결과 상기 IC칩(140)에 소정의 전원이 인가되어 있는 경우 범용직렬통신을 통해 공급되는 전원을 차단하는 것이 바람직하다. 또한, 상기 전원부(110)가 상기 IC칩(140)으로 전원을 인가하는 것을 차단하는 경우, 상기 클럭부(115)가 소정의 IC칩(140) 동작 주파수에 대응하는 클럭을 생성하여 상기 IC칩(140)으로 인가하는 것이 차단되는 것이 바람직하며, 상기 리셋부(125)가 소정의 리셋 신호를 생성하여 상기 IC칩(140)으로 인가하는 것이 차단되는 것이 바람직하다.
상기 데이터부(120)는 소정의 USB 호스트 및/또는 USB 장치로부터 상기 USB 컨넥터(145) 및 USB 단자(105)를 통해 상기 IC카드용 인터페이스 장치(100)로 전송되는 소정의 데이터 신호를 수신하고, 상기 수신된 데이터 신호를 상기 인터페이스부(130)에 구비된 데이터 신호 접점을 통해 상기 IC카드(135) 면에 구비된 데이터 신호 접촉점으로 인가하는 것을 특징으로 하며, 및/또는 상기 IC카드(135) 면에 구비된 데이터 신호 접촉점으로부터 제공되는 소정의 데이터 신호를 상기 USB 단자(105) 및 USB 컨넥터(145)를 통해 소정의 USB 호스트 및/또는 USB 장치로 전송하는 것을 특징으로 한다.
본 발명의 바람직한 실시 방법에 따르면, 상기 IC카드(135) 면에 구비된 데 이터 신호 접촉점이 상기 IC칩(140)의 입출력 접점(I/O, C7)과 전기적으로 연결된 경우, 상기 데이터부(120)는 상기 인가되는 데이터 신호에 대응하는 통신 패킷을 판독 및 상기 통신 패킷에 포함된 데이터 필드를 독출하여 원 송수신 데이터를 복원하고, 상기 복원된 원 송수신 데이터를 APDU로 변환하여 상기 인터페이스부(130)에 구비된 데이터 신호 접점을 통해 상기 IC카드(135) 면에 구비된 데이터 신호 접촉점으로 인가하는 것이 바람직하며, 및/또는 상기 데이터부(120)는 상기 IC칩(140)의 입출력 접점으로부터 제공되는 소정의 APDU를 상기 통신 패킷의 데이터 필드에 포함하여 상기 USB 단자(105) 및 USB 컨넥터(145)를 통해 소정의 USB 호스트 및/또는 USB 장치로 전송하는 것이 바람직하다.
본 발명의 바람직한 실시 방법에 따르면, 상기 데이터부(120)는 상기 통신 패킷으로부터 데이터 필드를 독출 및 원 송수신 데이터를 복원함에 있어서, 상기 복원된 원 송수신 데이터가 상기 ISO/IEC 7816 규격에서 정의한 APDU 스펙을 만족하는지 판단하는 기능을 더 포함하여 이루어지는 것이 바람직하며, 만약 상기 IC카드(135) 명령에 해당하는 데이터 필드가 상기 APDU 스펙을 만족하지 않는 경우, 상기 IC카드(135) 명령을 무시하거나, 또는 상기 범용직렬통신을 통해 상기 USB 단자(105) 및 USB 컨넥터(145)를 통해 상기 USB 호스트 및/또는 USB 장치로 재전송을 요구하는 것이 바람직하다.
상기 클럭부(115)는 상기 전원부(110)가 적절하고 안정된 전원을 상기 IC칩(140)으로 인가하는 경우, 상기 USB 컨넥터(145)로부터 인가되는 전원을 이용하여 상기 IC칩(140)이 동작하는데 요구되는 3.57MHz 또는 4.9MHz 중에서 적어도 하나 이상의 클럭 주파수를 발진 및/또는 생성하거나, 또는 상기 USB 컨넥터(145)로부터 인가되는 데이터 신호를 이용하여 상기 클럭 주파수를 생성하고, 상기 인터페이스부(130)에 구비된 클럭 접점을 통해 상기 IC카드(135) 면에 구비된 클럭 접촉점으로 인가하는 것을 특징으로 한다.
본 발명의 바람직한 실시 방법에 따르면, 상기 클럭부(115)는 내부에 소정의 발진회로를 구비하고 상기 전원부(110)를 통해 입력되는 전원을 기반으로 소정의 주파수를 발진 및 3.57MHz 내지 4.9MHz으로 증폭하여 소정의 클럭 주파수를 생성하거나, 또는 상기 데이터 신호에 포함된 소정의 펄스 신호를 이용하여 소정의 클럭 주파수를 생성하는 것이 바람직하다.
상기 리셋부(125)는 상기 전원부(110)가 적절하고 안정된 전원을 상기 IC칩(140)으로 인가하는 경우, 상기 USB 컨넥터(145)로부터 인가되는 전원을 이용하여 상기 IC칩(140)을 리셋 시키도록 미리 정의된 소정의 리셋 신호를 생성하거나, 또는 상기 USB 컨넥터(145)로부터 인가되는 데이터 신호를 이용하여 상기 리셋 신호를 생성하고, 상기 인터페이스부(130)에 구비된 리셋 접점을 통해 상기 IC카드(135) 면에 구비된 리셋 접촉점으로 인가하는 것을 특징으로 한다.
상기 인터페이스부(130)는 상기 USB 컨넥터(145)로부터 인가되는 전원을 상기 IC카드(135) 면의 전원 접촉점으로 인터페이싱하는 전원 접점과, 상기 USB 컨넥 터(145)로부터 인가되는 접지를 상기 IC카드(135) 면의 접지 접촉점으로 인터페이싱하는 접지 접점과, 상기 USB 컨넥터(145)로부터 인가되는 데이터 신호를 상기 IC카드(135) 면의 데이터 접촉점으로 인터페이싱하는 적어도 하나 이상의 데이터 신호 접점과, 상기 IC카드(135) 면에 구비된 클럭 접촉점으로 소정의 클럭 신호를 인터페이싱 하는 클럭 접점 및 상기 IC카드(135) 면에 구비된 리셋 접촉점으로 소정의 리셋 신호를 인터페이싱 하는 리셋 접점을 포함하여 이루어지는 것을 특징으로 한다.
도면2는 본 발명의 일 실시 방법에 따라 소정의 접촉점이 구비된 IC카드(135)의 기능 구성을 도시한 도면이다.
보다 상세하게 본 도면2는 IC카드(135) 면에 구비되는 데이터 신호 접촉점이 IC칩(140)의 데이터 신호(D+/D-) 접점과 전기적으로 연결된 경우에 있어서, 상기 IC카드(135)에 구비된 IC칩(140) 및 접촉점 사이의 상관관계를 도시한 것이다.
ISO/IEC 7816 규격을 참조하면, IC카드(135)에 구비되는 IC칩(140)은 전원 공급(C1, VCC), 리셋 신호(C2, RST), 클럭 신호(C3, CLK), 데이터 신호(C4, D+), 접지(C5, GND), 프로그래밍 전원 공급(C6, VPP), 입출력(C7, I/O) 및 데이터 신호(C8, D-) 등과 같은 적어도 하나 이상의 접점을 통해 소정의 단말과 통신(예컨대, 명령 또는 데이터 교환 등)하는 입·출력 인터페이스(210)가 구비되는데, 상기 입출력 인터페이스의 접점들은 와이어 본딩(Wire bonding)을 포함하는 소정의 공정을 통해 COB(215)(Chip On Board)에 구비된 각각의 접촉점과 연결되는 것을 특징으로 한다.
또한, 상기 IC칩(140)은 CPU, MPU, 및/또는 코프로세서 등을 포함하는 적어도 하나 이상의 연산 소자로 이루어진 프로세서부(205)와, ROM, RAM, EEPROM, FM 등을 포함하는 적어도 하나 이상의 메모리 소자로 이루어진 메모리부(200)로 이루어져 있으며, 특히 상기 메모리 소자 중에서 적어도 하나 이상의 메모리 소자(예컨대, ROM)에는 IC카드(135) 내부 자원을 관리하고 운영하는 칩 운영 체제(Chip Operating System; COS)가 저장되는데, 상기 입출력 인터페이스의 전원 공급(VCC) 접촉점을 통해 카드단말장치로부터 소정의 전원이 공급되는 경우 상기 메모리부(200)에 저장된 COS가 소정의 실행 메모리로 로딩되어 상기 IC칩(140)의 전반적인 동작을 제어하고, 상기 클럭 신호(CLK) 접촉점의 클럭 주파수(예컨대, 3.57MHz 또는 4.9MHz)를 기반으로 APDU(Application Protocol Data Unit)를 통해 상기 IC칩(140)과 카드단말장치 사이의 정보 또는 데이터 교환을 제어한다.
도면2를 참조하면, 상기 IC카드(135) 면에는 상기 IC칩(140)의 입출력 인터페이스에 구비된 전원 공급(VCC) 접점과 전기적으로 연결된 전원 접촉점과, 상기 IC칩(140)의 입출력 인터페이스에 구비된 접지(GND) 접점과 전기적으로 연결된 접지 접촉점과, 상기 IC칩(140)의 입출력 인터페이스에 구비된 데이터 신호(D+) 접점과 전기적으로 연결된 데이터 신호(D+) 접촉점과, 상기 IC칩(140)의 입출력 인터페이스에 구비된 데이터 신호(D-) 접점과 전기적으로 연결된 데이터 신호(D-) 접촉점 과, 상기 IC칩(140)의 입출력 인터페이스에 구비된 리셋(RST) 접점과 전기적으로 연결된 리셋 접촉점 및 상기 IC칩(140)의 입출력 인터페이스에 구비된 클럭 신호(CLK) 접점과 전기적으로 연결된 클럭 접촉점을 포함하여 이루어지는 것을 특징으로 한다.
본 발명의 바람직한 실시 방법에 따르면, 상기 IC카드(135) 면에 구비되는 접촉점은 상기 IC카드(135) 면에 구비된 COB(215)에 포함되거나, 또는 본 발명을 따르는 IC카드용 인터페이스 장치(100)의 인터페이스부(130)에 구비된 접점과 일대일로 대응하여 상기 IC카드(135) 면에 구비되는 소정의 USB용 접촉점을 포함하여 이루어지는 것이 바람직하다.
도면3은 본 발명의 다른 일 실시 방법에 따라 소정의 접촉점이 구비된 IC카드(135)의 기능 구성을 도시한 도면이다.
보다 상세하게 본 도면3은 IC카드(135) 면에 구비되는 데이터 신호 접촉점이 IC칩(140)의 입출력 (I/O) 접점과 전기적으로 연결된 경우에 있어서, 상기 IC카드(135)에 구비된 IC칩(140) 및 접촉점 사이의 상관관계를 도시한 것이다.
도면3을 참조하면, 상기 IC카드(135) 면에는 상기 IC칩(140)의 입출력 인터페이스에 구비된 전원 공급(VCC) 접점과 전기적으로 연결된 전원 접촉점과, 상기 IC칩(140)의 입출력 인터페이스에 구비된 접지(GND) 접점과 전기적으로 연결된 접 지 접촉점과, 상기 IC칩(140)의 입출력 인터페이스에 구비된 입출력(I/O) 접점과 전기적으로 연결된 데이터 신호 접촉점과, 상기 IC칩(140)의 입출력 인터페이스에 구비된 리셋(RST) 접점과 전기적으로 연결된 리셋 접촉점 및 상기 IC칩(140)의 입출력 인터페이스에 구비된 클럭 신호(CLK) 접점과 전기적으로 연결된 클럭 접촉점을 포함하여 이루어지는 것을 특징으로 하며, 상기 접촉점은 상기 IC카드(135) 면에 구비된 COB(215)에 포함되거나, 또는 본 발명을 따르는 IC카드용 인터페이스 장치(100)의 인터페이스부(130)에 구비된 접점과 일대일로 대응하여 상기 IC카드(135) 면에 구비되는 소정의 USB용 접촉점을 포함하여 이루어지는 것이 바람직하다.
도면4는 본 발명의 일 실시 방법에 따라 IC카드용 인터페이스 장치(100)의 인터페이스부(130)에 일대일로 대응하여 IC카드(135)의 일면에 구비되는 USB용 접촉점을 예시한 도면이다.
보다 상세하게 본 도면4는 IC카드(135)에 구비되는 COB(215) 이외에 본 발명을 따르는 IC카드용 인터페이스 장치(100)의 인터페이스부(130)에 구비된 접점과 일대일로 대응하여 상기 IC카드(135) 면에 구비되는 적어도 하나 이상의 USB용 접촉점을 예시한 도면이다.
본 발명에 따르면, 본 도면4에 예시된 상기 USB용 접촉점은 본 발명을 실시하는 당업자의 의도 및/또는 본 발명을 따르는 IC카드용 인터페이스 장치(100)의 인터페이스부(130)에 구비된 접점의 위치에 따라 다양한 형태와 구조(예컨대, 접촉점의 모양과 크기 및 IC카드(135)의 변 내지 모서리로부터 이격간격과 이격각도 등)를 포함하여 이루어질 수 있으며, 본 발명의 바람직한 실시 방법을 따르는 도면4는 상기 IC카드(135)의 모서리에 상기 USB용 접촉점이 구비되는 경우에 대한 것이다.
도면4의 (가)는 평행선 모양의 USB용 접촉점이 IC카드(135)의 좌상단부 모서리에 가로 방향으로 위치하는 경우에 대한 것이고, 도면4의 (나)는 소정의 빗각을 이루며 사각형 모양의 USB용 접촉점이 IC카드(135)의 우상단부 모서리에 가로 방향으로 위치하는 경우에 대한 것이고, 도면4의 (다)는 소정의 빗각을 이루는 USB용 접촉점이 IC카드(135)의 좌하단부 모서리에 가로 방향으로 위치하는 경우에 대한 것이고, 도면4의 (라)는 바둑판 모양의 USB용 접촉점이 IC카드(135)의 우하단부 모서리에 위치하는 경우에 대한 것이다. 물론, 본 도면4에 도시된 USB용 접촉점 이외에도 다양한 접촉점이 실시될 수 있으며, 본 발명의 기술적 사상은 상기 USB용 접촉정의 형태 및/또는 구조에 의해 영향 받지 않는다.
도면5는 본 발명의 다른 일 실시 방법에 따라 IC카드용 인터페이스 장치(100)의 인터페이스부(130)에 일대일로 대응하여 IC카드(135)의 일면에 구비되는 USB용 접촉점을 예시한 도면이다.
보다 상세하게 본 도면5는 상기 도면4의 (가)와 같은 USB용 접촉점에 있어 서, USB용 인터페이스 장치가 상기 IC카드(135)의 앞면 또는 뒷면으로 동시에 인터페이싱하는 경우, 상기 USB용 접촉점의 일부를 IC카드(135) 앞면에 구비하고 나머지를 IC카드(135) 뒷면에 구비하는 USB용 접촉점의 결합구조를 도시한 것이다.
도면6은 본 발명의 일 실시 방법에 따라 범용직렬통신을 통해 IC카드(135) 면에 구비된 USB용 접촉점과 인터페이싱하는 IC카드용 인터페이스 장치(100)의 인터페이스부(130)를 도시한 도면이다.
보다 상세하게 본 도면6은 상기 도면4의 (가)와 같은 USB용 접촉점이 구비된 IC카드(135)와 범용직렬통신을 통해 인터페이싱하기 위해 IC카드용 인터페이스 장치(100)에 구비되는 바람직한 인터페이스부(130)를 도시한 도면으로서, 만약 상기 도면1의 (나) 내지 (다) 내지 (라), 또는 그 이외에 본 발명을 실시하는 당업자의 의도에 따르는 다양한 USB 접촉점이 존재하는 경우, 본 도면4의 인터페이스 장치는 그에 맞게 변형될 수 있음은 명백할 것이다.
도면6을 참조하면, IC카드(135) 면에 구비된 USB용 접촉점과 인터페이싱을 수행하는 인터페이스부(130)는 ISO/IEC 규격에 의거 0.76mm의 IC카드(135)가 삽입되는 홈과, 상기 홈 안에서 상기 IC카드(135) 면에 구비된 USB용 접촉점의 전원 접촉점과 전기적으로 접촉하는 전원 접점 및/또는 상기 USB용 접촉점의 데이터 신호 접촉점과 전기적으로 접촉하는 데이터 신호 접점 및/또는 상기 USB용 접촉점의 접지 접촉점과 전기적으로 접촉하는 접지 접점 및/또는 상기 USB용 접촉점의 클럭 접 촉점과 전기적으로 접촉하는 클럭 접점 및/또는 상기 USB용 접촉점의 리셋 접촉점과 전기적으로 접촉하는 리셋 포함하여 이루어진다.
도면7은 본 발명의 다른 일 실시 방법에 따라 범용직렬통신을 통해 IC카드(135) 면에 구비된 COB(215)와 인터페이싱하는 IC카드용 인터페이스 장치(100)의 인터페이스부(130)를 도시한 도면이다.
보다 상세하게 본 도면7은 ISO/IEC 7816 규격에 따라 IC카드(135)의 일면에 구비된 COB(215)와 범용직렬통신을 통해 인터페이싱하기 위해 IC카드용 인터페이스 장치(100)에 구비되는 바람직한 인터페이스부(130)를 도시한 것이다.
상기 IC카드(135) 면에 구비된 COB(215)와 인터페이싱을 수행하는 인터페이스부(130)는 상기 IC카드(135)가 삽입되는 홈의 모서리(예컨대, 홈에 삽입되는 IC카드(135)의 좌상단부)를 기준으로 가로방향 10.25mm 및 세로방향 19.23mm 위치로부터 가로방향 19.87mm 및 세로방향 28.55mm 위치까지 가로세로 1.7mm*2.0mm의 접점들이 도면7에 도시된 바와 같이 등간격으로 구비되며, 상기 구비된 접점 중에서 상기 COB(215)의 전원 접촉점과 전기적으로 접촉하는 전원 접점 및/또는 상기 COB(215)의 데이터 신호 접촉점 및/또는 입출력 접촉점과 전기적으로 접촉하는 데이터 신호 접점 및/또는 상기 COB(215)의 접지 접촉점과 전기적으로 접촉하는 접지 접점 및/또는 상기 COB(215)의 클럭 접촉점과 전기적으로 접촉하는 클럭 접점 및/또는 상기 COB(215)의 리셋 접촉점과 전기적으로 접촉하는 리셋 포함하여 이루어진 다.
도면8은 본 발명의 일 실시 방법에 따라 범용직렬통신을 통해 IC카드(135) 면에 구비된 COB(215)와 인터페이싱하는 IC카드용 인터페이스 장치(100)의 인터페이스부(130) 구조를 도시한 도면이다.
보다 상세하게 본 도면8은 상기 도면4와 같은 USB용 접촉점이 구비된 IC카드(135)와 범용직렬통신을 통해 인터페이싱하기 위한 인터페이스부(130)의 구조 및/또는 ISO/IEC 7816 규격에 따르는 COB(215)와 범용직렬통신을 통해 인터페이싱하기 위한 대표적인 인터페이스부(130) 구조를 도시한 것이다.
도면8의 (가)는 상기 도면4의 (가)와 같은 IC카드(135)의 좌상단에 USB용 접촉점이 구비된 IC카드(135)와 범용직렬통신을 통해 인터페이싱하도록 최적화된 인터페이스부(130)의 바람직한 구조를 도시한 것이고, 도면8의 (나)는 상기 도면4의 (다)와 같은 IC카드(135)의 좌하단에 USB용 접촉점이 구비된 IC카드(135)와 범용직렬통신을 통해 인터페이싱하도록 최적화된 인터페이스부(130)의 바람직한 구조를 도시한 것이고, 도면8의 (다)는 상기 도면7과 같이 ISO/IEC 7816 규격에 따르는 COB(215)가 구비된 IC카드(135)와 범용직렬통신을 통해 인터페이싱하도록 최적화된 인터페이스부(130)의 바람직한 구조를 도시한 것이고, 도면8의 (라)는 같이 ISO/IEC 7816 규격에 따르는 COB(215)가 구비된 IC카드(135) 전체가 수용되어 범용직렬통신을 통해 인터페이싱하는 인터페이스부(130)의 바람직한 구조를 도시한 것 이다.
도면9는 본 발명에 따라 IC카드용 인터페이스 장치(100)에서 IC칩(140)으로 전원을 인가하는 바람직한 방법을 도시한 도면이다.
보다 상세하게 본 도면9는 상기 IC카드용 인터페이스 장치(100)에 구비된 전원부(110)가 상기 USB 컨넥터(145)를 통해 공급되는 소정의 전원을 상기 인터페이스부(130)에 구비된 전원 접점을 통해 상기 IC카드(135) 면에 구비된 전원 접촉점을 통해 상기 IC칩(140)으로 인가하는 바람직한 과정을 도시한 것이다.
도면9를 참조하면, 상기 범용직렬통신을 통해 공급되는 전원의 전압(예컨대, DC 5V)을 포함하는 소정의 전원이 입력되며, 상기 전원부(110)는 상기 전압을 클래스 A에 대응하는 전압(5V) 또는 클래스 B에 대응하는 전압(3V)을 제외한 최저 전압으로 드롭아웃 시킨다(900).
본 발명의 바람직한 실시 방법에 따르면, 상기와 같이 드롭아웃되는 전압은 상기 클래스 A에 대응하는 전압(5V) 또는 클래스 B에 대응하는 전압(3V)을 제외한 전압 값을 갖는 것이 바람직하며, 상기 IC칩(140)이 파괴되는 것을 방지하기 위해 최저 전압으로 드롭아웃 하되, 상기 전압값은 접지 전압(0V)보다는 큰 값을 갖는 것이 바람직하다. 상기와 같이 공급 전압이 드롭아웃되면, 상기 전원부(110)는 상기 IC칩(140)의 전원 공급(C1) 접점과 상기 드롭아웃된 전압의 차를 비교하고, 디 퍼런스 신호를 기반으로 상기 전압차를 판독하여 상기 IC칩(140)으로 인가된 전원이 존재하는지 판단한다(905).
예컨대, 상기 IC칩(140)에 소정의 전원이 기 인가되어 존재한다면, 상기 드롭아웃된 전압과 상기 IC칩(140)의 전원 공급(VCC) 접점 사이의 전압차는 상기 드롭아웃된 전압 이외의 전압값을 갖게 되며, 만약 상기 IC칩(140)에 기 인가된 전원이 존재하지 않는다면, 상기 전압차는 상기 드롭아웃된 전압과 소정의 오차범위에서 동일한 값을 가질 것이다.
만약 상기 IC칩(140)에 기 인가된 전원이 존재한다면(910), 상기 전원부(110)는 범용직렬통신을 통해 공급되는 전원을 차단하고, 소정의 오류 처리 과정을 수행함으로써 상기 범용직렬통신을 통해 상기 IC칩(140)에 접근하는 과정을 종료한다.
반면 상기 IC칩(140)에 기 인가된 전원이 존재하지 않는다면(915), 상기 전원부(110)는 범용직렬통신을 통해 공급되는 전원의 전압을 클래스 B에 해당하는 3V로 드롭아웃 시키고(920), 상기 드롭아웃된 전원을 상기 IC칩(140)의 전원 공급(VCC) 접점을 통해 상기 IC칩(140)으로 인가 및 상기 IC칩(140)으로부터 유효한 ATR이 리턴되는지 판단한다(925).
만약 상기 IC칩(140)으로부터 유효한 ATR이 리턴된다면(930), 상기 IC칩 (140)은 클래스 B에 해당함으로 상기 전원부(110)는 전원 공급모드를 클래스 B 모드로 설정 및 3V의 전원을 안정적으로 상기 IC칩(140)의 전원 공급(C1) 접점으로 인가시킨다(935).
반면 상기 IC칩(140)으로부터 유효한 ATR이 리턴되지 않는다면(940), 상기 IC칩(140)은 클래스 B가 아니므로 상기 전원부(110)는 범용직렬통신을 통해 공급되는 전원의 전압을 클래스 A에 해당하는 5V로 전환시키고(945), 상기 클래스 A로 전환된 전원을 상기 IC칩(140)의 전원 공급(C1) 접점을 통해 상기 IC칩(140)으로 인가 및 상기 IC칩(140)으로부터 유효한 ATR이 리턴되는지 판단한다(950).
만약 상기 IC칩(140)으로부터 유효한 ATR이 리턴된다면(955), 상기 IC칩(140)은 클래스 A에 해당함으로 상기 전원부(110)는 전원 공급모드를 클래스 A 모드로 설정 및 5V의 전원을 안정적으로 상기 IC칩(140)의 전원 공급(C1) 접점으로 인가시킨다(960).
반면 상기 IC칩(140)으로부터 유효한 ATR이 리턴되지 않는다면(965), 상기 IC칩(140)은 클래스 A는 물론 클래스 B도 아니므로 상기 전원부(110)는 범용직렬통신을 통해 공급되는 전원을 차단하고, 소정의 오류 처리 과정을 수행함으로써 상기 범용직렬통신을 통해 상기 IC칩(140)에 접근하는 과정을 종료한다(970).
도면10은 본 발명에 따라 IC카드용 인터페이스 장치(100)에서 IC칩(140)을 리셋시키는 바람직한 방법을 도시한 도면이다.
보다 상세하게 본 도면10은 상기 IC카드용 인터페이스 장치(100)에 구비된 리셋부(125)가 소정의 리셋 신호를 생성하여 상기 인터페이스부(130)에 구비된 리셋 접점을 통해 상기 IC카드(135) 면에 구비된 리셋 접촉점을 통해 상기 IC칩(140)을 리셋 시키는 것으로서, 상기 IC칩(140)의 입출력 인터페이스에서 리셋(RST) 접점이 L상태, 전원 공급(VCC) 접점으로 전원이 안정적으로 인가, 입출력(I/O) 접점이 수신모드에 있고, 프로그래밍 전원(VPP) 접점이 유효 상태에서, 클럭(CLK) 접점으로 적절하고 안정된 클럭 주파수가 공급되는 상태에서, 상기 리셋부(125)에서 상기 IC칩(140)으로 소정의 리셋 신호를 인가하는 바람직한 방법을 도시한 것이다.
ISO/IEC 7816을 참조하여 상기 IC칩(140)을 리셋 시키는 방식에는 IR(Internal Reset) 및/또는 AL(Active Low reset) 및/또는 SH(SyncHronous active reset) 등이 있는데, 실제 IC칩(140)에 적용되는 리셋 방식은 카드의 종류 및/또는 특성에 따라 상기 리셋 방식 중에서 적어도 하나 이상이 선택 및 사용된다. 도면10을 참조하여 상기 IC칩(140) 리셋 방식을 간략하게 설명하면 다음과 같다.
IR 방식은 IC칩(140)이 소정의 명령이나 수행절차에 의해 내부적으로 리셋되는 경우, 클럭 신호의 몇 사이클 주기 이후에 리셋되는데, 이 때 I/O 단자의 ATR 은 클럭 신호의 CLK(T0 이후의 t1)에 적용된 이후에 400~40000 클럭 사이클(t1)에서 시작된다. AL 방식은 IC칩(140)이 능동형 제로 리셋 상태인 경우, 클럭 신호가 CLK(T0 이후의 시간 t3)에 적용된 이후에 RST를 L상태에 최소한 40000 클럭 사이클(t3) 내에서 L상태의 RST로 시작하지 않으면 RST가 H(시간 T1) 상태에 놓여지며, 이 때 I/O 접점의 ATR은 RST(T0 이후의 t1)의 신호파형의 상승 끝면 시점 이후에 400~40000 클럭 사이클(t1)에서 시작된다. SH방식은 동기적으로 응답하는 IC칩(140)에 있어서, 모든 접점을 L상태로 유지 및 I/O 접점이 수신 모드에 놓여진 상태에서 RST가 L 상태로 복귀되기 전 최소 50μs(마이크로 초) 동안 H 상태를 유지한다.
본 발명의 바람직한 실시 방법에 따르면, 상기 리셋부(125)는 상기 IC카드(135)에 구비된 IC칩(140)의 종류 및/또는 특성에 따라 상기 설명된 IR 방식 및/또는 AL 방식 및/또는 SH 방식 중에서 적어도 하나 이상의 리셋 방식을 통해 상기 IC칩(140)을 리셋 시키는 것이 바람직하다.
도면11은 본 발명에 따라 IC카드용 인터페이스 장치(100)에서 IC칩(140)으로 소정의 데이터 신호를 인터페이싱하는 바람직한 방법을 도시한 도면이다.
보다 상세하게 본 도면11은 IC카드(135) 면에 구비된 데이터 신호 접점이 IC칩(140)의 입출력 인터페이스에 구비된 입출력(I/O) 접점과 전기적으로 연결된 경우에 있어서, 상기 IC카드용 인터페이스 장치(100)의 데이터부(120)에서 상기 IC칩(140)에 적용되는 반이중 통신 방식의 APDU 프로토콜과 USB에 적용되는 전이중 통신 방식의 통신 패킷을 호환 시키는 바람직한 방법에 대한 것이다. 본 발명이 속하 는 분야에서 통상의 지식을 가진 자라면, 상기 APDU 프로토콜 및 통신 패킷의 기능 블록을 명확하게 이해하고 있을 것이므로 이에 대한 상세한 설명은 생략한다.
도면11을 참조하면, 통신 패킷은 동기화 필드(SYNC)와 패킷 아이디 필드(PID)와 데이터 필드(DATA) 및 CRC 필드로 이루어져 있으며, 상기 동기화 필드, 패킷 아이디 필드 및 CRC 필드는 USB 프로토콜 스펙에 의해 자동으로 동적 할당되는 것을 특징으로 하고, 상기 데이터 필드는 상기 범용직렬통신을 통해 송수신하기 위한 소정의 정보 또는 데이터를 포함하는 것을 특징으로 하는데, 본 발명에 따르면 상기 통신 패킷의 데이터 필드에 상기 IC칩(140)에 적용되는 APDU 프로토콜 스택이 삽입된다.
도면11의 (가)는 범용직렬통신을 통해 단말(또는 개인 컴퓨터)에서 상기 IC칩(140)으로 데이터 전송이 없는 소정의 IC카드(135) 명령을 전송하는 경우로서, 상기 통신 패킷의 데이터 필드에 5바이트 APDU 해더를 포함하는 IC카드(135) 명령이 포함되며, 상기 APDU 해더의 P3 필드에는 ‘00’이 할당됨으로써 상기 IC카드(135) 명령에 후속되는 데이터가 없음을 명시한다. 상기 단말(또는 개인 컴퓨터)로부터 범용직렬통신을 통해 APDU 해더가 포함된 통신 패킷이 수신되면, 상기 데이터부(120)는 상기 통신 패킷의 데이터 필드로부터 APDU 해더를 독출하여 상기 IC칩(140)으로 제공하고, 상기 IC칩(140)으로부터 상기 IC카드(135) 명령에 대응하는 응답(예컨대, 카드 응답과 트레일러(SW1, SW2) 필드)을 제공받아 상기 통신 패킷의 데이터 필드에 포함시켜 범용직렬통신을 통해 상기 단말(또는 개인 컴퓨터)로 전송 한다.
도면11의 (나)는 범용직렬통신을 통해 단말(또는 개인 컴퓨터)에서 상기 IC칩(140)으로 소정의 정보 또는 데이터를 전송하는 경우로서, 상기 단말(또는 개인 컴퓨터)에서 상기 통신 패킷의 데이터 필드에 5바이트 해더를 포함하는 IC카드(135) 명령의 APDU 해더를 포함시켜 전송하면, 상기 데이터부(120)는 상기 통신 패킷의 데이터 필드로부터 상기 APDU 해더를 독출 및 상기 IC칩(140)으로 제공하고, 상기 IC칩(140)으로부터 APDU 해더에 대응하는 응답(예컨대, 카드 응답)이 제공되면, 상기 데이터부(120)는 상기 응답을 상기 통신 패킷의 데이터 필드에 포함시켜 범용직렬통신을 통해 상기 단말(또는 개인 컴퓨터)로 전송한다. 상기와 같이 APDU 해더에 대응하는 응답이 수신되면, 상기 단말(또는 개인 컴퓨터)로부터 상기 통신 패킷의 데이터 필드에 상기 IC카드(135)로 전송할 정보 또는 데이터를 포함하는 소정의 APDU 바디(Body)를 통신 패킷에 포함시켜 전송하고, 상기 데이터부(120)는 상기 통신 패킷의 데이터 필드로부터 상기 APDU 바디를 독출 및 상기 IC칩(140)으로 제공하고, 상기 IC칩(140)으로부터 상기 IC카드(135) 명령의 APDU 바디에 대응하는 응답(예컨대, 트레일러(SW1, SW2) 필드)이 제공되면, 상기 데이터부(120)는 상기 응답을 상기 통신 패킷의 데이터 필드에 포함시켜 범용직렬통신을 통해 상기 단말(또는 개인 컴퓨터)로 전송한다.
도면11의 (다)는 범용직렬통신을 통해 상기 IC칩(140)에서 단말(또는 개인 컴퓨터)로 소정의 정보 또는 데이터 전송하는 경우로서, 상기 단말(또는 개인 컴퓨 터)에서 상기 통신 패킷의 데이터 필드에 5바이트 해더를 포함하는 IC카드(135) 명령의 APDU 해더를 포함시켜 전송하면, 상기 데이터부(120)는 상기 통신 패킷의 데이터 필드로부터 상기 APDU 해더를 독출 및 상기 IC칩(140)으로 제공하고, 상기 IC칩(140)으로부터 APDU 해더에 대응하는 소정의 응답(예컨대, 카드 응답, IC칩(140)에서 단말(또는 개인 컴퓨터)로 전송할 정보 또는 데이터, 및 트레일러(SW1, SW2) 필드)이 제공되면, 상기 데이터부(120)는 상기 응답을 상기 통신 패킷의 데이터 필드에 포함시켜 범용직렬통신을 통해 상기 단말(또는 개인 컴퓨터)로 전송한다.
도면12, 도면13, 도면14, 및 도면15는 본 발명에 따라 IC카드용 인터페이스 장치(100)에 구비되는 USB 컨넥터(145)의 바람직한 구조를 도시한 도면이다.
보다 상세하게 도면12의 (가)는 IC카드용 인터페이스 장치(100)의 일면에 USB 호스트와 연결되는 컨넥터(A 플러그)가 연결된 USB 케이블이 구비된 USB 컨넥터(145)의 바람직한 구조를 도시한 것이고, 도면12의 (나)는 IC카드용 인터페이스 장치(100)의 일면에 USB 장치와 연결되는 컨넥터(B 플러그)가 연결된 USB 케이블이 구비된 USB 컨넥터(145)의 바람직한 구조를 도시한 것이다.
또한, 도면13은 상기 IC카드용 인터페이스 장치(100)에 USB 호스트와 연결되는 컨넥터(A 플러그)와 USB 장치와 연결되는 컨넥터(B 플러그)가 동시에 구비된 USB 컨넥터(145)의 바람직한 구조를 도시한 것이고, 도면14는 USB 호스트와 연결되는 컨넥터(A 플러그)와 USB 장치와 연결되는 컨넥터(B 플러그)가 동시에 구비된 표 준 USB 케이블에서 USB 장치와 연결되는 컨넥터(B 플러그)가 상기 IC카드용 인터페이스 장치(100)에 수용(또는 삽입)되는 USB 컨넥터(145)의 바람직한 구조를 도시한 것이다.
또한, 도면15의 (가)는 상기 IC카드용 인터페이스 장치(100)의 일면에 USB 호스트와 연결되는 컨넥터(A 플러그)가 구비된 USB 컨넥터(145)의 바람직한 구조를 도시한 것이고, 도면15의 (나)는 상기 IC카드용 인터페이스 장치(100)의 일면에 USB 장치와 연결되는 컨넥터(B 플러그)가 구비된 USB 컨넥터(145)의 바람직한 구조를 도시한 것이다.
본 발명에 따르면, 소정의 범용직렬통신 기능이 구비된 소정의 호스트 및/또는 장치로부터 직렬 범용 통신을 통해 소정의 전원(Power)과 접지(Ground) 및 적어도 하나 이상의 데이터 신호(Data Signal)를 인가하는 USB 컨넥터 및 상기 USB 컨넥터로부터 인가되는 전원 및/또는 접지 및/또는 데이터 신호를 상기 IC카드에 구비된 IC칩으로 인터페이싱하는 하는 인터페이스부를 포함하는 것을 특징으로 하는 IC카드용 인터페이스 장치를 제공함으로써, 소정의 범용직렬통신 기능이 구비된 소정의 호스트 및/또는 장치에서 상기 IC카드용 인터페이스 장치를 통해 상기 IC카드에 구비된 IC 소정의 정보 또는 데이터를 직접 입출력 및/또는 저장할 수 있다는 장점이 있다.

Claims (26)

  1. USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치에 있어서,
    범용직렬통신을 통해 소정의 전원(Power)과 접지(Ground) 및 적어도 하나 이상의 데이터 신호(Data Signal)를 인가하는 USB 컨넥터; 및
    소정의 IC카드 면에 구비된 적어도 하나 이상의 접촉점을 통해 상기 IC카드의 IC칩과 소정의 데이터를 인터페이싱하는 인터페이스부;를 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  2. 제 1항에 있어서, 상기 USB 컨넥터는,
    소정의 USB 호스트와 범용직렬통신을 통해 연결되는 컨넥터(A 플러그)와, 소정의 USB 장치와 범용직렬통신을 통해 연결되는 컨넥터(B 플러그)를 적어도 하나 이상 포함하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  3. 제 1항 또는 제 2항에 있어서, 상기 USB 컨넥터는,
    소정의 USB 케이블을 통해 상기 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치에 연결되는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  4. 제 1항에 있어서, 상기 인터페이스부는,
    상기 USB 컨넥터로부터 인가되는 전원을 상기 IC카드 면의 전원 접촉점으로 인터페이싱하는 전원 접점;
    상기 USB 컨넥터로부터 인가되는 접지를 상기 IC카드 면의 접지 접촉점으로 인터페이싱하는 접지 접점; 및
    상기 USB 컨넥터로부터 인가되는 데이터 신호를 상기 IC카드 면의 데이터 접촉점으로 인터페이싱하는 데이터 신호 접점;을 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  5. 제 4항에 있어서, 상기 인터페이스부에 구비되는 전원 접점은,
    상기 IC카드에 구비되는 IC칩의 전원 공급(C1, VCC) 접점과 접하거나, 및/또는
    상기 IC칩의 전원 공급(C1, VCC) 접점과 전기적으로 연결된 전원 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  6. 제 4항에 있어서, 상기 인터페이스부에 구비되는 접지 접점은,
    상기 IC카드에 구비되는 IC칩의 접지(C5, GND) 접점과 접하거나, 및/또는
    상기 IC칩의 접지(C5, GND) 접점과 전기적으로 연결된 접지 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  7. 제 4항에 있어서, 상기 인터페이스부에 구비되는 데이터 신호 접점은,
    상기 IC카드에 구비되는 IC칩의 입출력(C7, I/O) 접점과 접하거나, 및/또는
    상기 IC카드에 구비되는 IC칩의 데이터 신호(C4, D+) 접점과 접하거나, 및/또는
    상기 IC카드에 구비되는 IC칩의 데이터 신호(C8, D-) 접점과 접하거나, 및/또는
    상기 IC칩의 입출력(C7, I/O) 접점과 전기적으로 연결된 데이터 신호 접촉점과 접하거나, 및/또는
    상기 IC칩의 데이터 신호(C4, D+) 접점과 전기적으로 연결된 데이터 신호 접촉점과 접하거나, 및/또는
    상기 IC칩의 데이터 신호(C8, D-) 접점과 전기적으로 연결된 데이터 신호 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  8. 제 1항에 있어서, 상기 인터페이스부는,
    상기 IC카드 면에 구비된 클럭 접촉점으로 소정의 클럭 신호를 인터페이싱 하는 클럭 접점을 더 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  9. 제 8항에 있어서, 상기 인터페이스부에 구비되는 클럭 접점은,
    상기 IC카드에 구비되는 IC칩의 클럭 신호(C3, CLK) 접점과 접하거나, 및/또는
    상기 IC칩의 클럭 신호(C3, CLK) 접점과 전기적으로 연결된 클럭 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  10. 제 1항에 있어서, 상기 인터페이스부는,
    상기 USB 컨넥터로부터 인가되는 전원을 이용하여 소정의 클럭을 발진 및/또는 생성하거나, 또는 상기 USB 컨넥터로부터 인가되는 데이터 신호를 이용하여 소정의 클럭을 생성하는 클럭부를 더 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  11. 제 1항에 있어서, 상기 인터페이스부는,
    상기 IC카드 면에 구비된 클럭 접촉점으로 소정의 클럭 신호를 인터페이싱 하는 클럭 접점; 및
    상기 USB 컨넥터로부터 인가되는 전원을 이용하여 소정의 클럭을 발진 및/또는 생성하거나, 또는 상기 USB 컨넥터로부터 인가되는 데이터 신호를 이용하여 소정의 클럭을 생성하는 클럭부;를 더 구비하여 이루어지는 것을 특징으로 하며,
    상기 클럭부는 상기 생성된 클럭을 상기 클럭 접점을 통해 상기 IC카드 면에 구비된 클럭 접촉점으로 인가하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  12. 제 1항에 있어서, 상기 인터페이스부는
    상기 IC카드 면에 구비된 리셋 접촉점으로 소정의 리셋 신호를 인터페이싱 하는 리셋 접점을 더 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  13. 제 11항에 있어서, 상기 인터페이스부에 구비되는 리셋 접점은,
    상기 IC카드에 구비되는 IC칩의 리셋 신호(C2, RST) 접점과 접하거나, 및/또는
    상기 IC칩의 리셋 신호(C2, RST) 접점과 전기적으로 연결된 리셋 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  14. 제 1항에 있어서, 상기 인터페이스부는,
    상기 USB 컨넥터로부터 인가되는 전원을 이용하여 소정의 리셋 신호를 생성하거나, 또는 상기 USB 컨넥터로부터 인가되는 데이터 신호를 이용하여 소정의 리셋 신호를 생성하는 리셋부를 더 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  15. 제 1항에 있어서, 상기 인터페이스부는,
    상기 IC카드 면에 구비된 리셋 접촉점으로 소정의 리셋 신호를 인터페이싱 하는 리셋 접점; 및
    상기 USB 컨넥터로부터 인가되는 전원을 이용하여 소정의 리셋 신호를 생성하거나, 또는 상기 USB 컨넥터로부터 인가되는 데이터 신호를 이용하여 소정의 리셋 신호를 생성하는 리셋부를 더 구비하여 이루어지는 것을 특징으로 하며,
    상기 리셋부는 상기 생성된 리셋 신호를 상기 리셋 접점을 통해 상기 IC카드 면에 구비된 리셋 접촉점으로 인가하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  16. 제 1항에 있어서, 상기 인터페이스 장치는,
    상기 USB 컨넥터로부터 인가되는 전원을 상기 IC카드 면에 구비된 전원 접촉점으로 인터페이싱 함에 있어서, 상기 전원을 상기 IC카드에서 사용 가능한 전원으로 드롭아웃(Dropout)하는 전원부를 더 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  17. 제 1항에 있어서, 상기 인터페이스 장치는,
    상기 USB 컨넥터로부터 인가되는 데이터 신호를 상기 IC카드 면에 구비된 데이터 신호 접촉점으로 인터페이싱 함에 있어서, 상기 데이터 신호를 상기 인터페이스부에 구비된 데이터 신호 접점을 통해 상기 IC카드 면에 구비된 데이터 신호 접촉점으로 인가하는 데이터부를 더 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  18. USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치에 있어서,
    직렬범용통신을 통해 소정의 전원(Power)과 접지(Ground) 및 적어도 하나 이상의 데이터 신호(Data Signal)를 인가하는 USB 컨넥터;
    상기 USB 컨넥터를 통해 인가되는 전원을 상기 IC카드에서 사용 가능한 전원 으로 드롭아웃 하는 전원부;
    상기 USB 컨넥터를 통해 인가되는 데이터 신호를 IC칩으로 입출력하는 데이터부;
    상기 USB 컨넥터를 통해 인가되는 전원을 이용하여 소정의 클럭을 발진 및/또는 생성하거나, 또는 상기 인가되는 데이터 신호를 이용하여 소정의 클럭을 생성하여 상기 IC칩으로 인가하는 클럭부;
    상기 USB 컨넥터를 통해 인가되는 전원을 이용하여 소정의 리셋 신호를 생성하거나, 또는 상기 인가되는 데이터 신호를 이용하여 소정의 리셋 신호을 생성하여 상기 IC칩으로 인가하는 리셋부; 및
    상기 IC카드 면에 구비된 적어도 하나 이상의 접촉점을 통해 상기 IC칩과 인터페이싱하는 인터페이스부;를 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  19. 제 18항에 있어서, 상기 USB 컨넥터는,
    소정의 USB 호스트와 범용직렬통신을 통해 연결되는 컨넥터(A 플러그)와, 소정의 USB 장치와 범용직렬통신을 통해 연결되는 컨넥터(B 플러그)를 적어도 하나 이상 포함하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  20. 제 18항 또는 제 19항에 있어서, 상기 USB 컨넥터는,
    소정의 USB 케이블을 통해 상기 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치에 연결되는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  21. 제 18항에 있어서, 상기 인터페이스부는,
    상기 USB 컨넥터로부터 인가되는 전원을 상기 IC카드 면의 전원 접촉점으로 인터페이싱하는 전원 접점;
    상기 USB 컨넥터로부터 인가되는 접지를 상기 IC카드 면의 접지 접촉점으로 인터페이싱하는 접지 접점;
    상기 USB 컨넥터로부터 인가되는 데이터 신호를 상기 IC카드 면의 데이터 접촉점으로 인터페이싱하는 적어도 하나 이상의 데이터 신호 접점;
    상기 IC카드 면에 구비된 클럭 접촉점으로 소정의 클럭 신호를 인터페이싱 하는 클럭 접점; 및
    상기 IC카드 면에 구비된 리셋 접촉점으로 소정의 리셋 신호를 인터페이싱 하는 리셋 접점;을 적어도 하나 이상 구비하여 이루어지는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  22. 제 21항에 있어서, 상기 인터페이스부에 구비되는 전원 접점은,
    상기 IC카드에 구비되는 IC칩의 전원 공급(C1, VCC) 접점과 접하거나, 및/또는
    상기 IC칩의 전원 공급(C1, VCC) 접점과 전기적으로 연결된 전원 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  23. 제 21항에 있어서, 상기 인터페이스부에 구비되는 접지 접점은,
    상기 IC카드에 구비되는 IC칩의 접지(C5, GND) 접점과 접하거나, 및/또는
    상기 IC칩의 접지(C5, GND) 접점과 전기적으로 연결된 접지 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  24. 제 21항에 있어서, 상기 인터페이스부에 구비되는 데이터 신호 접점은,
    상기 IC카드에 구비되는 IC칩의 입출력(C7, I/O) 접점과 접하거나, 및/또는
    상기 IC카드에 구비되는 IC칩의 데이터 신호(C4, D+) 접점과 접하거나, 및/또는
    상기 IC카드에 구비되는 IC칩의 데이터 신호(C8, D-) 접점과 접하거나, 및/또는
    상기 IC칩의 입출력(C7, I/O) 접점과 전기적으로 연결된 데이터 신호 접촉점 과 접하거나, 및/또는
    상기 IC칩의 데이터 신호(C4, D+) 접점과 전기적으로 연결된 데이터 신호 접촉점과 접하거나, 및/또는
    상기 IC칩의 데이터 신호(C8, D-) 접점과 전기적으로 연결된 데이터 신호 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  25. 제 21항에 있어서, 상기 인터페이스부에 구비되는 클럭 접점은,
    상기 IC카드에 구비되는 IC칩의 클럭 신호(C3, CLK) 접점과 접하거나, 및/또는
    상기 IC칩의 클럭 신호(C3, CLK) 접점과 전기적으로 연결된 클럭 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이스 장치.
  26. 제 21항에 있어서, 상기 인터페이스부에 구비되는 리셋 접점은,
    상기 IC카드에 구비되는 IC칩의 리셋 신호(C2, RST) 접점과 접하거나, 및/또는
    상기 IC칩의 리셋 신호(C2, RST) 접점과 전기적으로 연결된 리셋 접촉점과 접하는 것을 특징으로 하는 USB(Universal Serial Bus ; 범용직렬버스)용 인터페이 스 장치.
KR1020040077667A 2004-09-25 2004-09-25 유에스비용 인터페이스 장치 KR20060028354A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040077667A KR20060028354A (ko) 2004-09-25 2004-09-25 유에스비용 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040077667A KR20060028354A (ko) 2004-09-25 2004-09-25 유에스비용 인터페이스 장치

Related Child Applications (3)

Application Number Title Priority Date Filing Date
KR1020090091307A Division KR20090107011A (ko) 2009-09-25 2009-09-25 유에스비용 인터페이스 장치
KR1020100026434A Division KR20100035642A (ko) 2010-03-24 2010-03-24 유에스비 인터페이스 장치
KR1020120067666A Division KR20120088623A (ko) 2012-06-22 2012-06-22 유에스비 인터페이스 장치

Publications (1)

Publication Number Publication Date
KR20060028354A true KR20060028354A (ko) 2006-03-29

Family

ID=37139142

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040077667A KR20060028354A (ko) 2004-09-25 2004-09-25 유에스비용 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR20060028354A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009048304A2 (en) * 2007-10-11 2009-04-16 Slim Disc Corp. Smart card with flash memory and memory reader of smart card and drm method using that
WO2009064131A2 (en) * 2007-11-15 2009-05-22 Slimdisc Corp. Smart card with flash memory and memory reader of smart card and drm method using the reader
WO2009072849A2 (en) * 2007-12-05 2009-06-11 Slimdisc Corp. Card having flash memory and display, reader of reading the card, paying method using the reader and card, art card and dispaly using the art card

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009048304A2 (en) * 2007-10-11 2009-04-16 Slim Disc Corp. Smart card with flash memory and memory reader of smart card and drm method using that
WO2009048304A3 (en) * 2007-10-11 2009-07-16 Slim Disc Corp Smart card with flash memory and memory reader of smart card and drm method using that
WO2009064131A2 (en) * 2007-11-15 2009-05-22 Slimdisc Corp. Smart card with flash memory and memory reader of smart card and drm method using the reader
WO2009064131A3 (en) * 2007-11-15 2009-07-16 Slimdisc Corp Smart card with flash memory and memory reader of smart card and drm method using the reader
WO2009072849A2 (en) * 2007-12-05 2009-06-11 Slimdisc Corp. Card having flash memory and display, reader of reading the card, paying method using the reader and card, art card and dispaly using the art card
WO2009072849A3 (en) * 2007-12-05 2009-07-23 Slimdisc Corp Card having flash memory and display, reader of reading the card, paying method using the reader and card, art card and dispaly using the art card

Similar Documents

Publication Publication Date Title
JP4580102B2 (ja) データ伝送の方法及びデータ伝送のためのカード
KR101223986B1 (ko) 복수 개의 인터페이스를 지원하는 스마트 카드 및 이를포함하는 스마트 카드 시스템
EP1643372B1 (en) USB device with secondary USB on-the-go function
EP1840788B1 (en) System and method for sensing biometric and non-biometric smart card devices
US7703688B2 (en) Method of communication between a smart card and a host station
US20060180674A1 (en) Security card apparatus
US6793144B2 (en) Means for communicating with USB smart cards using full-speed or high-speed transfers
US7195161B2 (en) Smart card reader
CN100401082C (zh) 具有智能卡阅读器的装置及用于测试该装置的方法
US10032105B2 (en) IC card, portable terminal, and portable electronic apparatus
KR101076916B1 (ko) 유에스비용 인터페이스가 구비된 아이씨 카드
US20020047045A1 (en) Embedded smart card reader for handheld-computing devices
KR20060028354A (ko) 유에스비용 인터페이스 장치
KR101240486B1 (ko) 유에스비 인터페이스 장치
KR20090107011A (ko) 유에스비용 인터페이스 장치
KR20100035642A (ko) 유에스비 인터페이스 장치
KR20120088623A (ko) 유에스비 인터페이스 장치
KR20130086013A (ko) 유에스비 인터페이스 방법
KR101075090B1 (ko) 복수개의 접촉점을 구비한 아이씨 카드
JP2000285207A (ja) カードリーダ及びicカード
JP4736197B2 (ja) リーダライタ
KR20060030562A (ko) 유에스비 구동 저장정보를 구비하는 아이씨 카드
JPH10307901A (ja) Icカード・リーダライタ

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
A107 Divisional application of patent
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application
A107 Divisional application of patent
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20120622

Effective date: 20131023