KR20050093065A - 전원 공급이 효율적으로 수행되는 방전 표시 장치 - Google Patents

전원 공급이 효율적으로 수행되는 방전 표시 장치 Download PDF

Info

Publication number
KR20050093065A
KR20050093065A KR1020040018290A KR20040018290A KR20050093065A KR 20050093065 A KR20050093065 A KR 20050093065A KR 1020040018290 A KR1020040018290 A KR 1020040018290A KR 20040018290 A KR20040018290 A KR 20040018290A KR 20050093065 A KR20050093065 A KR 20050093065A
Authority
KR
South Korea
Prior art keywords
potential
auxiliary
discharge
main
capacitor
Prior art date
Application number
KR1020040018290A
Other languages
English (en)
Other versions
KR100615213B1 (ko
Inventor
진광호
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040018290A priority Critical patent/KR100615213B1/ko
Publication of KR20050093065A publication Critical patent/KR20050093065A/ko
Application granted granted Critical
Publication of KR100615213B1 publication Critical patent/KR100615213B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes

Abstract

본 발명에 따른 방전 표시 장치에는, 방전 표시 패널, 방전 표시 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 구동부들에 구동 전위들을 공급하는 전원 공급부가 구비된다. 전원 공급부는 구동부들에서 자주 사용되는 적어도 한 주 전위와 적어도 한 주 전위보다 드물게 사용되는 적어도 한 보조 전위를 구동부들에 공급한다. 여기에서, 적어도 한 주 전위가 하강되거나 상승됨에 의하여 적어도 한 보조 전위가 발생된다.

Description

전원 공급이 효율적으로 수행되는 방전 표시 장치{Discharge display apparatus wherein sources of electricity are efficiently supplied}
본 발명은, 방전 표시 장치에 관한 것으로서, 보다 상세하게는, 방전 표시 패널, 방전 표시 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 구동부들에 구동 전위들을 공급하는 전원 공급부가 구비된 방전 표시 장치에 관한 것이다.
도 1은 통상적인 방전 표시 패널로서의 3-전극 면방전 방식의 플라즈마 표시 패널의 구조를 보여준다. 도 2는 도 1의 패널의 한 표시 셀의 예를 보여준다. 도 1 및 2를 참조하면, 통상적인 면방전 플라즈마 표시 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, ..., ABm), 유전체층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn ), 형광체(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, ..., ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극 라인들(AR1, ..., ABm )의 앞쪽에서 전면(全面) 도포된다. 하부 유전체층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1, ..., ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 표시 셀의 방전 영역을 구획하고 각 표시 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 격벽(17)들 사이에 도포된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, ..., ABm)과 교차되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 표시 셀을 설정한다. 각 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인(도 2의 Xna, Yna)과 전도도를 높이기 위한 금속 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 앞쪽 유전체층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전체층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 표시 패널에 기본적으로 적용되는 구동 방법(미국 특허 제5,541,618호 참조)에서는, 리셋팅(resetting), 어드레싱(addressing), 및 유지-방전(sustaining-discharge) 단계들이 단위 서브필드에서 순차적으로 수행된다. 리셋팅 단계에서는 모든 표시 셀들의 전하 상태들이 균일해진다. 어드레싱 단계에서는, 선택된 표시 셀들에 소정의 벽전압이 생성된다. 유지-방전 단계에서는, 모든 XY 전극 라인쌍들에 소정의 교류 전압이 인가됨으로써 어드레싱 단계에서 상기 벽전압이 형성된 표시 셀들이 유지-방전을 일으킨다. 이 유지-방전 단계에 있어서, 유지-방전을 일으키는 선택된 표시 셀들의 방전 공간(14) 즉, 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광층(16)이 여기되어 빛이 발생된다.
상기와 같은 방전 표시 패널의 구동 장치에는 구동부들, 제어부, 및 전원 공급부가 구비된다. 구동부들은 방전 표시 패널의 각 전극 라인들에 구동 신호들을 인가한다. 제어부는 구동부들이 동작할 수 있는 구동 제어 신호들을 발생시킨다. 전원 공급부는 구동부들에 구동 전위들을 공급한다.
여기서, 방전 표시 장치의 특성상, 전원 공급부로부터 구동부들에 공급되어야 할 전위들은 다양하다. 따라서, 종래에는, 각각의 전위들을 개별적으로 발생시키는 전원 공급부의 내부 회로가 복잡하므로, 방전 표시 장치의 제조 비용이 높고 동작의 안정성이 떨어지는 문제점들이 있다.
본 발명의 목적은, 제조 비용이 절감되고 동작의 안정성이 증진될 수 있는 방전 표시 장치를 제공하는 것이다.
상기 목적을 이루기 위한 본 발명의 방전 표시 장치에는, 방전 표시 패널, 상기 방전 표시 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 상기 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 상기 구동부들에 구동 전위들을 공급하는 전원 공급부가 구비된다. 상기 전원 공급부는 상기 구동부들에서 자주 사용되는 적어도 한 주 전위와 상기 적어도 한 주 전위보다 드물게 사용되는 적어도 한 보조 전위를 상기 구동부들에 공급한다. 여기에서, 상기 적어도 한 주 전위가 하강되거나 상승됨에 의하여 상기 적어도 한 보조 전위가 발생된다.
본 발명의 상기 방전 표시 장치에 의하면, 상기 전원 공급부에서, 상기 적어도 한 주 전위가 하강되거나 상승됨에 의하여 상기 적어도 한 보조 전위가 발생된다. 이에 따라, 상기 전원 공급부의 내부 회로가 단순해지므로, 상기 방전 표시 장치의 제조 비용이 절감되고 동작의 안정성이 증진될 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다. 여기서, 본 발명의 방전 표시 장치에 포함된 방전 표시 패널로서의 플라즈마 표시 패널에 대해서는 도 1 및 2를 참조하여 설명한 바와 같다.
도 3은 본 발명에 따른 방전 표시 장치로서의 플라즈마 표시 장치에서의 구동 방식을 보여준다. 도 3을 참조하면, 모든 단위 프레임들 각각은 시분할 계조 표시를 실현하기 위하여 8 개의 서브필드들(SF1, ..., SF8)로 분할된다. 또한, 각 서브필드(SF1, ..., SF8)는 리셋팅 시간(R1, ..., R8), 어드레싱 시간(A1, ..., A8), 및 유지-방전 시간(S1, ..., S8)로 분할된다.
모든 표시 셀들의 방전 조건들은 각 리셋팅 시간(R1, ..., R8)에서 균일해지면서 동시에 다음 단계에서 수행될 어드레싱에 적합해지도록 된다.
각 어드레싱 시간(A1, ..., A8)에서는, 어드레스 전극 라인들(도 1의 AR1 , ..., ABm)에 표시 데이터 신호들이 인가됨과 동시에 각 Y 전극 라인(Y1, ..., Y n)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 표시 데이터 신호들이 인가되면 상응하는 방전셀에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다.
각 유지-방전 시간(S1, ..., S8)에서는, 모든 Y 전극 라인들(Y1, ..., Y n)과 모든 X 전극 라인들(X1, ..., Xn)에 유지-방전 펄스가 교호하게 인가되어, 상응하는 어드레싱 시간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 표시 방전을 일으킨다. 따라서 플라즈마 표시 패널의 휘도는 단위 프레임에서 차지하는 유지-방전 시간(S1, ..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 유지-방전 시간(S1, ..., S8)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
여기서, 제1 서브필드(SF1)의 유지-방전 시간(S1)에는 20에 상응하는 시간(1T)이, 제2 서브필드(SF2)의 유지-방전 시간(S2)에는 21에 상응하는 시간(2T)이, 제3 서브필드(SF3)의 유지-방전 시간(S3)에는 22에 상응하는 시간(4T)이, 제4 서브필드(SF4)의 유지-방전 시간(S4)에는 23에 상응하는 시간(8T)이, 제5 서브필드(SF5)의 유지-방전 시간(S5)에는 24에 상응하는 시간(16T)이, 제6 서브필드(SF6)의 유지-방전 시간(S6)에는 25에 상응하는 시간(32T)이, 제7 서브필드(SF7)의 유지-방전 시간(S7)에는 26에 상응하는 시간(64T)이, 그리고 제8 서브필드(SF8)의 유지-방전 시간(S8)에는 27에 상응하는 시간(128T)이 각각 설정된다.
이에 따라, 8 개의 서브필드들중에서 표시될 서브필드를 적절히 선택하면, 어느 서브필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 표시가 수행될 수 있다.
도 4는 도 3의 단위 서브-필드(SF)에서 도 1의 플라즈마 표시 패널(1)의 전극 라인들에 인가되는 신호들을 보여준다. 도 4에서 참조부호 SAR1..ABm은 각 어드레스 전극 라인(도 1의 AR1, AG1, ..., AGm, ABm)에 인가되는 구동 신호를, SX1..Xn은 X 전극 라인들(도 1의 X1, ...Xn)에 인가되는 구동 신호를, 그리고 SY1, ..., SYn은 각 Y 전극 라인(도 1의 Y1, ...Yn)에 인가되는 구동 신호를 가리킨다.
도 4를 참조하면, 단위 서브-필드(SF)의 리셋팅 시간(R)의 제1 시간(t1 ~ t2)에서는, 먼저 X 전극 라인들(X1, ..., Xn)에 인가되는 전압이 접지 전압(V G)으로부터 제2 전압(VS)까지 지속적으로 상승된다. 여기서, Y 전극 라인들(Y1, ..., Y n)과 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn ) 사이, 및 X 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(A1, ..., Am) 사이에 약한 방전이 일어나면서 X 전극 라인들(X1, ..., Xn) 주위에 부극성의 벽전하들이 형성된다.
벽전하 축적 시간으로서의 제2 시간(t2 ~ t3)에서는, Y 전극 라인들(Y1, ..., Yn)에 인가되는 전압이 제2 전압(VS)으로부터 제2 전압(VS)보다 제4 전압(VSET)만큼 더 높은 제1 전압(VSET+VS)까지 지속적으로 상승된다. 여기서, X 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(AR1, ..., ABm )에는 접지 전압(VG)이 인가된다. 이에 따라, Y 전극 라인들(Y1, ..., Yn)과 X 전극 라인들(X1, ..., Xn) 사이에 약한 방전이 일어나는 한편, Y 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(AR1, ..., ABm) 사이에 더욱 약한 방전이 일어난다. 여기서, Y 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(AR1, ..., ABm ) 사이의 방전보다 Y 전극 라인들(Y1, ..., Yn)과 X 전극 라인들(X1, ..., Xn) 사이의 방전이 더 강해지는 이유는, X 전극 라인들(X1, ..., Xn) 주위에 부극성의 벽전하들이 형성되어 있었기 때문이다. 이에 따라, Y 전극 라인들(Y1, ..., Yn) 주위에는 부극성 벽전하들이 많이 형성되고, X 전극 라인들(X1, ..., Xn) 주위에는 정극성의 벽전하들이 형성되며, 어드레스 전극 라인들(AR1, ..., ABm) 주위에는 정극성의 벽전하들이 적게 형성된다.
벽전하 배분 시간으로서의 제3 시간(t3 ~ t4)에서는, X 전극 라인들(X1, ..., Xn)에 인가되는 전압이 제2 전압(VS)으로 유지된 상태에서, Y 전극 라인들(Y 1, ..., Yn)에 인가되는 전압이 제2 전압(VS)으로부터 제3 전압으로서의 접지 전압(V G)까지 지속적으로 하강된다. 여기서, 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn) 사이의 약한 방전으로 인하여, Y 전극 라인들(Y1, ..., Yn) 주위의 부극성의 벽전하들의 일부가 X 전극 라인들(X1, ..., Xn) 주위로 이동한다. 이에 따라, X 전극 라인들(X1, ..., Xn)의 벽전위(wall electric-potential)가 어드레스 전극 라인들(AR1, ..., ABm)의 벽전위보다 낮고 Y 전극 라인들(Y1, ..., Y n)의 벽전위보다 높아진다. 이에 따라, 이어지는 어드레싱 시간(A)에서 선택된 어드레스 전극 라인들과 Y 전극 라인 사이의 대향 방전에 요구되는 어드레싱 전압(VA-VG)이 낮아질 수 있다. 한편, 모든 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG )이 인가되므로, 어드레스 전극 라인들(AR1, ..., ABm)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)에 대하여 방전을 수행하고, 이 방전으로 인하여 어드레스 전극 라인들(AR1, ..., ABm) 주위의 정극성의 벽전하들이 소멸한다.
이어지는 어드레싱 시간(A)에서, 어드레스 전극 라인들에 표시 데이터 신호가 인가되고, 제2 전압(VS)보다 낮은 제5 전압(VSCAN)으로 바이어싱된 Y 전극 라인들(Y1, ..., Yn)에 접지 전압(VG)의 주사 신호가 순차적으로 인가됨에 따라, 원활한 어드레싱이 수행될 수 있다. 각 어드레스 전극 라인(AR1, ..., ABm)에 인가되는 표시 데이터 신호는 표시 셀을 선택할 경우에 정극성 어드레싱 전압(VA)이, 그렇지 않을 경우에 접지 전압(VG)이 인가된다. 이에 따라 접지 전압(VG)의 주사 펄스가 인가되는 동안에 정극성 어드레싱 전압(VA)의 표시 데이터 신호가 인가되면 상응하는 표시 셀에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 표시 셀에서는 벽전하들이 형성되지 않는다. 여기서, 보다 정확하고 효율적인 어드레싱 방전을 위하여, X 전극 라인들(X1, ...Xn)에 제2 전압(VS)이 유지된다.
이어지는 표시-유지 시간(S)에서는, 모든 Y 전극 라인들(Y1, ...Yn)과 X 전극 라인들(X1, ...Xn)에 제2 전압(VS)의 표시-유지 펄스들이 교호하게 인가되어, 상응하는 어드레싱 시간(A)에서 벽전하들이 형성된 표시 셀들에서 표시-유지를 위한 방전을 일으킨다.
도 5를 참조하면, 본 발명에 따른 방전 표시 장치로서의 플라즈마 표시 장치는 플라즈마 표시 패널(1), 영상 처리부(56), 논리 제어부(62), 어드레스 구동부(53), X 구동부(54), Y 구동부(65), 및 전원 공급부(61)를 포함한다.
플라즈마 표시 패널(1)에 대해서는 도 1 및 2를 참조하여 설명한 바와 같다. 영상 처리부(56)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(62)는 영상 처리부(56)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX )을 발생시킨다.
어드레스 구동부(53)는, 논리 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호들을 발생시키고, 발생된 표시 데이터 신호들을 어드레스 전극 라인들(도 1의 AR1, AG1, ..., AGm , ABm)에 인가한다. X 구동부(54)는 논리 제어부(62)로부터의 구동 제어 신호들(SA, SY, S X)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들(도 1의 X1, ...Xn)에 인가한다. Y 구동부(55)는 논리 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX )중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들(도 1의 Y1, ...Yn)에 인가한다.
전원 공급부(61)는 각 구동부(53, 54, 55)에 구동 전위들(VA, VSCAN, VS , VSET)을 공급한다. 보다 상세하게는, Y 구동부(55)에 유지-방전 전위(VS), 추가 전위(VSET), 및 주사-바이어스 전위(VSCAN)가, 어드레스 구동부(53)에 어드레싱 전위(VA)가, 그리고 X 구동부(54)에 유지-방전 전위(VS)가 각각 공급된다. 유지-방전 전위(VS)는 X 구동부(54)와 Y 구동부(55)에서 자주 사용되므로 주 전위에 해당된다. 어드레싱 전위(VA)도 어드레스 구동부(53)에서 자주 사용되므로 주 전위에 해당된다. 하지만, 추가 전위(VSET) 및 주사-바이어스 전위(VSCAN)는 Y 구동부(55)에서 자주 사용되지 않으므로 보조 전위들에 해당된다(도 4 참조). 여기에서, 주 전위인 어드레싱 전위(VA)가 하강됨에 의하여 보조 전위인 주사-바이어스 전위(VSCAN)가 발생되고, 주 전위인 유지-방전 전위(VS)가 상승됨에 의하여 보조 전위인 추가 전위(VSET)가 발생된다. 이에 따라, 전원 공급부(61)의 내부 회로가 단순해지므로, 플라즈마 표시 장치의 제조 비용이 절감되고 동작의 안정성이 증진될 수 있다.
도 6을 참조하여 도 5의 전원 공급부(61)는 스위칭 모드 파워 써플라이(SMPS, 612), 보조 하강 회로(613), 및 보조 상승 회로(614)를 포함한다. 스위칭 모드 파워 써플라이(SMPS, 612)는 주 전위들인 어드레싱 전위(VA)와 유지-방전 전위(VS)를 발생시킨다. 보조 하강 회로(613)는 주 전위인 어드레싱 전위(VA)를 하강시킴에 의하여 보조 전위인 주사-바이어스 전위(VSCAN)를 발생시킨다. 보조 상승 회로(614)는 주 전위인 유지-방전 전위(VS)를 상승시킴에 의하여 보조 전위인 추가 전위(VSET)를 발생시킨다. 이에 따라, 스위칭 모드 파워 써플라이(SMPS, 612)에서 보조 전위들(VSCAN, VSET)을 발생시키지 않으므로, 스위칭 모드 파워 써플라이(SMPS, 612)의 내부 회로가 단순해진다. 이에 따라, 플라즈마 표시 장치의 제조 비용이 절감되고 동작의 안정성이 증진될 수 있다.
도 7을 참조하면, 도 6의 보조 하강 회로(613)는 전류-방향 제어용 다이오드(71), 전압 하강용 제너 다이오드(72), 및 캐페시터(73)를 포함한다. 전류-방향 제어용 다이오드(71)의 에노드는 주 전위인 어드레싱 전위(VA)의 입력단에 연결된다. 전류-방향 제어용 다이오드(71)의 캐소드는 전압 하강용 제너 다이오드(72)의 캐소드와 연결된다. 전압 하강용 제너 다이오드(72)의 에노드와 캐페시터(73)의 일측 전극은 보조 전위인 주사-바이어스 전위(VSCAN)의 출력단에 연결된다. 캐페시터(73)의 타측 전극은 접지된다.
주 전위인 어드레싱 전위(VA)가 전류-방향 제어용 다이오드(71)의 에노드에 인가되면, 점선 화살표 방향으로 전류가 흐른다. 이에 따라, 주 전위인 어드레싱 전위(VA)가 제너 다이오드(72)의 항복(breakdown) 전위만큼 하강됨에 의하여 주사-바이어스 전위(VSCAN)가 발생된다. 여기에서, 전류-방향 제어용 다이오드(71)에 강하(drop)된 낮은 전압을 무시하고, 제너 다이오드(72)의 항복 전위를 VZ라 하면, 주사-바이어스 전위(VSCAN)는 아래의 수학식 1에 의하여 설정된다.
도 8 및 9를 참조하여 도 6의 보조 상승 회로(614)를 설명하면 다음과 같다.
보조 상승 회로(614)는 전류-방향 제어용 다이오드(81), 전압 조정용 제너 다이오드(82), 캐페시터(83), 제1 스위치로서의 제1 FET(Field Effect Transistor, 84), 및 제2 스위치로서의 제2 FET(85)를 포함한다. 전류-방향 제어용 다이오드(81)의 에노드는 주 전위인 유지-방전 전위(VS)의 입력단에 연결된다. 전류-방향 제어용 다이오드(81)의 캐소드는 전압 조정용 제너 다이오드(82)의 캐소드와 연결된다. 전압 조정용 제너 다이오드(82)의 에노드와 캐페시터(83)의 일측 전극은 보조 전위인 추가 전위(VSET)의 출력단에 연결된다. 물론, 전압 조정용 제너 다이오드(82)가 필요하지 않은 경우, 전류-방향 제어용 다이오드(81)의 캐소드가 추가 전위(VSET)의 출력단에 연결된다. 제1 FET(84)의 드레인(drain)과 제2 FET(85)의 소오스(source)는 캐페시터(73)의 타측 전극에 각각 연결된다. 제1 FET(84)의 소오스는 접지되고, 게이트(gate)에는 제1 스위칭 제어 신호(S1)가 인가된다. 제2 FET(85)의 드레인은 주 전위인 유지-방전 전위(VS)의 입력단에 연결되고, 게이트에는 제2 스위칭 제어 신호(S2)가 인가된다.
초기화 시간(tS~tD)에 있어서, 제1 스위칭 제어 신호(S1)가 높은 논리 전압(VH)이 되고 제2 스위칭 제어 신호(S2)가 낮은 논리 전압(VL)이 된다. 이에 따라, 제1 FET(84)가 턴-온(turn-on)되고 제2 FET(85)가 턴-오프(turn-off)됨에 따라 주 전위인 유지-방전 전위(VS)에 의하여 캐페시터(83)가 충전된 상태가 된다. 여기에서, 전류-방향 제어용 다이오드(81)에 강하(drop)된 낮은 전압을 무시하고, 제너 다이오드(82)의 항복 전위를 VZ라 하면, 캐페시터(83)의 1차 충전에 의한 상기 추가 전위(VSET)는 아래의 수학식 2에 의하여 설정된다.
초기화 시간(tS~tD)이 종료된 후의 나머지 시간인 구동 시간(tD~t E)에 있어서, 제2 스위칭 제어 신호(S2)가 높은 논리 전압(VH)이 되고 제1 스위칭 제어 신호(S1)가 낮은 논리 전압(VL)이 된다. 이에 따라, 제2 FET(85)가 턴-온(turn-on)되고 제1 FET(84)가 턴-오프(turn-off)됨에 따라, 주 전위인 유지-방전 전위(VS)가 캐페시터의 상기 타측 전극에 인가됨에 의하여 캐페시터(83)의 충전 전압이 상승된다. 여기에서, 전류-방향 제어용 다이오드(81)에 강하(drop)된 낮은 전압을 무시하고, 제너 다이오드(82)의 항복 전위를 VZ라 하면, 구동 시간(tD~tE)에서의 상기 추가 전위(VSET)는 아래의 수학식 3에 의하여 설정된다.
이상 설명된 바와 같이, 본 발명에 따른 방전 표시 장치에 의하면, 전원 공급부에서, 적어도 한 주 전위가 하강되거나 상승됨에 의하여 적어도 한 보조 전위가 발생된다. 이에 따라, 전원 공급부의 내부 회로가 단순해지므로, 방전 표시 장치의 제조 비용이 절감되고 동작의 안정성이 증진될 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.
도 1은 통상적인 방전 표시 패널로서의 3-전극 면방전 방식의 플라즈마 표시 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 한 표시 셀의 예를 보여주는 단면도이다.
도 3은 본 발명에 따른 방전 표시 장치에서의 구동 방식을 보여주는 타이밍도이다.
도 4는 도 3의 단위 서브-필드에서 도 1의 플라즈마 표시 패널의 전극 라인들에 인가되는 신호들의 파형도이다.
도 5는 본 발명에 따른 방전 표시 장치로서의 플라즈마 표시 장치를 보여주는 블록도이다.
도 6은 도 5의 전원 공급부의 내부 구성을 보여주는 블록도이다.
도 7은 도 6의 보조 하강 회로의 내부 구성을 보여주는 회로도이다.
도 8은 도 6의 보조 상승 회로의 내부 구성을 보여주는 회로도이다.
도 9는 도 8의 스위칭 제어 신호들을 보여주는 타이밍도이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 표시 패널, 10...앞쪽 글라스 기판,
11, 15...유전체층, 12...보호층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광층, 17...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
AR1, ..., ABm...어드레스 전극 라인, Xna, Yna...투명 전극 라인,
Xnb, Ynb...금속 전극 라인, SF1, ...SF8 ...서브필드,
SY...Y 구동 제어 신호, SX...X 구동 제어 신호,
SA...어드레스 구동 제어 신호, 61...전원 공급부,
62...논리 제어부, 53...어드레스 구동부,
54...X 구동부, 55...Y 구동부,
56...영상 처리부.

Claims (9)

  1. 방전 표시 패널, 상기 방전 표시 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 상기 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 상기 구동부들에 구동 전위들을 공급하는 전원 공급부가 구비된 방전 표시 장치에 있어서,
    상기 전원 공급부가 상기 구동부들에서 자주 사용되는 적어도 한 주 전위와 상기 적어도 한 주 전위보다 드물게 사용되는 적어도 한 보조 전위를 상기 구동부들에 공급하고, 상기 적어도 한 주 전위가 하강되거나 상승됨에 의하여 상기 적어도 한 보조 전위가 발생되는 방전 표시 장치.
  2. 제1항에 있어서, 상기 전원 공급부가,
    상기 적어도 한 주 전위를 발생시키는 스위칭 모드 파워 써플라이(SMPS); 및
    상기 적어도 한 주 전위를 하강시키는 적어도 한 보조 하강 회로를 포함한 방전 표시 장치.
  3. 제2항에 있어서, 상기 보조 하강 회로에서,
    상기 어느 한 주 전위가 제너 다이오드의 항복 전압만큼 하강되는 방전 표시 장치.
  4. 제1항에 있어서, 상기 전원 공급부가,
    상기 적어도 한 주 전위를 발생시키는 스위칭 모드 파워 써플라이(SMPS); 및
    상기 적어도 한 주 전위를 상승시키는 적어도 한 보조 상승 회로를 포함한 방전 표시 장치.
  5. 제4항에 있어서, 상기 보조 상승 회로에서,
    상기 어느 한 주 전위에 의하여 캐페시터가 충전된 상태에서, 상기 캐페시터의 낮은 전위에 상기 어느 한 주 전위가 인가됨에 의하여 상기 캐페시터의 충전 전압이 상승되는 방전 표시 장치.
  6. 제5항에 있어서, 상기 보조 상승 회로가,
    전류-방향 제어용 다이오드, 상기 캐페시터, 제1 스위치, 및 제2 스위치를 포함하고;
    상기 전류-방향 제어용 다이오드의 에노드가 상기 주 전위의 입력단에 연결되고,
    상기 전류-방향 제어용 다이오드의 캐소드와 상기 캐페시터의 일측 전극이 상기 보조 전위의 출력단에 연결되며,
    상기 캐페시터의 타측 전극이 상기 제1 및 제2 스위치들의 일단들과 연결되고,
    상기 제1 스위치의 타단이 접지되며,
    상기 제2 스위치의 타단이 상기 주 전위의 입력단에 연결되는 방전 표시 장치.
  7. 제6항에 있어서,
    상기 전류-방향 제어용 다이오드의 캐소드와 상기 보조 전위의 출력단 사이에 전압 조정용 제너다이오드가 연결된 방전 표시 장치.
  8. 제6항에 있어서,
    상기 제1 및 제2 스위치들이 트랜지스터들인 방전 표시 장치.
  9. 제6항에 있어서,
    초기화 시간에서 상기 제1 스위치가 턴-온(turn-on)되고 상기 제2 스위치가 턴-오프(turn-off)됨에 따라 상기 주 전위에 의하여 상기 캐페시터가 충전된 상태가 되고,
    상기 초기화 시간이 종료된 후의 나머지 시간인 구동 시간에서 상기 제2 스위치가 턴-온(turn-on)되고 상기 제1 스위치가 턴-오프(turn-off)됨에 따라 상기 캐페시터의 상기 타측 전극에 상기 주 전위가 인가됨에 의하여 상기 캐페시터의 충전 전압이 상승되는 방전 표시 장치.
KR1020040018290A 2004-03-18 2004-03-18 전원 공급이 효율적으로 수행되는 방전 표시 장치 KR100615213B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040018290A KR100615213B1 (ko) 2004-03-18 2004-03-18 전원 공급이 효율적으로 수행되는 방전 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040018290A KR100615213B1 (ko) 2004-03-18 2004-03-18 전원 공급이 효율적으로 수행되는 방전 표시 장치

Publications (2)

Publication Number Publication Date
KR20050093065A true KR20050093065A (ko) 2005-09-23
KR100615213B1 KR100615213B1 (ko) 2006-08-25

Family

ID=37274192

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040018290A KR100615213B1 (ko) 2004-03-18 2004-03-18 전원 공급이 효율적으로 수행되는 방전 표시 장치

Country Status (1)

Country Link
KR (1) KR100615213B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100839425B1 (ko) * 2007-04-25 2008-06-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100869809B1 (ko) * 2007-08-08 2008-11-21 삼성에스디아이 주식회사 플라즈마 표시 장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3036296B2 (ja) * 1993-05-25 2000-04-24 富士通株式会社 プラズマディスプレイ装置の電源装置
JPH1026955A (ja) * 1996-07-10 1998-01-27 Fujitsu General Ltd Dc/dcコンバータ搭載pdp表示装置
JPH1185093A (ja) 1997-09-02 1999-03-30 Pioneer Electron Corp 表示パネル駆動装置
KR100385884B1 (ko) * 2001-05-29 2003-06-02 엘지전자 주식회사 플라즈마 디스플레이 패널의 리셋 구동장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100839425B1 (ko) * 2007-04-25 2008-06-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100869809B1 (ko) * 2007-08-08 2008-11-21 삼성에스디아이 주식회사 플라즈마 표시 장치

Also Published As

Publication number Publication date
KR100615213B1 (ko) 2006-08-25

Similar Documents

Publication Publication Date Title
KR100388912B1 (ko) 콘트라스트 향상을 위한 플라즈마 디스플레이 패널의리셋팅 방법
US7532178B2 (en) Display panel driving apparatus
KR100457620B1 (ko) 캐페시터를 이용하여 주사 동작을 수행하는 3-전극플라즈마 디스플레이 패널의 구동 장치
KR100615213B1 (ko) 전원 공급이 효율적으로 수행되는 방전 표시 장치
KR100502355B1 (ko) 어드레스 전극 라인들이 전기적으로 플로팅되는 플라즈마디스플레이 패널의 리셋팅 방법, 및 이 리셋팅 방법을사용한 플라즈마 디스플레이 패널의 구동 방법
KR100730158B1 (ko) 구동 장치의 낮은 정격 전압을 위한 방전 디스플레이패널의 구동 방법
KR100553766B1 (ko) 효과적으로 전위들이 차단되는 방전 디스플레이 장치
KR100581912B1 (ko) 효율적으로 전위들이 발생되는 방전 디스플레이 장치
KR100838084B1 (ko) 적응적인 초기화를 수행하는 방전 표시 패널의 구동 방법
KR100911005B1 (ko) 외부 압력에 따라 휘도가 조정되는 방전 디스플레이 장치
KR100603307B1 (ko) 개선된 동작 시퀀스를 가진 방전 표시 장치
KR100522710B1 (ko) 순간적 전원 변동에 대처하는 방전 디스플레이 장치
KR100528931B1 (ko) 리셋 기능이 향상된 방전 디스플레이 장치
KR100719570B1 (ko) 리셋 동작이 안정화된 방전 디스플레이 패널의 구동 장치
KR100795794B1 (ko) 안정적으로 주사 전극 라인들을 구동하는 방전 표시 장치
KR100581917B1 (ko) 효율적으로 전위들이 발생되는 방전 디스플레이 장치
KR20030090373A (ko) 효과적으로 초기화 단계들이 수행되는 플라즈마디스플레이 패널의 구동 방법
KR20050049671A (ko) 누적 동작-시간에 따라 구동 전압들이 변하는 방전 표시장치
KR20080043171A (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20080044996A (ko) 플라즈마 디스플레이 패널의 어드레스 신호 출력 방법
KR20080040277A (ko) 도트 노이즈의 발생을 방지하는 플라즈마 디스플레이 장치
KR20050104218A (ko) 구동 전위들이 온도에 따라 변하는 방전 디스플레이 장치
KR20050110740A (ko) 노이즈 차폐가 효과적으로 수행되는 방전 표시 패널의구동 회로 보드
KR20080042595A (ko) 안정적인 어드레싱을 수행하는 방전 표시 장치
KR20060001358A (ko) 플라즈마 디스플레이 패널의 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090727

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee