KR20050056213A - 인터페이스 집적 회로, 전자 장치, 전자 시스템 및 usb시스템의 인터페이스 집적 회로 동작 방법 - Google Patents

인터페이스 집적 회로, 전자 장치, 전자 시스템 및 usb시스템의 인터페이스 집적 회로 동작 방법 Download PDF

Info

Publication number
KR20050056213A
KR20050056213A KR1020057004941A KR20057004941A KR20050056213A KR 20050056213 A KR20050056213 A KR 20050056213A KR 1020057004941 A KR1020057004941 A KR 1020057004941A KR 20057004941 A KR20057004941 A KR 20057004941A KR 20050056213 A KR20050056213 A KR 20050056213A
Authority
KR
South Korea
Prior art keywords
usb
interface
host
integrated circuit
controller
Prior art date
Application number
KR1020057004941A
Other languages
English (en)
Inventor
치 와이 티
라지브 메타니
Original Assignee
코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리즈케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Publication of KR20050056213A publication Critical patent/KR20050056213A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

USB 접속부를 가진 전자 장치는 프로세서를 구비한 기능 회로와, 프로세서에 연결된 병렬 어드레스/데이터 버스와, 어드레스/데이터 버스와 병렬인 USB 인터페이스를 가진 USB 디바이스 컨트롤러 회로를 포함한다. 이 장치는 한쪽의 USB 접속부와 다른 쪽의 병렬 어드레스/데이터 인터페이스 및 USB 인터페이스 사이에 전기적으로 연결된 인터페이스 집적 회로를 포함한다. 인터페이스 집적 회로는 USB 버스로 접속하기 위한 외부 단자와, USB 인터페이스, 호스트 인터페이스 및 디바이스 인터페이스를 구비하며, USB 호스트 및 USB 디바이스 모두로 송수신할 수 있는 송수신기를 구비한다. USB 인터페이스는 USB 접속부에 연결된다. 디바이스 인터페이스는 외부 USB 디바이스 컨트롤러 회로에 접속된다. 호스트 컨트롤러가 호스트 인터페이스에 연결되고, 병렬 데이터/어드레스 버스를 통해서 프로세서에 연결되어 있다.

Description

인터페이스 집적 회로, 전자 장치, 전자 시스템 및 USB 시스템의 인터페이스 집적 회로 동작 방법{INTERFACE INTEGRATED CIRCUIT DEVICE FOR A USB CONNECTION}
본 발명은 USB 접속부를 다른 회로에 인터페이싱시키는 인터페이스 집적 회로 장치에 관한 것이다.
USB는 PC(개인용 컴퓨터)에 주변 기기를 인터페이싱시키는 대중적인 버스이다. USB란 용어는 "호스트" 또는 "디바이스" 중 하나로서 장치를 정의한다. USB 버스 시스템에서, 이들 장치(즉, PC) 중 하나가 "호스트"로서 기능하고, 다른 장치는 "디바이스"로서 기능한다. 호스트로서 기능하는 장치와, 동시에 디바이스로서 기능하는 장치 중 하나 사이에서 통신이 경로지정된다. 호스트로서 기능하는 장치는 어느 장치가 통신할 지 및 언제 통신할 지를 제어한다.
집적 회로를 가진 USB 장치를 구현하는 데 많은 방식이 수행되었다. 한 방식에서, 장치의 기능 회로(예컨대 디지털 카메라 기능과 같이 버스를 통해서 이용할 수 있는 일부 기능을 수행하는) 및 USB 인터페이스는 같은 집적 회로에 완전히 일체화되어 있다.
제 2 실시예의 방안에서, 기능 회로에는 USB 컨트롤러로서 사용되는 별도의 집적 회로가 추가된다. 이 방안에서, USB 컨트롤러는 전체 USB 프로토콜을 조정하고, 기능 회로는 병렬 어드레스 및 데이터 라인을 사용하는 메모리 매핑 인터페이스와 같은 몇 가지 표준 내부 장치 인터페이스를 통해서, USB 컨트롤러 집적 회로에 인터페이스한다. 이 제 2 방안은 서로 다른 기능 회로와 함께 사용될 수 있는 컨트롤러가 효율적으로 대량 생산될 수 있다는 이점을 갖는다.
제 3 실시예 방안에서, 별도의 송수신기 집적 회로가 사용된다. 이 방안에서, USB 컨트롤러 기능의 대부분은 기능 회로와 일체화되며, USB 통신에 필요한 아날로그 신호 조정만이 송수신기 집적 회로에 의해 조정된다(여기서 사용되는 용어 "아날로그"는 신호가 1 또는 0 중 하나를 나타낸다고 가정해 봤을 때 충분히 설명될 수 없는 신호의 측면을 나타낸다). 이 제 3 방안에서, USB 통신의 대부분의 신호의 주요 특성은 송수신기에 의해 조정된다. 이는 기능 회로 및 컨트롤러를 포함하는 집적 회로에 부과되는 신호 처리 조건을 까다롭지 않게 한다. 따라서 표준 디지털 회로가 이 집적 회로에 대해서 사용될 수 있다.
최근, USB 호스트 및 USB 장치 모두로서 기능할 수 있는 장치가 개발되었다. 예컨대, 이러한 성능을 가진 디지털 카메라는 PC에 대해 주변기기로서 기능하는 디바이스로서 사용될 수도 있고, USB 디바이스 인터페이스를 사용해서 프린터에 인터페이스할 수 있는 호스트로서 사용될 수도 있다.
기존의 알려진, 위에 설명된 종래의 USB 장치의 실시 방안이 이러한 호스트/디바이스 장치에도 적용되었다. 특히, 제 3 방안에서, 송수신기 집적 회로는 USB 컨트롤러, 호스트 컨트롤러 인터페이스 및 호스트와 디바이스 컨트롤러 각각에 접속하기 위한 슬레이브 컨트롤러 인터페이스를 구비한 이른바 OTG(On the Go) 송수신기까지 확장되었다. 이러한 송수신기를 사용해서, USB 접속부는 종래의 호스트 및 디바이스 제어기에 인터페이스되어서 USB 통신의 시퀀싱을 제어할 수 있다.
제 2 방안에서, 호스트 및 디바이스 컨트롤러는 송수신기 회로와 집적되었으며, 이 집적 회로는 기능 회로에 접속하기 위한 내부 장치 표준 인터페이스를 제공한다. 따라서, 집적 회로는 호스트 및 디바이스 모두가 동작하는 동안 USB 통신의 시퀀싱을 제어한다. USB로 특정되지 않는 현재의 기능 회로들이 표준 인터페이스(예컨대, 메모리 매핑)를 통해서 USB 시스템에 용이하게 인터페이스되어서 이 장치가 호스트 또는 디바이스로 선택적으로 동작하게 할 수 있다. 마지막으로 제 1 방안에서, 집적 회로는 호스트 및 장치 모두로서 기능할 수 있는 장치에서, 송수신기, 호스트 컨트롤러, 장치 컨트롤러 및 기능 회로 모두를 포함하도록 특별히 설계될 수 있다.
이들 방식은 모두 USB 디바이스 컨트롤러는 제공하지만 USB 호스트 컨트롤러는 제공하지 않아서, 현재의 집적 회로의 성능을 완전히 이용하고 있지 못하다는 단점을 갖고 있다.
도 1은 본 발명에 따른 집적 회로를 개략적으로 도시하는 도면,
도 2는 USB 시스템을 도시하는 도면,
도 3은 다른 USB 시스템을 도시하는 도면.
특히, 본 발명의 목적은 호스트 및 디바이스 모두로서 기능할 수 있으며, USB 장치 컨트롤러를 제공하는 현재의 회로를 더 완벽하게 사용하는 USB 장치를 제공하는 것이다.
특히, 본 발명의 목적은 현재의 회로가 USB 디바이스 및 USB 호스트 모두로서 기능하는 USB 디바이스 성능을 가질 수 있게 하는 인터페이스 집적 회로를 제공하는 것이다.
본 발명은 청구한 1에 따른 집적 회로를 제공한다. 이 집적 회로는 장치 내부에서 사용하는 표준 인터페이스를 구비하고 있지만, 외부 USB 디바이스 컨트롤러에는 접속하지 않는 송수신기 회로 및 USB 호스트 컨트롤러를 포함한다. 즉, 호스트 기능 면에서, 집적 회로는 완전한 USB 인터페이스로서 기능하는 반면에 디바이스 기능 면에서는 그 외부 단자들 사이에 단순한 송수신기 기능만 제공한다. 따라서, 고정된 디바이스 컨트롤러 및 표준 내부 장치 버스를 가진 기능 회로가 호스트 및 디바이스 모두로서 집적 회로를 통해서 USB 버스에 인터페이스될 수 있다. 집적 회로는 기능 회로로부터 USB 접속부로 2개의 액세스 경로가 존재하는, 즉 USB 디바이스 호환 가능 신호만 통과시키는 제 1 경로와, 이 제 1 경로에 병렬로 USB 호환가능 신호를 생성하는 비-USB 표준 인터페이스를 제공하는 제 2 경로가 존재하는 새로운 구조적인 개념을 지원한다.
일 실시예에서, 집적 회로의 외부 단자에 접속된 디바이스 인터페이스는 적어도 2개의 인터페이스로 이루어지며, 이는 외부 아날로그 인터페이스(이 인터페이스와 디바이스 컨트롤러 사이에 USB 송수신기가 필요하다는 견지에서) 및 디지털 인터페이스(이 인터페이스와 디바이스 컨트롤러 사이에 송수신기가 필요없다는 견지에서)를 포함한다. 따라서, 집적 회로는 디바이스 컨트롤러로의 고정된 송수신기를 사용하면서, 그리고 사용하지 않으면서 모두 현재의 회로를 지원한다.
본 발명에 따른 집적 회로의 이러한 유익한 측면은 다음 도면을 사용해서 더 상세하게 설명될 것이다.
도 1은 인터페이스 집적 회로(10)의 외부 단자에 연결하기 위한 USB 접속부 D+, D-, Vbus, 메모리 매핑된 인터페이스(160) 및 USB 디바이스 컨트롤러 인터페이스(140, 142, 144)를 가진 인터페이스 집적 회로(10)를 개략적으로 도시하고 있다. 또한, 도시되어 있지는 않지만, 인터페이스 집적 회로(10)는 바람직하게는 전원 접속부, 리셋 접속부 및 클록 신호를 생성하는 입력단을 구비하고 있다.
인터페이스 집적 회로(10)는 USB 호스트 컨트롤러(12), OTG USB 송수신기(14), CPU 버스 인터페이스 장치(16) 및 OTG("On the Go") 제어 회로(18)를 포함한다. USB 접속부의 데이터 라인(D+, D-)은 송수신기(14)에 연결되어 있다. OTG 제어 회로(18)는 USB 라인 Vbus에 연결된 전하 펌프 회로(도시 생략) 및 OTG-USB 라인 ID에 연결된 입력단을 포함한다. 또한, OTG 제어 회로(18)는 OTG-USB 호스트 협상 프로토콜 및 USB 세션 요구 프로토콜을 수행하는 상태 정보 및 제어 비트를 저장하는 레지스터를 포함한다. USB 호스트 컨트롤러(12)는 CPU 버스 인터페이스 장치(16)를 통해서 메모리 매핑 인터페이스(160)에 연결된다. 송수신기(14)는 USB 디바이스 컨트롤러 인터페이스(140, 142, 144)에 연결된다.
인터페이스 집적 회로(10)는 USB 호스트 컨트롤러(12)에 접속된 클록 회로(120) 및 버퍼 메모리 회로를 포함한다. 메모리 매핑된 버스 인터페이스(160)는 인터페이스 집적 회로(10)의 외부 단자들 및 CPU 버스 인터페이스 장치(16)에 연결된, 서로 병렬인 양방향 데이터 라인(163), 어드레스 라인(164), 판독/기록 제어 라인(165, 166)을 포함한다.
인터페이스 집적 회로(10)는 USB 접속부 D+, D-, Vbus에서 USB 호스트 기능 및 USB 디바이스 기능을 교대로 제공하는 데 사용될 수 있는 USB 접속부로의 인터페이스를 제공한다. ID 라인은 USB 호스트로서의 동작이 필요하거나 USB 디바이스로서의 동작이 필요하면, 인터페이스 집적 회로(10)에 신호를 전송할 때 사용된다. USB 호스트로서의 동작이 필요하면, 인터페이스 집적 회로(10)는 내부 USB 호스트 컨트롤러(12)를 사용해서 USB 통신을 제어한다. USB 디바이스로서의 동작이 필요하면, 인터페이스 집적 회로(10) 외부의 회로(도시 생략)에 대한 USB 제어는 남겨둔 채, 인터페이스 집적 회로(10)는 몇 가지 신호 처리 이후에 USB 통신을 USB 디바이스 컨트롤러 인터페이스(140, 142, 144)로 라우팅한다.
도 2는 디바이스 기능이 제공되는 USB 시스템을 도시하고 있다. 이 USB 시스템은 USB 디바이스로서 기능하는 제 1 장치(22:예컨대 디지털 카메라) 및 USB 호스트 디바이스로서 기능하는 제 2 장치(24:예컨대 PC)를 포함한다. 제 1 장치(22)는 도 1에 도시된 인터페이스 집적 회로(10) 및 기능 집적 회로(20)를 포함한다. 제 2 장치(24)는 많은 USB 포트(26a-c)를 구비하고 있으며(분명하게 하기 위해서 하나의 라인이 각각의 포트(26a-c)로의 접속을 상징적으로 나타내고 있지만), 그 중 하나, 여기서는 26a는 인터페이스 집적 회로(10)의 USB 접속을 통해서 제 1 장치(22)에 연결되어 있다. 다른 포트(26b-c)는 다른 장치(도시 생략)에 연결될 수 있다.
기능 집적 회로(20)는 일부 기능(카메라 이미지의 픽셀값을 샘플링 및/또는 저장하는 것과 같은)을 수행하기 위해 CPU(200), USB 장치 컨트롤러(202) 및 기능 회로(204)를 포함한다. USB 디바이스 컨트롤러(202)는 CPU(200)와 인터페이스 집적 회로(10)의 USB 장치 인터페이스 사이에 연결된다. 기능 회로(204)는 CPU(200)에도 연결된다. CPU(200)는 메모리 매핑된 인터페이스(160)에 연결된다. 기능 집적 회로 내에서, 메모리 매핑된 인터페이스(160)는 인스트럭션 메모리(도시 생략), 데이터 메모리(도시 생략), 기능 회로(204) 및 디바이스 컨트롤러(202) 등과 같은 다른 유닛과 연결될 수 있다.
본 발명의 한가지 중요한 측면은 기능 집적 회로(20)가 USB 호스트 및 USB 디바이스 모두로서 기능할 수 있는 OTG 장치로서가 아니라, 종래의 USB 장치로서 기능하도록 설계된 집적 회로가 될 수 있다는 점이다. 기능 집적 회로(20)를 인터페이스 집적 회로(10)를 통해서 USB 접속부에 접속시킴으로써, 종래의 기능 집적 회로가 OTG를 지원하는, 즉 USB 호스트 및 USB 디바이스 모두로서 기능할 수 있는 장치(22)에서 사용될 수 있다. 도 2에는, USB 디바이스로서 기능하는 것이 도시되어 있다.
동작시에, 제 2 장치(24)는 포트(26a-c) 중 USB 통신이 일어날 하나를 선택하고, 제 1 장치(22)가 데이터를 어느 방향으로 송수신할지를 제어하면서 USB 호스트로서 기능한다. 송수신기(14)는 종래의 USB-OTG 송수신기(USB On The Go)로, 그 자체가 이미 알려져 있으며, 디바이스 컨트롤러(202)와 제 2 장치(24) 사이에서 USB 신호를 송수신한다. 인터페이스 집적 회로(10)의 송수신기(14)는 호스트(제 2 장치(24))의 존재를 아날로그 검출하고, 데이터 라인 D+, D- 상의 차동 신호 사이의 변환을 싱글 엔디드(single ended) 디지털 신호로 샘플링하며, 호스트 장치(24)로 전송할 때 디바이스 컨트롤러(202)로부터 USB 신호로 싱글 엔디드 신호를 변화하는 등과 같은 USB 신호 중 "아날로그" 신호 처리를 조정한다. 송수신기(14)와 USB 디바이스 컨트롤러(202) 사이의 통신에 사용될 수 있는 신호 라인의 조합의 예는
OE_Tp_Int_N
VM
VP
RCV
SE0_VM
DAT_VP
이다.
VM 및 VP 라인(인터페이스 집적 회로로부터의 출력 라인인)은 USB 접속의 D- 및 D+ 라인의 싱글 엔디드 값을 반영한다. 이들 신호 라인은 인터페이스 집적 회로(10) 내의 모드 선택 레지스터(도시 생략)의 컨텐츠의 제어 하에서 많은 모드 중 선택된 하나로 동작하도록 제어될 수 있다. 이 모드는 차동 USB 시그널링 모드(VP_VM) 및 싱글 엔디드 시그널링 모드(DAT_SE) 및 단방향, 양방향 모드를 포함한다. 제 1 모드(DAT_SE0)에서, DAT_VP, SE0_VM 라인은 다음과 같이 사용된다.
DAT_VP 라인은 송수신기에 싱글 엔디드 데이터를 전송하거나(OE_TP_INT_N = 로우일 때) 송수신기로부터 싱글 엔디드 데이터를 수신할 때(OE_TP_INT_N = 하이일 때) 사용된다.
SE0_VM 핀은 송수신기의 D+/- 출력을 싱글 엔디드 제로 (SE0) 상태가 되게 하거나(OE_TP_INT_N = 로우일 때), D+/- 라인이 모두 로직 로우라는 것을 나타내는 데 사용된다(OE_TP_INT_N = 하이일 때).
제 2 모드(VP_VM)에서, DAT_VP, SE0_VM 및 RCV 핀이 다음과 같이 사용된다.
DAT_VP 핀은 D+ 핀의 레벨을 유도하는 데(OE_TP_INT_N = 로우일 때), 또는 D+ 핀의 로직 레벨을 나타내는데(OE_TP_INT_N = 하이일 때) 사용된다.
SE0_VM 핀은 D- 핀의 레벨을 유도하는 데(OE_TP_INT/ = 로우일 때) 또는 D-핀의 로직 레벨을 나타내는 데(OE_TP_INT/= 하이일 때) 사용된다.
RCV 핀은 항상 출력으로 송수신기 회로의 차동 수신기(도시 생략)로부터 나온다.
단방향 모드에서, DAT_VP 및 SE0_VM은 항상 인터페이스 집적 회로(10)의 입력이다. 양방향 모드에서 이들 신호의 방향(입력 또는 출력)은 OE_TP_INT_N의 값에 따라 달라진다(제 1 및 제 2 모드에서 설명된 바와 같이). 또한 UART(Universal Asynchronous Receiver/Transmitter) 인터페이스 모드가 사용될 수도 있으며, 여기서 DAT_VP 및 SE0_VP는 수신 (RXD) 라인 및 전송 (TXD) 라인으로서 각각 사용된다.
기능 집적 회로(20)에서, 종래의 USB 디바이스 컨트롤러(202)인 디바이스 컨트롤러(202)가 이들 신호를 처리하고, CPU와 통신해서 호스트 장치(24)로부터 데이터 및/또는 커맨드를 통신하거나 호스트 장치(24)에 전송될 데이터를 획득한다. 메모리 매핑된 인터페이스(160)를 통한 기능 집적 회로(20)와 인터페이스 집적 회로(10) 사이의 접속은 디바이스 장치로서 동작하는 동안에는 사용될 필요가 없다. USB 접속을 위한 모든 통신은 이 경우 디바이스 컨트롤러 인터페이스(140)를 통한 디바이스 컨트롤러(202)를 거쳐서 이루어진다.
도 3은 제 1 장치(22)가 어떻게 USB 호스트로서 사용될 수 있는지 도시하고 있다. 이 경우, 인터페이스 집적 회로(10)의 USB 접속은 USB 디바이스로서 기능하는 제 3 장치(30)의 USB 인터페이스(32)에 연결된다. 이 경우, CPU(200)에 의해 수행되는 컴퓨터 프로그램이 데이터 또는 커맨드가 기록 또는 판독되어야 한다는 것을 나타내면, 기능 집적 회로(20)의 CPU(200)는 메모리 매핑된 인터페이스(160)를 통해서 호스트 컨트롤러(12)에 대해 정보를 기록하고 판독한다. 호스트 컨트롤러(12), OTG USB 송수신기(14) 및 OTG("On The Go") 제어 회로(18)는 USB 호스트로서의 인터페이스 집적 회로(10)의 USB 접속을 통해서 데이터 및 커맨드를 통신한다. 이는 기존의 방법으로 행해진다. 호스트 컨트롤러(12)는 스케쥴링을 제어한다. OTG 제어 회로(18)는 전하 펌프를 동작시켜서 전원을 인터페이스 집적 회로의 USB 접속부의 Vbus 라인에 공급한다(실제로 USB 디바이스로 동작할 때는 이러한 전원은 공급되지 않는다). USB 호스트로 동작하는 동안, 디바이스 컨트롤러 인터페이스(140)는 사용될 필요없다. USB 접속을 통한 통신의 모든 정보는 메모리 매핑된 인터페이스(160)를 통해서 기능 집적 회로(20)와 인터페이스 집적 회로(10) 사이에서 전송된다.
인터페이스 집적 회로가 가능한 통신의 일부에 대해서는 컨트롤러가 기능하고, 가능한 통신의 다른 부분에 대해서는 송수신기로만 기능하는(각각 USB 호스트로서 및 USB 디바이스로서), 이종 인터페이스를 구현한다는 것을 이해할 것이다. 또한, 하나의 USB 접속으로부터의 USB 통신을 위해서, 인터페이스 집적 회로(10)와 기능 집적 회로(20) 사이의 적어도 2개의 인터페이스, 즉 기능 집적 회로(20) 내의 USB 디바이스 컨트롤러(202)로의 전용 인터페이스 하나와, 다목적 인터페이스(160) 하나가 제공된다. 따라서, 기능 집적 회로가 원래 USB 디바이스로서만 동작하고, USB 호스트로서는 동작하지 않도록 설계되었지만, USB 호스트로서 그리고, USB 디바이스로서 번갈아서 기능 집적 회로를 사용할 수 있게 되었다. 추가적인 디바이스 컨트롤러가 인터페이스 집적 회로(10)에 필요없게 되어서, 인터페이스 집적 회로(10)에 필요한 실리콘 면적을 감소시킨다.
도 1에 도시된 바와 같이, 아날로그 USB 신호 라인(142, 144: USB 송수신기와 통합된 디바이스 컨트롤러를 사용해서 기능 집적 회로로의 인터페이싱을 가능하게 하는 D+ 및 D-와 같이)을 포함하는 제 3 인터페이스(142, 144)가 인터페이스 집적 회로(10)에 설치되는 것이 바람직하다. 인터페이스 집적 회로(10)의 USB 송수신기(14)는 디바이스로 동작하는 경우에 USB 접속 D+, D-로부터 이 인터페이스(142, 144)로 아날로그 신호를 전송한다. 이 인터페이스 집적 회로(10)는 자신의 디바이스 컨트롤러용으로 고정된 송수신기를 갖고 있고, 갖고 있지 않는 서로 다른 타입의 기능 집적 회로를 제공한다.
도시된 바와 같이 모든 기능 회로들이 기능 집적 회로(20) 내에 집적되는 것이 바람직하지만, 본 발명을 벗어남 없이 인터페이스 집적 회로(10)가 더 많은 수의 집적 회로에 분산된 기능 회로들과 조합해서 사용될 수 있으며, 기능 회로가 사실상 개개의 구성 요소를 포함할 수 있다는 것을 이해할 것이다. 또한, 디바이스 컨트롤러(202)는 부분적으로 혹은 전체적으로 CPU(200)에 의해 수행된다. 이 경우, CPU(200)는 동작 모드에 따라서(호스트 또는 디바이스) 병렬 인터페이스(160) 또는 전용 USB 인터페이스(140 또는 142, 144)를 통해서 USB 정보를 통신한다.
인터페이스 집적 회로(10)가 서로 다른 속도로 2종 모드 사용을 가능하게 한다는 것에 주의한다. USB 통신은 특히 이른바 전속력 모드(full-speed mode) 및 이른바 고속 모드(high speed mode)(후자가 더 빠르다)로 이루어질 수 있다. 주어진 모드에서의 동작은 관련 모드의 동작으로 모든 동작을 지원하는 호스트 장치 및 디바이스 장치를 필요로 한다. 인터페이스 집적 회로(10)는 기능 회로의 제어하에서 서로 다른 속도 모드 중 선택할 수 있는 하나로 호스트로서 동작하도록 설계될 수도 있고, 디바이스 컨트롤러(202)에 의해 선택된 모드로 디바이스로서 동작하도록 설계될 수도 있다. 따라서, 디바이스 및 호스트로서 각각 동작하는 동안의 속도는 서로 독립적으로 선택될 수 있다.

Claims (6)

  1. USB 접속부를 다른 회로로 인터페이싱시키는 인터페이스 집적 회로 디바이스에 있어서,
    USB 버스에 접속하는 제 1 외부 단자와,
    USB 인터페이스, 호스트 인터페이스 및 디바이스 인터페이스를 구비하며, USB 호스트 및 USB 디바이스 모두로 송수신할 수 있는 송수신기 - 상기 USB 인터페이스는 상기 제 1 외부 단자에 연결됨 - 와,
    상기 디바이스 인터페이스에 연결되어서 외부 USB 디바이스 컨트롤러에 접속하는 제 2 외부 단자와,
    상기 호스트 인터페이스에 연결되고, 병렬 데이터/어드레스 버스를 가진 호스트 컨트롤러와
    상기 병렬 데이터/어드레스 버스에 연결된 제 3 외부 단자
    를 포함하는 인터페이스 집적 회로.
  2. 제 1 항에 있어서,
    상기 디바이스 인터페이스는 각각 외부 송수신기를 사용하거나 사용하지 않으면서 외부 USB 디바이스 컨트롤러에 접속하기 위해서 아날로그 USB 디바이스 인터페이스 및 송수신 디지털 USB 디바이스 인터페이스 모두를 포함하는
    인터페이스 집적 회로.
  3. USB 접속부를 가진 전자 장치에 있어서,
    프로세서를 구비한 기능 회로와,
    상기 프로세서에 연결된 병렬 어드레스/데이터 버스와,
    상기 어드레스/데이터 버스와 병렬인 USB 인터페이스를 가진 USB 디바이스 컨트롤러 회로와,
    한쪽의 상기 USB 접속부와 다른 쪽의 상기 병렬 어드레스/데이터 인터페이스 및 상기 USB 인터페이스 사이에 전기적으로 연결된 인터페이스 집적 회로를 포함하되,
    상기 인터페이스 집적 회로는
    상기 USB 접속부로 접속하기 위한 제 1 외부 단자와,
    USB 인터페이스, 호스트 인터페이스 및 디바이스 인터페이스를 구비하며, USB 호스트 및 USB 디바이스 모두로 송수신할 수 있는 송수신기 - 상기 USB 인터페이스는 상기 제 1 외부 단자에 연결되고, 상기 디바이스 인터페이스는 상기 기능 회로 내의 상기 USB 디바이스 컨트롤러 회로에 접속됨 - 와,
    상기 호스트 인터페이스에 연결되고, 상기 병렬 데이터/어드레스 버스를 통해서 상기 프로세서에 연결되는 호스트 컨트롤러
    를 포함하는 전자 장치.
  4. 제 3 항에 있어서,
    상기 장치는 USB 호스트로 동작할 때는 제 1 속도 모드로 USB 접속을 통해서 상기 호스트 컨트롤러로부터의 USB 통신을 사용하고, USB 디바이스로 동작할 때는 상기 디바이스 컨트롤러에 의해 정해지는 상기 제 1 속도 모드와는 다른 제 2 속도 모드로 상기 USB 접속을 통해서 USB 통신을 사용하는
    전자 장치.
  5. 하나 이상의 USB 버스 접속부, 호스트 장치 및 디바이스 장치를 포함하는 전자 시스템에 있어서,
    상기 호스트 및 상기 디바이스 장치 중 적어도 하나는 프로세서를 구비한 기능 회로와, 상기 프로세서에 연결된 병렬 어드레스/데이터 버스와, 상기 어드레스/데이터 버스와 병렬인 USB 인터페이스를 가진 USB 디바이스 컨트롤러 회로를 포함하고,
    상기 장치는 한쪽의 상기 USB 접속부와 다른 쪽의 상기 병렬 어드레스/데이터 인터페이스 및 상기 USB 인터페이스 사이에 전기적으로 연결된 인터페이스 집적 회로를 포함하되,
    상기 인터페이스 집적 회로는
    상기 USB 버스 접속부로 접속하기 위한 제 1 외부 단자와,
    USB 인터페이스, 호스트 인터페이스 및 디바이스 인터페이스를 구비하며, USB 호스트 및 USB 디바이스 모두로 송수신할 수 있는 송수신기 - 상기 USB 인터페이스는 상기 제 1 외부 단자에 연결되고, 상기 디바이스 인터페이스는 외부 USB 디바이스 컨트롤러 회로에 접속됨 - 와,
    상기 호스트 인터페이스에 연결되고, 상기 병렬 데이터/어드레스 버스를 통해서 상기 프로세서에 연결되는 호스트 컨트롤러
    를 포함하는 전자 시스템.
  6. USB 시스템의 인터페이스 집적 회로를 동작시키는 방법에 있어서,
    상기 인터페이스 집적 회로를 포함하는 장치가 USB 호스트로 동작할 지 USB 디바이스로 동작할 지를 선택한 것을 수신하는 단계와,
    상기 인터페이스 집적 회로 내의 송수신기를 사용해서 USB 신호를 송수신하는 단계와,
    상기 인터페이스 집적 회로 내의 호스트 컨트롤러를 사용해서 상기 송수신기를 통해서 USB 통신을 시퀀싱하고, USB 호스트 동작이 선택되었을 때 USB 송수신된 데이터를 병렬 어드레스 데이터 인터페이스를 통해서 상기 집적 회로 외부의 기능 회로와 통신하는 단계와,
    USB 디바이스 컨트롤러 동작이 필요할 때, USB 신호를 상기 송수신기로부터 상기 집적 회로 외부의 상기 기능 회로 내의 디바이스 컨트롤러로 전송하는 단계를 포함하는
    USB 시스템의 인터페이스 집적 회로 동작 방법.
KR1020057004941A 2002-09-24 2003-09-12 인터페이스 집적 회로, 전자 장치, 전자 시스템 및 usb시스템의 인터페이스 집적 회로 동작 방법 KR20050056213A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SG200200240 2002-09-24
SGPCT/SG02/00240 2002-09-24

Publications (1)

Publication Number Publication Date
KR20050056213A true KR20050056213A (ko) 2005-06-14

Family

ID=37250895

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057004941A KR20050056213A (ko) 2002-09-24 2003-09-12 인터페이스 집적 회로, 전자 장치, 전자 시스템 및 usb시스템의 인터페이스 집적 회로 동작 방법

Country Status (1)

Country Link
KR (1) KR20050056213A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103019640A (zh) * 2012-12-12 2013-04-03 中国航天科工集团第二研究院七〇六所 一种基于网络的嵌入式kvm远程管理设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103019640A (zh) * 2012-12-12 2013-04-03 中国航天科工集团第二研究院七〇六所 一种基于网络的嵌入式kvm远程管理设备
CN103019640B (zh) * 2012-12-12 2015-11-25 中国航天科工集团第二研究院七〇六所 一种基于网络的嵌入式kvm远程管理设备

Similar Documents

Publication Publication Date Title
EP1546898B1 (en) Interface integrated circuit device for a usb connection
US6845420B2 (en) System for supporting both serial and parallel storage devices on a connector
US5619659A (en) System for extending ISA bus without using dedicated device driver software by using E2 P2 interface which provides multiplexed bus signal through standard parallel port connector
CA2297084C (en) A universal serial bus device controller
US5673400A (en) Method and apparatus for identifying and controlling a target peripheral device in a multiple bus system
CA2109682C (en) Multiple bus interface
US5796981A (en) Method and apparatus for providing register compatibility between non-identical integrated circuits
US8180947B2 (en) USB on-the-go controller
US20060106962A1 (en) USB On-The-Go implementation
US6311245B1 (en) Method for time multiplexing a low-speed and a high-speed bus over shared signal lines of a physical bus
US6928505B1 (en) USB device controller
JP2002288112A (ja) 通信制御用半導体装置およびインタフェースシステム
US7383372B2 (en) Bus system, station for use in a bus system, and bus interface
JPH06208548A (ja) スマート・バス制御ユニット
US6425041B1 (en) Time-multiplexed multi-speed bus
KR100579203B1 (ko) 능률화된 ata 장치 초기화 방법 및 장치
US5892930A (en) Target peripheral device detection
KR100801759B1 (ko) 슬레이브의 디버깅 방법 및 시스템
CN109359082B (zh) 一种基于fpga的usb数据实时监听系统及方法
KR20020028534A (ko) 디지털신호 처리 프로세서의 hpi와 dma인터페이스를 가진 pci 버스 컨트롤러
KR20050056213A (ko) 인터페이스 집적 회로, 전자 장치, 전자 시스템 및 usb시스템의 인터페이스 집적 회로 동작 방법
TWI746983B (zh) 讀寫控制系統及其方法
JPH09237248A (ja) データ転送装置
KR100496652B1 (ko) 고성능 병렬신호처리 시스템을 위한 hpi-emif 브릿지
KR920010334B1 (ko) 은행터미널 루프 제어시스템

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application