KR20050049850A - 플라즈마 디스플레이 패널과 그 구동방법 - Google Patents

플라즈마 디스플레이 패널과 그 구동방법 Download PDF

Info

Publication number
KR20050049850A
KR20050049850A KR1020030083604A KR20030083604A KR20050049850A KR 20050049850 A KR20050049850 A KR 20050049850A KR 1020030083604 A KR1020030083604 A KR 1020030083604A KR 20030083604 A KR20030083604 A KR 20030083604A KR 20050049850 A KR20050049850 A KR 20050049850A
Authority
KR
South Korea
Prior art keywords
resolution
signal
plasma display
display panel
synchronization signal
Prior art date
Application number
KR1020030083604A
Other languages
English (en)
Other versions
KR100612301B1 (ko
Inventor
김춘수
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030083604A priority Critical patent/KR100612301B1/ko
Publication of KR20050049850A publication Critical patent/KR20050049850A/ko
Application granted granted Critical
Publication of KR100612301B1 publication Critical patent/KR100612301B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널과 그 구동방법에 관한 것이다. 본 발명에 따른 플라즈마 디스플레이 패널은 입력되는 영상신호로부터 동기신호를 추출하여 해상도를 판단하고, 상기 판단된 해상도에 따라 내부클럭을 변환하여 상기 패널부의 표시규격에 따른 클럭 신호를 생성한다. 이와 같이 하면, 모델별 고유의 타이밍 컨트롤러 없이도 입력되는 신호의 해상도가 변하더라도 이에 대응하는 제어신호를 생성할 수 있다.

Description

플라즈마 디스플레이 패널과 그 구동방법{PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 플라즈마 디스플레이 패널의 해상도 변경에 관한 것이다.
최근 액정 표시 장치(liquid crystal display, LCD), 전계 방출 표시 장치(field emission display, FED), 플라즈마 디스플레이 패널 등의 평면 표시 장치가 활발히 개발되고 있다. 이들 평면 표시 장치 중에서 플라즈마 디스플레이 패널은 다른 평면 표시 장치에 비해 휘도 및 발광효율이 높으며 시야각이 넓다는 장점이 있다. 따라서, 플라즈마 디스플레이 패널이 40인치 이상의 대형 표시 장치에서 종래의 음극선관(cathode ray tube, CRT)을 대체할 표시 장치로서 각광받고 있다.
플라즈마 디스플레이 패널은 외부로부터 입력되는 신호에 따라 영상 데이터와 제어신호를 출력하는 영상부와, 영상부에서 출력된 제어신호에 따라 영상 데이터를 출력하는 로직부와, 출력된 영상 데이터를 복원하는 패널부 및 패널부를 구동하기 위한 구동 신호를 출력하는 구동부를 포함한다.
또한, 영상부는 입력되는 신호를 패널부에 표시하기에 적당한 크기로 스케일링하는 스케일러 칩(scalar chip)을 포함한다. 즉, 영상부로 입력되는 신호는 스칼라칩에 의해 적절한 크기의 신호로 조절되어 제어부로 입력되고, 제어부의 신호에 따라 구동부에서 출력되는 신호에 의해 패널부에 영상이 표시된다.
따라서, 제어부는 패널부에서 표시되는 고유의 해상도에 대응하여 입력되는 영상신호 및 제어신호로부터 구동부의 구동 드라이브를 각각 제어하기 위한 제어신호를 생성하는 컨트롤러를 구비할 필요하다.
그러나, 플라즈마 디스플레이 패널은 VGA(640×480)에서 UXGA(1600×1200)까지의 다양한 디스플레이 포맷이 사용되고 있어서 각 해상도에 따른 타이밍 컨트롤러도 다양하게 요구되었고, 이는 타이밍 컨트롤러 개발에 따른 비용상승이라는 문제점을 안고 있었다. 또한, 하나의 타이밍 컨트롤러를 개발하더라도, 다른 표시규격에 따른 플라즈마 디스플레이 패널에는 적용하지 못하기 때문에 생산성이 저하되고 관리상의 어려움도 많다.
본 발명이 이루고자 하는 기술적 과제는 다양한 표시규격에 따른 제어신호로부터 각각의 표시규격에 따른 타이밍신호를 생성하여 구동하는 플라즈마 디스플레이 패널과 그 구동방법을 제공하는 것이다.
이러한 과제를 해결하기 위한 본 발명의 특징에 따른 플라즈마 디스플레이 패널은 복수의 제1 전극 및 제2 전극을 포함하는 패널부; 입력된 영상신호의 해상도를 측정하고, 상기 측정된 해상도에 따라 내부클럭을 조절하여 상기 패널부의 해상도에 상응하는 클럭을 생성하는 제어부; 및 상기 제어부로부터 출력되는 클럭에 상응하도록 상기 제1 전극 및 제2 전극을 구동하는 구동 펄스를 출력하는 구동부를 포함한다.
상기 제어부는,
입력되는 영상신호로부터 동기신호를 추출하여 해상도를 판단하는 동기 신호 판단부; 및 상기 동기 신호 판단부에서 출력된 해상도에 따라 내부클럭을 변환하여 출력하는 클럭 변환부를 포함한다.
상기 동기신호는 프레임을 구분하는 가로방향의 동기신호와 주사라인을 구분하는 세로방향의 동기신호를 포함하며,
상기 동기신호 판단부는,
상기 가로방향 및 세로방향의 동기신호의 주기를 검출하여 입력되는 영상신호의 해상도를 판단한다.
또한, 상기 클럭 변환부는,
주파수 분주기 또는 주파수 채배기를 이용하여 상기 내부 클럭의 주파수를 조절하여 출력한다.
본 발명의 특징에 따른 플라즈마 디스플레이 패널의 구동방법은 복수의 제1 전극 및 제2 전극으로 형성된 패널부를 포함하는 플라즈마 디스플레이 패널의 구동방법으로서,
a) 입력되는 영상신호로부터 동기신호를 추출하여 해상도를 판단하는 단계; 및 b) 상기 판단된 해상도에 따라 내부클럭을 변환하여 상기 패널부의 표시규격에 따른 클럭 신호를 생성하는 단계를 포함한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
먼저, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치의 개략적인 구조에 대해서 도 1을 참조하여 자세하게 설명한다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치를 나타내는 도면이다.
도 1에 도시한 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치는 플라즈마 패널(100), 어드레스 구동부(200), Y 전극 구동부(320), X 전극 구동부(340) 및 제어부(400)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 배열되어 있는 제1 유지전극(Y1~Yn) 및 제2 유지전극(X1~Xn)을 포함한다.
어드레스 구동부(200)는 제어부(200)로부터 어드레스 구동 제어 신호(SA)를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
Y 전극 구동부(320) 및 X 전극 구동부(340)는 제어부(200)로부터 각각 Y 전극 구동신호(SY)와 X 전극 구동신호(SX)를 수신하여 X 전극과 Y전극에 인가한다.
제어부(400)는 외부로부터 영상신호를 수신하여, 어드레스 구동제어신호(SA), Y 전극 구동신호(SY) 및 X 전극 구동신호(SX)를 생성하여 각각 어드레스 구동부(200), Y 전극 구동부(320) 및 X 전극 구동부(340)에 전달한다.
또한, 제어부(400)는 다양한 표시규격에 따른 제어신호로부터 각각의 표시규격에 따른 타이밍신호를 생성하는 타이밍신호 생성부(410)를 포함한다.
다음, 도 2 및 도 3을 참조하여 본 발명의 실시예에 따른 타이밍 신호 생성부(410)의 구성 및 동작에 대하여 자세하게 설명한다.
도 2는 본 발명의 실시예에 따른 타이밍 신호 생성부(410)의 구조를 나타낸 것이다.
도 2에 도시된 바와 같이, 동기신호 판단부(411) 및 클럭 변환부(412)를 포함한다.
동기신호 판단부(411)는 입력되는 영상 신호로부터 Vsync 신호와 Hsync 신호를 추출하고, Vsync 신호와 Hsync 신호의 주기를 측정하여 영상 신호의 해상도를 판단한다.
Vsync 신호는 프레임을 구분하는 동기신호이고, Hsync 신호는 주사 라인을 구분하는 동기신호이다. 그러므로, Vsync 신호의 입력 주기로부터 세로방향의 신호 크기를 검출하고, Hsync 신호의 입력주기로부터 가로 방향의 신호 크기를 검출하여 입력되는 영상신호의 해상도를 판단한다.
클럭 변환부(412)는 동기신호 판단부(411)로부터 입력된 영상신호의 해상도에 따라 내부 클럭을 조절하여 각각의 표시규격에 따른 클럭 신호를 생성한다. 이때, 주파수 분주기 또는 주파수 채배기를 이용하여 내부 클럭의 주파수를 조절할 수 있다.
도 3은 본 발명의 실시예에 따른 타이밍 신호 생성부(410)의 동작 과정을 나타낸 순서도이다.
도 3에 도시된 바와 같이, 먼저 동기신호 판단부(411)는 입력되는 영상 신호로부터 Vsync 신호와 Hsync 신호를 추출하고(S300), Vsync 신호와 Hsync 신호의 주기를 측정하여 영상 신호의 해상도를 판단한다(S310).
다음, 클럭 변환부(412)는 동기신호 판단부(411)로부터 입력된 영상신호의 해상도에 따라 내부 클럭을 조절하여 각각의 표시규격에 따른 클럭 신호를 생성한다(S320).
마지막으로, 변환된 클럭에 따라 패널을 구동한다(S230). 그러면, 입력되는 신호의 해상도와 관계없이 각각의 모델에 적합한 해상도로 변환되어 영상이 표시된다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명은 이에 한정되는 것은 아니며, 그 외의 다양한 변경이나 변형이 가능하다.
상술한 바와 같이, 본 발명에 따른 타이밍 신호 생성부를 포함하는 플라즈마 디스플레이 패널은 외부에서 입력되는 동기신호를 측정하고 해상도를 판단하여 각 해상도에 맞는 클럭 신호를 생성함으로써 모델별 고유의 타이밍 컨트롤러 없이도 입력되는 신호의 해상도가 변하더라도 이에 대응하는 제어신호를 생성할 수 있다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치를 나타내는 도면이다.
도 2는 본 발명의 실시예에 따른 타이밍 신호 생성부의 구조를 나타낸 도면이다.
도 3은 본 발명의 실시예에 따른 타이밍 신호 생성부(410)의 동작 과정을 나타낸 순서도이다.

Claims (5)

  1. 복수의 제1 전극 및 제2 전극을 포함하는 패널부;
    입력된 영상신호의 해상도를 측정하고, 상기 측정된 해상도에 따라 내부클럭을 조절하여 상기 패널부의 해상도에 상응하는 클럭을 생성하는 제어부; 및
    상기 제어부로부터 출력되는 클럭에 상응하도록 상기 제1 전극 및 제2 전극을 구동하는 구동 펄스를 출력하는 구동부
    를 포함하는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 제어부는,
    입력되는 영상신호로부터 동기신호를 추출하여 해상도를 판단하는 동기 신호 판단부; 및
    상기 동기 신호 판단부에서 출력된 해상도에 따라 내부클럭을 변환하여 출력하는 클럭 변환부
    를 포함하는 플라즈마 디스플레이 패널.
  3. 제2항에 있어서,
    상기 동기신호는 프레임을 구분하는 가로방향의 동기신호와 주사라인을 구분하는 세로방향의 동기신호를 포함하며,
    상기 동기신호 판단부는,
    상기 가로방향 및 세로방향의 동기신호의 주기를 검출하여 입력되는 영상신호의 해상도를 판단하는
    플라즈마 디스플레이 패널.
  4. 제2항에 있어서,
    상기 클럭 변환부는,
    주파수 분주기 또는 주파수 채배기를 이용하여 상기 내부 클럭의 주파수를 조절하여 출력하는
    플라즈마 디스플레이 패널.
  5. 복수의 제1 전극 및 제2 전극으로 형성된 패널부를 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    a) 입력되는 영상신호로부터 동기신호를 추출하여 해상도를 판단하는 단계; 및
    b) 상기 판단된 해상도에 따라 내부클럭을 변환하여 상기 패널부의 표시규격에 따른 클럭 신호를 생성하는 단계
    를 포함하는 플라즈마 디스플레이 패널의 구동방법.
KR1020030083604A 2003-11-24 2003-11-24 플라즈마 디스플레이 패널과 그 구동방법 KR100612301B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030083604A KR100612301B1 (ko) 2003-11-24 2003-11-24 플라즈마 디스플레이 패널과 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030083604A KR100612301B1 (ko) 2003-11-24 2003-11-24 플라즈마 디스플레이 패널과 그 구동방법

Publications (2)

Publication Number Publication Date
KR20050049850A true KR20050049850A (ko) 2005-05-27
KR100612301B1 KR100612301B1 (ko) 2006-08-11

Family

ID=38665493

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030083604A KR100612301B1 (ko) 2003-11-24 2003-11-24 플라즈마 디스플레이 패널과 그 구동방법

Country Status (1)

Country Link
KR (1) KR100612301B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101351046B1 (ko) * 2007-08-13 2014-01-10 엘지전자 주식회사 디스플레이 장치 및 해상도 지원 방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210111395A (ko) 2020-03-02 2021-09-13 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2892010B2 (ja) * 1988-05-28 1999-05-17 株式会社東芝 表示制御方式
JP2950251B2 (ja) 1996-09-30 1999-09-20 日本電気株式会社 画像表示装置
JPH11212525A (ja) 1998-01-29 1999-08-06 Oki Micro Design Miyazaki Co Ltd 液晶表示素子駆動回路及び液晶表示機能付き電子機器
JP2002023715A (ja) 2000-07-12 2002-01-25 Sony Corp 表示制御方法、表示装置および方法、情報処理装置、ならびに、表示装置制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101351046B1 (ko) * 2007-08-13 2014-01-10 엘지전자 주식회사 디스플레이 장치 및 해상도 지원 방법

Also Published As

Publication number Publication date
KR100612301B1 (ko) 2006-08-11

Similar Documents

Publication Publication Date Title
US9082332B2 (en) Mode detecting circuit and method thereof
US8330701B2 (en) Device and method for driving liquid crystal display device
JP2009181139A (ja) フラットパネル表示装置及びその駆動方法
JP5662960B2 (ja) 液晶表示装置及びその駆動方法
JP2007279732A (ja) データ変換装置及びデータ変換方法と、これを用いた映像表示装置の駆動装置及び映像表示装置の駆動方法
JP2007233340A (ja) 液晶表示装置及びその駆動方法
US20070200843A1 (en) Display driving integrated circuit and method of generating system clock signal using oscillator clock signal
US20200105180A1 (en) Display device and driving method
KR101765798B1 (ko) 액정표시장치 및 그 구동방법
US7768577B2 (en) Gamma correction device, gamma correction method thereof, and liquid crystal display device using the same
KR101296622B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20070080170A (ko) 액정 표시 장치 및 그 구동 방법
KR20050023777A (ko) 플라즈마 표시 패널 및 그의 구동 방법
KR100612301B1 (ko) 플라즈마 디스플레이 패널과 그 구동방법
KR101451738B1 (ko) 액정표시장치의 구동 회로 및 방법
JP4175477B2 (ja) 液晶表示装置の駆動装置及び方法
KR101107699B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR101213924B1 (ko) 액정표시장치 및 그의 구동방법
KR100599730B1 (ko) 표시 장치와 그 구동방법
KR101633120B1 (ko) 액정표시장치
KR20070104076A (ko) 화상 표시장치의 구동장치와 그 구동방법
KR102380897B1 (ko) 터치 표시장치 및 그 구동방법
KR101332134B1 (ko) 액정표시장치
KR101332107B1 (ko) 액정표시장치 및 그의 구동방법
KR101683469B1 (ko) 액정표시장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee