KR20050029237A - 무선 송수신기 아키텍쳐 및 방법 - Google Patents
무선 송수신기 아키텍쳐 및 방법 Download PDFInfo
- Publication number
- KR20050029237A KR20050029237A KR1020057001381A KR20057001381A KR20050029237A KR 20050029237 A KR20050029237 A KR 20050029237A KR 1020057001381 A KR1020057001381 A KR 1020057001381A KR 20057001381 A KR20057001381 A KR 20057001381A KR 20050029237 A KR20050029237 A KR 20050029237A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- digital
- phase
- output
- phase synthesizer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/02—Terminal devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/0003—Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
- H04B1/0007—Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at radiofrequency or intermediate frequency stage
- H04B1/001—Channel filtering, i.e. selecting a frequency channel within the SDR system
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/0003—Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/403—Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
- H04B1/406—Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency with more than one transmission mode, e.g. analog and digital modes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/02—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
- H04B7/04—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transceivers (AREA)
Abstract
DSP(digital signal processor)를 구비한 프로세서(120)를 포함하는 무선 통신 디바이스(100)는 송수신기(110)에 연결된다. 송수신기는 전송기 및/또는 수신기에 연결된 하나 이상의 독립적으로 다양한 주파수나 위상 신호 출력을 갖는 디지털-대-위상 합성기를 포함한다. 디지털-대-위상 합성기의 다양한 주파수 및 위상 출력은 대응하는 수신된 신호와 혼합되어 전송을 위해 주파수나 위상 변조 정보 신호를 수용할 수 있다. 진폭 변조 신호들은 가산기에서 합성기 출력을 조합함으로써 극성 변조를 통해 제공될 수 있다.
Description
본 발명은 일반적으로 무선 통신에 관한 것으로, 특히 예컨대 무선 통신 디바이스에서 적응성의 멀티 모드 무선 송수신기 아키텍쳐와, 그 방법에 관한 것이다.
본 발명의 다양한 양상, 특징 및 이점은 본 기술 분야의 숙련자에게는 다음의 상세한 설명 및 첨부 도면을 참고로 고려할 때 용이하게 이해될 것이다.
도 1은 예시적인 통신 디바이스 전기 개요 블럭도이다.
도 2는 예시적인 디지털-대-위상 합성기의 전기 개요 블럭도이다.
도 3은 다수의 출력을 갖는 예시적인 디지털-대-위상 합성기의 전기 개요 블럭도이다.
도 4는 예시적인 무선 수신기의 전기 개요도이다.
도 5는 예시적인 수신기 프로세스 흐름도이다.
도 6은 예시적인 주파수/위상 변조 송신기의 도이다.
도 7은 예시적인 진폭 변조 송신기의 도이다.
도 1은 예컨대 모바일 무선 셀룰러 통신 송수신기 또는 기지국 송수신기와 같은 송수신기(110)를 포함하는 예시적인 통신 디바이스(100)를 도시한다. 다른 실시예에서, 통신 디바이스는 단지 수신기 또는 단지 송신기만으로서, 그 예는 이하 후술된다.
예시적인 통신 디바이스(100)는 송수신기(110)와 연결된 디지털 신호 프로세서(DSP)를 갖는 프로세서(120)를 일반적으로 또한 포함한다. 예시적인 DSP는, 다른 실시예에서 DSP가 이산 컴포넌트이며 일부 실시예에서는 DSP가 요구되지 않는다 할지라도, 프로세서에 일체화된다.
프로세서(120)는 예컨대 RAM 및 ROM을 포함하는 메모리(130), 및 일부 실시예에서는 몇몇 유형의 플레시 메모리와 연결된다. 예시적인 디바이스는 디스플레이(140), 예컨대 저전력 LCD 디스플레이 디바이스를 포함한다. 예시적인 통신 디바이스는 또한 일반적으로 예컨대 문자숫자식 키패드, 스크롤링 및/또는 포인팅 디바이스, 마이크로폰, 오디오 출력, 입출력 신호 포트 등의 입출력 디바이스(130)를 디바이스의 속성에 따라 포함한다.
본 발명의 통신 디바이스는 하나 이상의 고정 또는 가변 주파수와, 송신기 및/또는 수신기, 또는 도 1에 개요적으로 예시된 유형의 송수신기에 연결된 위상 출력을 갖는 디지털-대-위상 합성기를 바람직하게 포함한다.
도 2는 기준 주파수 입력 FREF(212)과 일체형 PLL VCO 신호 출력 FCLK(214)을 가지며, 도 2에서 PLL VCO 신호 출력 FCLK(214)인 기준 주파수 신호 입력의 제어 지연 버전을 발생하는 지연선(220)의 입력에 연결되는, 일체화된 PLL(phase-locked loop) VCO(voltage controlled oscilltor)(210)을 일반적으로 포함하는 디지털-대-위상 합성기(200)를 도시한다.
도 2의 예시적인 실시예에서, 지연선(220)은 직렬로 연결된 복수의 인버터 버퍼(222)를 포함하며, 이들 중 일부만이 참조번호로 식별된다. 지연선(220)의 입력 및 출력은 지연선의 출력에 연결된 입력(232)을 갖는 로우 패스 필터(230) 및 위상 검출기에서 소정의 지연 시간으로 록킹(locking)된다. 위상 검출기 및 로우 패스 필터(230)는 또한 지연선의 입력에 연결된 출력(234)을 포함한다.
일 실시예에서, 지연선은 지연선(220)에 입력되는 VCO 신호 출력 FCLK(214)의 단일 파장으로 튜닝된다. 예시적인 실시예에서, 각각이 31.25 p초 지연을 갖는 32개 버퍼의 직렬 배열은 1.0GHz 입력 클럭 FCLK(214)로 구동되며, 1000.0p초의 전체 지연으로 록킹된다.
디지털-대-위상 합성기 및 지연 록킹된 루프 회로는 공동출원중인 다음의 미국특허출원에 개시되며, 이는 본 명세서에 참고로 합체된다(미국특허출원 제09/633,705(2000.8.7 출원; "디지털-대-위상 변환기") , 제09/780,077(2001.2.9 출원; "소팅된 탭을 갖는 지연선에 기초한 직접 디지털 합성기"), 제10/000,914(2001.11.2 출원; "캐스케이드된 지연 록킹 루프 회로"), 및 제10/365,558((2001.21.21 출원; "연장된 주파수 범위를 갖는 디지털-대-위상 변환기").
도 2의 예시적인 실시예에서, 지연선(220)은 각각의 32개 버퍼들 사이에서 복수의 출력 탭을 포함한다. 각 출력 탭은 선행 출력 탭에 관한 360/32=11.25도의 오프셋을 갖는 1.0GHz 출력 신호를 제공한다. 도 2에서, 멀티플렉서(240)는 지연선(220)과 함께 출력 신호 탭과 연결된 복수의 입력을 포함한다. 디지털 위상 프로세서(250)는 지연선의 출력 탭과 함께 위상 시프팅된 신호의 조합을 선택하는 방식으로 멀티플렉서(240)를 제어하는 출력을 포함하여, 원(original) 입력 클럭 신호 FCLK(214)와는 독립적인 위상 및 주파수 파라미터를 갖는 새로운 출력 신호 FOUT(242)를 생성한다. 디지털-대-위상 합성기의 출력 신호는 변조된 위상 또는 주파수일 수 있으며, 이하 후술되는 송신기 어플리케이션에서 단일성을 갖는다.
디지털-대-위상 합성기는 본 명세서에 참고로 합체되는 공동출원중인 다음의 미국특허출원에 개시되어 있다(미국특허출원 제09/633,705(2000.8.7 출원; "디지털-대-위상 변환기"), 미국특허출원 제09/780,077(2001.2.9 출원; "소팅된 탭을 갖는 지연선을 기초로 한 직접 디지털 합성기"), 및 미국특허출원 제10/365,558(2001.12.21 출원; "연장된 주파수 범위를 갖는 디지털-대-위상 변환기").
본 발명에서 활용되는 유형의 디지털-대-위상 합성기의 디지털 처리 및 탭 선택 윈도우잉은 일반적으로 탭 또는 탭들을 선택할 때와 어느 하나를 선택하는지를 결정하는 단계를 포함한다. 더욱 특히, 탭 신호 출력을 처리하는 입력 클럭 사이클은 주파수 축적기에 의해 결정되며, 위상 축적기는 어느 탭이 출력 경로를 라우팅하는지 결정한다. 선택된 지연 기준 클럭 신호의 라우팅은 연속적인 지연선에 펄싱(pulsing)되거나, 출력 포트는 윈도우 트리거 신호에 의해 제어된다.
디지털-대-위상 합성기의 디지털 처리 및 탭 선택 윈도우잉은 다른 특허출원중에서, 본 명세서에 참고로 합체되는 이하 개시되는 공동출원중인 다음의 미국특허출원에 개시되어 있다(미국특허출원 제10/050,233(2002.1.16 출원; "다수의 출력 및 디지털 변조를 구비한 지연 록킹된 루프 합성기"), 및 미국특허출원 제10/365,558(2001.12.21 출원; "연장된 주파수 범위를 갖는 디지털-대-위상 변환기").
도 3은 단일 지연선(320)을 포함하는 디지털-대-위상 합성기 아키텍쳐(300)를 도시하며, 그 출력 탭은 대응하는 독립 출력 신호 FOUTD, FOUTC, FOUTB 및 FOUTA를 가지며 모두가 독립적으로 제어가능한 주파수 및/또는 위상을 갖는 복수의 병렬 멀티플렉서(346, 344, 342 및 340)에 의해 독립적으로 선택가능하다.
도 4는 전술한 바와 같이, 독립적으로 제어된 주파수 및/또는 위상을 갖는 하나 이상의 출력 및 기준 주파수 입력 FREF를 갖는 디지털-대-위상 합성기(410)를 포함하는 예시적인 무선 수신기(400)이다. 예시적인 디지털-대-위상 합성기는 다수의 신호 출력 FOUT1, FOUT2 및 FOUT3을 포함한다. 수신기(400)는 자립형 수신기 또는 송수신기의 일부일 수 있다.
일 실시예에서, 디지털-대-위상 합성기 출력은 하나 이상의 수신기 안테나에 연결된 대응하는 입력을 갖는 대응하는 혼합기에 연결된다. 도 4에서, 디지털-대-위상 합성기 출력 FOUT1, FOUT2 및 FOUT3은 대응하는 혼합기(420, 422 및 424)에 각각 연결된다. 혼합기(420, 422 및 424)는 대응하는 안테나(430, 432 및 434)에 연결되나, 다른 실시예에서는 2개 이상의 혼합기가 동일한 안테나에 연결된다. 일부 실시예에서는 혼합 이전에 수신된 신호의 증폭 및 주파수 선택이 포함될 수 있다. 또한, 하나 이상의 수신된 신호는 디지털-대-위상 합성기 출력 신호의 직교 컴포넌트로 혼합될 수 잇다.
하나 이상의 혼합기의 출력은 일반적으로 복조기에 연결된다. 도 4에서, 혼합기의 출력은 필터(440, 442 및 444)에 의해 필터링되며, 베이스밴드 프로세서(460, 462 및 464)에 의한 처리 이전에 A/D 컨버터(450, 452 및 454)에서 디지털화된다. 도 4의 예시적인 디지털 수신기 아키텍쳐에서, 베이스밴드 처리는 도 1에 일반적으로 도시된 바와 같이, 디지털 신호 프로세서(DSP)에 의해 수행된다. 다수의 혼합기를 갖는 실시예에서, 베이스밴드 처리는 일체 또는 이산 컴포넌트일 수 있는 하나 이상의 프로세서에 의해 수행될 수 있다.
일부 실시예에서, 도 5의 수신기 프로세스 흐름도에 도시된 바와 같이, 하나 이상의 신호는 블럭 510에서 수신된다. 수신된 신호는 제1 디지털-대-위상 합성기 출력 신호와의 혼합(520)에 의해 다운-컨버팅되며, 다운-컨버팅된 신호는 블럭 530에서 복조된다. 전술한 바와 같이, 수신된 신호 또는 신호들은 증폭되고 혼합 이전에 주파수 선택이 행해진다. 다수의 신호가 수신되는 일부 실시예에서, 제2 신호는 제1 수신 신호를 다운-컨버팅하는 동안 제2 디지털-대-위상 합성기 출력 신호와의 혼합에 의해 다운-컨버팅된다.
다이버시티 수신기 어플리케이션에서, 수신된 신호는 동일 주파수 및 동일 위상을 갖는 제1 및 제2 디지털-대-위상 합성기 출력 신호와 혼합함에 의해 다운-컨버팅된다. 일 실시예에서, 신호는 다이버시티 관계, 예컨대 특정 다이버시티를 갖는 제1 및 제2 안테나에서 수신된다. 다른 다이버시티 수신기 실시예는 본 기술 분야의 숙련자에게 일반적으로 알려진 바와 같이 다이버시티, 일부 형태의 전파 모드 다이버시티, 또는 시간 다이버시티 등을 편광함을 특징으로 한다.
MIMO(multiple input multiple output) 수신기 어플리케이션에서, 수신기의 다른 안테나에서 수신된 신호는 동일 주파수를 갖는 적어도 2개의 디지털-대-위상 합성기 출력 신호로 혼합된다.
적응성 어레이 수신기 어플리케이션에서, 다수의 안테나로 수신된 신호는 동일 주파수를 갖는 대응하는 다수의 디지털-대-위상 합성기 출력 신호로 혼합된다. 적응성 어레이는 수신된 신호로 혼합된 다수의 디지털-대-위상 합성기 출력 신호 중 적어도 하나의 위상을 변경함에 의해 실현된다.
GPS(global positioning system) 인에이블링된 무선 통신 디바이스 및 멀티-시스템 셀룰러 디바이스 및 콤비네이션 WAN(wide area network) 및 셀룰러 통신 디바이스 등의 멀티-모드 수신기 어플리케이션에서 수신기는 다른 주파수를 갖는 다수의 신호를 수신한다. 따라서, 멀티-모드 수신기는 수신된 여러 신호를 처리할 수 있는 하나 이상의 베이스밴드 프로세서를 일반적으로 포함한다. 일부 어플리케이션에서, 수신기는 여러 신호를 수신하는 다른 안테나, 예컨대 GPS 안테나 및 멀티-밴드 셀룰러 안테나를 포함한다. 수신된 신호는 베이스밴드 또는 복조 이전에 다른 주파수 및/또는 위상을 갖는 대응하는 디지털-대-위상 합성기 출력 신호로 혼합된다.
셀룰러 네트워크 이웃(neighbor) 리스트 스캐닝 어플리케이션에서, 다른 주파수를 갖는 적어도 2개의 신호는 다른 주파수를 갖는 대응하는 디지털-대-위상 합성기 출력 신호를 수신하고 이를 혼합한다. 이웃 리스트는 따라서 방송 또는 전용 채널상에서 다른 신호를 수신하는 동안 스캐닝될 수 있다.
도 6은 전송용의 대응하는 안테나(620, 622 및 624)에 연결된 하나 이상의 주파수 또는 위상 변조 신호 출력을 갖는 디지털-대-위상 합성기(610)를 포함하는 예시적인 무선 전송기(600)이다. 송신기는 자립형 디바이스 또는 송수신기의 일부일 수 있다. 디지털-대-위상 합성기의 변조된 신호 출력은 예컨대 도 6의 증폭기(630, 632 및 634)에 의해 전송 이전에 전형적으로 증폭된다. 디지털-대-위상 합성기로부터의 하나 이상의 변조 출력 신호를 갖는 일부 실시예에서, 변조된 출력은 특정 어플리케이션의 요건에 따라 공통 안테나로부터 전송된다.
도 6에서, 디지털-대-위상 합성기(610) 주파수 또는 위상은 전술한 바와 같이 디지털-대-위상 합성기의 지연선을 따라 위상 시프팅된 출력 신호를 선택적으로 태핑함으로서 전송용 하나 이상의 정보 신호를 변조하며, 전술한 하나 이상의 공동특허출원에 명확히 개시되어 있다. 도 6에서, 적응성 어레이 전송기는 전송기에 의해 전송된 적어도 하나의 다수의 주파수 변조 신호의 위상을 변경함에 의해 실현될 수 있다.
도 7은 가산기(720)에 부가된 2개의 주파수 변조된 출력 - 상기 출력은 전송 전에 증폭될 수 있음-을 갖는 디지털-대-위상 합성기(710)를 포함하는 다른 예시적인 무선 전송기(700)이다.
본 발명 및 그 최상 모드로 고려되는 것이 본 기술 분야의 숙련자에게 발명을 사용하고 이용하도록 하는 방식으로 기술된다 할지라도, 여기에 개시된 예시적인 실시예에 대응하는 균등물이 있을 수 있으며, 무수한 변형 및 수정이 첨부된 특허청구범위에 의해 제한되지 않는 본 발명의 범위 및 정신을 벗어남이 없이 이루어질 수 있음을 이해해야 한다.
Claims (35)
- 무선 전송기에서의 방법에 있어서,제1 신호를 수신하는 단계;제1 디지털-대-위상 합성기 출력 신호와 상기 제1 신호를 혼합함으로써 수신된 상기 제1 신호를 다운-컨버팅하는 단계;상기 제1 신호를 수신하면서 제2 신호를 수신하는 단계; 및수신된 상기 제1 신호를 다운-컨버팅하면서 제2 디지털-대-위상 합성기 출력 신호와 상기 제2 신호를 혼합함으로써 수신된 상기 제2 신호를 다운-컨버팅하는 단계를 포함하는 방법.
- 제1항에 있어서,지연선을 따라 탭핑된 복수의 제1 신호를 멀티플렉싱함으로써 상기 제1 디지털-대-위상 합성기 출력 신호를 생성하는 단계; 및지연선을 따라 탭핑된 복수의 제2 신호를 멀티플렉싱함으로써 상기 제2 디지털-대-위상 합성기 출력 신호를 생성하는 단계를 포함하는 방법.
- 제1항에 있어서,제1 안테나에서 상기 제1 신호를 수신하고, 제2 안테나에서 상기 제2 신호를 수신하는 단계를 포함하고,상기 제1 및 제2 디지털-대-위상 합성기 출력 신호는 같은 주파수와 같은 위상을 가지는 방법.
- 제1항에 있어서,제1 안테나에서 상기 제1 신호를 수신하고, 제2 안테나에서 상기 제2 신호를 수신하는 단계로서, 상기 제1 및 상기 제2 디지털-대-위상 합성기 출력 신호들은 상기 같은 주파수를 갖는 단계와,상기 제1 및 상기 제2 디지털-대-위상 합성기 출력 신호들중 적어도 하나의 상기 위상을 변경하여 적응성 어레이를 실현하는 단계를 포함하는 방법.
- 제1항에 있어서,상기 제1 및 상기 제2 신호들은 다른 주파수를 갖고,상기 제1 및 상기 제2 디지털-대-위상 합성기 출력 신호들은 다른 주파수를 갖는 방법.
- 제1항에 있어서,상기 제1 신호는 상기 제2 신호와 같고,제1 주파수에서 상기 제1 신호를 수신하고, 제2 주파수에서 상기 제2 신호를 수신하는 단계를 포함하며,상기 제1 및 상기 제2 디지털-대-위상 합성기 출력 신호들은 같은 주파수를 갖는 방법.
- 제1항에 있어서,상기 제1 신호는 상기 제2 신호와 다른 주파수를 갖고,상기 제1 신호를 수신하면서 상기 제2 신호를 수신함으로써 이웃 리스트를 스캐닝하는 단계를 포함하며,상기 제1 및 상기 제2 디지털-대-위상 합성기 출력 신호들은 다른 주파수를 갖는 방법.
- 제1항에 있어서,상기 제1 신호와 상기 제1 디지털-대-위상 합성기 출력 신호의 직교 컴포넌트를 혼합하는 단계를 포함하는 방법.
- 제1항에 있어서,상기 제1 및 상기 제2 신호와 대응하는 상기 제1 및 상기 제2 고정 주파수 디지털-대-위상 합성기 출력 신호들을 혼합함으로써 수신된 상기 제1 및 상기 제2 신호를 다운-컨버팅하는 단계를 포함하는 방법.
- 무선 송수신기에 있어서,기준 주파수 입력과 복수의 디지털-대-위상 합성기 출력 신호들을 갖는 디지털-대-위상 합성기;안테나;상기 안테나에 연결된 제1 입력을 가진 제1 혼합기로서, 상기 복수의 디지털-대-위상 합성기 출력 신호들중 제1의 출력은 상기 제1 혼합기에 연결된 제1 혼합기;상기 안테나에 연결된 제2 입력을 가진 제2 혼합기로서, 상기 복수의 디지털-대-위상 합성기 출력 신호들중 제2의 출력은 상기 제2 혼합기에 연결된 제2 혼합기; 및복조기를 포함하고,상기 제1 혼합기의 출력은 상기 복조기의 제1 입력에 연결되고, 상기 제2 혼합기의 출력은 복조기의 제2 입력에 연결되는 무선 송수신기.
- 제10항에 있어서,상기 디지털-대-위상 합성기는,기준 주파수 입력과 일체 PLL(phase-locked loop) VCO(voltage controlled oscillator) 신호 출력을 갖는 일체 PLL VCO;상기 일체 PLL VCO 신호 출력에 연결된 지연선 입력을 갖는 지연선;상기 지연선의 출력에 연결된 입력을 가진 위상 검출기로서, 상기 위상 검출기의 출력은 상기 지연선의 입력에 연결된 위상 검출기;상기 지연선을 따라 태핑된 신호에 연결된 복수의 입력을 가지며, 상기 제1 혼합기의 상기 입력에 연결된 복수의 상기 디지털-대-위상 합성기 신호 출력들중 제1의 출력을 갖는 제1 멀티플렉서; 및상기 지연선을 따라 태핑된 신호에 연결된 복수의 입력을 가지며, 상기 제2 혼합기의 상기 입력에 연결된 복수의 상기 디지털-대-위상 합성기 신호 출력들중 제2의 출력을 갖는 제2 멀티플렉서를 포함하는 무선 송수신기.
- 제11항에 있어서, 상기 디지털-대-위상 합성기는 상기 제1 및 상기 제2 멀티플렉서의 입력 제어용 탭 선택기와 디지털-대-위상 프로세서를 포함하는 무선 송수신기.
- 제10항에 있어서, 상기 복수의 디지털-대-위상 합성기 신호 출력중 제1 및 제2 출력은 같은 주파수를 갖는 무선 송수신기.
- 제10항에 있어서, 상기 복수의 디지털-대-위상 합성기 신호 출력중 제1 및 제2 출력은 같은 위상을 갖는 무선 송수신기.
- 제10항에 있어서, 상기 복수의 디지털-대-위상 합성기 신호 출력중 제1 및 제2 출력은 다른 위상을 갖는 무선 송수신기.
- 제10항에 있어서, 상기 복수의 디지털-대-위상 합성기 신호 출력중 제1 및 제2 출력중 하나는 직교 컴포넌트를 포함하는 무선 송수신기.
- 제10항에 있어서, 상기 복조기는 GPS(global positioning system) 베이스밴드 프로세싱부를 포함하고,상기 복조기는 셀룰러 통신 베이스밴드 프로세싱부를 포함하는 무선 송수신기.
- 제10항에 있어서, 상기 복조기는 무선 WAN(wide area network) 베이스밴드 프로세싱부를 포함하고,상기 복조기는 셀룰러 통신 베이스밴드 프로세싱부를 포함하는 무선 송수신기.
- 무선 송수신기에서의 방법에 있어서,제1 신호를 디지털-대-위상 합성기로 변조함으로써 제1 변조 신호를 제공하는 단계; 및상기 제1 변조 신호를 전송하는 단계를 포함하는 방법.
- 제19항에 있어서, 상기 디지털-대-위상 합성기의 지연선을 따라 신호를 선택적으로 탭핑하여 상기 디지털-대-위상 합성기로 상기 제1 신호를 주파수 변조하는 단계를 포함하는 방법.
- 제19항에 있어서, 상기 디지털-대-위상 합성기의 지연선을 따라 신호를 선택적으로 탭핑하여 상기 디지털-대-위상 합성기로 상기 제1 신호를 위상 변조하는 단계를 포함하는 방법.
- 제19항에 있어서, 상기 디지털-대-위상 합성기로 제2 신호를 주파수 변조하여 제2 변조 신호를 제공하는 단계; 및상기 제2 변조 신호를 전송하는 단계를 포함하는 방법.
- 제22항에 있어서,상기 제1 및 상기 제2 위상 변조 신호들을 합산하여 진폭 변조 신호를 제공하는 단계; 및상기 진폭 변조 신호를 전송하는 단계를 포함하는 방법.
- 제22항에 있어서,상기 제1 및 상기 제2 주파수 변조 신호들중 적어도 하나에서의 상기 위상을 변경함으로써 적응성 어레이 전송기를 실현하는 단계를 포함하는 방법.
- 제22항에 있어서, 2개의 터미널 차동 안테나로부터 상기 제1 및 상기 제2 변조 신호를 전송하는 단계를 포함하는 방법.
- 무선 송수신기에 있어서,기준 주파수 입력을 가지며 제1 주파수 변조 신호 출력을 가지는 디지털-대-위상 합성기; 및안테나를 포함하고,상기 디지털-대-위상 합성기의 상기 제1 변조 신호 출력은 상기 안테나에 연결되는 무선 송수신기.
- 제26항에 있어서,상기 디지털-대-위상 합성기는,상기 기준 주파수 입력과 일체 PLL VCO 신호 출력을 갖는 일체형 PLL VCO;상기 일체형 PLL VCO 신호 출력에 연결된 지연선 입력을 갖는 지연선;상기 지연선의 출력에 연결된 입력을 가진 위상 검출기로서, 상기 위상 검출기의 출력은 상기 지연선의 입력에 연결된 위상 검출기;상기 지연선에 연결된 복수의 입력을 가지며, 상기 제1 혼합기의 상기 입력에 연결된 복수의 상기 디지털-대-위상 합성기 신호 출력들중 제1의 출력을 갖는 제1 멀티플렉서; 및상기 지연선에 연결된 복수의 입력을 가지며, 상기 제2 혼합기의 상기 입력에 연결된 복수의 상기 디지털-대-위상 합성기 신호 출력들중 제2의 출력을 갖는 제2 멀티플렉서를 포함하는 무선 송수신기.
- 제26항에 있어서, 상기 디지털-대-위상 합성기는 상기 안테나에 연결된 제2 변조 신호 출력을 가지며, 상기 디지털-대-위상 합성기가 있다면, 상기 제1 및 상기 제2 변조 출력을 주파수 변조하는 무선 송수신기.
- 제28항에 있어서,상기 안테나는 2개의 터미널 차동 안테나인 무선 송수신기.
- 제26항에 있어서,상기 디지털-대-위상 합성기는 제2 주파수 변조 신호 출력을 가지며;상기 무선 송수신기는 입력과 상기 안테나에 연결된 출력을 갖는 가산기를 포함하고,상기 디지털-대-위상 컨버터의 상기 제1 주파수 변조 신호 출력은 상기 가산기의 제1 입력에 연결되며, 상기 디지털-대-위상 컨버터의 상기 제2 주파수 변조 신호 출력은 상기 가산기의 제2 입력에 연결되는 무선 송수신기.
- 무선 송수신기에서의 방법에 있어서,신호를 수신하는 단계;디지털-대-위상 합성기 출력 신호와 상기 신호를 혼합함으로써 수신된 상기 신호를 다운-컨버팅하는 단계; 및상기 다운-컨버팅된 신호를 복조하는 단계를 포함하는 방법.
- 제31항에 있어서,상기 같은 주파수와 위상을 가진 제1 및 제2 디지털-대-위상 합성기 출력 신호들과 상기 신호를 혼합함으로써 수신된 상기 신호를 다운-컨버팅하는 단계를 포함하는 방법.
- 제31항에 있어서,제1 및 제2 분리 안테나들에서 상기 신호를 수신하는 단계;같은 주파수를 갖는 상기 제1 및 상기 제2 디지털-대-위상 합성기 출력 신호를 상기 신호와 혼합하는 단계; 및상기 제1 및 상기 제2 디지털-대-위상 합성기 출력 신호중 적어도 하나의 상기 위상을 변경함으로서 적응성 어레이를 실현하는 단계를 포함하는 방법.
- 제31항에 있어서, 상기 디지털-대-위상 합성기의 지연선을 따라 탭들을 선택함으로써 상기 디지털-대-위상 합성기의 상기 출력 신호를 생성하는 단계를 포함하는 방법.
- 제31항에 있어서,2개의 터미널 차동 안테나에서 제1 및 제2 신호들을 수신함으로써 상기 신호를 수신하는 단계;제1 및 상기 제2 신호와 대응하는 제1 및 제2 디지털-대-위상 합성기 출력 신호를 혼합함으로써 수신된 상기 제1 및 상기 제2 신호를 다운-컨버팅하는 단계; 및상기 다운-컨버팅된 신호들을 복조하는 단계를 포함하는 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/206,706 | 2002-07-26 | ||
US10/206,706 US8340215B2 (en) | 2002-07-26 | 2002-07-26 | Radio transceiver architectures and methods |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20050029237A true KR20050029237A (ko) | 2005-03-24 |
Family
ID=30770350
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020057001381A KR20050029237A (ko) | 2002-07-26 | 2003-07-22 | 무선 송수신기 아키텍쳐 및 방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8340215B2 (ko) |
KR (1) | KR20050029237A (ko) |
CN (1) | CN100399710C (ko) |
AU (1) | AU2003256687A1 (ko) |
TW (1) | TW200412731A (ko) |
WO (1) | WO2004012343A2 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150133231A (ko) * | 2013-03-15 | 2015-11-27 | 슈레 애쿼지션 홀딩스, 인코포레이티드 | 무선 오디오 수신기 시스템 및 방법 |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1502364A4 (en) * | 2002-04-22 | 2010-03-31 | Ipr Licensing Inc | TRANSMITTER-RECEIVER RADIO WITH MULTIPLE INPUTS AND OUTPUTS |
US7391832B2 (en) * | 2003-03-17 | 2008-06-24 | Broadcom Corporation | System and method for channel bonding in multiple antenna communication systems |
US8185075B2 (en) * | 2003-03-17 | 2012-05-22 | Broadcom Corporation | System and method for channel bonding in multiple antenna communication systems |
US7398068B2 (en) | 2003-05-05 | 2008-07-08 | Marvell International Ltd. | Dual antenna system having one phase lock loop |
US20060045198A1 (en) * | 2004-08-30 | 2006-03-02 | Magee David P | Single reference clock design for radios used in wireless MIMO communication systems |
JP4642068B2 (ja) * | 2005-02-03 | 2011-03-02 | パナソニック株式会社 | 送信装置及び無線通信装置 |
US7548188B2 (en) * | 2006-08-07 | 2009-06-16 | Honeywell International Inc. | Precision radio frequency delay device |
US7936833B2 (en) * | 2007-02-28 | 2011-05-03 | Broadcom Corporation | Method and system for efficient transmission and reception of RF energy in MIMO systems using polar modulation and direct digital frequency synthesis |
US8059706B2 (en) * | 2007-09-24 | 2011-11-15 | Broadcom Corporation | Method and system for transmission and/or reception of signals utilizing a delay circuit and DDFS |
US8046621B2 (en) * | 2007-09-24 | 2011-10-25 | Broadcom Corporation | Method and system for generation of signals up to extremely high frequencies using a delay block |
US8160506B2 (en) * | 2007-09-24 | 2012-04-17 | Broadcom Corporation | Method and system for transmission and/or reception of signals up to extremely high frequencies utilizing a delay circuit |
US8447260B2 (en) * | 2007-12-12 | 2013-05-21 | Broadcom Corporation | Method and system for on-demand receiver supply voltage and current |
GB2458908B (en) * | 2008-04-01 | 2010-02-24 | Michael Frank Castle | Low power signal processor |
JP2012023565A (ja) * | 2010-07-14 | 2012-02-02 | Sony Corp | 通信システム並びに通信装置 |
GB2507204B (en) | 2011-06-01 | 2017-10-18 | Hitachi Ltd | Wireless transmitter, wireless receiver, wireless communications system, elevator control system, and transformer equipment control system |
US8831158B2 (en) | 2012-03-29 | 2014-09-09 | Broadcom Corporation | Synchronous mode tracking of multipath signals |
CN103580609B (zh) * | 2012-08-07 | 2017-03-01 | 晨星软件研发(深圳)有限公司 | 二阶互调调制失真的校正装置、系统与校正方法 |
CN107342793B (zh) * | 2016-04-28 | 2021-06-29 | 松下知识产权经营株式会社 | 电力发送装置、电力接收装置以及电力传送系统 |
Family Cites Families (53)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US2674194A (en) * | 1953-02-05 | 1954-04-06 | Reda Pump Company | Combined protecting and coupling unit for liquid-filled submergible electric motors |
US2783400A (en) * | 1955-08-05 | 1957-02-26 | Reda Pump Company | Protecting unit for oil-filled submergible electric motors |
US3741298A (en) * | 1971-05-17 | 1973-06-26 | L Canton | Multiple well pump assembly |
JPS61284125A (ja) * | 1985-06-11 | 1986-12-15 | Nec Corp | ダイバ−シチ受信方式 |
US5099920A (en) * | 1988-03-10 | 1992-03-31 | Warburton James G | Small diameter dual pump pollutant recovery system |
US4934458A (en) * | 1988-03-10 | 1990-06-19 | Warburton James G | Small diameter dual pump pollutant recovery system |
FR2658015B1 (fr) * | 1990-02-06 | 1994-07-29 | Bull Sa | Circuit verrouille en phase et multiplieur de frequence en resultant. |
JPH044615A (ja) * | 1990-04-23 | 1992-01-09 | Pioneer Electron Corp | ラジオ受信機 |
US5068628A (en) * | 1990-11-13 | 1991-11-26 | Level One Communications, Inc. | Digitally controlled timing recovery loop |
US5247469A (en) * | 1991-05-23 | 1993-09-21 | Proxim, Inc. | Digital frequency synthesizer and method with vernier interpolation |
US5239274A (en) * | 1992-05-26 | 1993-08-24 | Digital Equipment Corporation | Voltage-controlled ring oscillator using complementary differential buffers for generating multiple phase signals |
US5451894A (en) * | 1993-02-24 | 1995-09-19 | Advanced Micro Devices, Inc. | Digital full range rotating phase shifter |
US5471659A (en) * | 1993-07-26 | 1995-11-28 | Wong; Danny C. Y. | Dual radio |
US5617451A (en) * | 1993-09-13 | 1997-04-01 | Matsushita Electric Industrial Co., Ltd. | Direct-conversion receiver for digital-modulation signal with signal strength detection |
US5535247A (en) * | 1993-09-24 | 1996-07-09 | Motorola, Inc. | Frequency modifier for a transmitter |
US5561692A (en) * | 1993-12-09 | 1996-10-01 | Northern Telecom Limited | Clock phase shifting method and apparatus |
US5428318A (en) * | 1994-02-15 | 1995-06-27 | At&T Corp. | Voltage controlled ring oscillator producing a sum output |
JP3477803B2 (ja) | 1994-03-18 | 2003-12-10 | ソニー株式会社 | ディレー用デバイス及び遅延位相出力装置 |
US5404943A (en) * | 1994-03-29 | 1995-04-11 | Strawn; Wesley O. | Multiple pump assembly for wells |
US5748683A (en) * | 1994-12-29 | 1998-05-05 | Motorola, Inc. | Multi-channel transceiver having an adaptive antenna array and method |
JPH08195703A (ja) * | 1995-01-17 | 1996-07-30 | Toshiba Corp | 無線通信装置 |
FR2736776B1 (fr) * | 1995-07-13 | 1997-09-26 | Sgs Thomson Microelectronics | Synthetiseur de frequences |
US5805003A (en) * | 1995-11-02 | 1998-09-08 | Cypress Semiconductor Corp. | Clock frequency synthesis using delay-locked loop |
JP3674166B2 (ja) * | 1996-02-14 | 2005-07-20 | ソニー株式会社 | 放送波信号受信装置 |
JP3442924B2 (ja) * | 1996-04-01 | 2003-09-02 | 株式会社東芝 | 周波数逓倍回路 |
JPH1070497A (ja) * | 1996-08-27 | 1998-03-10 | Saitama Nippon Denki Kk | ダイバーシチ方式無線装置の受信信号合成方法 |
KR100214503B1 (ko) * | 1996-09-02 | 1999-08-02 | 구본준 | 피에이엠방식 통신장치의 타이밍 복구회로 |
JP3226807B2 (ja) * | 1996-11-20 | 2001-11-05 | 静岡日本電気株式会社 | 無線呼出システム用の自動周波数補正装置および自動周波数補正方法 |
US5764111A (en) * | 1997-02-18 | 1998-06-09 | Motorola Inc. | Voltage controlled ring oscillator frequency multiplier |
US6044120A (en) * | 1997-05-01 | 2000-03-28 | Lucent Technologies Inc. | Time-varying weight estimation |
US6173432B1 (en) * | 1997-06-20 | 2001-01-09 | Micron Technology, Inc. | Method and apparatus for generating a sequence of clock signals |
US5982213A (en) * | 1997-11-14 | 1999-11-09 | Texas Instruments Incorporated | Digital phase lock loop |
US6119780A (en) * | 1997-12-11 | 2000-09-19 | Camco International, Inc. | Wellbore fluid recovery system and method |
US6385442B1 (en) * | 1998-03-04 | 2002-05-07 | Symbol Technologies, Inc. | Multiphase receiver and oscillator |
US6205193B1 (en) * | 1998-10-15 | 2001-03-20 | Ericsson Inc. | Systems and methods for fast terminal synchronization in a wireless communication system |
US6100735A (en) * | 1998-11-19 | 2000-08-08 | Centillium Communications, Inc. | Segmented dual delay-locked loop for precise variable-phase clock generation |
US6791379B1 (en) * | 1998-12-07 | 2004-09-14 | Broadcom Corporation | Low jitter high phase resolution PLL-based timing recovery system |
US6250390B1 (en) * | 1999-01-04 | 2001-06-26 | Camco International, Inc. | Dual electric submergible pumping systems for producing fluids from separate reservoirs |
US6463266B1 (en) * | 1999-08-10 | 2002-10-08 | Broadcom Corporation | Radio frequency control for communications systems |
DE19946764C2 (de) * | 1999-09-29 | 2003-09-04 | Siemens Ag | Digitaler Phasenregelkreis |
US6556630B1 (en) * | 1999-12-29 | 2003-04-29 | Ge Medical Systems Information Technologies | Dual band telemetry system |
US20020032042A1 (en) * | 2000-02-18 | 2002-03-14 | Poplawsky Ralph C. | Exporting controls to an external device connected to a portable phone system |
US6353649B1 (en) | 2000-06-02 | 2002-03-05 | Motorola, Inc. | Time interpolating direct digital synthesizer |
EP1334537B1 (en) * | 2000-11-17 | 2007-03-21 | EMS Technologies, Inc. | Radio frequency isolation card |
US6466100B2 (en) * | 2001-01-08 | 2002-10-15 | International Business Machines Corporation | Linear voltage controlled oscillator transconductor with gain compensation |
US7154978B2 (en) * | 2001-11-02 | 2006-12-26 | Motorola, Inc. | Cascaded delay locked loop circuit |
US6891420B2 (en) * | 2001-12-21 | 2005-05-10 | Motorola, Inc. | Method and apparatus for digital frequency synthesis |
KR100871205B1 (ko) * | 2002-07-23 | 2008-12-01 | 엘지노텔 주식회사 | 다중 클럭 위상 결정 시스템 |
US7323917B2 (en) * | 2003-09-15 | 2008-01-29 | Texas Instruments Incorporated | Method and apparatus for synthesizing a clock signal having a frequency near the frequency of a source clock signal |
US6995621B1 (en) * | 2003-09-17 | 2006-02-07 | Hewlett-Packard Development Company, L.P. | On-chip variable oscillator method and apparatus |
US7098710B1 (en) * | 2003-11-21 | 2006-08-29 | Xilinx, Inc. | Multi-speed delay-locked loop |
US7157951B1 (en) * | 2004-04-30 | 2007-01-02 | Xilinx, Inc. | Digital clock manager capacitive trim unit |
US7148758B1 (en) * | 2004-08-13 | 2006-12-12 | Xilinx, Inc. | Integrated circuit with digitally controlled phase-locked loop |
-
2002
- 2002-07-26 US US10/206,706 patent/US8340215B2/en active Active
-
2003
- 2003-07-22 AU AU2003256687A patent/AU2003256687A1/en not_active Abandoned
- 2003-07-22 KR KR1020057001381A patent/KR20050029237A/ko not_active Application Discontinuation
- 2003-07-22 WO PCT/US2003/023007 patent/WO2004012343A2/en not_active Application Discontinuation
- 2003-07-22 CN CNB038178974A patent/CN100399710C/zh not_active Expired - Lifetime
- 2003-07-25 TW TW092120433A patent/TW200412731A/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150133231A (ko) * | 2013-03-15 | 2015-11-27 | 슈레 애쿼지션 홀딩스, 인코포레이티드 | 무선 오디오 수신기 시스템 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
US20040017847A1 (en) | 2004-01-29 |
WO2004012343A2 (en) | 2004-02-05 |
AU2003256687A1 (en) | 2004-02-16 |
AU2003256687A8 (en) | 2004-02-16 |
CN100399710C (zh) | 2008-07-02 |
WO2004012343A3 (en) | 2004-05-06 |
CN1672333A (zh) | 2005-09-21 |
TW200412731A (en) | 2004-07-16 |
US8340215B2 (en) | 2012-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20050029237A (ko) | 무선 송수신기 아키텍쳐 및 방법 | |
US7058380B2 (en) | Multiband radio signal transmitter/receiver | |
US6735426B1 (en) | Multiple-band wireless transceiver with quadrature conversion transmitter and receiver circuits | |
US20070213025A1 (en) | Method and arrangement for transmitting and recieving rf signals through various radio interfaces of communication systems | |
US7209720B2 (en) | Multiband and multimode transmitter and method | |
US6754508B1 (en) | Multiple-band wireless transceiver with quadrature conversion transmitter and receiver circuits | |
US20070149143A1 (en) | Local oscillation frequency generation apparatus and wireless transceiver having the same | |
US6925294B2 (en) | Antenna receiver in which carrier-to-noise ratio of demodulation signal is improved | |
KR100216351B1 (ko) | 시분할 전이중 확산 스펙트럼 통신방식의 송수신 장치 | |
JPH06216802A (ja) | 送受信装置 | |
JP2003008454A (ja) | 無線送信機 | |
EP0529767B1 (en) | Digital radio communication apparatus | |
US7346124B2 (en) | Wideband quadrature generation technique requiring only narrowband components and method thereof | |
JPH0575495A (ja) | 移動通信機 | |
JPH08316873A (ja) | 時分割多重fdd無線機および時分割多重fdd/tddデュアルモード無線機 | |
US6973136B2 (en) | Radio communications apparatus | |
US6952593B2 (en) | Multi-band tranceivers with reduced frequency sources for digital transmissions | |
EP1207627B1 (en) | An efficient GS;/DSC/UMTS (UTRA/FDD) RF transceiver architecture | |
JP4583210B2 (ja) | 無線通信装置及び携帯電話端末 | |
JPH05259934A (ja) | 送受信装置 | |
JP3530504B2 (ja) | 無線送受信装置およびそれを用いた携帯電話機 | |
KR100421960B1 (ko) | 휴대폰과 무전기 기능이 혼용된 통신단말기 | |
JP2006180165A (ja) | Pllシンセサイザ及びこれを用いたマルチバンド無線機 | |
KR19980057483A (ko) | 셀룰라 휴대폰에서 듀얼 밴드 송수신 장치 | |
JPH05167474A (ja) | 周波数シンセサイザ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |