KR20050014055A - 액정 표시 장치 및 그 구동 방법 - Google Patents

액정 표시 장치 및 그 구동 방법

Info

Publication number
KR20050014055A
KR20050014055A KR1020030052248A KR20030052248A KR20050014055A KR 20050014055 A KR20050014055 A KR 20050014055A KR 1020030052248 A KR1020030052248 A KR 1020030052248A KR 20030052248 A KR20030052248 A KR 20030052248A KR 20050014055 A KR20050014055 A KR 20050014055A
Authority
KR
South Korea
Prior art keywords
data
bits
frame
liquid crystal
image data
Prior art date
Application number
KR1020030052248A
Other languages
English (en)
Other versions
KR100956343B1 (ko
Inventor
이미희
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030052248A priority Critical patent/KR100956343B1/ko
Publication of KR20050014055A publication Critical patent/KR20050014055A/ko
Application granted granted Critical
Publication of KR100956343B1 publication Critical patent/KR100956343B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen

Abstract

본 발명은 액정 표시 장치의 구동 방법에 관한 것으로, 이 방법은 외부 장치로부터 8비트의 영상 데이터를 수신하는 단계, 그리고 연속하는 4개의 프레임 동안, 영상 데이터의 상위 6비트가 나타내는 제1 계조를 가지는 프레임 수와 제1 계조보다 한 단계 높은 제2 계조를 가지는 프레임 수가 영상 데이터의 하위 2비트에 따라 조정되며, 4×2 화소 블록에 제1 계조와 제2 계조의 표시 빈도가 영상 데이터의 하위 2비트에 따라 조정되도록 프레임 데이터를 변환하는 단계를 포함하며, 프레임 데이터 변환 단계에서 하위 2비트가 '10'인 경우 4×2 화소 블록의 각 열에서 적어도 한번은 동일한 계조가 상하로 인접하게 프레임 데이터를 변환한다. 본 발명에 의하면 화면이 깜빡거리는 플리커 현상을 방지할 수 있다.

Description

액정 표시 장치 및 그 구동 방법 {LIQUID CRYSTAL DISPLAY AND DRIVING METHOD THEREOF}
본 발명은 액정 표시 장치 및 그 구동 방법에 관한 것으로서, 더욱 상세하게는 프레임 레이트 제어(FRC: frame rate control)를 수행하는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
최근, 퍼스널 컴퓨터(personal computer)나 텔레비전 등의 경량화, 박형화에 따라 표시 장치 분야에도 경량화, 박형화가 요구되고 있으며, 이러한 요구를 충족시키기 위하여 음극선관(CRT: cathode-ray tube) 대신에 액정 표시 장치(LCD: liquid crystal display)와 같은 플랫 패널 표시 장치(flat panel display)가 개발되어 다양한 분야에서 실용화되고 있다.
액정 표시 장치는 평판 표시 장치 중에서 대표적인 것으로서, 화소 전극과 공통 전극 등 두 종류의 전계 생성 전극을 구비하고 있는 두 표시판과 그 사이에 주입되어 있으며 유전율 이방성을 갖는 액정층을 포함하는 액정 표시판 조립체를 포함한다. 두 전계 생성 전극의 전위 차가 변하면, 즉 두 전극에 의하여 생성되는 전계(electric field)의 세기가 변하면 액정 표시 장치를 통과하는 빛의 투과율이 변하므로, 두 전극 사이의 전위 차를 조절하여 원하는 화상 신호를 얻는다. 일반적인 액정 표시 장치는 화소 전극에 인가되는 전압을 제어하는 스위칭 소자로서 박막 트랜지스터(thin film transistor: TFT)와 박막 트랜지스터에 인가되는 신호를 전달하는 복수의 표시 신호선을 가지고 있다.
이러한 액정 표시 장치에는 외부의 그래픽 소스(graphic source)로부터 적색(red), 녹색(green), 청색(blue)의 N비트 RGB 데이터가 입력된다. 상기 RGB 데이터는 액정 표시 장치의 신호 제어부에서 데이터 포맷이 변환된 후, 구동 IC(integrated circuit)에서 RGB 데이터에 맞는 아날로그 계조 전압(gray voltage)이 선택되고, 이렇게 선택된 계조 전압이 액정 표시판 조립체에 인가됨으로써 표시 동작이 수행된다.
일반적으로, 상기 그래픽 소스에서 신호 제어부로 입력되는 RGB 데이터의 비트 수와 구동 IC에서 처리 가능한 비트 수는 동일하다. 현재, 출시되어 있는 액정 표시 장치에서는 N=8비트인 제품이 보편적이다. 그런데, 8비트의 RGB 데이터를 처리할 수 있는 구동 IC는 고가이므로, 그 보다 낮은 처리 능력을 갖는 구동 IC로써액정 표시 장치를 설계할 수 있다면, 제품의 단가가 많이 낮아질 수 있다.
이러한 기술적 필요에 따라 제안된 방법이 프레임 레이트 제어이다. 프레임 레이트 제어는 입력된 N 비트의 입력 RGB 데이터 중에서 구동 IC에서 처리 가능한 비트 수인 (N-M) 비트만을 이용하여 표시가 가능하도록 프레임 데이터를 재구성하는 기술이다.
한편, 액정 표시 장치에서는 액정의 열화 방지와 직류 스트레스를 방지하기 위하여 여러 가지 반전 구동을 하고 있는데, 도트 반전, 라인 반전 등이 그 예이다. 반전 구동 방법이 적용되는 액정 표시 장치에서 프레임 레이트 제어를 동시에 적용하는 경우 화면이 깜빡거리는 플리커(flicker) 현상이 발생하는 문제점이 있다. 특히, 2×1 도트 반전 구동시 1 도트 패턴으로 표시하는 경우 이러한 현상이 심하게 나타난다.
따라서 본 발명이 이루고자 하는 기술적 과제는 프레임 레이트 제어 및 반전 구동 방법을 동시에 적용하면서도 플리커 현상을 방지할 수 있는 액정 표시 장치 및 그 구동 방법을 제공하는 것이다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 3은 본 발명의 한 실시예에 따른 프레임 레이트 제어 방식을 보여준다.
도 4는 본 발명의 다른 실시예에 따른 프레임 레이트 제어 방식을 보여준다.
이러한 기술적 과제를 이루기 위한 본 발명의 한 실시예에 따른 액정 표시 장치의 구동 방법은, 외부 장치로부터 8비트의 영상 데이터를 수신하는 단계, 그리고 연속하는 4개의 프레임 동안, 상기 영상 데이터의 상위 6비트가 나타내는 제1 계조를 가지는 프레임 수와 상기 제1 계조보다 한 단계 높은 제2 계조를 가지는 프레임 수가 상기 영상 데이터의 하위 2비트에 따라 조정되며, 4×2 화소 블록에 상기 제1 계조와 상기 제2 계조의 표시 빈도가 상기 영상 데이터의 하위 2비트에 따라 조정되도록 프레임 데이터를 변환하는 단계를 포함하며, 상기 프레임 데이터 변환 단계에서 상기 하위 2비트가 '10'인 경우 상기 4×2 화소 블록의 각 열에서 적어도 한번은 동일한 계조가 상하로 인접하게 프레임 데이터를 변환한다.
상기 프레임 데이터 변환 단계에서 상기 하위 2비트가 '10'인 경우 상기 연속하는 4개의 프레임 중 제1 프레임에서는 상기 4×2 화소 블록의 첫 번째 열의 2, 3행 화소에 상기 제1 계조를, 두 번째 열의 2, 3행 화소에 상기 제2 계조를 표시하고, 제2 프레임에서는 상기 제1 프레임에서의 상기 제1 계조와 상기 제2 계조를 서로 바꾸어 표시하며, 제3 프레임에서는 상기 4×2 화소 블록의 첫 번째 열의 1, 2행 화소에 상기 제1 계조를, 3, 4행 화소에 상기 제2 계조를, 두 번째 열의 1, 2행 화소에 상기 제2 계조를, 3, 4행 화소에 상기 제1 계조를 표시하고, 제4 프레임에서는 상기 제3 프레임에서의 상기 제1 계조와 상기 제2 계조를 서로 바꾸어 표시하도록 프레임 데이터를 변환할 수 있다.
본 발명의 다른 실시예에 따른 액정 표시 장치는, 복수의 화소를 포함하는 액정 표시판 조립체, 영상 데이터에 해당하는 데이터 전압을 상기 화소에 인가하는 데이터 구동부, 그리고 외부 장치로부터 8비트의 영상 데이터를 수신하며, 연속하는 4개의 프레임 동안 상기 영상 데이터의 상위 6비트가 나타내는 제1 계조를 가지는 프레임 수와 상기 제1 계조보다 한 단계 높은 제2 계조를 가지는 프레임 수가 상기 영상 데이터의 하위 2비트에 따라 조정되고, 4×2 화소 블록에 상기 제1 계조와 상기 제2 계조의 표시 빈도가 상기 영상 데이터의 하위 2비트에 따라 조정되도록 프레임 데이터를 변환하여 상기 데이터 구동부에 제공하는 신호 제어부를 포함하며, 상기 프레임 데이터는 상기 하위 2비트가 '10'인 경우 상기 4×2 화소 블록의 각 열에서 적어도 한번은 동일한 계조가 상하로 인접하게 변환된다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
이제 본 발명의 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(400), 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압생성부(800) 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)를 포함한다.
표시 신호선(G1-Gn, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gn)과 데이터 신호를 전달하는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 게이트선(G1-Gn)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.
각 화소는 표시 신호선(G1-Gn, D1-Dm)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLC) 및 유지 축전기(storage capacitor)(CST)를 포함한다. 유지 축전기(CST)는 필요에 따라 생략할 수 있다.
스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있으며, 삼단자 소자로서 그 제어 단자 및 입력 단자는 각각 게이트선(G1-Gn) 및 데이터선(D1-Dm)에 연결되어 있으며, 출력 단자는 액정 축전기(CLC) 및 유지 축전기(CST)에 연결되어 있다.
액정 축전기(CLC)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다. 화소 전극(190)은 스위칭 소자(Q)에 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가받는다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형 또는 막대형으로 만들어진다.
유지 축전기(CST)는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(190)이 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CST)는 화소 전극(190)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(230)를 구비함으로써 가능하다. 도 2에서 색 필터(230)는 상부 표시판(200)의 해당 영역에 형성되어 있지만 이와는 달리 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.
액정 표시판 조립체(300)의 두 표시판(100, 200) 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착되어 있다.
계조 전압 생성부(800)는 화소의 투과율과 관련된 두 벌의 복수 계조 전압을 생성한다. 두 벌 중 한 벌은 공통 전압(Vcom)에 대하여 양의 값을 가지고 다른 한벌은 음의 값을 가진다.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 외부로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가하며 통상 복수의 집적 회로로 이루어진다.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 화소에 인가하며 통상 복수의 집적 회로로 이루어진다.
복수의 게이트 구동 집적 회로 또는 데이터 구동 집적 회로는 TCP(tape carrier package)(도시하지 않음)에 실장하여 TCP를 액정 표시판 조립체(300)에 부착할 수도 있고, TCP를 사용하지 않고 유리 기판 위에 이들 집적 회로를 직접 부착할 수도 있으며(chip on glass, COG 실장 방식), 이들 집적 회로와 같은 기능을 수행하는 회로를 액정 표시판 조립체(300)에 직접 실장할 수도 있다.
신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호를 게이트 구동부(400) 및 데이터 구동부(500)에 제공한다.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 좀더 상세하게 설명한다.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 RGB 영상신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(R', G', B')는 데이터 구동부(500)로 내보낸다.
게이트 제어 신호(CONT1)는 게이트 온 펄스(게이트 신호의 하이 구간)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 온 펄스의 출력 시기를 제어하는 게이트 클록 신호(CPV) 및 게이트 온 펄스의 폭을 한정하는 출력 인에이블 신호(OE) 등을 포함한다.
데이터 제어 신호(CONT2)는 영상 데이터(R', G', B')의 입력 시작을 지시하는 수평 동기 시작 신호(STH)와 데이터선(D1-Dm)에 해당 데이터 전압을 인가하라는 로드 신호(LOAD), 공통 전압(Vcom)에 대한 데이터 전압의 극성(이하 "공통 전압에 대한 데이터 전압의 극성"을 줄여 "데이터 전압의 극성"이라 함)을 반전시키는 반전 신호(RVS) 및 데이터 클록 신호(HCLK) 등을 포함한다.
데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라 한 행의 화소에 대응하는 영상 데이터(R', G', B')를 차례로 입력받고, 계조 전압 생성부(800)로부터의 계조 전압 중 각 영상 데이터(R', G', B')에 대응하는계조 전압을 선택함으로써, 영상 데이터(R', G', B')를 해당 데이터 전압으로 변환한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-Gn)에 인가하여 이 게이트선(G1-Gn)에 연결된 스위칭 소자(Q)를 턴온시킨다.
하나의 게이트선(G1-Gn)에 게이트 온 전압(Von)이 인가되어 이에 연결된 한 행의 스위칭 소자(Q)가 턴 온되어 있는 동안[이 기간을 "1H" 또는 "1 수평 주기(horizontal period)"이라고 하며 수평 동기 신호(Hsync), 데이터 인에이블 신호(DE), 게이트 클록(CPV)의 한 주기와 동일함], 데이터 구동부(500)는 각 데이터 전압을 해당 데이터선(D1-Dm)에 공급한다. 데이터선(D1-Dm)에 공급된 데이터 전압은 턴온된 스위칭 소자(Q)를 통해 해당 화소에 인가된다.
이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 전압을 인가한다. 한 프레임이 끝나면 다음 프레임이 시작되고 각 화소에 인가되는 데이터 전압의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나("라인 반전"), 한 화소행에 인가되는 데이터 전압의 극성도 서로 다를 수 있다("도트 반전").
특히 2×1 도트 반전은 인접한 두 화소 행의 아래 위 화소에 동일한 극성의 데이터 전압을 인가하되, 행 방향으로 인접한 화소에는 서로 다른 극성의 데이터 전압을 인가하는 방식이다. 2×1 도트 반전은 상하로 위치한 인접한 2개 게이트선의 화소 단위로 반전이 된다.
한편, 1 도트 패턴은 예를 들면 적색 모드 구현시, 적색(R) 화소 중 홀수 번째 화소는 턴 온 시키고 짝수 번째 화소는 턴 오프시키는 표시 패턴을 말한다. 여기서, 화이트 전압이 인가되는 것을 턴 온이라 하고 블랙 계조 전압이 인가되는 것을 턴 오프라 한다.
그러면, 도 3 및 도 4를 참고로 하여 본 발명에 따른 프레임 레이트 제어에 관하여 상세하게 설명한다.
도 3 및 도 4는 본 발명의 한 실시예에 따른 프레임 레이트 제어 방식을 보여주는 도면이다.
프레임 레이트 제어는, 앞에서 설명한 바와 같이, 입력된 N 비트의 입력 RGB 데이터 중에서 구동 IC에서 처리 가능한 비트 수인 (N-M) 비트만을 이용하여 표시가 가능하도록 프레임 데이터를 재구성하는 기술이다. 여기서, M은 정수이며 입력 RGB 데이터의 하위 소정 비트 수를 나타낸다. 프레임 레이트 제어 방법에 의하면, 연속하는 2M개의 프레임 동안, 변환 데이터가 입력 RGB 데이터의 상위 (N-M)비트가 나타내는 계조 값 'A'를 가지는 프레임의 수와 그 바로 위 계조인 'A+1'을 가지는프레임의 수가 RGB 데이터의 하위 M 비트에 따라 조정되도록 N 비트 입력 데이터를 (N-M) 비트 데이터로 변환한다. 이와 더불어, 프레임 레이트 제어는 N 비트 입력 데이터를 소정 수의 화소로 이루어진 화소군에 할당되는 소정 수의 (N-M) 비트 데이터로 변환하는데, 소정 수의 프레임 동안 계조 'A'를 표시하는 화소 수와 계조 'A+1'을 표시하는 화소 수가 RGB 데이터의 하위 M 비트에 의하여 조정되도록 한다. 인간의 눈은 이러한 (N-M) 비트 데이터의 시간적 및 공간적 평균값을 인식하기 때문에, 이렇게 생성한 화상은 N 비트의 RGB 데이터에 의해 표시가 이루어지는 것처럼 보인다. 결국, 계조 'A'와 'A+1' 사이에 2M개의 계조를 추가로 표시할 수 있는 셈이다.
본 실시예에서는, 입력 RGB 영상 데이터는 8비트로, 데이터 구동부(500)에서 처리할 수 있는 데이터는 6비트로 하여 설명한다.
한편, 하위 M비트에 대하여 공간적으로 인접한 화소의 평균 계조로 나타나게 할 수 있는데 이를 디더링이라 한다.
예를 들어 하위 2비트가 "00"이라면 인접한 4개의 화소에 전부 상위 6비트의 계조 'A' 데이터만을 준다. 하위 2비트가 "01"이면 인접하는 4개의 화소 중 세 개에는 상위 6비트의 계조 'A' 데이터를 주고 나머지 하나의 화소에는 상위 6비트의 데이터에 1을 더한 계조 'A+1' 데이터를 준다. 이렇게 하면 인접한 4개의 화소의 평균 데이터로서 하위 2비트를 포함한 계조를 표시할 수 있다. 마찬가지로 하위 2비트가 "10", "11"인 경우에는 각각 2개, 1개의 화소에 상위 6비트의 계조 'A' 데이터를 나머지 2개, 3개의 화소에 상위 8비트 데이터에 1을 더한 계조 'A+1' 데이터를 준다. 이와 같이 하위 비트에 대하여 공간적으로 표현하는 방법이 디더링이다.
그런데, 하나의 화소에 계속 동일한 전압이 인가되면 플리커가 생기기 쉬우므로 한 화소의 데이터를 프레임별 평균으로 나타나도록 할 수 있게 표시하는 프레임 레이트 제어와 병행하여 디더링 처리를 한다.
도 3에는 4프레임 동안에 하위 2비트의 상태에 따라 4×2 화소 블록에서의 표시 상태가 나타나 있다. 위의 화소 블록에서 빗금친 화소는 RGB 데이터의 상위 6비트가 나타내는 계조값이며, 빗금치지 않은 화소는 상위 6비트가 나타내는 계조값에 '1'을 더한 값, 즉, 그 바로 상위 계조의 값이다. 4×2 화소 블록에서 'o'는 'odd'의 약어로서 홀수 번째 열(column)을 나타내고, 'e'는 'even'의 약어로서 짝수 번째 열을 나타낸다.
도 3을 참조하면, 하위 2비트의 4가지 상태는 각각 두 계조 'A'와 'A+1' 사이의 4가지 계조를 나타내며, '00'은 'A', '01'은 'A + 1/4', '10'은 'A + 2/4', '11'은 'A + 3/4'의 계조를 각각 나타낸다. 하위 2비트가 '10'인 경우에 대해 예를 들어 설명한다. 먼저, 공간적인 관점에서 볼 때, 하위 2비트가 '10'이면, 8개의 화소를 갖는 4×2 화소 블록에서는 계조 'A+1'이 항상 4개의 화소에서 표시되도록 데이터가 이루어진다. 또한, 시간적인 관점에서 볼 때, 하위 2비트가 '10'이면, 예를 들어, 홀수 번째 열의 1행 화소에서는 계조 'A+1'이 4프레임 동안 2번 표시되도록 데이터가 이루어진다. 따라서, 시간적 및 공간적으로 평균하면, 4×2 화소 블록에서는 하위 2비트가 '10'일 경우에, 계조 'A'에 '2/4'를 더한 계조가 평균적으로 표시되는 것처럼 인식될 수 있다.
한편, 도 3에서 하위 2비트가 '10'인 경우의 4×2 화소 블록에서는 계조 'A'와 계조 'A+1'은 같은 계조가 서로 인접하지 않도록 표시한다. 그러나 이와는 달리, 도 4에서 하위 2비트가 '10'인 경우의 4×2 화소 블록에서는 홀수 번째 열과 짝수 번째 열 중 어느 하나의 열에서 적어도 한번은 같은 계조가 상하로 인접하게 표시한다. 즉, 제1 프레임에서는 홀수 번째 열의 2, 3행 화소에 계조 'A'를, 짝수 번째 열의 2, 3행 화소에 계조 'A+1'을 각각 표시하고, 제2 프레임에서는 제1 프레임에서의 계조 'A'와 계조 'A+1'을 바꾸어 표시한다. 그리고 제3 프레임에서는 홀수 번째 열의 1, 2행 화소에 계조 'A+1'을, 3, 4행 화소에 계조 'A'를 표시하고 짝수 번째 열의 1, 2행 화소에 계조 'A'를, 3, 4행 화소에 계조 'A+1'을 표시한다. 마찬가지로 제4 프레임에서는 제3 프레임에서의 계조 'A'와 계조 'A+1'을 바꾸어 표시한다.
도 4에서와 같이 공간적 디더링 처리를 하면, 앞서 설명한 2×1 도트 반전 구동시 1 도트 패턴으로 표시하는 경우, 도 3에서와 달리 하위 2비트가 '10'인 경우의 4×2 화소 블록에서 턴 온되는 화소에 계조 'A'가 반복하여 표시되지 않고, 마찬가지로 턴 오프되는 화소에 계조 'A+1'이 반복하여 표시되지 않으므로 플리커 현상을 방지할 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이, 액정 표시 장치에서 본 발명에 의한 디더링 처리를 하면 프레임 레이트 제어 및 반전 구동 방법을 동시에 적용하면서도 플리커 현상을 방지할 수 있다.

Claims (3)

  1. 외부 장치로부터 8비트의 영상 데이터를 수신하는 단계, 그리고
    연속하는 4개의 프레임 동안, 상기 영상 데이터의 상위 6비트가 나타내는 제1 계조를 가지는 프레임 수와 상기 제1 계조보다 한 단계 높은 제2 계조를 가지는 프레임 수가 상기 영상 데이터의 하위 2비트에 따라 조정되며, 4×2 화소 블록에 상기 제1 계조와 상기 제2 계조의 표시 빈도가 상기 영상 데이터의 하위 2비트에 따라 조정되도록 프레임 데이터를 변환하는 단계
    를 포함하며,
    상기 프레임 데이터 변환 단계에서 상기 하위 2비트가 '10'인 경우 상기 4×2 화소 블록의 각 열에서 적어도 한번은 동일한 계조가 상하로 인접하게 프레임 데이터를 변환하는
    액정 표시 장치의 구동 방법.
  2. 제1항에서,
    상기 프레임 데이터 변환 단계에서 상기 하위 2비트가 '10'인 경우 상기 연속하는 4개의 프레임 중 제1 프레임에서는 상기 4×2 화소 블록의 첫 번째 열의 2, 3행 화소에 상기 제1 계조를, 두 번째 열의 2, 3행 화소에 상기 제2 계조를 표시하고, 제2 프레임에서는 상기 제1 프레임에서의 상기 제1 계조와 상기 제2 계조를 서로 바꾸어 표시하며, 제3 프레임에서는 상기 4×2 화소 블록의 첫 번째 열의 1, 2행 화소에 상기 제1 계조를, 3, 4행 화소에 상기 제2 계조를, 두 번째 열의 1, 2행 화소에 상기 제2 계조를, 3, 4행 화소에 상기 제1 계조를 표시하고, 제4 프레임에서는 상기 제3 프레임에서의 상기 제1 계조와 상기 제2 계조를 서로 바꾸어 표시하도록 프레임 데이터를 변환하는
    액정 표시 장치의 구동 방법.
  3. 복수의 화소를 포함하는 액정 표시판 조립체,
    영상 데이터에 해당하는 데이터 전압을 상기 화소에 인가하는 데이터 구동부, 그리고
    외부 장치로부터 8비트의 영상 데이터를 수신하며, 연속하는 4개의 프레임 동안 상기 영상 데이터의 상위 6비트가 나타내는 제1 계조를 가지는 프레임 수와 상기 제1 계조보다 한 단계 높은 제2 계조를 가지는 프레임 수가 상기 영상 데이터의 하위 2비트에 따라 조정되고, 4×2 화소 블록에 상기 제1 계조와 상기 제2 계조의 표시 빈도가 상기 영상 데이터의 하위 2비트에 따라 조정되도록 프레임 데이터를 변환하여 상기 데이터 구동부에 제공하는 신호 제어부
    를 포함하며,
    상기 프레임 데이터는 상기 하위 2비트가 '10'인 경우 상기 4×2 화소 블록의 각 열에서 적어도 한번은 동일한 계조가 상하로 인접하게 변환되는
    액정 표시 장치.
KR1020030052248A 2003-07-29 2003-07-29 액정 표시 장치 및 그 구동 방법 KR100956343B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030052248A KR100956343B1 (ko) 2003-07-29 2003-07-29 액정 표시 장치 및 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030052248A KR100956343B1 (ko) 2003-07-29 2003-07-29 액정 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20050014055A true KR20050014055A (ko) 2005-02-07
KR100956343B1 KR100956343B1 (ko) 2010-05-06

Family

ID=37225236

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030052248A KR100956343B1 (ko) 2003-07-29 2003-07-29 액정 표시 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100956343B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100903920B1 (ko) * 2006-07-13 2009-06-19 가시오게산키 가부시키가이샤 표시구동장치 및 표시장치
US7889166B2 (en) 2005-09-29 2011-02-15 Samsung Electronics Co., Ltd. Liquid crystal display with improved image quality
KR101311668B1 (ko) * 2005-12-30 2013-09-25 엘지디스플레이 주식회사 액정표시장치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103065600B (zh) * 2013-01-08 2015-10-07 深圳市华星光电技术有限公司 选用frc图案的方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100462014B1 (ko) * 1997-06-30 2005-06-07 삼성전자주식회사 중간 계조 표시법을 이용한 액정 표시 장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7889166B2 (en) 2005-09-29 2011-02-15 Samsung Electronics Co., Ltd. Liquid crystal display with improved image quality
KR101311668B1 (ko) * 2005-12-30 2013-09-25 엘지디스플레이 주식회사 액정표시장치
KR100903920B1 (ko) * 2006-07-13 2009-06-19 가시오게산키 가부시키가이샤 표시구동장치 및 표시장치

Also Published As

Publication number Publication date
KR100956343B1 (ko) 2010-05-06

Similar Documents

Publication Publication Date Title
JP5373587B2 (ja) 液晶表示装置とその駆動方法
KR101303424B1 (ko) 액정표시장치와 그 구동방법
US7580032B2 (en) Display device and driving method thereof
KR101329438B1 (ko) 액정표시장치
KR101152137B1 (ko) 액정 표시 장치
KR101189272B1 (ko) 표시 장치 및 그 구동 방법
KR20070062068A (ko) 표시 장치
KR101585687B1 (ko) 액정표시장치
JP2006171746A (ja) 表示装置及び表示装置の駆動装置
KR100350645B1 (ko) 플리커링을 줄이기 위한 액정 표시 장치
US7760196B2 (en) Impulsive driving liquid crystal display and driving method thereof
KR100469351B1 (ko) 액정표시장치의 구동방법
KR20010036308A (ko) 이종 반전 구동법을 갖는 액정 표시 장치 및 이의 구동 방법
KR100956343B1 (ko) 액정 표시 장치 및 그 구동 방법
JP2003005695A (ja) 表示装置および多階調表示方法
KR100965587B1 (ko) 액정표시장치 및 이의 구동방법
KR20080026718A (ko) 액정 표시 장치
KR101286514B1 (ko) 액정표시장치
KR20120050113A (ko) 액정 표시 장치 및 그 구동 방법
KR100469349B1 (ko) 액정표시장치 및 이를 이용한 구동방법
KR100519367B1 (ko) 액정표시장치의 플리커 제거방법
KR100884997B1 (ko) 액정표시장치의 구동회로 및 구동방법
KR100937846B1 (ko) 컨트롤러
KR20050052862A (ko) 액정 표시 장치의 프레임 레이트 제어 방법
KR20070063944A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140401

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 10