KR20040089400A - 전압보상회로 - Google Patents

전압보상회로 Download PDF

Info

Publication number
KR20040089400A
KR20040089400A KR1020030023498A KR20030023498A KR20040089400A KR 20040089400 A KR20040089400 A KR 20040089400A KR 1020030023498 A KR1020030023498 A KR 1020030023498A KR 20030023498 A KR20030023498 A KR 20030023498A KR 20040089400 A KR20040089400 A KR 20040089400A
Authority
KR
South Korea
Prior art keywords
source driver
voltage
compensation
power supply
data
Prior art date
Application number
KR1020030023498A
Other languages
English (en)
Other versions
KR100671517B1 (ko
Inventor
신광석
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020030023498A priority Critical patent/KR100671517B1/ko
Publication of KR20040089400A publication Critical patent/KR20040089400A/ko
Application granted granted Critical
Publication of KR100671517B1 publication Critical patent/KR100671517B1/ko

Links

Classifications

    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47DFURNITURE SPECIALLY ADAPTED FOR CHILDREN
    • A47D13/00Other nursery furniture
    • A47D13/02Baby-carriers; Carry-cots
    • A47D13/025Baby-carriers; Carry-cots for carrying children in seated position
    • AHUMAN NECESSITIES
    • A41WEARING APPAREL
    • A41BSHIRTS; UNDERWEAR; BABY LINEN; HANDKERCHIEFS
    • A41B13/00Baby linen
    • A41B13/06Slip-in bags; Swaddling clothes
    • AHUMAN NECESSITIES
    • A41WEARING APPAREL
    • A41BSHIRTS; UNDERWEAR; BABY LINEN; HANDKERCHIEFS
    • A41B2500/00Materials for shirts, underwear, baby linen or handkerchiefs not provided for in other groups of this subclass

Abstract

본 발명은 칩 온 글래스(COG) 타입의 액정표시장치에 있어 배선저항에 의한 전원전압의 강하를 보상하여 블록현상을 방지하는 전압보상회로를 개시한다. 본 발명의 일실시예에 따른 전압보상회로는 칩 온 글래스 타입 액정표시장치의 전원전압을 보상하는 회로에 있어서, 복수의 소오스 드라이버 집적회로를 포함하며, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 순서정보 데이터를 발생하는 소오스 드라이버부와, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 보상 데이터를 저장하는 룩업테이블과, 상기 복수의 순서정보 데이터와 복수의 소오스 드라이버 집적회로의 식별데이터를 입력받아 비교하고, 그 결과로 일치하는 경우 상기 복수의 순서정보 데이터를 기초로 상기 룩업테이블을 참조하여 해당하는 보상 데이터를 발생하는 제어부와, 상기 제어부에서 발생되는 보상 데이터에 따라 전류구동량을 조절하여 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 보상전압을 발생하는 보상전압 발생부를 구비하는 것을 특징으로 한다.

Description

전압보상회로{Voltage compensation circuit}
본 발명은 전압보상회로에 관한 것으로, 특히, 칩 온 글래스(COG) 타입의 액정표시장치에 있어 배선저항에 의한 전원전압의 강하를 보상하는 전압보상회로에 관한 것이다.
일반적으로, 액정표시장치는 전계의 작용에 의해 액정분자의 배열을 변화시켜 광투과율을 조절함으로써, 화상을 표시하는 장치로서 TN-LCD에서 STN-LCD, MIM-LCD, TFT-LCD로 발전하였으며, 그 표시성능도 현저하게 향상되었다. 이러한 액정표시장치는 저소비전력과 경박단소화의 장점을 갖고 있기 때문에 CRT(Cathode-Ray-Tube)를 대체할 수 있는 장치로 주목 받고 있으며, 현재 휴대용 TV, 노트북, 비디오폰, 비디오 카메라 및 이동통신기기 등에 폭 넓게 적용되면서 그 수요가 점점 늘어나고 있는 추세에 있다.
최근, 액정표시장치(TFT-LCD:Thin Film Transistor Liquid Crystal display)에 관한 기술은 저가격, 경량화, 저전력화 및 고신뢰성을 확보하려는 방향으로 발전하고 있다. 이에 따라 게이트 인쇄회로기판(Printed Circuit Board: 이하, PCB라 함.) 및 플렉서블 인쇄회로기판(Flexible Printed Circuit: 이하, FPC라 함.)이 없이 복수의 게이트 드라이버 IC(Integrated Circuit) 및 복수의 소오스 드라이버 IC를 액정패널의 하부기판 위에 본딩하는 칩 온 글래스(Chip on Glass: 이하, COG라 함.) 타입의 액정표시장치가 개발 및 양산되고 있다.
상기 COG 타입은 복수의 게이트 드라이버 IC 및 복수의 소오스 드라이버 IC 에 전원, 구동신호 및 데이터 신호를 공급하기 위한 신호전송라인 및 전원공급라인을 액정패널의 하부기판 위에 형성하기 때문에 라인 온 글래스(LOG:Line On Glass) 타입이라고도 불린다.
도 1은 일반적인 COG타입의 액정표시장치를 나타낸 개략도로서, 도시된 바와 같이, 상부기판(100a)과 하부기판(100b)이 액정을 개재하여 합착된 액정패널(100)을 구비하며, 액정패널(100)의 하부기판(100b) 일측 주변부를 따라 복수의 소오스 드라이버 집적회로(SD1~SDn)가 하부기판(100b) 위에 본딩되고, 복수의 소오스 드라이버 집적회로(SD1~SDn)는 전원전압(AVDD)을 공급하기 위한 신호전송라인(102)에 의해 종속적으로 결합된다.
이와 같은 COG타입의 액정표시장치에서는 상기 신호전송(102)를 통해 각 소오스 드라이버 IC의 구동을 위해 필요한 전원전압(AVDD)을 공급한다. 이 전원전압(AVDD)는 화면품위에 결정적인 영향을 미티는 주요 파라미터로서 액정표시장치의 아날로그 부분을 구동하기 위해 사용되며, 100㎃~200㎃의 범위에 이르는 비교적 큰 전류치를 갖고 감마전압 설정을 위한 기준전압으로도 사용된다.
도 2는 도 1의 A부분을 확대하여 나타낸 등가회로도로서, 도시된 바와 같이, 첫 번째 소오스 드라이버 집적회로(SD1)와 두 번째 소오스 드라이버 집적회로(SD2)사이에 결합된 신호전송라인(102)는 등가저항(Rwire)으로 대체된다.
여기서, 신호전송라인(102)에 흐르는 전류를 I라고 할때, 신호전송라인에서 강하되는 전압(Vd)은 신호전송라인(102)의 등가저항(Rwire)과 전류(I)의 곱으로 나타나며, 두 번째 소오스 드라이버 집적회로(SD2)에 인가되는 전압(VSD2)은 첫 번째 소오스 드라이버 집적회로(SD1)에 인가된 전압(VSD1)에서 상기 전압강하량을 빼면 구할 수 있다.
상기와 같이 구성된 COG타입의 액정표시장치에서는 작은 배선저항으로도 큰 전압강하가 일어남으로 인해 전원전압(AVDD)가 각 소오스 드라이버 IC마다 다르게 인가된다. 이 경우 같은 계조의 데이터를 표현하더라도 각 소오스 드라이버 IC마다 감마전압을 설정하기 위한 기준전압이 달라지므로, 결과적으로 계조 데이터는 각 소오스 드라이버 IC마다 다른 계조로 나타나게 된다. 이는 각 소오스 드라이버 IC를 경계로 화면 밝기가 다르게 나타나는 블록(Block)현상을 유발시킨다.
따라서, 본 발명의 목적은 COG 타입의 액정표시장치에 있어 배선저항에 의한 전원전압의 강하를 보상하여 소오스 드라이버 IC마다 동일한 레벨의 전원전압을 공급하는 전압보상회로를 제공하는 데 있다.
도 1은 도 1은 일반적인 액정표시장치를 나타낸 개략도.
도 2는 도 1의 A부분을 확대하여 나타낸 등가회로도.
도 3은 본 발명의 일실시예에 따른 전압보상회로를 나타낸 블록도.
도 4는 본 발명의 일실시예에 따른 소오스 드라이버부를 나타낸 도면.
도 5는 본 발명의 일실시예에 따른 보상전압 발생부를 나타낸 회로도.
도 6은 본 발명의 다른 실시예에 따른 전압보상회로를 나타낸 블록도.
도 7은 본 발명의 다른 실시예에 따른 보상전압 발생부를 나타낸 회로도.
도 8은 본 발명의 다른 실시예에 따른 선택부에 적용된 하나의 멀티플렉서를 나타낸 회로도.
도 9는 본 발명의 다른 실시예에 따른 선택부에 적용된 다른 멀티플렉서를 나타낸 회로도.
도 10은 도 9의 가산기를 나타낸 상세회로도.
*도면의 주요부분에 대한 부호설명
100,200: 소오스 드라이버부 120,220: 룩업테이블
140,260: 제어부 160,240: 보상전압 발생부
280: 선택부 282,284,286: 멀티플렉서
288: 가산기 288a: 연산증폭기
상기 목적을 달성하기 위한 본 발명의 일실시예에 따른 전압보상회로는 칩 온 글래스 타입 액정표시장치의 전원전압을 보상하는 회로에 있어서, 복수의 소오스 드라이버 집적회로를 포함하며, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 순서정보 데이터를 발생하는 소오스 드라이버부; 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 보상 데이터를 저장하는 룩업테이블; 상기 복수의 순서정보 데이터와 복수의 소오스 드라이버 집적회로의 식별데이터를 입력받아 비교하고, 그 결과로 일치하는 경우 상기 복수의 순서정보 데이터를 기초로 상기 룩업테이블을 참조하여 해당하는 보상 데이터를 발생하는 제어부; 및 상기 제어부에서 발생되는 보상 데이터에 따라 전류구동량을 조절하여 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 보상전압을 발생하는 보상전압 발생부를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 다른 실시예에 따른 전압보상회로는 칩 온 글래스 타입 액정표시장치의 전원전압을 보상하는 회로에 있어서, 복수의 소오스 드라이버 집적회로를 포함하며, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 순서정보 데이터를 발생하는 소오스 드라이버부; 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 선택 데이터를 저장하는 룩업테이블; 복수의 보상전압을 발생하는 보상전압 발생부; 상기 복수의 순서정보 데이터와 복수의 소오스 드라이버 집적회로의 식별데이터를 입력받아 비교하고, 그 결과로 일치하는 경우 상기 복수의 순서정보 데이터를 기초로 상기 룩업테이블을 참조하여 해당하는 선택 데이터를 발생하는 제어부; 및 상기 복수의 보상전압을 입력받고, 상기 제어부에서 발생되는 선택 데이터에 응답하여 상기 입력된 복수의 보상전압 중 하나를 선택하여 출력하는 선택부를 구비하는 것을 특징으로 한다.
(실시예)
이하, 첨부된 도면에 의거하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하도록 한다.
도 3은 본 발명의 일실시예에 따른 전압보상회로를 나타낸 블록도로서, 도시된 바와 같이, 소오스 드라이버부(100)와, 룩업테이블(120)과, 제어부(140)와, 보상전압 발생부(160)를 포함한다.
소오스 드라이버부(100)는 복수의 소오스 드라이버 집적회로를 포함하며, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 순서정보 데이터(SD[n-l:0])를 발생하고, 이를 제어부(140)에 제공한다.
룩업테이블(120)은 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 보상 데이터(B[n-1:0])를 저장한다. 본 발명의 일실시에에 따라 복수의 보상 데이터(B[n-1:0])는 전원전압(AVDD)을 공급하는 신호전송라인의 저항치와 전원전압(AVDD)의 전류치를 기초로 하여 결정된다.
제어부(140)는 소오스 드라이버부(100)로부터 복수의 순서정보 데이터(SD[n-l:0])를 입력받고, 또한 복수의 소오스 드라이버 IC를 구별하기 위한 식별데이터[ST[n-1:0])를 입력받고, 이 두 데이터를 비교한다. 그 결과로 일치하는경우 제어부(140)는 복수의 순서정보 데이터(SD[n-l:0])를 기초로 상기 룩업테이블을 참조하여 해당하는 보상 데이터를 발생한다. 즉, n개의 소오스 드라이버 IC에서 개별적으로 강하된 전원전압(AVDD)을 보상하기 위해서 n개의 소오스 드라이버 IC에 대응하는 보상데이터를 룩업테이블(120)에서 추출하여 발생한다.
본 발명의 일실시예에 따라 식별데이터[ST[n-1:0])의 비트 수는 액정패널에 실장되는 복수의 소오스 드라이버 IC의 개수에 의해 설정된다.
보상전압 발생부(160)는 제어부(140)에서 발생되는 보상 데이터(B[n-1:0])에 따라 전류구동량을 조절하여 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 보상전압(Vc)을 발생하고, 이를 해당 소오스 드라이버 IC에 제공한다.
도 4는 본 발명의 일실시예에 따른 소오스 드라이버부를 나타낸 도면으로서 8개의 소오스 드라이버 IC(SD1~SD8)만을 도시하였다. 이와 같이 드라이버 IC의 개수를 제한한 것은 본 발명의 일실시예에 따른 소오스 드라이버부의 이해를 용이하게 하기 위함이다.
본 발명의 일실시예에 따라 소오스 드라이버부(100)를 n개의 소오스 드라이버 IC(SD1~SDn)로 구성하는 경우 복수의 소오스 드라이버 IC(SD1~SDn)는 제 1전압레벨을 갖는 제 1전원공급라인(102)과 제 2전압레벨을 갖는 제 2전원공급라인(104)에 결합되어 제 1전원공급라인(102)과 상기 제 2전압공급라인(104)의 전압레벨 차를 기초하여 복수의 순서정보 데이터(SD[n-1:0])를 발생한다. 일예로, 제 1전원공급라인(102)에는 3V의 전압이 인가되고, 제 2공급라인(104)은 그라운드(GND)에 접지된다.
상기 제 1전원공급라인(102) 및 제 2공급라인(104)에는 발생하고자 하는 순서정보 데이터의 비트수 만큼 신호라인이 결합된다. 예컨대, 3비트의 순서정보 데이터를 발생하기 위해서는 3개의 신호선이 제 1전원공급라인(102) 또는 제 2공급라인(104)에 결합된다. 도 4와 같이 신호선을 연결하는 경우 첫 번째 소오스 드라이버 IC(SD1)는 000의 순서정보 데이터(SD[2:0])를 발생하고, 두 번째 소오스 드라이버 IC(SD2)는 001의 순서정보 데이터(SD[2:0])를 발생하고, 일곱 번째 소오스 드라이버 IC(SD7)는 110의 순서정보 데이터(SD[2:0])를 발생하고, 여덟 번째 소오스 드라이버 IC(SD8)는 111의 순서정보 데이터(SD[2:0])를 발생한다.
도 5는 본 발명의 일실시예에 따른 보상전압 발생부를 나타낸 회로도로서, 도시된 바와 같이, 소정 레벨의 전원공급단과 공통노드(N)사이에 병렬로 결합되며 보상데이터(B[n-1:0])에 따라 전원공급단(VDD)에서 공통노드(N)로 전류통로를 형성하는 복수의 전계효과 트랜지스터(NM0~NMn-1)와, 공통노드(N)를 통해 출력되는 전류(It)를 전압으로 변환하여 보상전압(Vc)을 출력하는 전류-전압 컨버터(162)로 구성된다.
복수의 전계효과 트랜지스터(NM0~NMn-1)는 각 게이트단에 인가되는 보상데이터(B[n-1:0])에 따라 턴온되는 트랜지스터의 개수가 달라지고, 이에 따라 복수의 전계효과 트랜지스터(NM0~NMn-1)에 흐르는 전류(I0~In-1)량이 변화된다. 이러한 전류구동 방식은 게이트 사이징(gate sizing)이라 불린다.
따라서, 복수의 전계효과 트랜지스터(NM0~NMn-1)의 전체 전류구동량은 전원전압(AVDD)을 공급하는 신호전송라인의 저항치와 전원전압(AVDD)의 전류치에 의해 크게 좌우된다.
도 6은 본 발명의 다른 실시예에 따른 전압보상회로를 나타낸 블록도로서, 도시된 바와 같이, 소오스 드라이버부(200)와, 룩업테이블(220)와, 보상전압 발생부(240)와, 제어부(260)와, 선택부(280)를 포함한다.
소오스 드라이버부(200)는 복수의 소오스 드라이버 집적회로를 포함하며, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 순서정보 데이터(SD[n-l:0])를 발생하고, 이를 제어부(260)에 제공한다.
본 발명의 다른 실시예에 따른 복수의 소오스 드라이버 집적회로는 본 발명의 일실시예와 동일한 구성을 갖고, 도 4로부터 용이하게 이해될 수 있으므로, 이하 그 상세한 설명은 생략하기로 한다.
룩업테이블(220)은 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 선택 데이터(SEL[n-1:0])를 저장한다. 본 발명의 다른 실시예에 따라 복수의 선택 데이터(SEL[n-1:0])는 전원전압(AVDD)을 공급하는 신호전송라인의 저항치와 전원전압(AVDD)의 전류치를 기초로 하여 결정된다.
보상전압 발생부(240)는 복수의 보상전압(VC0~VCn-1)을 발생하도록 구성된다.
제어부(260)는 소오스 드라이버부(100)로부터 복수의 순서정보 데이터(SD[n-l:0])를 입력받고, 또한 복수의 소오스 드라이버 IC를 구별하기 위한 식별데이터[ST[n-1:0])를 입력받고, 이 두 데이터를 비교한다. 그 결과로 일치하는경우 제어부(140)는 복수의 순서정보 데이터(SD[n-l:0])를 기초로 룩업테이블(220)을 참조하여 해당하는 선택 데이터를 발생한다. 즉, n개의 소오스 드라이버 IC에서 개별적으로 강하된 전원전압(AVDD)을 보상하기 위해서 n개의 소오스 드라이버 IC에 대응하는 선택 데이터를 룩업테이블(220)에서 추출하여 발생한다.
선택부(280)는 보상전압 발생부(240)로부터 복수의 보상전압(VC0~VCn-1)을 입력받고, 제어부(260)에서 발생되는 선택 데이터(SEL[n-1:0])에 응답하여 상기 입력된 복수의 보상전압(VC0~VCn-1) 중 하나를 선택하여 소오스 드라이어부(220)로 출력한다.
본 발명의 다른 실시예에 따라 선택부(280)는 전송게이트 또는 가산기를 이용한 멀티플렉서로 구성될 수 있다.
도 7은 본 발명의 다른 실시예에 따른 보상전압 발생부를 나타낸 회로도로서, 도시된 바와 같이, 전원전압(Vs)과 접지(GND)사이에 직렬결합된 복수의 저항(R0~Rn)으로 구성되며, 복수의 저항(R0~Rn)은 전원전압(Vs)을 전압분배하고 복수의 저항(R0~Rn)간에 형성된 노드(Nd0~Ndn-1)를 통해 전압분배된 복수의 보상전압(VC0~VCn-1)을 발생한다.
도 8은 본 발명의 다른 실시예에 따른 선택부에 적용된 하나의 멀티플렉서 나타낸 회로도로서, 도시된 바와 같이, 제 1상보형 선택신호쌍(A,/A)에 응답하여 보상전압(V1)을 다음단으로 전송하는 제 1전송게이트(TG1)와, 제 1상보형 선택신호쌍(A,/A)에 응답하여 보상전압(V2)을 다음단으로 전송하는 제 2전송게이트(TG2)와,제 1상보형 선택신호쌍(A,/A)에 응답하여 보상전압(V3)을 다음단으로 전송하는 제 3전송게이트(TG3)와, 제 1상보형 선택신호쌍(A,/A)에 응답하여 보상전압(V4)을 다음단으로 전송하는 제 4전송게이트(TG4)와, 제 2상보형 신호쌍(B,/B)에 응답하여 제 1전송게이트(TG1)의 출력신호를 다음단으로 전송하는 제 5전송게이트(TG5)와, 제 2상보형 선택신호쌍(B,/B)에 응답하여 제 2전송게이트(TG2)의 출력신호를 다음단으로 전송하는 제 6전송게이트(TG6)와, 제 2상보형 선택신호쌍(B,/B)에 응답하여 제 3전송게이트(TG3)의 출력신호를 다음단으로 전송하는 제 7전송게이트(TG7)와, 제 2상보형 선택신호쌍(B,/B)에 응답하여 제 4전송게이트(TG4)의 출력신호를 다음단으로 전송하는 제 8전송게이트(TG8)로 구성된다.
이와 같은 구성을 갖는 멀티플렉서(282)는 제 1상보형 선택신호(A)와 제 2상보형 선택신호(B)가 00일 때 보상전압(V2)를 선택하여 출력하고, 제 1상보형 선택신호(A)와 제 2상보형 선택신호(B)가 01일 때 보상전압(V1)을 선택하여 출력하고, 제 1상보형 선택신호(A)와 제 2상보형 선택신호(B)가 10일 때 보상전압(V3)을 선택하여 출력하고, 제 1상보형 선택신호(A)와 제 2상보형 선택신호(B)가 11일 때 보상전압(V4)를 선택하여 출력한다.
한편, 전원전압(AVDD)을 정밀하게 보상하기 위해서는 보다 세밀한 보상전압을 선택하여 출력하는 선택회로가 요구된 바, 본 발명의 다른 실시예에서는 상기 멀티플렉서(282)를 다수개 사용하여 선택부(280)를 구성할 수도 있다.
도 9는 본 발명의 다른 실시예에 따른 선택부에 적용된 다른 멀티플렉서를 나타낸 회로도로서, 도시된 바와 같이, 8개의 보상전압(V1~V4, V1'~V4')을 선택하여 출력할 수 있도록 두 개의 멀티플렉서(284,286)와, 이 멀티플렉서(284,286)에 의해 선택된 보상전압을 가산하여 출력하는 가산기(288)로 구성된다.
도 10은 도 9의 가산기를 나타낸 상세 회로도로서, 도시된 바와 같이, 입력저항(R1,R2)과 피드백저항(Rf)을 갖는 연산증폭기(288a)로 구성된다. 이와 같은 가산기는 주지된 기술이므로, 이하 그 상세한 설명은 생략하기로 한다.
상기에서 본 발명의 특정 실시예가 설명 및 도시되었지만, 본 발명이 당업자에 의해 다양하게 변형되어 실시될 가능성이 있는 것은 자명한 일이다. 이와 같은 변형된 실시예들은 본 발명의 기술적 사상이나 전망으로부터 개별적으로 이해되어져서는 안되며, 본 발명에 첨부된 특허청구범위 안에 속한다 해야 할 것이다
이상에서와 같이, 본 발명은 배선저항에 의한 전원전압의 강하를 보상하여 소오스 드라이버 IC마다 동일한 레벨의 전원전압을 공급함으로써, 블록현상의 발생을 방지할 수 있는 효과가 있다.

Claims (8)

  1. 칩 온 글래스 타입 액정표시장치의 전원전압을 보상하는 회로에 있어서,
    복수의 소오스 드라이버 집적회로를 포함하며, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 순서정보 데이터를 발생하는 소오스 드라이버부;
    상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 보상 데이터를 저장하는 룩업테이블;
    상기 복수의 순서정보 데이터와 복수의 소오스 드라이버 집적회로의 식별데이터를 입력받아 비교하고, 그 결과로 일치하는 경우 상기 복수의 순서정보 데이터를 기초로 상기 룩업테이블을 참조하여 해당하는 보상 데이터를 발생하는 제어부; 및
    상기 제어부에서 발생되는 보상 데이터에 따라 전류구동량을 조절하여 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 보상전압을 발생하는 보상전압 발생부를 구비하는 것을 특징으로 하는 전압보상회로.
  2. 제 1 항에 있어서,
    상기 복수의 소오스 드라이버 집적회로는 제 1전압레벨을 갖는 제 1전원공급라인과 제 2전압레벨을 갖는 제 2전원공급라인에 결합되며, 상기 제 1전원공급라인과 상기 제 2전압공급라인의 전압레벨 차를 기초하여 상기 복수의 순서정보 데이터를 발생하는 것을 특징으로 하는 전압보상회로.
  3. 제 1 항에 있어서,
    상기 보상전압 발생부는 소정 레벨의 전원공급단과 공통노드사이에 병렬로 결합되며 상기 보상데이터에 따라 상기 전원공급단에서 상기 공통노드로 전류통로를 형성하는 복수의 전계효과 트랜지스터와, 상기 공통노드를 통해 출력되는 전류를 전압으로 변환하여 출력하는 전류-전압 컨버터로 구성되는 것을 특징으로 하는 전압보상회로.
  4. 제 3 항에 있어서,
    상기 복수의 전계효과 트랜지스터는 전원전압을 공급하는 신호전송라인의 저항치와 상기 전원전압의 전류치에 따라 구동전류량이 조절되는 것을 특징으로 하는 전압보상회로.
  5. 칩 온 글래스 타입 액정표시장치의 전원전압을 보상하는 회로에 있어서,
    복수의 소오스 드라이버 집적회로를 포함하며, 상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 순서정보 데이터를 발생하는 소오스 드라이버부;
    상기 복수의 소오스 드라이버 집적회로의 배열 순서에 대응하는 복수의 선택 데이터를 저장하는 룩업테이블;
    복수의 보상전압을 발생하는 보상전압 발생부;
    상기 복수의 순서정보 데이터와 복수의 소오스 드라이버 집적회로의 식별데이터를 입력받아 비교하고, 그 결과로 일치하는 경우 상기 복수의 순서정보 데이터를 기초로 상기 룩업테이블을 참조하여 해당하는 선택 데이터를 발생하는 제어부; 및
    상기 복수의 보상전압을 입력받고, 상기 제어부에서 발생되는 선택 데이터에 응답하여 상기 입력된 복수의 보상전압 중 하나를 선택하여 출력하는 선택부를 구비하는 것을 특징으로 하는 전압보상회로.
  6. 제 5 항에 있어서,
    상기 복수의 소오스 드라이버 집적회로는 제 1전압레벨을 갖는 제 1전원공급라인과 제 2전압레벨을 갖는 제 2전원공급라인에 결합되며, 상기 제 1전원공급라인과 상기 제 2전압공급라인의 전압레벨 차를 기초하여 상기 복수의 순서정보 데이터를 발생하는 것을 특징으로 하는 전압보상회로.
  7. 제 5 항에 있어서,
    상기 보상전압 발생부는 전원전압과 접지사이에 직렬결합된 복수의 저항으로 구성되며, 상기 복수의 저항간에 형성된 노드를 통해 전압분배된 복수의 보상전압을 발생하는 것을 특징으로 하는 전압보상회로.
  8. 제 5 항에 있어서,
    상기 선택부는 상기 제어부에서 발생되는 선택 데이터에 응답하여 상기 입력된 복수의 보상전압 중 하나를 선택하여 출력하는 멀티플렉서로 구성되는 것을 특징으로 하는 전압보상회로.
KR1020030023498A 2003-04-14 2003-04-14 전압보상회로 KR100671517B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030023498A KR100671517B1 (ko) 2003-04-14 2003-04-14 전압보상회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030023498A KR100671517B1 (ko) 2003-04-14 2003-04-14 전압보상회로

Publications (2)

Publication Number Publication Date
KR20040089400A true KR20040089400A (ko) 2004-10-21
KR100671517B1 KR100671517B1 (ko) 2007-01-19

Family

ID=37370925

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030023498A KR100671517B1 (ko) 2003-04-14 2003-04-14 전압보상회로

Country Status (1)

Country Link
KR (1) KR100671517B1 (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101243668B1 (ko) * 2006-06-30 2013-03-18 엘지디스플레이 주식회사 액정표시장치의 액정패널 구동 장치
KR101351247B1 (ko) * 2012-07-17 2014-01-14 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR20160124338A (ko) * 2015-04-17 2016-10-27 삼성디스플레이 주식회사 데이터 보상 장치 및 이를 포함하는 디스플레이 장치
KR20160148115A (ko) * 2015-06-15 2016-12-26 삼성디스플레이 주식회사 표시장치 및 표시장치 구동방법
CN116755579A (zh) * 2023-08-18 2023-09-15 合肥联宝信息技术有限公司 一种显示装置的补偿电路、电压补偿方法及电子设备

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102293350B1 (ko) 2015-01-13 2021-08-26 삼성디스플레이 주식회사 디스플레이 장치

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101243668B1 (ko) * 2006-06-30 2013-03-18 엘지디스플레이 주식회사 액정표시장치의 액정패널 구동 장치
KR101351247B1 (ko) * 2012-07-17 2014-01-14 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
US20140021870A1 (en) * 2012-07-17 2014-01-23 Samsung Display Co., Ltd. Organic light emitting display and method of driving the same
KR20160124338A (ko) * 2015-04-17 2016-10-27 삼성디스플레이 주식회사 데이터 보상 장치 및 이를 포함하는 디스플레이 장치
KR20160148115A (ko) * 2015-06-15 2016-12-26 삼성디스플레이 주식회사 표시장치 및 표시장치 구동방법
CN116755579A (zh) * 2023-08-18 2023-09-15 合肥联宝信息技术有限公司 一种显示装置的补偿电路、电压补偿方法及电子设备
CN116755579B (zh) * 2023-08-18 2023-11-28 合肥联宝信息技术有限公司 一种显示装置的补偿电路、电压补偿方法及电子设备

Also Published As

Publication number Publication date
KR100671517B1 (ko) 2007-01-19

Similar Documents

Publication Publication Date Title
JP4758332B2 (ja) 液晶表示装置
KR101219044B1 (ko) 구동 장치, 표시 장치 및 그의 구동 방법
CN101059947B (zh) 显示器以及驱动显示器的电路
US20090135116A1 (en) Gamma reference voltage generating device and gamma voltage generating device
US7403198B2 (en) Driving circuit of liquid crystal display
KR102539963B1 (ko) 감마 전압 생성 회로 및 이를 포함하는 디스플레이 구동 장치
US10741142B1 (en) Current mode digitally variable resistor or programmable VCOM
KR100671517B1 (ko) 전압보상회로
KR100864491B1 (ko) 액정 표시 장치의 구동 장치
US20030231153A1 (en) LCD source driver integrated circuit using separate R, G, B gray scale voltages
KR101336633B1 (ko) 감마기준전압 생성회로
KR20060116587A (ko) 액정 표시 장치
KR20060136090A (ko) 감마전압 발생회로 및 이를 포함하는 액정표시장치
CN100483938C (zh) 具有源跟随器的电路及具有该电路的半导体器件
US11967287B2 (en) Column driver integrated circuit for low-power driving and devices including the same
US8976167B2 (en) Driving circuit and driving controller capable of adjusting internal impedance
KR20110051398A (ko) 슬루 레이트를 제어하는 소스 드라이버
JPH07302066A (ja) 液晶表示装置
KR20040050523A (ko) 액정표시소자
KR101534015B1 (ko) 액정표시장치용 구동회로
KR20230102902A (ko) 구동부 및 이를 포함하는 표시장치
KR20060018391A (ko) 표시 장치
KR101061063B1 (ko) 액정표시장치용 인쇄회로기판의 롬 데이터 입력 시스템 및입력 방법과 액정표시장치용 인쇄회로기판
KR20060018392A (ko) 표시 장치
KR20070016856A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121207

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131217

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141217

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151228

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20161226

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180102

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20181224

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20191226

Year of fee payment: 14