KR20040067968A - 전자 장치 - Google Patents

전자 장치 Download PDF

Info

Publication number
KR20040067968A
KR20040067968A KR1020040003858A KR20040003858A KR20040067968A KR 20040067968 A KR20040067968 A KR 20040067968A KR 1020040003858 A KR1020040003858 A KR 1020040003858A KR 20040003858 A KR20040003858 A KR 20040003858A KR 20040067968 A KR20040067968 A KR 20040067968A
Authority
KR
South Korea
Prior art keywords
voltage
input
input terminal
terminal
power supply
Prior art date
Application number
KR1020040003858A
Other languages
English (en)
Other versions
KR100864346B1 (ko
Inventor
니이야마게니치
야마모토세이이치
Original Assignee
로무 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로무 가부시키가이샤 filed Critical 로무 가부시키가이샤
Publication of KR20040067968A publication Critical patent/KR20040067968A/ko
Application granted granted Critical
Publication of KR100864346B1 publication Critical patent/KR100864346B1/ko

Links

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F24HEATING; RANGES; VENTILATING
    • F24CDOMESTIC STOVES OR RANGES ; DETAILS OF DOMESTIC STOVES OR RANGES, OF GENERAL APPLICATION
    • F24C15/00Details
    • F24C15/02Doors specially adapted for stoves or ranges
    • F24C15/023Mounting of doors, e.g. hinges, counterbalancing
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • H02H9/046Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F24HEATING; RANGES; VENTILATING
    • F24CDOMESTIC STOVES OR RANGES ; DETAILS OF DOMESTIC STOVES OR RANGES, OF GENERAL APPLICATION
    • F24C3/00Stoves or ranges for gaseous fuels
    • F24C3/008Ranges

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Combustion & Propulsion (AREA)
  • Mechanical Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Protection Of Static Devices (AREA)
  • Control Of Voltage And Current In General (AREA)

Abstract

예기치 못한 이상 전압이 발생할 우려가 있는 직류 전원으로부터의 이상 전압을 IC 외부에 간단한 외부 부착 단자를 설치함으로써, 고내압 레귤레이터를 필요로 하지 않는 동시에, IC의 과전압 내압량을 감소시키고, 또한 과전압 제한 회로를 포함하여 프로세스 설계를 용이하게 한다.
IC 내부에 설치한 전압 제한 블록과, IC의 전압 입력 단자와 외부 단자와의 사이에 설치된 저항기에 의해, AC 어댑터 등의 직류 전원에 발생하는 예기치 못한 이상 전압을 제어하고, IC에 소정치 이상의 전압이 인가되는 것을 방지한다.

Description

전자 장치 {ELECTRONIC DEVICE}
본 발명은 AC 어댑터 등의 직류 전원의 예기치 못한 이상 전압으로부터 내장하는 반도체 집적 회로(IC)칩을 보호하도록 한 전자 장치에 관한 것이다.
종래, IC 칩의 전원 전압을 AC 어댑터에 의하여 상용 교류 전원으로부터 변압 정류하고, 소정의 직류 전압을 형성하여 공급하는 것이 행해지고 있다. AC 어댑터로부터의 출력 전압은 통상은 안정적으로 공급되나, 성능이 낮은 AC 어댑터가 사용되는 경우나 AC 어댑터가 불량 상태로 된 경우에는 예기치 못한 과전압이 발생될 수 밖에 없었다. 이 과전압은 AC 어댑터에 접속된 IC에 공급되므로 IC 내부의 회로 소자가 파괴된다.
이와 같은 사태를 피하기 위해, 종래는 도 5에 나타낸 바와 같이, 교류 전원(1)의 전압을 AC 어댑터(2)로 변압 정류하고, 소정의 어댑터 출력 전압 Vad를 형성하고, 이것을 고내압의 레귤레이터(3)로 안정화하고, 안정화된 직류 전압을 IC(4)에 공급하도록 하고 있었다.
한편, 3 단자 레귤레이터로부터의 전원을 공급받는 IC의 내부에 그 입력 단자에 저항과 과전압 제한 소자(예를 들면, 제너 다이오드)로 이루어지는 과전압 제한 회로를 접속하고, 과전압 제한 소자로 제한된 전압을 얻는다. 그리고, 제한된전압을 내부 회로에 공급하도록 한 IC가 제안되고 있다(특허 문헌 1 참조).
[특허 문헌 1]
특개평 11-41801호 공보
종래의 고내압의 레귤레이터를 AC 어댑터와 IC의 사이에 설치하는데 있어서는 그 고내압의 레귤레이터가 별도로 필요하게 되므로 그 만큼의 비용이 상승된다.
또, 특허 문헌 1과 같은 과전압 제한 회로를 사용하는데 있어서는 과전압 제한 소자와 함께 과전압 제한 회로를 구성하는 저항도 IC 내부에 형성되므로, IC의 프로세스 설계는 입력되는 과전압을 기준으로서 행할 필요가 있다. 따라서, 프로세스 설계상의 제약으로부터 대응할 수 있는 과전압에 한계가 있다. 또, 과전압 제한 회로를 구성하는 저항은 과전압 제한시에 과전압 제한 소자에 흐르는 전류를 소정 범위의 값으로 억제할 필요가 있고, 또 제한된 전압이 공급되는 내부 회로(소자 블록)에서의 전류에 따라 그 저항으로 발생하는 열을 소정 범위로 억제하는 것도 요구된다. 이러한 요구에 대응하기 위해 과전압 제한 회로의 설계 자유도가 제한된다.
이에 따라, 본 발명은 예기치 못한 이상 전압이 발생할 우려가 있는 직류 전원으로부터의 이상 전압을 IC 외부에 간단한 외부 부착 소자를 설치함으로써 고내압 레귤레이터를 필요로 하지 않는 동시에, IC의 과전압 내압량을 절감하고, 또한 과전압 제한 회로를 포함하여 프로세스 설계를 용이하게 할 수 있는 전자 장치를 제공하는 것을 목적으로 한다.
도 1은 본 발명의 제1 실시형태에 관련되는 회로 구성을 나타내는 도면.
도 2는 전압 리미터의 구성예를 나타내는 도면.
도 3은 전압 리미터의 전압 제한 특성을 나타내는 도면.
도 4는 본 발명의 제2 실시형태에 관련되는 회로 구성을 나타내는 도면.
도 5는 종래의 AC 어댑터로부터 IC칩에 전원을 공급하는 구성을 나타내는 도면.
<도면의 주요 부분에 대한 부호의 설명>
1 : 교류 전원 2 : AC 어댑터
10 : 전자 장치 11 : 저항기
12 : 제어 트랜지스터 13 : 다이오드
14 : 보조 트랜지스터 15 : 배터리
20, 20A∼20N : IC 21 : 전압 리미터
30 : 제어 블록(회로 블록) 31 : 구동 트랜지스터
32 : 에러 앰프 33 : BG 정전압 회로
34, 35 : 분압 저항 Vad : 직류 전원 전압
Vin : 입력 전압 Vc : 정전압
Tad : 외부 전원 단자 Pin, PinA∼PinN : 전압 입력 단자
Pc, PcA∼PcN : 정전압 입력 단자 Pvc : 전압 제어 단자
본 발명의 청구항 1의 전자 장치는 제1 전압 입력 단자, 이 제1 전압 입력 단자에 전기적으로 접속되고, 상기 제1 입력 단자에 인가되는 전압을 소정치로 제한하는 전압 제한 블록, 상기 전압 제한 블록으로 제한된 전압이 공급되는 제1 회로 블록을 포함하는 제1 IC와, 외부로부터 직류 전원 전압이 인가되는 외부 전원 단자와, 이 외부 전원 단자와 상기 제1 전압 입력 단자와의 사이에 전기적으로 접속되는 저항기를 구비하고, 상기 저항기와 상기 전압 제한 블록에 의해 상기 외부 전원 단자에 인가되는 상기 직류 전원 전압이 과전압이 됐을 때, 상기 제1 전압 입력 단자에 인가되는 입력 전압을 상기 소정치로 제한하는 것을 특징으로 한다.
본 발명의 청구항 2의 전자 장치는 본 발명의 청구항 1의 전자 장치에 있어서, 또한 상기 입력 전압이 인가되는 제2 전압 입력 단자, 상기 제2 입력 전압 단자에 인가된 입력 전압이 공급되는 제2 회로 블록을 포함하는 적어도 1개의 제2 IC를 구비하는 것을 특징으로 한다.
이하, 본 발명의 전자 장치의 실시형태에 대해 도면을 참조하여 설명한다. 도 1은 본 발명의 제1 실시형태에 관련되는 회로 구성을 나타내는 도면이고, 도 2는 전압 제한 블록(이하, 전압 리미터)의 구성예를 나타내는 도면이고, 도 3은 전압 제한 특성을 나타내는 도면이다.
도 1에 있어서, 상용 교류 전원(1)의 교류 전압이 AC 어댑터(2)에 공급되며 AC 어댑터(2)로 교류 전압을 변압하여 정류ㆍ평활하고, 소정의 직류 전원 전압 Vad를 형성한다. 이 직류 전원 전압 Vad가 전자 장치(1O)의 외부 전원 단자 Tad에 인가된다. 이 직류 전원 전압 Vad는 통상은 안정적으로 공급되지만, 성능이 낮은 AC 어댑터가 사용되는 경우나, AC 어댑터가 불량 상태로 된 경우에는 예기치 못한 과전압이 발생하는 일이 있다.
전자 장치(10)에는 제1 IC(20)와, 복수의 제2 IC(20A∼20N)가 설치된다. 이들 각 IC의 전압 입력 단자 Pin, PinA∼PinN은, 예를 들면 패드로 형성되며, IC 외부에서 공통으로 접속된다. 이 공통의 접속점과 외부 전원 단자 Tad와의 사이에 저항기(11)가 접속된다.
제1 IC(20)에는 그 전압 입력 단자 Pin에 접속되는 전압 리미터(21)와 회로 블록(30) 등이 설치된다. 제2 IC(20A∼20N)에는 이들의 전압 입력 단자 PinA~N에 접속되는 회로 블록(30A∼30N) 등이 설치된다. 또한, 이러한 제2 IC(20A∼20N)의 수는 임의이며, 1개이어도 되고 경우에 따라 설치하지 않아도 된다.
전압 리미터(21)는 전압 입력 단자 Pin의 전압을 저항기(11)와 협동하여 소정치로 제한하기 위한 것이고, 도 2(a)(b)(c)에 나타낸 바와 같은 회로 구성이 사용된다. 도 2(a)∼(c)의 어느 전압 리미터(21)에 있어서 전압 제한시의 입력 전압 Vin은 소정의 제한 전압치 Vlim으로 제한된다. 이 전압 제한시의 직류 전원 전압 Vad와 입력 전압 Vin인 제한 전압치 Vlim과의 차전압은 저항기(11)의 양단 사이에 인가된다.
도 2(a)의 전압 리미터(21)는 전압 입력 단자 Pin의 입력 전압 Vin과 그라운드 사이에 접속되는 NPN 트랜지스터(이하, NPN)(22)와, 이 NPN(22)의 베이스와 입력 전압점과의 사이에 직렬 접속된 1개 이상의 다이오드(23)로 구성되어 있다. 이들 다이오드(23)의 직렬 수를 N, 1개당의 전압 강하를 Vf라고 하면, 입력 전압 Vin이 소정 전압「(N + 1) ×Vf」를 초과하게 되면, NPN(22)이 통전(온)하므로 입력 전압 Vin은 소정 전압「(N + 1) ×Vf」으로 제한된다.
도 2(b)의 전압 리미터(21)는 전압 입력 단자 Pin의 입력 전압 Vin과 그라운드 사이에 제너 다이오드(24)가 접속되어 있다. 입력 전압 Vin은 제너 다이오드(24)의 제너 전압 Vz에 제한된다.
도 2(c)의 전압 리미터(21)는 전압 입력 단자 Pin의 입력 전압 Vin과 그라운드 사이에 접속되는 N형 MOS 트랜지스터(이하, NMOS)(25)와, 이 NMOS(25)의 게이트와 입력 전압점과의 사이에 접속된 저항기(26)(저항치 R1) 및 게이트와 그라운드 사이에 접속된 저항기(27)(저항치 R2)로 구성되어 있다. 이들 저항기(26, 27)의 분압비에 의해 정해지는 게이트 전압「Vin ×R2 / (R1 + R2)」이 NMOS(25)의 임계값 전압 Vth를 초과하게 되면, NMOS(25)가 통전(온)하므로 입력 전압 Vin은 소정 전압「Vth ×((R1 + R2) / R2)」으로 제한된다.
그런데, 도 1의 전자 장치(10)에 있어서, AC 어댑터(2)로부터의 직류 전원 전압 Vad가 예정대로의 전압치로 공급되고 있는 경우에는 IC(20)의 전압 리미터(21)는 동작하지 않고, 전압 입력 단자 Pin에의 입력 전압 Vin이 회로 블록(30)에 공급된다. 이 경우, 저항기(11)에는 회로 블록(30)에 유입하는 전류와 저항기(11)의 저항치 R11에 의한 전압 강하가 발생하고, 이로 인한 손실(발열)이 발생하나, 그 전압 강하분이 소정의 범위내에 있도록 저항치, 전류치를 설정함으로써 입력 전압 Vin은 회로 블록(30)의 동작에 지장을 초래하지 않는 값으로 유지된다.
직류 전원 전압 Vad가 AC 어댑터가 불량 상태 등으로 됨으로써 예기치 못한 과전압으로 되고, 입력 전압 Vin이 전압 리미터(21)의 제한 전압치 Vlim을 초과하게 되면, 전압 리미터(21)가 동작하여 입력 전압 Vin은 제한 전압치 Vlim으로 제한된다. 이 직류 전원 전압 Vad와 입력 전압 Vin과의 관계를 나타내는 전압 제한 특성이 도 3에 나타나 있다.
이 과전압 제한 동작 상태에서는 직류 전원 전압 Vad와 제한 전압치 Vlim과의 차전압(Vad-Vlim)이 저항기(11)의 양단 사이에 인가되고, 그 차전압에 따른 전압 제한 전류 Ilim이 저항기(11) 사이를 흐른다. 따라서 이 전류 Ilim과 저항치 R11에 의한 손실분이 저항기(11)에 발생하여 발열한다. 그러나, 전압 리미터(21)와 함께 과전압 제한 회로를 구성하는 저항기(11)가 IC(20)의 외부에 설치되어 있으므로, IC(20)에는 과전압이 인가되지 않고, 또 과전압 제한 전류 Ilim에 수반하는 발열의 영향을 받는 일은 일어나지 않는다.
이와 같이, IC(20) 내부에 설치한 전압 리미터(21)와, IC(20)의 전압 입력 단자 Pin과 외부 전원 단자 Pad와의 사이에 설치한 저항기(11)에 의해, AC 어댑터(2)에 발생하는 예기치 못한 이상 전압을 제한하기 때문에, IC(20)에는 소정치 Vlim 이상의 전압이 인가되는 일이 없다. 또한, 과전압 제한 회로를 구성하는 저항기(11)는 IC(20)의 외측에 설치되므로, 과전압 제한시에 전압 리미터(21)에 흐르는 전류 Ilim을 소정 범위의 값으로 억제하는 것, 그 저항기(11)에 발생하는 열을 소정 범위로 억제하는 것 등의 요구에도 용이하게 응할 수 있다. 따라서 IC(20)의 과전압 내압량을 절감하고, 또한 전압 리미터(21)를 포함하여 프로세스 설계를 용이하게 한다.
또, 전자 장치(10)에 전압 리미터(21)를 갖는 IC(20)와 함께 다른 복수의 IC(20A∼20N)를 설치하는 경우, 본 발명에서는 과전압 제한 회로를 구성하는 저항기(11)는 IC(20)의 외측에 설치되므로, 다른 IC(20A∼20N)에는 전압 리미터를 설치할 필요가 없고, 전압 제한된 입력 전압 Vin을 각각 전압 입력 단자 PinA∼PinN에 공급할 수 있다. 즉, 다른 IC(20A∼20N)는 아무런 과전압 보호 대책이 행해지지 않아도 과전압으로부터 보호된다.
또한, 도 1의 제1 실시형태에서는 전압 리미터(21)를 1개의 IC(20)만으로 설치하는 것으로 설명하였다. 그러나, 이에 한정되지는 않으며, 다른 IC(예를 들면, IC(20A))에도 동일한 전압 리미터를 설치할 수 있다. 이 경우, 복수의 전압 리미터가 전기적으로 병렬 접속되기 때문에, 제한 전압 Vlim이 가장 낮은 전압 리미터가 전압 제한 동작을 행하면 다른 전압 리미터는 더이상 전압 제한 동작을 행하지 않는다.
따라서, 다른 전압 리미터는 백업용의 전압 리미터로서 기능하는 것이 된다. 이로 인해, 만일, 1개의 전압 리미터가 고장나서 전압 제한 동작을 행할 수 없게 된 경우에도, 다른 전압 리미터가 백업 동작하므로 전압 제한 동작을 확실하게 행할 수 있다. 이 점은 제2 실시형태에서도 동일하다.
도 4는 본 발명의 제2 실시형태에 관련되는 전자 장치의 회로 구성을 나타내는 도면이고, 도 1의 제1 실시형태에 관련되는 전자 장치에, 각 IC(20, 20A∼20N)에 있어서, 제어된 정전압을 이용할 수 있도록 구성한 것이다. 또한, 도 1의 전자 장치에 있어서의 구성과 동일한 것에는 동일한 부호를 부여하며, 부가 설명은 생략한다.
도 4에 있어서, 외부 전원 단자 Tad로부터 PNP 트랜지스터(이하, PNP)의 제어 트랜지스터(12)를 통해 정전압 Vc를 얻고, 이 정전압 Vc를 IC(20)의 정전압 입력 단자 Pc에 입력한다. 제어 트랜지스터(12)의 베이스는 NPN(14)을 통해 IC(20)의 전압 제어 단자 Pvc에 접속되고, 또 NPN(14)의 베이스는 다이오드(13)의 캐소드가 접속되고, 그 양극은 전압 입력 단자 Pin에 접속된다.
IC(20)에는 회로 블록의 하나로서 제어 블록(30)이 설치되어 있다. 제어 블록(30)에는 에러 앰프(32)가 설치되고, 정전압 입력 단자 Pc에 입력되는 정전압 Vc를 분압 저항기(34, 35)로 분압한 검출 전압 Vdet를 밴드 갭(BG) 정전압 회로(33)에서 형성된 일정한 기준 전압 Vbg와 비교한다. 또한, 전압 제어 단자 Pvc와 그라운드 사이에 NPN의 구동 트랜지스터(31)가 설치되어 있으므로, 이 구동 트랜지스터(31)의 베이스에 에러 앰프(32)의 제어 출력이 공급된다.
또한, IC(20)에 있어서 입력 전압 Vin을 다른 필요한 회로 블록에 공급하는 동시에, 정전압 Vc를 필요한 회로 블록에 공급하도록 구성되어 있다.
또한, 전자 장치(10)에 있어서 배터리(15)가 정전압 Vc 점의 장소에 접속되어 부동 충전되도록 구성되어 있다. 또, 다른 IC(20A∼20N)에 설치된 전압 입력 단자 PinA∼PinN 및 정전압 입력 단자 PcA∼PcN에 입력 전압 Vin 및 정전압 Vc를 공급하도록 구성하고 있다. 그리고, IC(20A∼20N)의 내부에 있어서, 필요한 회로 블록(도시 생략)에 입력 전압 Vin 및 정전압 Vc를 공급한다. 또한, 배터리(15)에 대신하여 콘덴서를 사용해도 되며, 또한 배터리(15)를 설치하지 않아도 된다.
이 도 4의 제2 실시형태에 있어서, 전압 제한된 입력 전압 Vin이 제어 블록(30)에 공급되어 소정의 제어 동작을 행하게 한다.
제어 블록(30)에 있어서는 에러 앰프(32)의 (+)입력 단자에 공급되는 기준 전압 Vbg와, (-)입력 단자에 입력된 검출 전압 Vdet와의 비교에 근거하는 제어 신호에 의하여 구동 트랜지스터(31)가 제어된다.
이 구동 트랜지스터(31)의 제어에 따라, 보조 트랜지스터(14)를 통해 제어 트랜지스터(12)의 통전도가 제어되어 정전압 Vc가 출력된다.
또, 전압 제어 단자 Pvc의 전압은 입력 전압 Vin으로부터 다이오드(13)의 순방향 전압 강하분의 전압 Vf와 보조 트랜지스터(14)의 베이스에 미터 사이의 전압 강하분의 전압 Vbe를 뺀 전압(Vin - Vf - Vbe)이 인가된다.
따라서 전압 입력 단자 Pin에는 전압 제한된 입력 전압 Vin이 입력되고, 전압 제어 단자 Pvc에는 입력 전압 Vin보다 소정량만큼 낮은 전압이 입력되고, 또한 정전압 입력 단자 Pc에는 정전압 Vc가 입력되기 때문에 IC(20)는 제한된 전압 이하의 전압밖에 입력되지 않는다.
또, IC(20A∼20N)에는 전압 제한된 입력 전압 Vin과 정전압 Vc가 입력되므로, 과전압에 대한 보호를 고려할 필요가 없다. 또한, IC(20A∼20N)에 있어서, 입력 전압 Vin을 사용하지 않는 경우에는 전압 입력 단자 PinA∼PinN을 삭감할 수 있다.
이 제2 실시형태에서는, 제1 실시형태에 있어서 동일한 효과를 얻는 다른 AC 어댑터(2)로부터의 직류 전원 전압 Vad의 변동이나 노이즈에 영향받는 일 없이 정전압 Vc를 IC(20, 20A∼20N) 안의 필요한 회로 블록에 공급한다. 또, 제어 트랜지스터(12)는 외부 전원 단자 Tad 측에 접속되어 있으므로, 정전압 Vc가 공급되는 회로 블록 전류나, 정전압 Vc에 의하여 충전되는 배터리(15)에의 충전 전류가 과전압 제한 회로를 구성하는 저항기(11)에 흐르지 않는다. 따라서, 그 만큼의 저항기(11)에 의한 전압 강하나 열 손실이 없고, 충분한 크기의 정전압 Vc를 확보할 수 있고, 또한 여분의 손실을 절감할 수 있다.
또, 복수의 IC(20, 20A∼20N)가 사용되는 경우에, 제어 블록이 설치되는 제1 IC(20) 이외의 IC(20A∼20N)는 아무런 과전압 보호 대책이 행해지지 않아도 과전압으로부터 보호받는 동시에, 소정의 정전압 Vc를 이용할 수 있다.
또한, 전압 제어 단자에 Pvc는 입력 전압 Vin보다 낮은 전압까지밖에 인가되지 않으므로, 과전압에 의한 영향을 피할 수 있다.
또, 본 발명의 전자 장치는 제1 전압 입력 단자, 이 제1 전압 입력 단자에 전기적으로 접속되고, 상기 제1 전압 입력 단자에 인가되는 전압을 소정치로 제한하는 전압 제한 블록, 전압 제어 단자, 제1 정전압 입력 단자, 상기 전압 제한 블록으로 제한된 전압이 공급되고, 상기 제1 정전압 입력 단자에 인가되는 정전압에 근거한 검출 전압을 기준 전압과 비교하고, 그 비교 결과에 의해 제어 신호를 상기 전압 제어 단자에 인가하는 제어 블록을 포함하는 제1 IC와, 외부로부터 직류 전원 전압이 인가되는 외부 전원 단자와, 이 외부 전원 단자와 상기 제1 전압 입력 단자와의 사이에 전기적으로 접속되는 저항기와, 상기 외부 전원 단자와 상기 상기 제1 정전압 입력 단자간에 전기적으로 접속되고, 상기 전압 제어 단자에 인가되는 상기 제어 신호에 의하여 제어되는 제어 트랜지스터를 구비하고, 상기 저항기와 상기 전압 제한 블록에 의해 상기 외부 전원 단자에 인가되는 상기 직류 전원 전압이 과전압으로 됐을 때, 상기 제1 전압입력 단자에 인가되는 입력 전압을 상기 소정치로 제한하는 동시에, 상기 정전압을 상기 제1 IC 안의 필요한 회로 블록에 공급하도록 구성할 수 있다.
또한, 본 발명의 전자 장치는 다시 상기 정전압이 인가되는 제2 정전압 입력 단자, 상기 제2 정전압 입력 단자에 인가된 상기 정전압이 공급되는 필요한 회로 블록을 포함하는 적어도 1개의 제2 IC를 구비할 수 있다.
또한, 본 발명의 전자 장치는 다시 상기 제어 트랜지스터의 제어 입력부와 상기 전압 제어 단자와의 사이에 보조 트랜지스터가 설치되고, 이 보조 트랜지스터의 제어 입력부에 다이오드를 통해 상기 입력 전압이 공급되도록 구성할 수 있다.
본 발명의 청구항 1의 전자 장치에 의하면, IC 내부에 설치한 전압 제한 블록과, IC의 전압 입력 단자와 외부 단자와의 사이에 설치한 저항기에 의해, AC 어댑터 등의 직류 전원에 발생하는 예기치 못한 이상 전압을 제한하기 때문에, IC에는 소정치 이상의 전압이 인가되는 일은 없다. 따라서 고내압 레귤레이터를 필요로 하지 않고 비용을 절감할 수 있다.
또한, 과전압 제한 회로를 구성하는 저항기는 IC의 외측에 설치하여, 과전압제한시에 과전압 제한 소자에 흐르는 전류를 소정 범위의 값으로 억제하는 것, 그 저항기에서 발생하는 열을 소정 범위로 억제하는 것 등의 요구에도 용이하게 응할 수 있으므로, IC의 과전압 내압량을 절감하고, 또한 과전압 제한 블록을 포함하여 프로세스 설계를 용이하게 한다.
본 발명의 청구항 2의 전자 장치에 의하면, 복수의 IC가 사용되는 경우에, 전압 제한 블록이 설치되는 IC 이외의 IC는 아무런 과전압 보호 대책이 행해지지 않아도 과전압으로부터 보호받는다.

Claims (2)

  1. 제1 전압 입력 단자, 이 제1 전압 입력 단자에 전기적으로 접속되고, 상기 제1 입력 단자에 인가되는 전압을 소정치로 제한하는 전압 제한 블록, 상기 전압 제한 블록에서 제한된 전압이 공급되는 제1 회로 블록을 포함하는 제1 IC와,
    외부로부터 직류 전원 전압이 인가되는 외부 전원 단자와,
    이 외부 전원 단자와 상기 제1 전압 입력 단자와의 사이에 전기적으로 접속되는 저항기를 구비하고,
    상기 저항기와 상기 전압 제한 블록에 의해 상기 외부 전원 단자에 인가되는 상기 직류 전원 전압이 과전압이 된 경우, 상기 제1 전압 입력 단자에 인가되는 입력 전압을 상기 소정치로 제한하는 것을 특징으로 하는 전자 장치.
  2. 제1항에 있어서,
    상기 입력 전압이 인가되는 제2 전압 입력 단자, 상기 제2 전압 입력 전압에 인가된 입력 전압이 공급되는 제2 회로 블록을 포함하는 적어도 1개의 제2 IC를 구비하는 것을 특징으로 하는 전자 장치.
KR1020040003858A 2003-01-21 2004-01-19 전자 장치 KR100864346B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003011791A JP3848265B2 (ja) 2003-01-21 2003-01-21 電子装置
JPJP-P-2003-00011791 2003-01-21

Publications (2)

Publication Number Publication Date
KR20040067968A true KR20040067968A (ko) 2004-07-30
KR100864346B1 KR100864346B1 (ko) 2008-10-17

Family

ID=32767298

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040003858A KR100864346B1 (ko) 2003-01-21 2004-01-19 전자 장치

Country Status (5)

Country Link
US (1) US7312967B2 (ko)
JP (1) JP3848265B2 (ko)
KR (1) KR100864346B1 (ko)
CN (1) CN100431234C (ko)
TW (1) TW200415834A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102005041073A1 (de) * 2005-08-30 2007-03-01 Patent-Treuhand-Gesellschaft für elektrische Glühlampen mbH Schaltungsanordnung zur Begrenzung der Eingangsspannung an einem Anschluss-Pin einer integrierten Schaltung
JP4690915B2 (ja) * 2006-03-10 2011-06-01 日立オートモティブシステムズ株式会社 集積回路用電源保護回路
JP4944489B2 (ja) * 2006-05-09 2012-05-30 ローム株式会社 過電圧保護回路ならびにそれを用いた充電装置および電子機器
JP5427356B2 (ja) 2007-12-14 2014-02-26 任天堂株式会社 過電圧保護回路およびそれを備える電子機器
US8619397B2 (en) * 2011-01-31 2013-12-31 Fairchild Semiconductor Corporation Non-linear power management device for input power protection

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3991381A (en) * 1975-02-10 1976-11-09 Rca Corporation Linear high power transistor amplifier
JPS61154423A (ja) * 1984-12-27 1986-07-14 日産自動車株式会社 サ−ジ吸収回路
US4683443A (en) * 1986-01-27 1987-07-28 The United States Of America As Represented By The Secretary Of The Air Force Monolithic low noise amplifier with limiting
JPH0697739B2 (ja) * 1989-12-21 1994-11-30 株式会社東芝 過電圧保護回路
CN2119718U (zh) * 1991-12-17 1992-10-21 魏宏远 限流限压节电器
FR2685817B1 (fr) * 1991-12-31 1994-03-11 Sgs Thomson Microelectronics Sa Protection generale d'un circuit integre contre les surcharges permanentes et decharges electrostatiques.
JPH05191918A (ja) * 1992-01-09 1993-07-30 Fujitsu Ltd 電源異常時切断制御方式
JPH0689962A (ja) * 1992-02-28 1994-03-29 Mega Chips:Kk 半導体装置
JP3276996B2 (ja) * 1992-09-09 2002-04-22 株式会社東芝 保護回路
JP2973063B2 (ja) 1992-10-27 1999-11-08 セイコーインスツルメンツ株式会社 スイッチ回路
GB2283622B (en) * 1993-11-03 1998-01-14 Plessey Semiconductors Ltd Overvoltage protection circuit
JP3092549B2 (ja) 1997-07-17 2000-09-25 日本電気株式会社 電圧クランプ回路
JP3456904B2 (ja) * 1998-09-16 2003-10-14 松下電器産業株式会社 突入電流抑制手段を備えた電源回路、およびこの電源回路を備えた集積回路
US6560081B1 (en) * 2000-10-17 2003-05-06 National Semiconductor Corporation Electrostatic discharge (ESD) protection circuit
TW511271B (en) * 2001-10-19 2002-11-21 Winbond Electronics Corp Electrostatic discharge protection circuit with high electrostatic discharge tolerance capability
JP2004055796A (ja) * 2002-07-19 2004-02-19 Mitsubishi Electric Corp 半導体装置

Also Published As

Publication number Publication date
KR100864346B1 (ko) 2008-10-17
TW200415834A (en) 2004-08-16
US7312967B2 (en) 2007-12-25
JP3848265B2 (ja) 2006-11-22
US20040150930A1 (en) 2004-08-05
JP2004229365A (ja) 2004-08-12
CN100431234C (zh) 2008-11-05
CN1521913A (zh) 2004-08-18

Similar Documents

Publication Publication Date Title
US7755337B2 (en) Current sensing circuit and voltage regulator using the same
US7800567B2 (en) LED drive circuit
US9634483B2 (en) Electrostatic discharge (ESD) protection circuit with EOS and latch-up immunity
US8427801B2 (en) Rectifier circuit
US7859325B2 (en) CPU core voltage supply circuit
US7049879B2 (en) Power supply circuit with control of rise characteristics of output voltage
KR100398692B1 (ko) 전원의 역접속방지회로
US7751157B2 (en) Protection circuit and method therefor
TWI436591B (zh) 具有過電壓保護之輸出驅動器及用於輸出驅動器之過電壓保護的方法
EP1833136B1 (en) Ic power protection circuit
US7923976B2 (en) Fault protection circuit, method of operating a fault protection circuit and a voltage regulator employing the same
US20090224804A1 (en) Detecting circuit and electronic apparatus using detecting circuit
KR100864346B1 (ko) 전자 장치
KR20070102351A (ko) 자동차용 전자기기의 전원 보호 회로
US6580261B1 (en) Low current open loop voltage regulator monitor
US7113375B2 (en) Circuit configuration for monitoring and/or regulating supply voltages
US10164424B2 (en) High precision low-voltage output limiter
US8446180B2 (en) Semiconductor device
US7965125B2 (en) Current drive circuit
WO2021166389A1 (ja) 電源用半導体集積回路及び電源システム
US11728803B2 (en) Multichannel switch integrated circuit
US5550700A (en) Interchange circuit overload protection using driver current limiting
US10948935B2 (en) Linear regulator and semiconductor integrated circuit
JP2007156641A (ja) 電源回路
US9256239B2 (en) Voltage controlling circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130924

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20141001

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee