KR20040019213A - 샤프니스 보정회로를 포함하는 영상신호 제어회로 - Google Patents

샤프니스 보정회로를 포함하는 영상신호 제어회로 Download PDF

Info

Publication number
KR20040019213A
KR20040019213A KR1020020050886A KR20020050886A KR20040019213A KR 20040019213 A KR20040019213 A KR 20040019213A KR 1020020050886 A KR1020020050886 A KR 1020020050886A KR 20020050886 A KR20020050886 A KR 20020050886A KR 20040019213 A KR20040019213 A KR 20040019213A
Authority
KR
South Korea
Prior art keywords
video signal
amplifier
circuit
control circuit
signal control
Prior art date
Application number
KR1020020050886A
Other languages
English (en)
Inventor
유철
Original Assignee
이미지퀘스트(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이미지퀘스트(주) filed Critical 이미지퀘스트(주)
Priority to KR1020020050886A priority Critical patent/KR20040019213A/ko
Publication of KR20040019213A publication Critical patent/KR20040019213A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/148Video amplifiers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T5/00Image enhancement or restoration
    • G06T5/73Deblurring; Sharpening
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/142Edging; Contouring

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명은 디스플레이 장치내에 설치되어, 영상신호원으로부터의 영상신호를 복수의 증폭기를 통하여 증폭하여 출력하는 영상신호 제어회로로서, 영상신호 제어회로의 입력측에는 제1 증폭기를 가지고, 출력측에는 제2 증폭기를 가지며, 제1 증폭기와 제2 증폭기와의 사이에는 영상정보신호의 윤곽선을 선명하게 표현하기 위한 샤프니스 보정회로를 포함하는 것을 특징으로 한다. 이때, 샤프니스 보정회로는 제1 증폭기에 의해 증폭된 영상신호의 변화분에 따른 출력을 나타내는 미분회로와 상기 미분회로의 출력을 스위칭하는 마이크로 콘트롤러 유닛을 포함할 수 있다. 또한, 제1 증폭기에 의해 증폭된 영상신호에, 샤프니스 보정회로의 출력신호를 가산하는 가산회로를 더 포함할 수도 있다.

Description

샤프니스 보정회로를 포함하는 영상신호 제어회로{VISUAL SIGNAL CONTROL CIRCUIT WITH SHARPNESS COMPENSATION CIRCUIT}
본 발명은 디스플레이 장치 내에 설치되어, 영상신호원으로부터의 영상신호를 조절하여 CRT로 보내는 영상신호 제어회로에 관한 것으로, 보다 상세하게는 영상정보신호의 윤곽선을 선명하게 표현하기 위한 샤프니스 보정회로를 포함하는 영상신호 제어회로에 관한 것이다. 즉, 본 발명은 영상정보 디스플레이 장치에서 영화나 동영상 등의 영상신호 구현시에 밝은 영상 또는 어두운 영상을 디스플레이하는 경우의 윤곽선이 어둡고 뚜렷하지 않아 불선명한 화면을 선명하게 보상하도록 교정하는 기능을 갖춘 영상신호 제어회로에 관한 것이다.
일반적으로 영상정보 디스플레이 장치에서 문자를 이용하는 워드 프로세싱 작업시에는 화상의 불선명 문제가 발생하지 않으나 영화, 동영상, 게임 등을 영상정보 CRT로 구현하는 비중이 높아짐에 따라 움직이는 영상의 윤곽선이 불선명 또는 흐리게 되는 현상을 보정해야 할 필요성이 대두되었다. 윤곽선 보정이 없는 동영상 화면에서는, 지나치게 어둡거나 밝은 화면에선 윤곽선이 흐트러지거나 보이지 않아 선명한 영상을 구현할 수 없다.
본 발명자는 영상정보나 문자정보를 선택적으로 볼 수 있도록 할 필요를 인식하여, 샤프니스 온-오프(sharpness on-off) 기능을 통해 이러한 문제점을 해결하기 위하여 본 발명을 안출하였다.
일반적인 영상신호 제어회로에서는, 영상신호가 신호원(SS;Signal Source)에 연결된 커넥터(SSC;Signal Source Connector)로부터 영상신호 제어회로에 들어오며, 신호원 커넥터를 기준으로 영상신호측과 영상신호 제어회로측의 임피던스를 정합시키기 위해 커넥터의 바로 뒤에는 저항을 달고 다른 한쪽을 접지시킨다.
도 1에는 종래기술에 의한 영상신호 제어회로를 나타낸 블록도가 나타나 있으며, 도 2에는 종래기술에 의한 영상신호 제어회로의 일례를 나타낸 회로도가 나타나 있다. 도 2에서, 컴퓨터나 TV 수신기 등으로부터 오는 영상 데이터 등의 신호원(SS)측과 영상신호 제어회로 내부측과의 사이에 저항(R1)이 존재하여 양측의 임피던스를 정합시킨다. 이렇게 임피던스 정합된 영상신호는 캐패시터(C1)에 의해 직류 성분이 여과되어 순수한 교류의 영상(Video) 신호만이 통과된다.
이어서, 영상신호는 1차적인 증폭을 거치는데 이를 영상신호 1차증폭(10)이라 한다. 도 1의 영상신호 1차증폭은 도 2에서는 A1으로 표시된 영상신호 1차 증폭기(Pre-Amplifer)로 구현된다. 1차적인 증폭을 거친 영상신호는 이미터 폴로어 회로(emitter follower circuit)를 통해 전류증폭(20)되어 스피드 업(speed up)된다. 도 2에서 전류증폭기는 npn형 트랜지스터의 콜렉터에 전원(Vcc)을 공급시키고, 이미터의 출력단에 저항(R2)을 연결함으로써 구현되어 있다. 이렇게 전류증폭을 거친 영상신호는 CRT(40)로 공급되기 전에 A3로 표시된 2차 증폭기(Main-Amplifier)에 의한 영상신호 2차증폭(30)을 통해 재증폭된다. 영상신호 2차증폭(30)을 거친 영상신호는 CRT(또는 CDT,LCD,PDP 등)로 출력된다.
그런데, 이러한 일반적인 영상신호 제어 시스템은, 상기한 바와 같이 동영상에 있어서 영상신호 체계의 윤곽선 레벨이 뚜렷하지 않으며, 윤곽선이 희석되는 등의 원인으로 인해 사용자에게 답답함을 느끼게 한다.
본 발명의 목적은 영상신호 제어 시스템에서 영상신호 체계의 윤곽선 레벨을 뚜렷하게 만드는 기능을 가진 회로를 제공하는 것이다.
본 발명의 다른 목적은 영상신호 체계의 윤곽선 레벨을 뚜렷하게 하여 화면을 선명하게 만들기 위해, 윤곽선 레벨의 변화에 따른 보상회로를 제공하는 것이다.
도 1은 종래기술에 의한 영상신호 제어회로를 나타낸 블록도,
도 2는 종래기술에 의한 영상신호 제어회로의 일례를 나타낸 회로도,
도 3은 본 발명에 의한 샤프니스 보정회로를 포함하는 영상신호 제어회로를 나타내는 블록도,
도 4는 본 발명에 의한 샤프니스 보정회로를 포함하는 영상신호 제어회로의 일례를 나타낸 회로도,
도 5는 본 발명에 의한 영상신호와 보상신호 및 그 합성신호를 나타낸 개략도이다.
상기 본 발명의 목적을 달성하기 위하여, 본 발명은 다음의 구성을 취하고 있다.
본 발명에 따른 영상신호 제어회로는, 영상신호원으로부터의 영상신호를 복수의 증폭기를 통하여 증폭하여 출력하는 영상신호 제어회로로서, 상기 영상신호 제어회로의 입력측에는 제1 증폭기를 가지고, 출력측에는 제2 증폭기를 가지며, 상기 제1 증폭기와 상기 제2 증폭기와의 사이에는 영상정보신호의 윤곽선을 선명하게 표현하기 위한 샤프니스 보정회로를 포함하는 것을 특징으로 하고 있다.
그리고, 영상신호 제어회로에 포함된 샤프니스 보정회로는 제1 증폭기에 의해 증폭된 영상신호의 변화분에 따른 출력을 나타내는 미분회로와, 미분회로의 출력을 스위칭하는 마이크로 콘트롤러 유닛을 포함할 수 있다.
또한, 영상신호 제어회로는 제1 증폭기에 의해 증폭된 영상신호에 상기 샤프니스 보정회로의 출력신호를 가산하는 가산회로를 더 포함할 수 있다.
앞서 설명한 바와 같이, 도 1 및 도 2에 개략적으로 나타낸 종래기술에 의한 일반적인 영상신호 제어회로에서는, 메모리에 저장된 영상 데이터 등의 신호원(SS)으로부터 입력된 영상신호가 저항(R1)에 의해 신호원(SS)측과 영상신호 제어회로내부측과의 사이에 존재하여 양측의 임피던스를 정합시키고, 이렇게 임피던스 정합된 영상신호가 캐패시터(C1)에 의해 직류 성분이 여과되어 순수한 교류의 영상(Video) 신호만이 통과되며, 영상신호 1차 증폭기(A1; Pre-Amplifier)에 의한 영상신호 1차증폭(10) 및 이미터 폴로어 회로(emitter follower circuit)에 의한 전류증폭(20), 그리고 2차 증폭기(A3; Main-Amplifier)에 의한 영상신호 2차증폭(30)을 통해 재증폭되어 출력되는 구성만으로 이루어져 있다. 이러한 종래의 영상신호 제어 시스템은 윤곽선 레벨의 차이에 따른 보상회로가 없거나, 윤곽선 레벨의 차이에 따른 보상이 아닌 조악한 보상회로만을 단순히 부가함으로써, 상기한 바와 같이 동영상에 있어서 영상신호 체계의 윤곽선 레벨이 뚜렷하지 않으며, 윤곽선이 희석되는 등의 원인으로 인해 사용자에게 답답함을 느끼게 한다.
그러나, 본 발명에 따른 영상신호 제어회로에 의하면, 입력측에 설치된 제1 증폭기와 출력측에 설치된 제2 증폭기와의 사이에 샤프니스 보정회로가 포함되어 있음으로써, 영상정보신호의 윤곽선이 선명하게 표현될 수 있다.
이하에서는 도면을 참조하면서, 본 발명의 바람직한 실시예를 설명한다.
도 3은 본 발명에 의한 샤프니스 보정회로를 포함하는 영상신호 제어회로를 나타내는 블록도이고, 도 4는 본 발명에 의한 샤프니스 보정회로를 포함하는 영상신호 제어회로의 일례를 나타낸 회로도이다.
도 3에 나타낸 영상신호 제어회로는 도 1의 종래의 영상신호 제어회로와 비교하여 볼 때, 영상신호 1차증폭(10)과 영상신호 2차증폭(30)과의 사이에서 전류증폭(20)의 전후에 병렬로 보상회로를 더 포함하고 있는 블록도를 나타내고 있다.도 3에 나타낸 실시예에서, 보상회로는 미분회로(22)와 마이크로 콘트롤러 유닛(MCU;24)으로 구성되고 가산기(28)에서 전류증폭(20)을 거친 원신호와 미분회로-마이크로 콘트롤러 유닛(MCU;24)을 거친 보상신호를 가산함으로써 윤곽선 레벨차에 따른 보상이 가능하도록 하였다.
도 4에는 도 3의 블록도를 보다 구체화한 일실시예로서의 회로도가 나타나 있다. 신호원 커넥터(SSC)에서 입력된 영상신호는 병렬 연결되어 다른 한쪽이 접지된 저항(R1)에 의해 양단이 임피던스 정합된 후 캐패시터(C1)를 통해 직류성분이 차단되어 교류성분만 영상신호 1차증폭기(A1;Pre-Amplifier)로 입력된다. 영상신호 1차증폭기에 의해 증폭된 영상신호는 전류증폭부(20)인 이미터 폴로어 회로에 의해 전류증폭된다. 이때의 전류신호는 예컨대, 도 5(a)와 같다고 가정할 수 있다.
이 실시예에서는 영상신호 1차증폭기의 출력 라인에 전류증폭부(20)에 대해 병렬인 미분회로를 설치하였는데, 이 미분회로가 샤프니스 보정회로가 된다. 도면에 나타난 바와 같이 미분회로는 병렬접속된 저항(R3)과 캐패시터(C2)의 출력단에 저항(R4)이 연결되어 접지된 구조로 되어 있고 그 출력단은 스위치를 구성하는 트랜지스터(Q2)로 입력된다. 트랜지스터(Q2)의 이미터는 저항(R5)을 통해 스위치를 구성하는 트랜지스터(Q3)의 콜렉터와 결합된다. 트랜지스터(Q3)는 마이크로 콘트롤러 유닛(MCU)의 스위칭 입력신호에 따라 온(On)/오프(Off) 되며, 따라서 사용자의 프로그램에 따른 입력조작에 의해 마이크로 콘트롤러 유닛이 온(On) 신호를 트랜지스터(Q3)의 베이스에 입력하면 양 트랜지스터(Q2 및 Q3)의 사이에서는 영상신호가 변화하는 순간의 시간당 변화율, 즉 미분량에 비례하는 펄스가 출력된다. 도 5(b)에는 이 미분 펄스를 캐패시터(C3)에 의해 DC 성분을 걸러낸 신호를 나타내었다.
도 4의 우측에는 미분회로와 마이크로 콘트롤러 유닛(MCU)의 결합체인 보상회로의 출력단과 전류증폭용 트랜지스터(Q1)의 콜렉터를 입력으로 하는 가산기(A2)가 배치되어 있다. 영상신호 1차증폭을 거친 원신호와 미분회로 등을 거친 보상신호를 중첩(superposition)시킬 수 있는 한, 가산기(A2)의 구조는 어떠한 것이라도 무방하다. 도 5(c)에는 영상신호 1차증폭을 거친 원신호(도 5(a))와 미분회로 등을 거친 보상신호(도 5(b))를 중첩시킨 가산기의 출력이 나타나 있다. 도 5에 나타난 신호는 이상적인 신호이고, 실제의 신호에는 상당한 상승시간(Tr), 안정화시간(Ts) 등이 존재한다. 이와 같이 보상신호가 결합된 영상신호의 각 신호의 시작부와 마감부에는 상당한 보상신호성분이 추가되어 있으므로, 윤곽선을 보다 뚜렷하게 할 수 있다. 최종적으로, 보상성분이 추가된 영상신호를 영상신호 2차증폭기(A3; Main-Amplifier)를 통해 재증폭하여 CRT로 출력한다.
지금까지 본 발명의 바람직한 실시예를 도면을 참조하면서 설명하였으나, 본 발명의 범위가 상기 실시예에 한정되는 것이 아님은 물론이며, 첨부되는 특허청구범위에 의해 정의되는 본 발명의 기술적 사상의 범위에 속하는 한 구성요소에 있어서 다소의 증가, 감소, 변경이 존재하더라도 본 발명의 범위에 속한다.
본 발명에 따르면, 영상신호 제어 시스템에서 영상신호 체계의 윤곽선 레벨을 뚜렷하게 만드는 기능을 가진 회로가 구현될 수 있다.
또한, 화면을 선명하게 만들기 위한 윤곽선 레벨의 변화에 따른 보상회로가 구현될 수 있다.

Claims (3)

  1. 디스플레이 장치 내에 설치되어, 영상신호원으로부터의 영상신호를 복수의 증폭기를 통하여 증폭하여 출력하는 영상신호 제어회로에 있어서,
    상기 영상신호 제어회로의 입력측에는 제1 증폭기를 가지고,
    상기 영상신호 제어회로의 출력측에는 제2 증폭기를 가지며,
    상기 제1 증폭기와 상기 제2 증폭기와의 사이에는 영상정보신호의 윤곽선을 선명하게 표현하기 위한 샤프니스 보정회로를 포함하는 것을 특징으로 하는 영상신호 제어회로.
  2. 제1항에 있어서,
    상기 샤프니스 보정회로는,
    상기 제1 증폭기에 의해 증폭된 영상신호의 변화분에 따른 출력을 나타내는 미분회로와;
    상기 미분회로의 출력을 스위칭하는 마이크로 콘트롤러 유닛을;
    포함하는 것을 특징으로 하는 영상신호 제어회로.
  3. 제1항 또는 제2항에 있어서,
    상기 제2 증폭기의 입력측에는,
    상기 제1 증폭기에 의해 증폭된 영상신호에, 상기 샤프니스 보정회로의 출력신호를 가산하여 중첩시키는 가산회로가 더 포함되어 있는 것을 특징으로 하는 영상신호 제어회로.
KR1020020050886A 2002-08-27 2002-08-27 샤프니스 보정회로를 포함하는 영상신호 제어회로 KR20040019213A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020050886A KR20040019213A (ko) 2002-08-27 2002-08-27 샤프니스 보정회로를 포함하는 영상신호 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020050886A KR20040019213A (ko) 2002-08-27 2002-08-27 샤프니스 보정회로를 포함하는 영상신호 제어회로

Publications (1)

Publication Number Publication Date
KR20040019213A true KR20040019213A (ko) 2004-03-05

Family

ID=37324186

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020050886A KR20040019213A (ko) 2002-08-27 2002-08-27 샤프니스 보정회로를 포함하는 영상신호 제어회로

Country Status (1)

Country Link
KR (1) KR20040019213A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100667253B1 (ko) * 2006-03-28 2007-01-11 김재칠 뭉쳐진 고춧가루 분해 처리기

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980032647A (ko) * 1996-10-14 1998-07-25 이데이노브유끼 윤곽보정회로 및 알지비모니터
JPH1141618A (ja) * 1997-07-23 1999-02-12 Sony Corp 映像信号処理回路
JPH11215399A (ja) * 1998-01-27 1999-08-06 Nikon Corp 輪郭強調回路
KR20000002511A (ko) * 1998-06-22 2000-01-15 뉴웨이브 테크놀러지스 인코포레이티드 화상의 선명도 개선을 위한 비디오 신호 처리장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980032647A (ko) * 1996-10-14 1998-07-25 이데이노브유끼 윤곽보정회로 및 알지비모니터
JPH1141618A (ja) * 1997-07-23 1999-02-12 Sony Corp 映像信号処理回路
JPH11215399A (ja) * 1998-01-27 1999-08-06 Nikon Corp 輪郭強調回路
KR20000002511A (ko) * 1998-06-22 2000-01-15 뉴웨이브 테크놀러지스 인코포레이티드 화상의 선명도 개선을 위한 비디오 신호 처리장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100667253B1 (ko) * 2006-03-28 2007-01-11 김재칠 뭉쳐진 고춧가루 분해 처리기

Similar Documents

Publication Publication Date Title
JP3645556B2 (ja) 禁止回路を含むビーム走査速度変調装置
JPH037184B2 (ko)
JPS6096081A (ja) 画像再生装置の電流変更装置
JPH0787354A (ja) Svmディスエーブリング回路を有するビーム走査速度変調装置
KR20040019213A (ko) 샤프니스 보정회로를 포함하는 영상신호 제어회로
JPH0514764A (ja) 表示装置
KR100338236B1 (ko) 비디오신호처리장치
CN102055924A (zh) 比例模式调整方法及采用该方法的电视机
JPH05292346A (ja) 映像信号処理回路
JP2001186378A (ja) 映像信号処理装置およびテレビジョン信号受信装置
JPS63189086A (ja) テレビジヨン受像機
EP0087181B1 (en) Gamma correction circuit for television
JP3353325B2 (ja) 画面形状調整用管面表示装置
KR200187009Y1 (ko) 온 스크린 디스플레이 신호 처리회로
KR19980063652U (ko) 사운드 출력 레벨 제한 기능을 갖는 디스플레이장치
JPH066710A (ja) テレビジョン受像機
KR200180207Y1 (ko) 텔레비전의 osd문자 떨림방지회로
KR200197411Y1 (ko) 모니터의 오에스디 제어회로
JP2000217044A (ja) オンスクリ―ンデ―タ輝度調整回路
US20090080793A1 (en) Image adjustment apparatus and method thereof
KR100296350B1 (ko) Osd를이용한시그널(signal)관리장치및방법
JP3379611B2 (ja) 表示装置の節電方法及びシステム
KR19980063653U (ko) 채널 변경에 따른 사운드 보정값을 갖는 디스플레이장치
JPH09130824A (ja) 映像装置の文字表示時における映像処理方法
KR19990012256U (ko) 삼차원 효과를 나타내는 마이크 입력단을 구비한 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application