KR200187009Y1 - 온 스크린 디스플레이 신호 처리회로 - Google Patents
온 스크린 디스플레이 신호 처리회로 Download PDFInfo
- Publication number
- KR200187009Y1 KR200187009Y1 KR2019970022244U KR19970022244U KR200187009Y1 KR 200187009 Y1 KR200187009 Y1 KR 200187009Y1 KR 2019970022244 U KR2019970022244 U KR 2019970022244U KR 19970022244 U KR19970022244 U KR 19970022244U KR 200187009 Y1 KR200187009 Y1 KR 200187009Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- osd
- current
- wideband
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/44504—Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Graphics (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
Abstract
개시된 신호 처리회로는 영상신호에 OSD 신호를 삽입하여 화면 상에 표시할 경우에 피킹 현상 및 스미어 현상 등이 발생되지 않도록 하는 것이다.
본 고안은 입력되는 영상신호를 광대역 전류 증폭하는 제1광대역 전류 버퍼와, OSD 신호를 광대역 전류 증폭하는 제2광대역 전류 버퍼와, OSD 신호를 표시할 경우에 제1광대역 전류 버퍼로 입력되는 영상신호를 차단하는 영상신호 차단부를 구비하고, OSD 신호를 표시하지 않을 경우에 영상신호를 제1광대역 전류 버퍼에서 광대역 전류 증폭한 후 출력하여 표시하며, OSD 신호를 표시할 경우에는 OSD 블랭킹 신호에 따라 영상신호 차단부가 영상신호를 차단하여 출력되지 않도록 하고, OSD 신호는 제2광대역 전류 버퍼에서 광대역 전류 증폭한 후 출력하는 것으로서 영상신호 및 OSD 신호를 모두 광대역 전류 증폭하여 상호간에 간섭 현상 및 왜곡 현상이 발생하지 않고, 음극선관의 화면 상에는 영상신호 및 OSD 신호를 피킹 현상이나 스미어 현상이 발생됨이 없이 깨끗하게 표시할 수 있다.
Description
본 고안은 텔레비전 수상기 및 모니터 등과 같은 영상 표시 기기에 있어서, 영상신호에 온 스크린 디스플레이(On Screen Display : 이하, ‘OSD’라고 약칭함) 신호를 삽입하여 표시 수단의 화면상에 표시하는 OSD 신호 처리회로에 관한 것이다.
일반적으로 텔레비전 수상기 및 모니터 등과 같은 영상 표시 기기들은 음극 선관 또는 LCD(Liquid Crystal Display) 등의 표시 수단을 구비하여 소정의 영상신호를 표시하고 있다.
그리고 상기 영상 표시 기기들은 현재 동작 상태 및 사용자가 조절한 조절값 등을 표시하여 사용자에게 알리기 위한 OSD 신호를 처리회로를 구비하고 있다.
제1도는 영상 표시 기기에서 OSD 신호 처리회로의 전체 구성을 보인 블록도이다.
여기서, 부호 1은 영상신호를 증폭하는 초단 증폭기이고, 부호 2는 상기 초단 증폭기(1)에서 증폭된 영상신호에 OSD 신호의 삽입을 제어하는 OSD 제어부이다.
부호 3은 상기 초단 증폭기(1)에서 출력되는 영상신호에 OSD 제어부(2)의 제어에 따라 OSD 신호를 삽입하여 출력하는 OSD 신호 삽입부이다.
부호 4는 상기 OSD 신호 삽입부(3)의 출력신호를 증폭하고 표시 수단인 음극선관(5)으로 출력하여 화면 상에 표시되게 하는 영상 출력부이다.
이와 같이 구성된 OSD 신호 처리회로는 입력되는 영상신호를 초단 증폭기(1)가 증폭하여 OSD 신호 삽입부(3)로 입력시키게 된다.
이 때, OSD 신호를 표시하지 않을 경우에 OSD 제어부(2)는 제어신호를 발생하지 않게 된다.
그러면, 초단 증폭기(1)에서 출력되는 영상신호는 OSD 신호 삽입부(3)를 그대로 통과하게 되고, 영상 출력부(4)에서 증폭된 후 음극선관(5)으로 출력되어 화면 상에 표시된다.
그리고 OSD 신호를 표시할 경우에 OSD 제어부(2)는 OSD 블랭킹 신호를 발생함과 아울러 OSD 신호를 발생하여 OSD 신호 삽입부(3)로 입력된다.
그러면, OSD 신호 삽입부(3)는, 상기 초단 증폭기(1)에서 출력되는 영상신호를 상기 OSD 제어부(2)가 출력하는 OSD 블랭킹 신호에 따라 출력되지 않도록 하고, OSD 제어부(2)가 출력하는 OSD 신호는 OSD 신호 삽입부(3)를 통해 영상 출력부(4)에 입력되어 증폭된 후 음극선관(5)으로 출력되어 음극선관(5)의 화면 상에는 OSD 신호가 표시된다.
제2도는 상기한 OSD 신호 처리회로에서 종래의 OSD 신호 삽입부(3)를 보인 상세 회로도이다.
이에 도시된 바와 같이 초단 증폭기(1)의 출력단자가 트랜지스터(Q1)의 베이스에 접속됨과아울러 그 접속점에, 상기 OSD 제어부(2)에서 출력되는 OSD 블랭킹 신호가 역방향 다이오드(D1)를 통해 인가되게 접속된다.
그리고 전원(B+)이 저항(R1)을 통해 상기 트랜지스터(Q1)의 콜렉터에 인가되게 접속되고, 트랜지스터(Q1)의 에미터는 저항(R2)이 접속됨과 아울러 상기 OSD 제어부(2)에서 출력되는 OSD 신호가 인가되게 접속되어 그 접속점이 상기 영상 출력부(4)의 입력단자에 접속된다.
이와 같이 구성된 종래의 OSD 신호 삽입부(3)는 전원(B+)이 인가된 상태에서 초단 증폭기(1)로부터 입력되는 영상신호가 트랜지스터(Q1)의 베이스에 인가된다.
여기서, 저항(R1)(R2) 및 트랜지스터(Q1)는 광대역 전류 버퍼로서 초단 증폭기(1)로부터 입력되는 영상신호의 레벨이 트랜지스터(Q1)의 Vbe(트랜지스터(Q1)의 베이스와 에미터 간의 전압)보다 높을 경우에 트랜지스터(Q1)가 온되고, 에미터 전류(Ie)가 흐르게 된다.
상기 트랜지스터(Q1)의 에미터 전류(Ie)는 수학식 1과 같이 콜렉터 전류(Ic) 및 베이스 전류(Ib)를 합한 값이 되어 광대역 전류 증폭이 이루어진다.
[수학식 1]
Ie=Ic+Ib
이와 같이 트랜지스터(Q1)에서 전류 증폭되어 출력되는 에미터 전류(Ie)는 저항(R2)에서 Ie×R2로 전압으로 변환되고, 영상 출력부(4)로 출력되어 음극선관(5)의 화면 상에 표시된다.
이와 같이 초단 증폭기(1)에서 출력되는 영상신호가 OSD 신호 삽입부(3)에서 광대역 전류 증폭된 후 영상 출력부(4)를 통해 음극선관(5)으로 출력되어 화면 상에 표시되는 상태에서 OSD 신호를 표시할 경우에 OSD 제어부(2)로부터 저전위의 OSD 블랭킹 신호 및 OSD 신호가 입력된다.
이와 같이 저전위의 OSD 블랭킹 신호가 입력되면, 다이오드(D1)가 온되고, 초단 증폭기(1)에서 출력되는 영상신호가 다이오드(D1)를 통한 후 OSD 블랭킹 신호측으로 흐르게 되고, 트랜지스터(Q1)의 베이스에는 저전위가 인가된다.
그러므로 트랜지스터(Q1)가 오프되고, 초단 증폭기(1)에서 출력되는 영상신호는 차단된다.
그리고 상기 OSD 제어부(2)에서 출력되는 OSD 신호가 저항(R2)의 양단간에 걸리게 되고, 영상 출력부(4)로 출력되어 음극선관(5)에는 OSD 신호가 표시된다.
이러한 종래의 OSD 신호 삽입부(3)는 초단 증폭기(1)에서 출력되는 영상신호를 광대역 전류 증폭하여 출력하고, OSD 신호는 광대역 전류 증폭하지 않고, 그대로 출력하여 음극선관(5)의 화면 상에 표시하는 것이다.
그러므로 영상신호와 OSD 신호간에 간섭 현상 및 왜곡 현상이 발생하고, 이로 인하여 음극선관의 화면 상에는 피킹(peaking) 현상이나 스미어(smear) 현상이 발생하여 사용자에게 많은 불쾌감을 주었음은 물론 제품에 대한 신뢰성을 저항시키는 요인이 되었다.
따라서 본 고안의 목적은 OSD 신호를 표시할 경우에 피킹 현상 및 스미어 현상 등이 발생되지 않도록 영상신호에 OSD 신호를 삽입하는 OSD 신호 처리회로를 제공하는 데 있다.
제1도는 영상 표시 기기에서 OSD 신호 처리회로의 전체 구성을 보인 블록도.
제2도는 종래의 OSD 신호 삽입부를 보인 상세 회로도.
제3도는 본 고안의 OSD 신호 삽입부를 보인 상세 회로도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 초단 증폭기 2 : OSD 제어부
3 : OSD 신호 삽입부 4 : 영상 출력부
5 : 음극선관 11 : 영상신호 차단부
12 : 제1광대역 전류 버퍼 13 : 제2광대역 전류 버퍼
이러한 목적을 달성하기 위한 본 고안의 OSD 신호 처리회로에 따르면, 입력되는 영상신호를 광대역 전류 증폭하는 제1광대역 전류 버퍼와, OSD 신호를 광대역 전류 증폭하는 제2광대역 전류 버퍼와, OSD 신호를 표시할 경우에 제1광대역 전류 버퍼로 입력되는 영상신호를 차단하는 영상신호 차단부를 구비하고, OSD 신호를 표시하지 않을 경우에 영상신호를 제1광대역 전류 버퍼에서 광대역 전류 증폭한 후 출력하여 표시한다.
그리고 OSD 신호를 표시할 경우에는 OSD 블랭킹 신호에 따라 영상신호 차단부가 영상신호를 차단하여 출력되지 않도록 하고, OSD 신호는 제2광대역 전류 버퍼에서 광대역 전류 증폭한 후 출력한다.
그러므로 본 고안에 따르면, 영상신호 및 OSD 신호를 모두 광대역 전류 증폭하여 상호간에 간섭 현상 및 왜곡 현상이 발생하지 않고, 음극선관의 화면 상에는 영상신호 및 OSD 신호를 피킹 현상이나 스미어 현상이 발생됨이 없이 깨끗하게 표시할 수 있다.
이하, 첨부된 제3도의 도면을 참조하여 본 고안의 OSD 신호 처리회로를 상세히 설명하겠으며, 종래와 동일한 부위에는 동일 부호를 부여한다.
제3도는 본 고안의 OSD 신호 삽입부를 보인 상세 회로도이다.
이에 도시된 바와 같이 초단 증폭기(1)에서 출력되는 영상신호가 다이오드(D1)를 통해, OSD 제어부(2)에서 출력되는 OSD 블랭킹 신호 측으로 인가되게 접속되어 영상신호 차단부(11)가 구성된다./
또한 상기 초단 증폭기(1)에서 출력되는 영상신호가 트랜지스터(Q1)의 베이스에 인가되게 접속되어 트랜지스터(Q1)의 콜렉터에는 전원(B+)이 저항(R1)을 통해 인가되게 접속되고, 트랜지스터(Q1)의 에미터에는 저항(R2)이 접속되어 그 접속점에서 영상신호가 출력되게 제1광대역 전류 버퍼(12)가 구성된다.
그리고 OSD 제어부(2)에서 출력되는 OSD 신호가 트랜지스터(Q2)의 베이스에 인가되게 접속되어 트랜지스터(Q2)의 콜렉터에는 상기 전원(B+)이 저항(R1)을 통해 인가되게 접속되고, 트랜지스터(Q2)의 에미터에는 상기 저항(R2)이 접속되어 그 접속점에서 OSD 신호가 출력되게 제2광대역 전류 버퍼(13)가 구성된다.
이와 같이 구성된 본 고안은 전원(B+)이 인가된 상태에서 OSD 신호를 표시하지 않을 경우에 OSD 제어부(2)는 OSD 블랭킹 신호 및 OSD 신호를 모두 발생하지 않게 된다.
이와 같은 상태에서 초단 증폭기(1)에서 초단 증폭된 후 입력되는 영상신호는 제1광대역 전류 버퍼(12)의 트랜지스터(Q1)의 베이스에 인가되므로 트랜지스터(Q1)는 영상신호를 광대역 전류 증폭하여 그의 에미터로 출력하게 된다.
이와 같이 트랜지스터(Q1)의 에미터로 출력되는 영상신호의 전류는 저항(R2)에 의해 전압으로 변환되어 영상 출력부(4)로 출력된다.
그리고 OSD 신호를 표시할 경우에 OSD 제어부(2)는 저전위의 OSD 블랭킹 신호 및 OSD 신호를 발생하게 된다.
상기 OSD 제어부(2)가 발생하는 저전위의 OSD 블랭킹 신호에 따라 영상신호 차단부(11)의 다이오드(D1)가 도통 상태로 된다.
그러면, 초단 증폭기(1)로부터 입력되는 영상신호 차단부(11)의 다이오드(D1)를 통해 OSD 블랭킹 신호 측으로 흐르게 되고, 제1광대역 전류 버퍼(12)의 트랜지스터(Q1)의 베이스에는 저전위가 인가되어 오프된다.
즉, 초단 증폭기(1)로부터 입력되는 영상신호는 제1광대역 전류 버퍼(12)를 통과하지 못하고, 차단된다.
그리고 OSD 제어부(2)로부터 입력되는 OSD 신호는 제2광대역 전류 버퍼(13)의 트랜지스터(Q2)의 베이스에 인가되므로 트랜지스터(Q2)는 OSD 신호를 광대역 전류 증폭하여 그의 에미터로 출력하고, 트랜지스터(Q2)의 에미터로 출력된 OSD 신호는 저항(R2)에 의해 전압으로 변환되어 영상 출력부(4)로 출력된다.
여기서, 영상신호를 전류 증폭하는 제1광대역 전류 버퍼(12)와 OSD 신호를 광대역 전류 증폭하는 제2광대역 전류 버퍼(13)는 동일한 증폭률로 영상신호 및 OSD 신호를 각기 전류 증폭하는 것이 바람직하다.
이상에서와 같이 본 고안은 입력되는 영상신호 및 OSD 신호를 모두 광대역 전류 증폭한 후 영상 출력부로 출력하여 화면 상에 표시하는 것으로서 영상신호 및 OSD 신호의 상호간에 간섭 현상 및 왜곡 현상이 방지되고, 이로 인하여 화면 상에는 피킹 현상 및 스미어 현상이 발생되지 않는 깨끗한 영상 및 OSD 신호를 표시할 수 있다.
Claims (4)
- 초단 증폭기에서 증폭된 영상신호를 광대역 전류 증폭하는 제1광대역 전류 버퍼; OSD 신호를 광대역 전류 증폭하는 제2광대역 전류 버퍼; OSD 신호를 표시할 경우에 제1광대역 전류 버퍼로 입력되는 영상신호를 차단하는 영상신호 차단부; 및 상기 제1광대역 전류 버퍼 및 상기 제2광대역 전류 버퍼의 출력신호를 증폭하여 음극선관으로 출력하는 영상 출력부로 구성됨을 특징으로 하는 OSD 신호 처리회로.
- 제1항에 있어서, 상기 제1 및 제2광대역 전류 버퍼는; 동일한 전류 증폭도로 영상신호 및 OSD 신호를 전류 증폭하는 것을 특징으로 하는 OSD 신호 처리회로.
- 제1항 또는 제2항에 있어서, 상기 제1 및 제2광대역 전류 버퍼는; 영상신호 및 OSD 신호를 각기 전류 증폭하는 트랜지스터; 상기 트랜지스터에 동작 전원을 공급하는 제1저항; 및 상기 트랜지스터에 의해 전류 증폭된 신호를 전압으로 변환하여 출력하는 제2저항으로 구성됨을 특징으로 하는 OSD 신호 처리회로.
- 제3항에 있어서, 상기 제1저항 및 제2저항은; 상기 제1 및 제2광대역 전류 버퍼에 공용으로 연결되는 것을 특징으로 하는 OSD 신호 처리회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970022244U KR200187009Y1 (ko) | 1997-08-14 | 1997-08-14 | 온 스크린 디스플레이 신호 처리회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970022244U KR200187009Y1 (ko) | 1997-08-14 | 1997-08-14 | 온 스크린 디스플레이 신호 처리회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990009052U KR19990009052U (ko) | 1999-03-05 |
KR200187009Y1 true KR200187009Y1 (ko) | 2000-07-01 |
Family
ID=19508045
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019970022244U KR200187009Y1 (ko) | 1997-08-14 | 1997-08-14 | 온 스크린 디스플레이 신호 처리회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR200187009Y1 (ko) |
-
1997
- 1997-08-14 KR KR2019970022244U patent/KR200187009Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990009052U (ko) | 1999-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH08181931A (ja) | モニターのオンスクリーン/ビデオ信号プロセッサー | |
KR950028463A (ko) | 텔레비젼 수상기 | |
KR100368683B1 (ko) | 자동빔전류제한장치및그방법 | |
KR200187009Y1 (ko) | 온 스크린 디스플레이 신호 처리회로 | |
CS248706B2 (en) | Apparatus for sensing the current level of the black in the colour picture tube | |
KR100572682B1 (ko) | 화면 보호기 기능을 구현하기 위한 장치 및 방법 | |
US5333019A (en) | Method of adjusting white balance of CRT display, apparatus for same, and television receiver | |
US6614482B1 (en) | Video output stage with self-regulating beam current limiting | |
KR970004497Y1 (ko) | 모니터의 블루밍 현상 제거회로 | |
US5719735A (en) | Device and method for protecting a CRT screen | |
JP2973910B2 (ja) | 信号のコアリング閾値を調整する回路 | |
KR200197411Y1 (ko) | 모니터의 오에스디 제어회로 | |
US6891574B1 (en) | High speed video mixer circuit | |
KR0127536B1 (ko) | 진폭 제한 기능을 갖는 영상 신호 증폭 장치 | |
KR970001587Y1 (ko) | 샤프니스전압을 이용한 노이즈 제거회로 | |
KR200180207Y1 (ko) | 텔레비전의 osd문자 떨림방지회로 | |
JP2835080B2 (ja) | 映像増幅回路 | |
KR100291443B1 (ko) | 영상표시기기의 밝기 자동조절장치 | |
US6724975B1 (en) | Products combining television and video recorder | |
KR920005452Y1 (ko) | 영상증폭 회로의 페데스탈 클램핑 회로 | |
KR200156516Y1 (ko) | 모니터에 있어서 온스크린디스플레이의 콘트라스트 조정회로 | |
KR200172685Y1 (ko) | 오에스디(osd)명암자동조정회로 | |
US20010012010A1 (en) | Architecture for a video preamplifier with an on-screen display | |
KR0149581B1 (ko) | 영상재생장치에서 화면상 표시 문자 흐림 방지회로 | |
JPH10164614A (ja) | テレビジョン受像機の受像管制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20080328 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |