KR20040016014A - 플라즈마 디스플레이 패널의 계조 제어장치 및 방법 - Google Patents

플라즈마 디스플레이 패널의 계조 제어장치 및 방법 Download PDF

Info

Publication number
KR20040016014A
KR20040016014A KR1020020048202A KR20020048202A KR20040016014A KR 20040016014 A KR20040016014 A KR 20040016014A KR 1020020048202 A KR1020020048202 A KR 1020020048202A KR 20020048202 A KR20020048202 A KR 20020048202A KR 20040016014 A KR20040016014 A KR 20040016014A
Authority
KR
South Korea
Prior art keywords
scan
address
discharge
electrode
cells
Prior art date
Application number
KR1020020048202A
Other languages
English (en)
Other versions
KR100482333B1 (ko
Inventor
김정훈
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0048202A priority Critical patent/KR100482333B1/ko
Publication of KR20040016014A publication Critical patent/KR20040016014A/ko
Application granted granted Critical
Publication of KR100482333B1 publication Critical patent/KR100482333B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 2전극 대향방전형 플라즈마 디스플레이 패널에 있어서 화질을 개선함과 아울러 작은 서브필드 수로 모든 계조를 표현할 수 있도록 한 플라즈마 디스플레이 패널의 계조 제어장치 및 방법에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널의 계조 제어장치는 상판에 형성된 스캔전극과 하판에 상기 스캔전극에 대향하도록 형성된 어드레스전극을 구비하며, 상기 스캔전극과 어드레스전극이 교차히는 지점에 서브방전셀이 형성되며 상기 2개이상의 서브방전셀로 각각 이루어진 R,G,B 화소셀을 구성하는 플라즈마 디스플레이 패널에 있어서, 각 R,G,B셀을 구성하는 방전셀들을 동시에 스캔하는 스캔구동부와, 각 R,G,B셀에 데이터를 인가하는 어드레스구동부를 구비하는 것을 특징으로 한다.
이러한 구성에 의하면, 본 발명에 따른 PDP의 계조 제어장치 및 방법는 상판에 스캔전극, 하판에 어드레스전극을 매트릭스 형태로 배열함과 아울러 하나의 스캔전극을 2개 이상으로 분할하고 분할된 스캔전극을 동시에 스캔하여 어드레스 방전을 수행한다. 이로 인하여, 본 발명에 따른 PDP의 계조 제어장치 및 방법는 동일 계조를 표현함에 있어서 서브필드 수를 줄일 수 있다. 분할 스캔구동함으로써 다양한 계조를 표현할 수 있어 화질을 개선할 수 있게 된다.

Description

플라즈마 디스플레이 패널의 계조 제어장치 및 방법{Apparatus And Method For Controlling Gray Scale Of Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 2전극 대향방전 플라즈마 디스플레이 패널에 있어서 화질을 개선함과 아울러 작은 서브필드 수로도 모든 계조를 표현할 수 있도록 한 플라즈마 디스플레이 패널의 계조 제어장치 및 방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 한다)은 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선을 이용하여 형광체를 여기 발광시킴으로써 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다.
도 1을 참조하면, 종래의 3전극 교류 면방전형 PDP의 방전셀은 스캔전극(Y) 및 서스테인전극(Z)과, 스캔전극(Y) 및 서스테인전극(Z)과 직교하는 어드레스전극(X)을 구비한다.
스캔전극(Y), 서스테인전극(Z) 및 어드레스전극(X)의 교차부에는 적색, 녹색 및 청색 중 어느 하나를 표시하기 위한 셀(1)이 형성된다. 스캔전극(Y) 및 서스테인전극(Z)은 도시하지 않은 상부기판 상에 형성된다. 상부기판에는 도시하지 않는 유전체층과 MgO 보호층이 적층된다. 어드레스전극(X)은 도시하지 않은 하부기판 상에 형성된다. 하부기판 상에는 수평으로 인접한 셀들 간에 광학적, 전기적 혼신을 방지하기 위한 격벽이 형성된다. 하부기판과 격벽 표면에는 진공자외선에 의해 여기되어 가시광을 방출하는 형광체가 형성된다. 상부기판과 하부기판 사이의 방전공간에는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간 및 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간과 그에 할당되는 서스테인펄스의 수는 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3은 두 개의 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 3을 참조하면, PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 구동된다.
초기화기간에 있어서, 셋업기간(SU)에는 모든 스캔전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 방전이 일어난다. 이 셋업방전에 의해 어드레스전극(X)과 서스테인전극(Z) 상에는 정극성 벽전하가 쌓이게 되며, 스캔전극(Y) 상에는 부극성의 벽전하가 쌓이게 된다. 셋다운기간(SD)에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 스캔전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 과도하게 형성된 벽전하를 일부 소거시키게 된다. 이 셋다운방전에 의해 어드레스방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
어드레스기간에는 부극성 스캔펄스(scan)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 스캔펄스(scan)에 동기되어 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 서스테인전압이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다.
서스테인전극(Z)에는 셋다운기간과 어드레스기간 동안에 정극성 직류전압(Zdc)이 공급된다.
서스테인기간에는 스캔전극들(Y)과 서스테인전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 스캔전극(Y)과 서스테인전극(Z) 사이에 서스테인방전 즉, 표시방전이 일어나게 된다.
서스테인방전이 완료된 후에는 펄스폭과 전압레벨이 작은 램프파형(ramp-ers)이 서스테인전극(Z)에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시키게 된다.
그러나, 상기에서와 같은 3전극 면방전형 PDP는 상부기판에 두 서스테인전극쌍이 존재하여 적절한 간격을 유지하여야 하기 때문에 방전셀 크기를 줄이는 데 한계가 있다.
도 4는 종래의 2전극 교류 대향방전형 플라즈마 디스플레이 패널의 전극배치를 개략적으로 나타내는 평면도이다.
도 4를 참조하면, 종래기술에 따른 PDP의 방전셀은 스캔전극(Y)과, 스캔전극(Y)과 직교하는 어드레스전극(X)을 구비하는 2전극 교류 대향방전형 구조를 가진다.
스캔전극(Y)과 어드레스전극(X)의 교차부에는 적색, 녹색 및 청색 중 어느 하나를 표시하기 위한 셀(31)이 형성된다. 스캔전극(Y)은 도시하지 않은 상부기판 상에 형성된다. 상부기판에는 도시하지 않는 유전체층과 MgO 보호층이 적층된다. 어드레스전극(X)은 도시하지 않은 하부기판 상에 형성된다. 하부기판 상에는 수평으로 인접한 셀들 간에 광학적, 전기적 혼신을 방지하기 위한 격벽이 형성된다.격벽은 어드레스전극(X)과 교번되도록 스트라이프 형태로 구성되거나 웰(Well) 형태로 구성된다. 하부기판과 격벽 표면에는 진공자외선에 의해 여기되어 가시광을 방출하는 형광체가 형성된다. 상부기판과 하부기판 사이의 방전공간에는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다. 상기에서와 같이 PDP 구성시 방전셀은 면방전 대신 대향방전을 상용함으로써 셀 면적을 줄일 수 있음과 아울러 해상도도 증가시킬 수 있다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임은 도 2에서와 같이 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전 화면을 초기화시키거나 잔류 벽전하를 소거시키는 소거기간과, 스캔라인을 선택하고 선택된 주사라인에서 셀을 선택하거나 방전횟수에 따라 계조를 구현하는 어드레스 및 서스테인기간으로 나뉘어진다.
그러나, 종래기술의 2전극 대향방전형 PDP에 있어서도 한 프레임동안 어드레스기간이 차지하는 시간이 가장 길어 어드레싱 구동시간이 길어지게 된다. 이로 인하여, 종래기술에 따른 PDP의 구동방법은 한 프레임동안 서브필드 수가 제한 되어 동영상 구현시 화질 저하 현상 등이 발생하는 단점이 있게 된다.
따라서, 본 발명의 목적은 2전극 대향방전형 PDP에서 방전셀을 2개 이상 분할하도록 한 플라즈마 디스플레이 패널의 계조 제어장치 및 방법를 제공하는 데 있다.
본 발명의 다른 목적은 분할된 방전셀을 분할 구동하여 서브필드 수를 줄일 수 있도록 한 플라즈마 디스플레이 패널의 계조 제어장치 및 방법를 제공하는 데 있다.
본 발명의 또 다른 목적은 분할된 방전셀을 분할 구동하여 계조 표현 개수를 늘일 수 있도록 한 플라즈마 디스플레이 패널의 계조 제어장치 및 방법를 제공하는 데 있다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 전극배치를 개략적으로 나타내는 평면도이다.
도 2는 256 계조를 구현하기 위한 8 비트 디폴트 코드의 프레임 구성을 나타내는 도면이다.
도 3은 종래의 PDP를 구동하기 위한 구동 파형을 나타내는 파형도이다.
도 4는 종래의 2전극 교류 대향방전형 플라즈마 디스플레이 패널의 전극배치를 개략적으로 나타내는 평면도이다.
도 5는 본 발명의 실시예에 따른 PDP를 개략적으로 나타내는 도면이다.
도 6은 도 5에 도시된 2전극 대향방전형 PDP를 구동하기 위한 파형을 나타낸 도면이다.
도 7은 도 5에 도시된 2전극 교류 대향방전형 PDP의 구동장치를 개략적으로 나타내는 도면이다.
도 8은 도 5에 도시된 2전극 교류 대향방전형 PDP의 다른 구동장치를 개략적으로 나타내는 도면이다.
도 9는 도 8에 도시된 스캔구동부로부터 분할스캔전극라인에 서로 다른 스캔전압을 공급하기 위한 장치를 개략적으로 나타낸 도면이다.
상기 목적들을 달성하기 위하여, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 계조 제어장치는 상판에 형성된 스캔전극과 하판에 상기 스캔전극에 대향하도록 형성된 어드레스전극을 구비하며, 상기 스캔전극과 어드레스전극이 교차히는 지점에 서브방전셀이 형성되며 상기 2개이상의 서브방전셀로 각각 이루어진 R,G,B 화소셀을 구성하는 플라즈마 디스플레이 패널에 있어서, 상기 각 R,G,B셀을 구성하는 방전셀들을 동시에 스캔하는 스캔구동부와, 상기 각 R,G,B셀에 데이터를 인가하는 어드레스구동부를 구비하는 것을 특징으로 한다.
본 발명에서의 상기 스캔구동부는 타이밍은 동일하고 구동전압의 레벨이 서로 다른 스캔전압을 상기 서브셀의 각 스캔전압에 동시에 인가하도록 구동하는 것을 특징으로 한다.
본 발명에서의 상기 어드레스구동부는 서로 다른 전압을 갖는 복수의 데이터 전압중 1개를 선별하여 인가하는 것을 특징으로 한다.
본 발명에 따른 플라즈마 디스플레이 패널의 계조 제어방법은 상판에 형성된 스캔전극과 하판에 상기 스캔전극에 대향하도록 형성된 어드레스전극을 구비하며, 상기 스캔전극과 어드레스전극이 교차히는 지점에 서브방전셀이 형성되며 상기 2개이상의 서브방전셀로 각각 이루어진 R,G,B 화소셀을 구성하는 플라즈마 디스플레이 패널에 있어서, 상기 서브셀의 스캔전극에 동시에 인가되는 서로 다른 전압을 갖는 스캔펄스와 상기 어드레스전극에 인가되는 데이터펄스에 의해 어드레스방전을 일으키는 단계와, 상기 어드레스방전에 의해 켜진 방전셀에 서스테인 펄스를 인가하여 서스테인 방전을 일으키는 단계를 포함하는 것을 특징으로 한다.
본 발명에서의 상기 데이터펄스는 서로 다른 전압을 가지는 데이터전압중 어느 하나를 선택인가하는 것을 특징으로 한다.
본 발명에서의 상기 데이터펄스는 상기 스캔전압과 동기되어 화소셀을 구성하는 서브셀이 선택적으로 온 또는 오프되도록 하여 계조를 표현하는 것을 특징으로 한다.
이하, 도 5 내지 도 9를 참조하여 본 발명의 바람직한 실시예들에 대하여 설명하기로 한다.
도 5는 본 발명의 실시예에 따른 PDP를 개략적으로 나타내는 도면이다.
도 5를 참조하면, 본 발명의 실시예에 따른 PDP의 방전셀은 스캔전극들(S1 내지 Sm)과, 스캔전극들(S1 내지 Sm)과 직교하는 어드레스전극들(X1 내지 Xn)을 구비하는 2전극 교류 대향방전형 구조를 가진다. 본 발명의 경우 계조 표현 개수를 늘리기 위해 각 스캔전극들(S1 내지 Sm)을 2 등분 이상으로 분할하여 도 4에 도시된 종래기술에서의 하나의 방전셀(31)을 2개 이상의 방전셀로 구성하게 된다. 도 5의 경우는 하나의 스캔전극(S)을 3개로 분할(S11,S12,S13,...)하여 하나의 방전셀이 3개의 서브 방전셀로 구성된 상태를 나타낸 것이다.
상기에서와 같이, 스캔전극들(S1 내지 Sm)과 어드레스전극들(X1 내지 Xn)의 교차부에는 적색, 녹색 및 청색 중 어느 하나를 표시하기 위한 셀(41)이 형성되며, 하나의 셀(41) 내에는 제1 분할 스캔전극(Sm1), 제2 분할 스캔전극(Sm2) 및 제3 분할 스캔전극(Sm3)과 어드레스전극(X)의 적색, 녹색 및 청색 중 어느 하나를 표시하기 위한 서브 방전셀이 형성된다. 이러한 스캔전극들(S1 내지 Sm)은 도시하지 않은 상부기판 상에 형성된다. 상부기판에는 도시하지 않는 유전체층과 MgO 보호층이 적층된다. 어드레스전극들(X1 내지 Xn)은 도시하지 않은 하부기판 상에 형성된다. 하부기판 상에는 수평 및 수직으로 인접한 셀들 간에 광학적, 전기적 혼신을 방지하기 위한 격벽(52)이 형성된다. 격벽(52)은 웰(Well) 형태로 구성되며; 분할된 스캔전극들(Sm1,Sm2,Sm3)과 교번되도록 나란하게 형성된 수평 격벽(52A)과, 어드레스전극(X)과 교번되도록 나란하게 형성된 수직 격벽(52B)으로 구성된다. 하부기판과 격벽 표면에는 진공자외선에 의해 여기되어 가시광을 방출하는 형광체가 형성된다. 상부기판과 하부기판 사이의 방전공간에는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다. 상기에서와 같이 구성된 2전극 대향방전형 PDP는 하나의 방전셀(41)을 서브분할 구동함으로써 계조 표현 수를 증대시킬 수 있다. 즉, 하나의 방전셀(41)을 3개의 서브 방전셀로 분할할 경우 4개의 계조가 표현 가능한다. 이로써, 시간적으로 2개의 서브필드 수가 감소하여도 256계조를 모두 표현할수 있게 된다.
본 발명의 경우 스캔전극라인(S) 수가 3배 증가하므로 어드레스 시간이 3배가 되는 문제를 해결하기 위해 도 6에 도시된 바와 같이 PDP를 구동하게 된다.
도 6을 참조하여 도 5에 도시된 PDP의 구동을 설명하면, 본 발명에 따른 PDP는 화상의 계조를 구현하기 위하여, 한 프레임은 도 5에서와 같이 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전 화면을 초기화시키거나 잔류 벽전하를 소거시키는 초기화기간(도시하지 않음)과, 스캔전극라인을 선택하고 선택된 스캔전극라인에서 방전시키고자 하는 셀을 선택하는 어드레스기간 및 선택된 셀을 방전횟수에 따라 계조를 구현시키는 서스테인기간(도시하지 않음)으로 나뉘어진다.
초기화기간에 있어서, 구형파 또는 램프펄스 형태로 리셋펄스가 인가되어 전 화면을 초기화시킨다. 램프펄스가 인가되는 경우를 예로 들어 설명하면, 먼저 셋업기간에는 모든 스캔전극들(S1 내지 Sm)에 상승 램프파형이 동시에 인가된다. 이 상승 램프파형에 의해 전화면의 셀들 내에는 방전이 일어난다. 이 셋업방전에 의해 어드레스전극(X) 상에는 정극성(+) 벽전하가 쌓이게 되며, 스캔전극들(S1 내지 Sm) 상에는 부극성(-)의 벽전하가 쌓이게 된다. 셋다운기간에는 상승 램프파형이 공급된 후, 상승 램프파형의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형이 스캔전극들들(S1 내지 Sm)에 동시에 인가된다. 하강 램프파형은 셀들 내에 미약한 소거방전을 일으킴으로써 과도하게 형성된 벽전하를 일부 소거시키게 된다. 이 셋다운방전에 의해 어드레스방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
도 6에 도시된 어드레스기간에는 부극성 스캔펄스(SP)가 스캔전극들들(S1 내지 Sm)에 순차적으로 인가됨과 동시에 스캔펄스(SP)에 동기되어 어드레스전극들(X1 내지 Xn)에 정극성의 데이터펄스(DP)가 인가된다. 본 발명의 경우는 스캔전극들(S1 내지 Sm)이 다수의 분할 스캔전극들(Sm1,Sm2,Sm3)로 구성되어 이들 분할 스캔전극들(Sm1,Sm2,Sm3)에는 동시에 스캔펄스(SP)가 인가된다. 즉, 각 분할 스캔전극들(Sm1,Sm2,Sm3)에 인가되는 스캔펄스(SPm1,SPm2,SPm3)의 타이밍은 서로 같다. 단, 각 분할 스캔전극들(Sm1,Sm2,Sm3)에 인가되는 스캔전압(V1,V2,V3)은 서로 다르다. 도 6의 경우 전압 크기는 수학식 1에서와 같은 대소 관계를 가진다.
V1 > V2 > V3
이 때, 상기의 전압 관계는 계조 표현 방식에 따라 달라질 수 있다. 또한, 어드레스전극들(X1 내지 Xn)에는 계조를 표현하기 위하여 각각 다르게 동시에 인가되는 스캔전압(V1,V2,V3)과 동기되도록 3단계의 전압 레벨(Vd1,Vd2,Vd3)을 가지는 데이터 펄스(DP)가 인가된다. 즉, 계조에 따라 0을 포함한 4개의 데이터 전압(Vd)을 선별하여 어드레스 방전을 수행하게 된다.
이로 인하여, 0V의 데이터전압을 가지는 데이터펄스(Dp)를 선택할 경우 데이터펄스(DP)와 대응하게 인가되는 각 분할 스캔펄스(SP) 사이에 어드레스 방전을 하지 않아 모든 서브 방전셀들이 선택하지 않게 되고 표시방전도 일어나지 않게 되어 오프(Off) 상태가 된다.
계조 1을 표현하는 낮은 데이터 전압 즉, 제1 데이터 전압(Vd1)을 선택하면 가장 높은 스캔전압(V1)이 걸리는 서브 방전셀인 제1 분할 스캔전극(S11)을 포함한 방전셀만 선택되어 표시방전이 일어나게 된다.
다음으로 계조 2를 표현하는 제2 데이터 전압(Vd2)이 선택되면 제1 및 제2 스캔전압(V1,V2)이 걸리는 서브 방전셀들 즉, 제1 및 제2 분할 스캔전극(S11,S12)을 포함한 방전셀들이 선택되어 표시방전이 일어나게 된다.
마지막으로 계조 3을 표현하는 제3 데이터 전압(Vd3)이 선택되면 제1, 제2 및 제3 스캔전압(V1,V2,V3)이 걸리는 모든 서브 방전셀들이 선택되어 하나의 방전셀 모두가 표시방전을 일으키게 된다.
상기에서와 같은 2전극 대향방전형 PDP를 구동할 경우 스캔전극 라인 수는 2배 이상 증가함에도 분할된 스캔전극라인들을 동시에 스캔함으로써 공간적 해상도가 증가하게 된다.
또한, 종래기술의 ADS 방식에 비해 어드레스 기간의 일부가 단축되므로 시간적인 절약을 하게 되어 서스테인 기간 등의 다른 부분에 활용할 수 있게 되므로 전력 소모를 줄임과 아울러 발광 휘도를 향상시킬 수 있게 된다.
도 7은 도 5에 도시된 2전극 교류 대향방전형 PDP의 구동장치를 개략적으로 나타내는 도면으로서, 하나의 스캔전극이 3개로 분할된 경우를 도시한 것이다.
도 7을 참조하면, PDP의 구동장치는 m개의 스캔전극라인(S1 내지 Sm)이 3개로 분할된 분할스캔전극라인들(Sm1,Sm2,Sm3)과 스캔전극라인(S1 내지 Sm)과 직교하는 어드레스전극들(X1 내지 Xn)이 배열된 PDP(48)와, 분할스캔전극라인들(Sm1,Sm2,Sm3) 중 제1 분할 스캔전극라인들(Sm1)을 구동하기 위한 제1 스캔 구동부(44A)와, 제2 분할 스캔전극라인들(Sm2)을 구동하기 위한 제2 스캔 구동부(44B)와, 제3 분할 스캔전극라인들(Sm3)을 구동하기 위한 제3 스캔 구동부(44B)와, 상기 어드레스전극들(X1 내지 Xn)을 구동하기 위한 어드레스 구동부(46)를 구비한다.
또한 상기에서와 같이 각 분할스캔전극라인들(Sm1,Sm2,Sm3)과 어드레스전극라인(X)의 적색, 녹색 및 청색 중 어느 하나를 표시함과 아울러 1 계조를 표현하기 위한 서브 셀들이 형성되고, 3개의 서브 셀들이 집합하여 하나의 방전셀(41)이 형성된다.
제1 스캔 구동부(44A)는 각 서브필드에서 초기화기간에 리셋펄스를 공급하여 전화면을 초기화시킴과 아울러 어드레스기간에 제1 스캔펄스(SPm1)를 제1 분할스캔전극라인들(Sm1)에 공급하게 된다. 이 때, 제1 스캔펄스(SPm1)는 매 서브필드 또는 매 프레임을 주기로 순차적으로 제1 분할 스캔전극라인들(Sm1)에 공급되어진다. 또한, 제1 스캔 구동부(44A)는 서브필드에서 서스테인펄스를 공급하여 서스테인 방전을 일으키게 된다.
제2 스캔 구동부(44B)는 각 서브필드에서 초기화기간에 리셋펄스를 공급하여 전화면을 초기화시킴과 아울러 어드레스기간에 제2 스캔펄스(SPm2)를 제2 분할스캔전극라인들(Sm2)에 공급하게 된다. 이 때, 제2 스캔펄스(SPm2)는 매 서브필드 또는 매 프레임을 주기로 순차적으로 제1 분할 스캔전극라인들(Sm2)에 공급되어진다. 또한, 제2 스캔 구동부(44B)는 서브필드에서 서스테인펄스를 공급하여 서스테인 방전을 일으키게 된다.
제3 스캔 구동부(44C)는 각 서브필드에서 초기화기간에 리셋펄스를 공급하여 전화면을 초기화시킴과 아울러 어드레스기간에 제3 스캔펄스(SPm3)를 제3 분할스캔전극라인들(Sm3)에 공급하게 된다. 이 때, 제3 스캔펄스(SPm3)는 매 서브필드 또는 매 프레임을 주기로 순차적으로 제3 분할 스캔전극라인들(Sm3)에 공급되어진다. 또한, 제3 스캔 구동부(44C)는 서브필드에서 서스테인펄스를 공급하여 서스테인 방전을 일으키게 된다.
제1 내지 제3 스캔 구동부(44A 내지 44C)로부터 패널의 분할 스캔전극라인에 인가되는 스캔펄스는 동일 타이밍에 입력되어 진다.
어드레스 구동부(46)는 상기 동일 타이밍에 인가되는 스캔펄스(SPm1,SPm2,SPm3)에 동기되도록 어드레스전극라인(X)에 3단계의 전압레벨 중 하나의 전압레벨을 선택하여 데이터 펄스(DP)로 공급한다.
도 8은 도 5에 도시된 2전극 교류 대향방전형 PDP의 다른 구동장치를 개략적으로 나타내는 도면으로서, 하나의 스캔전극이 3개로 분할된 경우를 도시한 것이다. 도 9는 도 8에 도시된 스캔구동부로부터 분할스캔전극라인에 서로 다른 스캔전압을 공급하기 위한 장치를 개략적으로 나타낸 도면이다.
도 8 및 도 9를 참조하면, PDP의 구동장치는 m개의 스캔전극라인(S1 내지 Sm)이 3개로 분할된 분할스캔전극라인들(Sm1,Sm2,Sm3)과 스캔전극라인(S1 내지 Sm)과 직교하는 어드레스전극들(X1 내지 Xn)이 배열된 PDP(48)와, 분할 스캔전극라인들(Sm1,Sm2,Sm3)에 각각 다른 스캔전압을 공급하기 위한 3스캔 구동부(50)와, 어드레스전극들(X1 내지 Xn)을 구동하기 위한 어드레스 구동부(46)를 구비한다.
또한 상기에서와 같이 각 분할스캔전극라인들(Sm1,Sm2,Sm3)과 어드레스전극라인(X)의 적색, 녹색 및 청색 중 어느 하나를 표시함과 아울러 1 계조를 표현하기 위한 서브 셀들이 형성되고, 3개의 서브 셀들이 집합하여 하나의 방전셀(41)이 형성된다.
3스캔 구동부(50)는 각 서브필드에서 초기화기간에 리셋펄스를 공급하여 전화면을 초기화시킴과 아울러 어드레스기간에 제1 내지 제3 스캔펄스(SPm1,SPm2,SPm3)를 제1 내지 제3 분할 스캔전극라인들(Sm1,Sm2,Sm3)에 동시에 인가하게 된다. 이 때, 제1 내지 제3 스캔펄스(SPm1,SPm2,SPm3)는 매 서브필드 또는 매 프레임을 주기로 순차적으로 제1 내지 제3 분할 스캔전극라인들(Sm1,Sm2,Sm3)에 공급되어진다. 그리고, 제1 내지 제3 스캔펄스(SPm1,SPm2,SPm3)의 스캔전압은 서로 다른 전압을 가지도록 도 9에서와 같이 스위치(SW)에 의해 동시에 패널의 스캔전극에 입력된다. 또한, 3스캔 구동부(50)는 서브필드에서 서스테인펄스를 공급하여 서스테인 방전을 일으키게 된다.
어드레스 구동부(46)는 상기 동일 타이밍에 인가되는 스캔펄스(SPm1,SPm2,SPm3)에 동기되도록 어드레스전극라인(X)에 3단계의 전압레벨 중 하나의 전압레벨을 선택하여 데이터 펄스(DP)로 공급한다.
상기에서와 같이 PDP 구동시 동일 계조를 표현하는 데 있어서 서브 필드가 줄어들게 된다. 줄어든 서브필드 영역을 다른 서브필드의 서스테인방전에 활용할경우 보다 높은 휘도를 얻을 수 있게 된다. 또한, 줄어든 서브필드 영역으로 인해 어드레스 펄스의 폭을 넓힐 경우 구동 마진이 확대되어 지터 문제를 줄일 수 있다.
상술한 바와 같이, 본 발명에 따른 PDP의 계조 제어장치 및 방법는 상판에 스캔전극, 하판에 어드레스전극을 매트릭스 형태로 배열함과 아울러 하나의 스캔전극을 2개 이상으로 분할하고 분할된 스캔전극을 동시에 스캔하여 어드레스 방전을 수행한다. 이로 인하여, 본 발명에 따른 PDP의 계조 제어장치 및 방법는 동일 계조를 표현함에 있어서 서브필드 수를 줄일 수 있다. 한 프레임 내에 줄일 시간을 서스테인 방전에 활용할 경우 높은 휘도를 얻을 수 있다. 또한, 본 발명에 따른 PDP는 분할 스캔구동함으로써 다양한 계조를 표현할 수 있어 화질을 개선할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (6)

  1. 상판에 형성된 스캔전극과 하판에 상기 스캔전극에 대향하도록 형성된 어드레스전극을 구비하며, 상기 스캔전극과 어드레스전극이 교차히는 지점에 서브방전셀이 형성되며 상기 2개이상의 서브방전셀로 각각 이루어진 R,G,B 화소셀을 구성하는 플라즈마 디스플레이 패널에 있어서,
    상기 각 R,G,B셀을 구성하는 방전셀들을 동시에 스캔하는 스캔구동부와,
    상기 각 R,G,B셀에 데이터를 인가하는 어드레스구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조 제어장치.
  2. 제 1 항에 있어서,
    상기 스캔구동부는 타이밍은 동일하고 구동전압의 레벨이 서로 다른 스캔전압을 상기 서브셀의 각 스캔전압에 동시에 인가하도록 구동하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조 제어장치.
  3. 제 1 항에 있어서,
    상기 어드레스구동부는 서로 다른 전압을 갖는 복수의 데이터 전압중 1개를 선별하여 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조 제어장치.
  4. 상판에 형성된 스캔전극과 하판에 상기 스캔전극에 대향하도록 형성된 어드레스전극을 구비하며, 상기 스캔전극과 어드레스전극이 교차히는 지점에 서브방전셀이 형성되며 상기 2개이상의 서브방전셀로 각각 이루어진 R,G,B 화소셀을 구성하는 플라즈마 디스플레이 패널에 있어서,
    상기 서브셀의 스캔전극에 동시에 인가되는 서로 다른 전압을 갖는 스캔펄스와 상기 어드레스전극에 인가되는 데이터펄스에 의해 어드레스방전을 일으키는 단계와,
    상기 어드레스방전에 의해 켜진 방전셀에 서스테인 펄스를 인가하여 서스테인 방전을 일으키는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조 제어방법.
  5. 제 4 항에 있어서,
    상기 데이터펄스는 서로 다른 전압을 가지는 데이터전압중 어느 하나를 선택인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조 제어방법.
  6. 제 5 항에 있어서,
    상기 데이터펄스는 상기 스캔전압과 동기되어 화소셀을 구성하는 서브셀이 선택적으로 온 또는 오프되도록 하여 계조를 표현하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 계조 제어방법.
KR10-2002-0048202A 2002-08-14 2002-08-14 플라즈마 디스플레이 패널의 계조 제어장치 및 방법 KR100482333B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0048202A KR100482333B1 (ko) 2002-08-14 2002-08-14 플라즈마 디스플레이 패널의 계조 제어장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0048202A KR100482333B1 (ko) 2002-08-14 2002-08-14 플라즈마 디스플레이 패널의 계조 제어장치 및 방법

Publications (2)

Publication Number Publication Date
KR20040016014A true KR20040016014A (ko) 2004-02-21
KR100482333B1 KR100482333B1 (ko) 2005-04-13

Family

ID=37322086

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0048202A KR100482333B1 (ko) 2002-08-14 2002-08-14 플라즈마 디스플레이 패널의 계조 제어장치 및 방법

Country Status (1)

Country Link
KR (1) KR100482333B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101105673B1 (ko) * 2009-02-04 2012-01-18 정정호 외장재 착탈구조를 갖는 강화 도어 프레임

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1063221A (ja) * 1996-08-22 1998-03-06 Oki Electric Ind Co Ltd ガス放電型表示装置の駆動方法、その駆動方法を用いた表示方法、及びその装置
JPH1068931A (ja) * 1996-08-28 1998-03-10 Sharp Corp アクティブマトリクス型液晶表示装置
JP4111359B2 (ja) * 1998-08-18 2008-07-02 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルの階調表示方法
KR100546584B1 (ko) * 1999-08-31 2006-01-26 엘지전자 주식회사 액티브 플라즈마 디스플레이 패널 및 그의 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101105673B1 (ko) * 2009-02-04 2012-01-18 정정호 외장재 착탈구조를 갖는 강화 도어 프레임

Also Published As

Publication number Publication date
KR100482333B1 (ko) 2005-04-13

Similar Documents

Publication Publication Date Title
KR100480172B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20060129919A (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20080023365A (ko) 플라즈마 디스플레이 패널 구동 방법
KR100499100B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100784543B1 (ko) 플라즈마 디스플레이 장치, 그의 구동방법, 플라즈마 디스플레이 패널 및 플라즈마 디스플레이 패널의 구동장치
KR20030056684A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100477602B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100761120B1 (ko) 플라즈마 디스플레이 장치
KR100508251B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100482333B1 (ko) 플라즈마 디스플레이 패널의 계조 제어장치 및 방법
KR100251154B1 (ko) 교류 플라즈마 표시장치 및 그 패널 구동방법
KR100573163B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100468416B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100468412B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100577765B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100505976B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR101042993B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100468415B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100573166B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100740109B1 (ko) 플라즈마 표시 장치의 구동 방법
KR20050024789A (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100482341B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100738586B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR100488159B1 (ko) 플라즈마 디스플레이 패널의 듀얼 스캐닝 방법 및 장치
KR20010046352A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080102

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee