KR20030064999A - A liquid crystal display for compensating for signal delay in gate lines - Google Patents

A liquid crystal display for compensating for signal delay in gate lines Download PDF

Info

Publication number
KR20030064999A
KR20030064999A KR1020020005118A KR20020005118A KR20030064999A KR 20030064999 A KR20030064999 A KR 20030064999A KR 1020020005118 A KR1020020005118 A KR 1020020005118A KR 20020005118 A KR20020005118 A KR 20020005118A KR 20030064999 A KR20030064999 A KR 20030064999A
Authority
KR
South Korea
Prior art keywords
voltage
gate
liquid crystal
counter electrode
data
Prior art date
Application number
KR1020020005118A
Other languages
Korean (ko)
Other versions
KR100840324B1 (en
Inventor
문승환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020005118A priority Critical patent/KR100840324B1/en
Publication of KR20030064999A publication Critical patent/KR20030064999A/en
Application granted granted Critical
Publication of KR100840324B1 publication Critical patent/KR100840324B1/en

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Abstract

PURPOSE: A liquid crystal display for compensating gate line signal delay is provided to reduce a difference in charged voltage volume between right and left pixels of a liquid crystal panel, thereby preventing differences in display quality of pixels, DC stress to a liquid crystal material, and afterimages. CONSTITUTION: A liquid crystal panel includes a plurality of gate lines receiving gate voltage, a plurality of data lines receiving data voltage, thin film transistors formed at points where the gate lines and the data lines cross each other, a pixel electrode connected to drain electrodes of the thin film transistors for receiving data voltage in the case that the thin film transistors are turned on, and an opposite electrode forming capacitance with the pixel electrode. A gate driving unit applies the gate voltage to the gate lines to turn on and off the thin film transistors periodically. A source driving unit applies the data voltage representing picture signals to the data lines. A voltage generating unit generates the gate voltage, the data voltage, and the voltage applied to the opposite electrode, and makes the voltage applied to the opposite electrode have a predetermined waveform at a point that the gate voltage changed to an off-state from an on-state. A time control unit controls timing of the gate voltage and the data voltage to be used in the gate driving unit and the source driving unit.

Description

게이트 라인 신호 지연을 보상하기 위한 액정 표시 장치{A LIQUID CRYSTAL DISPLAY FOR COMPENSATING FOR SIGNAL DELAY IN GATE LINES}Liquid crystal display for compensating gate line signal delay {A LIQUID CRYSTAL DISPLAY FOR COMPENSATING FOR SIGNAL DELAY IN GATE LINES}

본 발명은 액정 표시 장치에 관한 것으로서, 더욱 상세하게는, 박막 트랜지스터형 액정 표시 장치(TFT LCD : Thin Film Transistor Liquid Crystal Display)에서 대향 전극 전압을 적절히 인가함으로써 게이트 라인 상의 신호 지연을 보상하기 위한 액정 표시 장치에 관한 것이다.The present invention relates to a liquid crystal display, and more particularly, to a liquid crystal for compensating signal delay on a gate line by appropriately applying a counter electrode voltage in a thin film transistor liquid crystal display (TFT LCD). It relates to a display device.

최근, 액정 표시 장치가 컴퓨터용 모니터로서 주로 사용되면서, 대화면 액정 표시 장치가 점차 각광받고 있다. 액정 표시 장치에서는 두 층의 전극 사이에 주입된 액정 물질의 투과율이 두 전극에 인가되는 전압차에 의해 제어되도록 함으로써 디스플레이(display)가 구현한다. 여기서, 상기 전극은 다수의 화소를 형성하도록 패터닝(patterning)되어 있고, 각 화소에는 스위치 소자로 동작하는 박막 트랜지스터가 형성되어 있다. 상기 박막 트랜지스터는 해당하는 화소로의 데이터 전압 인가여부를 제어한다.In recent years, as a liquid crystal display device is mainly used as a computer monitor, a large screen liquid crystal display device is getting into the spotlight gradually. In a liquid crystal display device, a display is realized by controlling transmittance of a liquid crystal material injected between two layers of electrodes by a voltage difference applied to the two electrodes. Here, the electrode is patterned to form a plurality of pixels, and each pixel is formed with a thin film transistor that operates as a switch element. The thin film transistor controls whether data voltage is applied to a corresponding pixel.

일반적으로, 박막 트랜지스터 액정 표시 장치의 액정 패널은 매트릭스형 화소 구조를 가진다. 예를 들어, 다수의 게이트 라인과 데이터 라인들이 서로 수직으로 교차하며, 각 게이트 라인과 데이터 라인 사이에 박막 트랜지스터가 형성되어 있다. 또한, 이 박막 트랜지스터에는 상기 설명된 구조의 화소가 연결되어 있다. 상기 화소를 구성하는 전극층 중 상부 전극을 화소 전극(pixel electrode)이라고 하고, 하부 전극을 대향 전극(counter electrode)이라고 한다. 게이트 라인에 인가되는 게이트 전압의 레벨에 따라 상기 박막 트랜지스터의 온/오프가 제어되며, 상기 박막 트랜지스터가 턴온되면, 데이터 라인을 통해 인가되는 데이터 전압이 해당 화소의 화소 전극에 전달되고, 이 데이터 전압과 대향 전극에 인가되는 전압과의 차이에 따라 해당 화소의 계조 표시(gray display)가 이루어진다.In general, the liquid crystal panel of the thin film transistor liquid crystal display device has a matrix pixel structure. For example, a plurality of gate lines and data lines vertically cross each other, and a thin film transistor is formed between each gate line and the data line. In addition, the thin film transistor is connected with the pixel of the above-described structure. The upper electrode of the electrode layers constituting the pixel is called a pixel electrode, and the lower electrode is called a counter electrode. The on / off of the thin film transistor is controlled according to the level of the gate voltage applied to the gate line. When the thin film transistor is turned on, a data voltage applied through the data line is transferred to the pixel electrode of the corresponding pixel. The gray display of the pixel is performed according to the difference between the voltage applied to the counter electrode and the counter electrode.

한편, 이러한 액정 패널에는 게이트 구동부와 소스 구동부가 연결되며, 이들 게이트 구동부와 소스 구동부를 통해 게이트 전압과 데이터 전압이 액정 패널에 공급된다. 상기 게이트 구동부와 소스 구동부의 배치 방법으로는, 하나의 게이트 구동부와 하나의 소스 구동부가 액정 패널의 어느 한쪽에만 배치되는 싱글 뱅크(single bank) 구조와, 두 개의 게이트 구동부와 두 개의 소스 구동부가 액정 패널의 양쪽에 배치되는 듀얼 뱅크(dual bank) 구조로 나누어진다. 액정 패널이 대형화될수록, 액정 모듈에서 게이트 구동부와 소스 구동부가 차지하는 면적을 줄여야 하기 때문에, 싱글 뱅크 구조가 더 유리하다.The gate driver and the source driver are connected to the liquid crystal panel, and the gate voltage and the data voltage are supplied to the liquid crystal panel through the gate driver and the source driver. As a method of arranging the gate driver and the source driver, a single bank structure in which one gate driver and one source driver are disposed only on one side of the liquid crystal panel, and two gate drivers and two source drivers It is divided into a dual bank structure arranged on both sides of the panel. As the liquid crystal panel becomes larger, the single bank structure is more advantageous because the area occupied by the gate driver and the source driver in the liquid crystal module must be reduced.

그러나, 싱글 뱅크 구조의 액정 표시 장치에서는, 게이트 라인에서의 신호 지연이 더 심해지는 문제가 있다. 이러한 신호 지연은 게이트 라인에 존재하는 자체 저항 성분과 기생 커패시턴스(parasitic capacitance)로 인해 발생한다. 예를 들어, 게이트 구동부가 액정 패널의 왼쪽에 배치될 때, 어느 임의의 게이트 라인에게이트 전압이 인가되면, 게이트 라인의 가장 오른쪽 지점에서 실제로 측정되는 게이트 전압은 게이트 라인의 가장 왼쪽 지점에서 실제로 측정되는 게이트 전압보다 훨씬 더 지연된 파형을 가진다. 이러한 게이트 전압의 지연으로 인해, 각 지점의 화소에서는 킥백 전압(kickback voltage)이 달라진다. 이는 게이트 전압의 지연된 파형이 인가되는 소정의 시간동안 해당 위치에서의 화소의 박막 트랜지스터(TFT : Thin Film Transistor)를 통해 전하가 공급되기 때문이다. 따라서, 동일한 계조의 데이터 전압이 한 라인의 화소에 인가되더라도, 게이트 구동부와 가까운 가장 왼쪽과 게이트 구동부와 먼 가장 오른쪽 지점의 화소 사이에는 충전되는 전압이 달라진다. 이러한 충전 전압의 차이는 어느 정도의 한도까지는 용인되지만, 하나의 계조 레벨 간격(약 20mV)을 넘어서는 정도에 이르면, 동일한 계조에 대한 액정 패널의 좌우 표시 차이가 눈으로 식별될 수도 있다. 종래에는 이러한 충전 전압의 차이가 약 110mV에 이르는 수준이기 때문에, 표시 품질을 크게 떨어뜨리는 문제점으로 지적되고 있다. 이와 같이, 게이트 라인에서의 신호 지연으로 인해 액정 패널의 좌우 화소에서 충전 전압의 차이가 발생하는 현상은 표시 품질 저하 외에도 액정 물질에 대한 직류 스트레스(DC stress), 잔상 문제 등을 일으켜서 화질을 저하시키는 원인으로도 작용한다.However, in the liquid crystal display of the single bank structure, there is a problem that the signal delay in the gate line becomes more severe. This signal delay is caused by parasitic capacitance and self-resistance components present in the gate line. For example, when the gate driver is disposed on the left side of the liquid crystal panel, if a gate voltage is applied to any gate line, the gate voltage actually measured at the rightmost point of the gate line is actually measured at the leftmost point of the gate line. It has a waveform that is much more delayed than the gate voltage. Due to the delay of the gate voltage, the kickback voltage is different in the pixel at each point. This is because charge is supplied through the thin film transistor (TFT) of the pixel at the corresponding position for a predetermined time when the delayed waveform of the gate voltage is applied. Therefore, even when the data voltage of the same gray level is applied to the pixels of one line, the voltage to be charged varies between the leftmost point closest to the gate driver and the rightmost point farthest from the gate driver. This difference in charging voltage is tolerated to a certain extent, but when it reaches a degree exceeding one gradation level interval (about 20 mV), the left and right display difference of the liquid crystal panel for the same gradation may be visually identified. Conventionally, since such a difference in charge voltage is about 110 mV, it is pointed out as a problem which greatly reduces display quality. As described above, the difference in the charging voltage between the left and right pixels of the liquid crystal panel due to the signal delay in the gate line may cause deterioration in image quality by causing DC stress, afterimage problems, etc., in addition to the display quality degradation. It also works as a cause.

본 발명은 상기한 바와 같은 기술적 배경 하에 이루어진 것으로서, 게이트 전압의 턴오프 시점에 소정의 파형을 갖는 대향 전극 전압을 인가하여 액정 패널의 좌우 화소간 충전 전압 차이를 감소시킬 수 있는 액정 표시 장치를 제공하는 것을목적으로 한다.SUMMARY OF THE INVENTION The present invention has been made under the above-described technical background, and provides a liquid crystal display device which can reduce a difference in charging voltage between left and right pixels of a liquid crystal panel by applying a counter electrode voltage having a predetermined waveform at a turn-off time of a gate voltage. To do this.

도 1은 본 발명의 제1실시예에 따른 액정 표시 장치의 구성도.1 is a block diagram of a liquid crystal display according to a first embodiment of the present invention.

도 2a 내지 2c는 본 발명의 제2실시예에 따른 액정 표시 장치에 적용되는 게이트 및 대향 전극 전압의 파형도.2A to 2C are waveform diagrams of gate and counter electrode voltages applied to a liquid crystal display according to a second exemplary embodiment of the present invention.

도 3a 및 3b는 본 발명의 제2실시예에서 시뮬레이션을 통해 얻어진 액정 패널 상의 위치별 게이트 전압 및 대향 전극 전압의 파형도.3A and 3B are waveform diagrams of gate voltages and counter electrode voltages for respective positions on a liquid crystal panel obtained through simulation in a second embodiment of the present invention.

도 4a 및 4b는 본 발명의 제2실시예에서 시뮬레이션을 통해 얻어진 액정 패널 상의 위치별 화소 전압 및 대향 전극 전압의 파형도.4A and 4B are waveform diagrams of pixel voltages and counter electrode voltages of respective positions on a liquid crystal panel obtained through simulation in a second embodiment of the present invention.

도 5a 내지 5c는 본 발명의 제3실시예에 따른 액정 표시 장치에 적용되는 게이트 및 대향 전극 전압의 파형도.5A to 5C are waveform diagrams of gate and counter electrode voltages applied to a liquid crystal display according to a third exemplary embodiment of the present invention.

도 6a 및 6b는 본 발명의 제3실시예에서 시뮬레이션을 통해 얻어진 액정 패널 상의 위치별 화소 전압 및 대향 전극 전압의 파형도.6A and 6B are waveform diagrams of pixel voltages and counter electrode voltages of respective positions on a liquid crystal panel obtained through simulation in a third embodiment of the present invention.

도 7a 내지 7c는 본 발명의 제4실시예에 따른 액정 표시 장치에 적용되는 게이트 및 대향 전극 전압의 파형도.7A to 7C are waveform diagrams of gate and counter electrode voltages applied to a liquid crystal display according to a fourth exemplary embodiment of the present invention.

도 8a 및 8b는 본 발명의 제4실시예에서 시뮬레이션을 통해 얻어진 액정 패널 상의 위치별 화소 전압 및 대향 전극 전압의 파형도.8A and 8B are waveform diagrams of pixel voltages and counter electrode voltages of respective positions on the liquid crystal panel obtained through simulation in the fourth embodiment of the present invention.

(도면의 주요 부분에 대한 부호의 설명)(Explanation of symbols for the main parts of the drawing)

1 : 액정 패널 2 : 게이트 구동부1: liquid crystal panel 2: gate driver

3 : 소스 구동부 4 : 타이밍 제어부3: source driver 4: timing controller

5 : 전압 발생부5: voltage generator

상기한 목적을 달성하기 위한 본 발명의 액정 표시 장치는,The liquid crystal display device of the present invention for achieving the above object,

게이트 전압이 인가되는 다수의 게이트 라인, 상기 다수의 게이트 라인에 각각 교차하며 화상 신호를 나타내는 데이터 전압이 인가되는 다수의 데이터 라인, 상기 각 게이트 라인과 데이터 라인이 교차하는 지점에서 게이트가 해당 게이트 라인에 연결되고 소스가 해당 데이터 라인에 연결된 박막 트랜지스터, 상기 박막 트랜지스터의 드레인에 연결되어 상기 박막 트랜지스터가 턴온될 경우에 데이터 전압이 인가되는 화소 전극과, 상기 화소 전극과 함께 커패시턴스를 형성하는 대향 전극을 갖는 액정 패널;A plurality of gate lines to which a gate voltage is applied, a plurality of data lines respectively crossing the plurality of gate lines, and a data voltage to which an image signal is applied, and a gate at a point where the gate lines and the data lines cross each other; A thin film transistor connected to a source line and a source connected to a corresponding data line, a pixel electrode connected to a drain of the thin film transistor, to which a data voltage is applied when the thin film transistor is turned on, and an opposite electrode forming a capacitance together with the pixel electrode. Having a liquid crystal panel;

상기 박막 트랜지스터를 주기적으로 온/오프시키기 위하여 상기 게이트 라인에 게이트 전압을 인가하기 위한 게이트 구동부;A gate driver for applying a gate voltage to the gate line to periodically turn on / off the thin film transistor;

상기 데이터 라인에 화상 신호를 나타내는 데이터 전압을 인가하기 위한 소스 구동부;A source driver for applying a data voltage representing an image signal to the data line;

상기 게이트 전압, 데이터 전압 및 상기 대향 전극에 인가하기 위한 전압을 생성하며, 상기 게이트 전압이 온 상태에서 오프 상태로 변하는 시점에 상기 대향 전극에 인가되는 전압이 소정의 파형을 갖도록 하는 전압 발생부; 및A voltage generator configured to generate the gate voltage, the data voltage, and a voltage for applying to the counter electrode, and to have a voltage applied to the counter electrode at a time when the gate voltage changes from an on state to an off state; And

상기 게이트 구동부와 소스 구동부에서 사용될 수 있도록 게이트 전압과 데이터 전압의 타이밍을 조정하기 위한 타이밍 제어부를 포함한다.It includes a timing controller for adjusting the timing of the gate voltage and the data voltage to be used in the gate driver and the source driver.

상기한 본 발명의 구성에서, 게이트 전압이 온 상태에서 오프 상태로 떨어지는 시점에 소정의 파형을 갖는 대향 전극 전압이 상기 전압 발생부에서 생성된다. 상기 대향 전극 전압의 파형은 펄스파, 삼각파 또는 사다리꼴파가 사용될 수 있으며, 이 파형은 1 수평 주사 기간보다는 작고 게이트 전압의 신호 지연 시간보다는 크거나 같은 지속 기간을 가지며, 그 전압폭은 1V 이하인 것이 바람직하다. 이와 같이, 대향 전극 전압으로서 소정의 파형을 갖는 전압을 인가함으로써, 게이트 라인에서 신호 지연이 일어나더라도 상기 파형에 의해 게이트 지연효과로 박막 트랜지스터가 턴온상태로 되어 있더라도 전하유입이 최소화 되어 액정 패널의 좌우 화소간 충전 전압차가 감소될 수 있다. 이에 따라, 게이트 라인에서의 신호 지연으로 인한 액정 패널의 좌우 화소가 표시 품질 차이, 액정 물질에 대한 직류 스트레스(DC stress), 잔상 문제가 개선될 수 있다.In the above configuration of the present invention, the counter electrode voltage having a predetermined waveform is generated in the voltage generator at the time when the gate voltage falls from the on state to the off state. The waveform of the counter electrode voltage may be a pulse wave, a triangular wave or a trapezoidal wave, and the waveform may have a duration smaller than one horizontal scan period and greater than or equal to the signal delay time of the gate voltage, and the voltage width is 1 V or less. desirable. In this way, by applying a voltage having a predetermined waveform as the counter electrode voltage, even if a signal delay occurs in the gate line, even if the thin film transistor is turned on due to the gate delay effect by the waveform, charge inflow is minimized and the left and right sides of the liquid crystal panel are minimized. The inter-pixel charging voltage difference can be reduced. Accordingly, the left and right pixels of the liquid crystal panel due to the signal delay in the gate line may improve display quality difference, DC stress on the liquid crystal material, and afterimage problems.

상기 설명된 본 발명의 목적, 기술적 구성 및 그 효과는 아래의 실시예에 대한 설명을 통해 보다 명백해질 것이다.The objects, technical configurations, and effects thereof of the present invention described above will become more apparent from the following description of the embodiments.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail a preferred embodiment of the present invention.

먼저, 도 1을 참조하여 본 발명의 제1실시예에 따른 액정 표시 장치를 설명할 것이며, 도 1에는 본 발명의 제1실시예에 따른 액정 표시 장치의 구성이 도시되어 있다.First, a liquid crystal display according to a first embodiment of the present invention will be described with reference to FIG. 1, and FIG. 1 illustrates a configuration of a liquid crystal display according to a first embodiment of the present invention.

상기 도 1에 도시되어 있듯이, 본 발명의 제1실시예에 따른 액정 표시 장치는 액정 패널(1), 게이트 구동부(2), 소스 구동부(3), 타이밍 제어부(4) 및 전압 발생부(5)로 구성되어 있다.As shown in FIG. 1, the liquid crystal display according to the first exemplary embodiment of the present invention includes a liquid crystal panel 1, a gate driver 2, a source driver 3, a timing controller 4, and a voltage generator 5. It consists of).

상기 액정 패널(1)의 구조를 보다 상세하게 나타내기 위하여, 임의의 한 화소(pixel) A가 확대한 상태로 표시되어 있다. 액정 패널(1)은 두 개의 전극층과 그 사이에 주입된 액정 물질로 이루어지며, 다수의 화소가 매트릭스(matrix) 형태로 배열된 구조를 가진다. 상기 전극층 중 상부 전극, 즉 화소 전극에는 액정 커패시터(CLC)와 유지 커패시터(Cst)의 한쪽 전극을 구성하는 전극 패턴, 박막 트랜지스터 및 서로 직교하는 다수의 게이트 라인(G)과 데이터 라인(D)이 형성되어 있다. 상기 전극층 중 하부 전극, 즉 대향 전극에는 상기 액정 커패시터(CLC)와 유지 커패시터(Cst)의 다른쪽 전극을 구성하는 전극 패턴이 형성되어 있다. 상기 구조에서, 박막 트랜지스터의 게이트는 게이트 라인(G)에 연결되어 있고, 소스는 데이터 라인(D)에 연결되어 있으며, 드레인은 액정 커패시터(CLC)와 유지 커패시터(Cst)의 한쪽 전극에 동시에 연결되어 있다. 상기 게이트 라인(G)에 인가되는 게이트 전압은 주기적으로 반복되는 온 구간과 오프 구간을 가지며, 온 구간 동안에 상기 박막 트랜지스터가 턴온된다. 이 때, 데이터 라인을 통해 인가된 데이터 전압은 박막 트랜지스터를 거쳐 화소 전극에 인가되며, 이 전압을 화소 전압(Vp)이라고도 한다. 한편, 액정 커패시터(CLC)와 유지 커패시터(Cst)의 다른쪽 전극에는 공통 전압(Vcom)과 유지 전압(Vst)이 인가되므로, 결국, 상기 화소 전압(Vp)과 공통 전압(Vcom)의 차이에 해당하는 전압이 액정 커패시터(CLC)에 가해지며, 이 전압에 따라 액정 물질의 투과율이 결정되어 소정의 디스플레이가 이루어진다. 여기서, 상기 공통 전압(Vcom)과 유지 전압(Vst)을 합쳐서 대향 전극 전압이라고 불리우며, 액정 표시 장치의 종류 또는 제조사에 따라 위에서 설명된 전압들의 구체적인 명칭은 다를 수 있다.In order to show the structure of the liquid crystal panel 1 in more detail, an arbitrary pixel A is displayed in an enlarged state. The liquid crystal panel 1 is composed of two electrode layers and a liquid crystal material injected therebetween, and has a structure in which a plurality of pixels are arranged in a matrix form. The upper electrode, that is, the pixel electrode, of the electrode layer includes an electrode pattern, a thin film transistor, and a plurality of gate lines G and data lines D orthogonal to each other, forming one electrode of the liquid crystal capacitor C LC and the storage capacitor C st . ) Is formed. An electrode pattern constituting the other electrode of the liquid crystal capacitor C LC and the storage capacitor C st is formed on a lower electrode, that is, an opposite electrode, of the electrode layer. In the above structure, the gate of the thin film transistor is connected to the gate line (G), the source is connected to the data line (D), and the drain is connected to one electrode of the liquid crystal capacitor (C LC ) and the sustain capacitor (C st ). It is connected at the same time. The gate voltage applied to the gate line G has an on period and an off period that are periodically repeated, and the thin film transistor is turned on during the on period. In this case, the data voltage applied through the data line is applied to the pixel electrode via the thin film transistor, which is also referred to as the pixel voltage Vp. On the other hand, since the common voltage Vcom and the sustain voltage Vst are applied to the other electrodes of the liquid crystal capacitor C LC and the sustain capacitor C st , the pixel voltage Vp and the common voltage Vcom A voltage corresponding to the difference is applied to the liquid crystal capacitor C LC , and the transmittance of the liquid crystal material is determined according to the voltage, thereby obtaining a predetermined display. The common voltage Vcom and the sustain voltage Vst may be referred to as counter electrode voltages, and the specific names of the voltages described above may vary according to the type or manufacturer of the liquid crystal display.

도 1에서, 전압 발생부(5)는 액정 패널(1)의 구동에 필요한 전압, 즉, 게이트 온/오프 전압, 계조 전압, 대향 전극 전압을 생성하여 타이밍 제어부(4)에 공급한다. 종래에는 상기 대향 전극 전압으로서 직류 전압이 인가되었으나, 본 발명에서는 게이트 전압이 온 상태에서 오프 상태로 떨어지는 시점에 소정의 구간 (duration)을 갖는 펄스파, 삼각파 또는 사다리꼴파가 상기 대향 전극 전압으로서 사용된다. 따라서, 상기 전압 발생부(5)는 상기 설명된 타이밍을 갖는 펄스파, 삼각파 또는 사다리꼴파를 대향 전극 전압으로서 생성한다. 여기서, 상기 펄스파, 삼각파 또는 사다리꼴파는 화면의 표시 주기인 1 수평 주사 기간보다는 작고 게이트 전압의 신호 지연 시간보다는 크거나 같은 지속 기간을 가지며, 그 전압폭은 1V 이하인 것이 바람직하다. 이와 같이, 대향 전극 전압으로서 소정의 파형을 갖는 전압을 인가함으로써, 게이트 라인에서 신호 지연이 일어나더라도 상기 파형에 의해 게이트 지연효과로 박막 트랜지스터가 턴온상태로 되어 있더라도 전하유입이 최소화 되어 액정 패널의 좌우 화소간 충전 전압차가 감소될 수 있다.In FIG. 1, the voltage generator 5 generates a voltage required for driving the liquid crystal panel 1, that is, a gate on / off voltage, a gray voltage, and an opposite electrode voltage, and supplies the generated voltage to the timing controller 4. Conventionally, a direct current voltage is applied as the counter electrode voltage. However, in the present invention, a pulse wave, a triangle wave, or a trapezoidal wave having a predetermined duration is used as the counter electrode voltage when the gate voltage falls from the on state to the off state. do. Thus, the voltage generator 5 generates pulse waves, triangle waves or trapezoidal waves having the above-described timing as counter electrode voltages. Here, the pulse wave, the triangular wave or the trapezoidal wave has a duration less than one horizontal scanning period which is the display period of the screen and greater than or equal to the signal delay time of the gate voltage, and the voltage width is preferably 1 V or less. In this way, by applying a voltage having a predetermined waveform as the counter electrode voltage, even if a signal delay occurs in the gate line, even if the thin film transistor is turned on due to the gate delay effect by the waveform, charge inflow is minimized and the left and right sides of the liquid crystal panel are minimized. The inter-pixel charging voltage difference can be reduced.

타이밍 제어부(4)는 색신호인 RGB 데이터와 제어신호, 그리고 상기 전압 발생부(5)에서 공급된 전압들을 입력받아 이들 신호들의 타이밍을 조정하는 한편, 액정 패널(1)의 구동을 위해 필요한 신호들을 생성한다.The timing controller 4 receives the RGB data, the control signal, and the voltages supplied from the voltage generator 5, adjusts the timing of these signals, and receives signals necessary for driving the liquid crystal panel 1. Create

게이트 구동부(2)는 상기 타이밍 제어부(4)를 통해 상기 전압 발생부(5)에서생성된 게이트 전압을 받아들여 상기 액정 패널(1)에 인가할 수 있도록 적절히 변환한 후, 액정 패널(1)의 각 게이트 라인에 인가한다.The gate driver 2 properly receives the gate voltage generated by the voltage generator 5 through the timing controller 4 and converts the gate voltage to be applied to the liquid crystal panel 1, and then the liquid crystal panel 1. Is applied to each gate line.

소스 구동부(3)는 상기 타이밍 제어부(4)를 통해 상기 전압 발생부(5)에서 생성된 계조 전압을 받아들여 상기 RGB 데이터에 따라 적절한 계조 전압을 선택하고, 액정 패널(1)에 인가할 수 있도록 변환하여 상기 액정 패널(1)의 각 데이터 라인에 인가한다.The source driver 3 may receive the gray voltage generated by the voltage generator 5 through the timing controller 4, select an appropriate gray voltage according to the RGB data, and apply the gray voltage to the liquid crystal panel 1. Are converted and applied to each data line of the liquid crystal panel 1.

다음으로, 도 2 내지 도 4를 참조하여 본 발명의 제2실시예에 따른 액정 표시 장치에 대해 설명한다.Next, a liquid crystal display according to a second exemplary embodiment of the present invention will be described with reference to FIGS. 2 to 4.

도 2a 내지 2c에는 본 발명의 제2실시예에 따른 액정 표시 장치에 적용되는 게이트 및 대향 전극 전압의 파형도가 도시되어 있고, 도 3a 및 3b에는 본 발명의 제2실시예에서 시뮬레이션(simulation)을 통해 얻어진 액정 패널 상의 위치별 게이트 전압 및 대향 전극 전압의 파형도가 도시되어 있고, 도 4a 및 4b에는 본 발명의 제2실시예에서 시뮬레이션을 통해 얻어진 액정 패널 상의 위치별 화소 전압 및 대향 전극 전압의 파형도가 도시되어 있다.2A to 2C are waveform diagrams of gate and counter electrode voltages applied to the liquid crystal display according to the second embodiment of the present invention, and FIGS. 3A and 3B are simulations of the second embodiment of the present invention. Waveform diagrams of the gate voltage and the counter electrode voltage for each position on the liquid crystal panel obtained through FIG. 4 are shown. FIGS. 4A and 4B show the pixel voltage and the counter electrode voltage for each position on the liquid crystal panel obtained through simulation in the second embodiment of the present invention. The waveform diagram of is shown.

본 발명의 제2실시예에서는 대향 전극 전압으로서 직류 전압이 아니라 게이트 전압이 온 상태에서 오프 상태로 변하는 시점에 소정의 펄스폭을 갖는 펄스파가 사용된다는 점에 특징이 있다.The second embodiment of the present invention is characterized in that a pulse wave having a predetermined pulse width is used as the counter electrode voltage at the time when the gate voltage changes from the on state to the off state instead of the direct current voltage.

도 2a의 파형은 게이트 라인에 공급되는 게이트 전압(21)과 게이트 라인에서 실제로 측정된 파형(22)이고, 도 2b의 파형은 대향 전극 전압의 파형이며, 도 2c의 파형은 종래의 대향 전극 전압의 파형이다.The waveform of FIG. 2A is the waveform of the gate voltage 21 supplied to the gate line and the waveform 22 actually measured at the gate line, the waveform of FIG. 2B is the waveform of the counter electrode voltage, and the waveform of FIG. 2C is the conventional counter electrode voltage. Waveform.

상기 대향 전극 전압은 게이트 전압이 온 상태에서 오프 상태로 떨어지는 시점에서 펄스 형태의 파형을 가지며, 그 펄스폭은 1 수평 주사 기간보다는 작고 게이트 전압의 신호 지연 시간보다는 크거나 같으며, 진폭은 1V 이하인 것이 바람직하다. 즉, 게이트 전압이 신호 지연에 의해 액정 패널에서 실제로 지연될 때, 게이트 전압이 오프 상태로 변하는 시점에서 도 2b와 같은 대향 전극 전압이 인가됨으로써, 화소 전압이 상기 대향 전극 전압만큼 상승한다. 이 때, 지연된 게이트 전압 파형에 의해 게이트 라인 중 구동부에서 멀리 떨어진 액정 패널의 화소에서는 박막 트랜지스터가 턴온 상태를 유지하지만, 상기 펄스 파형의 대향 전극 전압으로 인해 화소 전압이 상승함으로써 전하유입이 최소화 된다. 종래에는, 상기 지연된 게이트 파형에 의해 게이트 구동부에서 멀리 떨어진 게이트 라인의 화소에서는 의도하지 않은 박막 트랜지스터의 턴온 상태가 지속되었고, 이로 인해 그 화소가 과잉 충전됨으로써 좌우 화소간의 충전 전압차가 확대되었다. 그러나, 본 발명에서는 위에서 설명된 바와 같은 대향 전극 전압에 의해 게이트 오프 구간에서 게이트 지연효과로 박막 트랜지스터가 턴온상태로 되어 있더라도 전하유입을 최소화시킴으로써, 액정 패널의 좌우 화소간 충전 전압차가 상당히 감소될 수 있다.The counter electrode voltage has a waveform in the form of a pulse at the time when the gate voltage falls from the on state to the off state, the pulse width of which is smaller than one horizontal scanning period and greater than or equal to the signal delay time of the gate voltage, and whose amplitude is 1 V or less. It is preferable. That is, when the gate voltage is actually delayed in the liquid crystal panel due to the signal delay, the counter electrode voltage as shown in FIG. 2B is applied at the time when the gate voltage is turned off, thereby increasing the pixel voltage by the counter electrode voltage. At this time, the thin film transistor is turned on in the pixel of the liquid crystal panel that is far from the driving part of the gate line due to the delayed gate voltage waveform, but the charge voltage is minimized by the increase of the pixel voltage due to the counter electrode voltage of the pulse waveform. do. In the related art, an unintended turn-on state of a thin film transistor is continued in a pixel of a gate line far from the gate driver due to the delayed gate waveform, thereby overcharging the pixel, thereby expanding the charge voltage difference between the left and right pixels. However, in the present invention, even when the thin film transistor is turned on due to the gate delay effect in the gate-off period by the counter electrode voltage as described above, by minimizing the charge inflow, the difference in charge voltage between the left and right pixels of the liquid crystal panel can be significantly reduced. have.

도 3a 및 도 3b에 도시된 바와 같이, 시뮬레이션을 통해 얻어진 게이트 전압 및 대향 전극 전압을 참조하면, 게이트 전압이 게이트 라인의 위치에 따라 지연됨을 알 수 있다. 도 3a에서, V(PG1)은 게이트 구동부에서 가장 가까운 게이트 라인에 인가된 전압이고, V(PG9)는 게이트 구동부에서 가장 먼 게이트 라인에 인가된 전압이다. 즉, 숫자가 높을수록 게이트 구동부에서 떨어져 있음을 의미하며, 상기도 3a에서는 적절한 기호로 이들 전압이 구별되게 표시되어 있다. 도 3a 및 도 3b에서 굵은 선으로 표시한 파형이 대향 전극 전압이다. 본 실시예에서는 대향 전극 전압의 펄스폭이 게이트 전압의 지연 기간과 같도록 설정되었지만, 본 발명의 기술적 범위는 여기에 한정되지 않으며, 1 수평 주사 기간의 범위 내에서 최적의 값이 선택될 수 있다.3A and 3B, referring to the gate voltage and the counter electrode voltage obtained through the simulation, it can be seen that the gate voltage is delayed according to the position of the gate line. In FIG. 3A, V (PG1) is a voltage applied to the gate line closest to the gate driver, and V (PG9) is a voltage applied to the gate line furthest from the gate driver. That is, the higher the number, the farther from the gate driver. In FIG. 3A, these voltages are distinguished from each other by appropriate symbols. The waveform shown by the thick line in FIG. 3A and FIG. 3B is a counter electrode voltage. In the present embodiment, the pulse width of the counter electrode voltage is set to be equal to the delay period of the gate voltage, but the technical scope of the present invention is not limited thereto, and an optimum value can be selected within the range of one horizontal scanning period. .

도 4a를 참조하면, 대향 전극 전압에 의해 게이트 전압의 턴오프 구간에서 화소 전압이 점프(jump)함을 알 수 있고, 이것에 의해 게이트 지연효과로 박막 트랜지스터가 턴온상태로 되어 있더라도 전하유입이 최소화 된다. 도 4b를 참조하면, 액정 패널 상의 위치별 화소 전압의 전압차가 약 10 mV임을 알 수 있고, 이러한 전압차는 한 계조의 표시 간격(20mV) 이내에 드는 양호한 수준이다.Referring to FIG. 4A, it can be seen that the pixel voltage jumps in the turn-off period of the gate voltage due to the counter electrode voltage, thereby minimizing charge inflow even when the thin film transistor is turned on due to the gate delay effect. do. Referring to FIG. 4B, it can be seen that the voltage difference of the pixel voltage for each position on the liquid crystal panel is about 10 mV, which is a good level within a display interval (20 mV) of one gradation.

다음으로, 도 5 및 도 6을 참조하여 본 발명의 제3실시예에 따른 액정 표시 장치에 대해 설명한다.Next, a liquid crystal display according to a third exemplary embodiment of the present invention will be described with reference to FIGS. 5 and 6.

도 5a 내지 5c에는 본 발명의 제3실시예에 따른 액정 표시 장치에 적용되는 게이트 및 대향 전극 전압의 파형도가 도시되어 있고, 도 6a 및 6b에는 본 발명의 제3실시예에서 시뮬레이션을 통해 얻어진 액정 패널 상의 위치별 화소 전압 및 대향 전극 전압의 파형도가 도시되어 있다.5A to 5C are waveform diagrams of gate and counter electrode voltages applied to the liquid crystal display according to the third exemplary embodiment of the present invention, and FIGS. 6A and 6B are obtained by simulation in the third exemplary embodiment of the present invention. The waveform diagram of the pixel voltage and the counter electrode voltage for each position on the liquid crystal panel is shown.

상기 본 발명의 제3실시예에서는 대향 전극 전압으로서 삼각파가 사용되었다는 점에 특징이 있다.In the third embodiment of the present invention, a triangular wave is used as the counter electrode voltage.

도 5a에서, 도면 부호 51은 게이트 구동부에 가장 가까운 게이트 라인에 인가되는 게이트 전압의 파형이고, 52는 게이트 구동부에서 가장 먼 게이트 라인에서실제 인가되는 게이트 전압의 파형이다. 도 5b를 참조하면, 상기 대향 전극 전압은 게이트 전압이 온 상태에서 오프 상태로 떨어지는 시점에서 삼각파 형태의 파형을 가지며, 그 펄스폭은 1 수평 주사 기간보다는 작고 게이트 전압의 신호 지연 시간보다는 크거나 같으며, 진폭은 1V 이하인 것이 바람직하다.In FIG. 5A, reference numeral 51 is a waveform of a gate voltage applied to a gate line closest to the gate driver, and 52 is a waveform of a gate voltage actually applied at the gate line furthest from the gate driver. Referring to FIG. 5B, the counter electrode voltage has a waveform in the form of a triangular wave at the time when the gate voltage falls from the on state to the off state, and the pulse width thereof is smaller than one horizontal scan period and greater than or equal to the signal delay time of the gate voltage. The amplitude is preferably 1V or less.

도 6a 및 도 6b는 상기 삼각파가 대향 전극 전압으로서 사용될 때, 액정 패널의 위치별 화소 전압을 시뮬레이션을 통해 얻은 파형이다. 상기 도 6a에 도시되어 있듯이, 게이트 전압이 온 상태에서 오프 상태로 떨어질 때, 삼각파인 대향 전극 전압에 의해 화소 전압이 점프함을 알 수 있다. 이에 따라, 도 6b에 도시된 바와 같이, 액정 패널의 좌우 화소에서의 화소 전압 차이가 약 17mV로 되어, 종래에 비해 상당히 감소됨을 알 수 있다.6A and 6B are waveforms obtained by simulation of pixel voltages for positions of liquid crystal panels when the triangular waves are used as counter electrode voltages. As shown in FIG. 6A, when the gate voltage drops from the on state to the off state, the pixel voltage jumps due to the opposite electrode voltage, which is a triangular wave. Accordingly, as shown in FIG. 6B, the pixel voltage difference between the left and right pixels of the liquid crystal panel is about 17 mV, which is considerably reduced compared with the conventional art.

다음으로, 도 7 및 도 8을 참조하여 본 발명의 제4실시예에 따른 액정 표시 장치에 대해 설명한다.Next, a liquid crystal display according to a fourth exemplary embodiment of the present invention will be described with reference to FIGS. 7 and 8.

도 7a에서, 도면 부호 71은 게이트 구동부에 가장 가까운 게이트 라인에 인가되는 게이트 전압의 파형이고, 72는 게이트 구동부에서 가장 먼 게이트 라인에서 실제 인가되는 게이트 전압의 파형이다. 도 7b를 참조하면, 상기 대향 전극 전압은 게이트 전압이 온 상태에서 오프 상태로 떨어지는 시점에서 사다리꼴파 형태의 파형을 가지며, 그 펄스폭은 1 수평 주사 기간보다는 작고 게이트 전압의 신호 지연 시간보다는 크거나 같으며, 진폭은 1V 이하인 것이 바람직하다.In FIG. 7A, reference numeral 71 denotes a waveform of a gate voltage applied to the gate line closest to the gate driver, and 72 denotes a waveform of a gate voltage actually applied to the gate line furthest from the gate driver. Referring to FIG. 7B, the counter electrode voltage has a trapezoidal waveform at the time when the gate voltage falls from the on state to the off state, and the pulse width thereof is smaller than one horizontal scan period and greater than the signal delay time of the gate voltage. The amplitude is preferably 1 V or less.

도 8a 및 도 8b는 상기 사다리꼴파가 대향 전극 전압으로서 사용될 때, 액정 패널의 위치별 화소 전압을 시뮬레이션을 통해 얻은 파형이다. 상기 도 8a에 도시되어 있듯이, 게이트 전압이 온 상태에서 오프 상태로 떨어질 때, 사다리꼴파인 대향 전극 전압에 의해 화소 전압이 점프함을 알 수 있다. 이에 따라, 도 8b에 도시된 바와 같이, 액정 패널의 좌우 화소에서의 화소 전압 차이가 약 7mV로 되어, 종래에 비해 상당히 감소됨을 알 수 있다. 본 실시예 중에서, 대향 전극 전압으로서 사다리꼴파가 사용되었을 때, 화소 전압 차이가 가장 크게 감소되었다. 이것은 게이트 라인에서의 신호 지연으로 인해 킥백 전압이 비선형적으로 감소하기 때문에 비선형적인 특성을 갖는 사다리꼴파가 가장 효과적이라는 것을 의미한다.8A and 8B are waveforms obtained by simulation of pixel voltages for respective positions of the liquid crystal panel when the trapezoidal wave is used as the counter electrode voltage. As shown in FIG. 8A, when the gate voltage drops from the on state to the off state, the pixel voltage jumps due to the counter electrode voltage which is a trapezoidal wave. Accordingly, as shown in FIG. 8B, the pixel voltage difference between the left and right pixels of the liquid crystal panel becomes about 7 mV, which is considerably reduced compared with the conventional art. In this embodiment, when the trapezoidal wave is used as the counter electrode voltage, the pixel voltage difference is most greatly reduced. This means that the trapezoidal wave with nonlinear characteristics is most effective because the kickback voltage decreases nonlinearly due to signal delay in the gate line.

이상으로 설명된 바와 같이, 본 발명의 액정 표시 장치에서는 게이트 전압의 턴오프 시점에 소정의 파형을 갖는 대향 전극 전압을 인가하여 액정 패널의 좌우 화소간 충전 전압량의 차이를 감소시킴으로써, 게이트 라인에서의 신호 지연으로 인한 액정 패널의 좌우 화소가 표시 품질 차이, 액정 물질에 대한 직류 스트레스(DC stress), 잔상 문제 등을 개선하는데 효과적이다.As described above, the liquid crystal display of the present invention reduces the difference in the amount of charge voltage between the left and right pixels of the liquid crystal panel by applying an opposite electrode voltage having a predetermined waveform at the time of turning off the gate voltage, The left and right pixels of the liquid crystal panel due to signal delays are effective in improving display quality differences, direct current stress (DC stress), and afterimage problems.

Claims (8)

게이트 전압이 인가되는 다수의 게이트 라인, 상기 다수의 게이트 라인에 각각 교차하며 화상 신호를 나타내는 데이터 전압이 인가되는 다수의 데이터 라인, 상기 각 게이트 라인과 데이터 라인이 교차하는 지점에서 게이트가 해당 게이트 라인에 연결되고 소스가 해당 데이터 라인에 연결된 박막 트랜지스터, 상기 박막 트랜지스터의 드레인에 연결되어 상기 박막 트랜지스터가 턴온될 경우에 데이터 전압이 인가되는 화소 전극과, 상기 화소 전극과 함께 커패시턴스를 형성하는 대향 전극을 갖는 액정 패널;A plurality of gate lines to which a gate voltage is applied, a plurality of data lines respectively crossing the plurality of gate lines, and a data voltage to which an image signal is applied, and a gate at a point where the gate lines and the data lines cross each other; A thin film transistor connected to a source line and a source connected to a corresponding data line, a pixel electrode connected to a drain of the thin film transistor, to which a data voltage is applied when the thin film transistor is turned on, and an opposite electrode forming a capacitance together with the pixel electrode. Having a liquid crystal panel; 상기 박막 트랜지스터를 주기적으로 온/오프시키기 위하여 상기 게이트 라인에 게이트 전압을 인가하기 위한 게이트 구동부;A gate driver for applying a gate voltage to the gate line to periodically turn on / off the thin film transistor; 상기 데이터 라인에 화상 신호를 나타내는 데이터 전압을 인가하기 위한 소스 구동부;A source driver for applying a data voltage representing an image signal to the data line; 상기 게이트 전압, 데이터 전압 및 상기 대향 전극에 인가하기 위한 전압을 생성하며, 상기 게이트 전압이 온 상태에서 오프 상태로 변하는 시점에 상기 대향 전극에 인가되는 전압이 소정의 파형을 갖도록 하는 전압 발생부; 및A voltage generator configured to generate the gate voltage, the data voltage, and a voltage for applying to the counter electrode, and to have a voltage applied to the counter electrode at a time when the gate voltage changes from an on state to an off state; And 상기 게이트 구동부와 소스 구동부에서 사용될 수 있도록 게이트 전압과 데이터 전압의 타이밍을 조정하기 위한 타이밍 제어부를 포함하는 액정 표시 장치.And a timing controller for adjusting the timing of the gate voltage and the data voltage to be used in the gate driver and the source driver. 제1항에 있어서,The method of claim 1, 상기 전압 발생부에서 생성되는 대향 전극에 인가되는 전압의 펄스폭은 1 수평 주사 기간보다 작고 게이트 전압의 신호 지연 기간보다 크거나 같은 것을 특징으로 하는 액정 표시 장치.And a pulse width of the voltage applied to the counter electrode generated by the voltage generator is smaller than one horizontal scanning period and greater than or equal to the signal delay period of the gate voltage. 제1항에 있어서,The method of claim 1, 상기 전압 발생부에서 생성되는 대향 전극에 인가되는 전압의 진폭은 1V 이하인 것을 특징으로 하는 액정 표시 장치.The amplitude of the voltage applied to the counter electrode generated in the voltage generator is 1V or less. 제1항에 있어서,The method of claim 1, 상기 대향 전극에 인가되는 전압의 파형은 펄스파인 것을 특징으로 하는 액정 표시 장치.The waveform of the voltage applied to the counter electrode is a pulse wave. 제1항에 있어서,The method of claim 1, 상기 대향 전극에 인가되는 전압의 파형은 삼각파인 것을 특징으로 하는 액정 표시 장치.And a waveform of the voltage applied to the counter electrode is a triangular wave. 제1항에 있어서,The method of claim 1, 상기 대향 전극에 인가되는 전압의 파형은 사다리꼴파인 것을 특징으로 하는 액정 표시 장치.The waveform of the voltage applied to the counter electrode is a trapezoidal wave, characterized in that. 제1항 내지 제6항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 6, 상기 대향 전극은 액정 커패시턴스를 형성하기 위한 공통 전극인 것을 특징으로 하는 액정 표시 장치.And the counter electrode is a common electrode for forming a liquid crystal capacitance. 제1항 내지 제6항 중 어느 한 항에 있어서,The method according to any one of claims 1 to 6, 상기 대향 전극은 유지 커패시턴스를 형성하기 위한 유지 전극인 것을 특징으로 하는 액정 표시 장치.And the counter electrode is a sustain electrode for forming a sustain capacitance.
KR1020020005118A 2002-01-29 2002-01-29 A liquid crystal display for compensating for signal delay in gate lines KR100840324B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020005118A KR100840324B1 (en) 2002-01-29 2002-01-29 A liquid crystal display for compensating for signal delay in gate lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020005118A KR100840324B1 (en) 2002-01-29 2002-01-29 A liquid crystal display for compensating for signal delay in gate lines

Publications (2)

Publication Number Publication Date
KR20030064999A true KR20030064999A (en) 2003-08-06
KR100840324B1 KR100840324B1 (en) 2008-06-20

Family

ID=32219757

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020005118A KR100840324B1 (en) 2002-01-29 2002-01-29 A liquid crystal display for compensating for signal delay in gate lines

Country Status (1)

Country Link
KR (1) KR100840324B1 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100717193B1 (en) * 2005-09-07 2007-05-11 비오이 하이디스 테크놀로지 주식회사 Liquid Crystal Display
KR20160087484A (en) * 2015-01-13 2016-07-22 삼성디스플레이 주식회사 Display apparatus and method of driving display panel using the same
US10460686B2 (en) 2015-05-22 2019-10-29 Samsung Display Co., Ltd. Gate driving device, display device including the same, and method for driving the display device for reducing kickback voltage

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102033569B1 (en) 2012-12-24 2019-10-18 삼성디스플레이 주식회사 Display device
KR102063313B1 (en) 2013-07-08 2020-03-03 삼성디스플레이 주식회사 Display device and driving method thereof
KR102643465B1 (en) 2017-01-17 2024-03-05 삼성디스플레이 주식회사 Display device and driving method thereof

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100333986B1 (en) * 2000-06-13 2002-04-26 윤종용 A diriving circuit of a tft lcd for a compensation of kick back voltage

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100717193B1 (en) * 2005-09-07 2007-05-11 비오이 하이디스 테크놀로지 주식회사 Liquid Crystal Display
KR20160087484A (en) * 2015-01-13 2016-07-22 삼성디스플레이 주식회사 Display apparatus and method of driving display panel using the same
US10460686B2 (en) 2015-05-22 2019-10-29 Samsung Display Co., Ltd. Gate driving device, display device including the same, and method for driving the display device for reducing kickback voltage

Also Published As

Publication number Publication date
KR100840324B1 (en) 2008-06-20

Similar Documents

Publication Publication Date Title
TWI397734B (en) Liquid crystal display and driving method thereof
US8878829B2 (en) Liquid crystal display and common electrode drive circuit thereof
KR101285054B1 (en) Liquid crystal display device
KR101348755B1 (en) Display device and method of the same
KR101256665B1 (en) Liquid crystal panel
US20090009459A1 (en) Display Device and Method for Driving Same
JP2008116694A (en) Electro-optical device, drive circuit, and electronic apparatus
JP4254820B2 (en) Electro-optical device and electronic apparatus
JP3914639B2 (en) Liquid crystal display
JP4492491B2 (en) Display device
JP2003122313A (en) Liquid crystal display device and driving method therefor
KR100840324B1 (en) A liquid crystal display for compensating for signal delay in gate lines
US20100118016A1 (en) Video voltage supplying circuit, electro-optical apparatus and electronic apparatus
KR20070080314A (en) Liquid crystal display panel and driving apparatus thereof
KR20070044596A (en) Liquid crystal diisplay, and method for diriving thereof
JP2002099256A (en) Planar display device
KR20180014337A (en) Liquid crystal display device
JP5418388B2 (en) Liquid crystal display
JP3481349B2 (en) Image display device
KR20030055385A (en) Method for driving Liquid Crystal Display Device
CN110675831A (en) Display device and display method
JPH09179098A (en) Display device
KR20040048623A (en) Liquid crystal display and method of dirving the same
KR100309924B1 (en) How to Operate Liquid Crystal Display and Liquid Crystal Display
KR100382625B1 (en) liquid crystal display

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130531

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150601

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160530

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170601

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190529

Year of fee payment: 12