KR20030062900A - Iic 시스템의 충돌방지방법 및 장치 - Google Patents

Iic 시스템의 충돌방지방법 및 장치 Download PDF

Info

Publication number
KR20030062900A
KR20030062900A KR1020020003359A KR20020003359A KR20030062900A KR 20030062900 A KR20030062900 A KR 20030062900A KR 1020020003359 A KR1020020003359 A KR 1020020003359A KR 20020003359 A KR20020003359 A KR 20020003359A KR 20030062900 A KR20030062900 A KR 20030062900A
Authority
KR
South Korea
Prior art keywords
slave
iic
clock
abnormal
microcomputer
Prior art date
Application number
KR1020020003359A
Other languages
English (en)
Inventor
박정규
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020020003359A priority Critical patent/KR20030062900A/ko
Publication of KR20030062900A publication Critical patent/KR20030062900A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/376Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a contention resolving method, e.g. collision detection, collision avoidance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 발명의 IIC 시스템의 충돌방지장치는, 클럭 버스에 클럭 입력단자가 연결되고, 데이터 버스에 데이터 통신단자 연결된 다수의 정상 슬레이브 IC와, 상기 클럭 버스에 데이터 통신단자가 연결되고, 상기 데이터 버스에 클럭 입력단자를 연결된 비정상 슬레이브 IC와, IIC 시작시마다 IIC 대상이 상기 비정상 슬레이브 IC인지를 검색하여, 상기 IIC 대상이 상기 비정상 슬레이브 IC이면, 상기 클럭 버스를 통해 상기 비정상 슬레이브 IC와 데이터 통신을 수행하고, 상기 데이터 버스를 통해 상기 비정상 슬레이브 IC에 클럭을 제공하는 마스터 IC를 구비하는 것을 특징으로 한다.

Description

IIC 시스템의 충돌방지방법 및 장치{METHOD AND APPARATUS OF PREVENTING COLLISION FOR IIC SYSTEM}
본 발명은 IIC 시스템에 관한 것으로, 특히 IIC 시스템의 충돌방지방법 및 장치에 관한 것이다.
일반적으로 IIC 시스템은 마스터 IC와 다수의 슬레이브 IC간의 통신을 제공한다. 이러한 IIC 방법을 개략적으로 설명하면, 다수의 슬레이브 IC 각각은 슬레이브 어드레스를 부여받으며, 마스터 IC는 슬레이브 어드레스를 통해 원하는 슬레이브 IC와의 통신을 수행한다.
이러한 IIC 시스템의 개략 구성도를 도시한 도 1을 참조하면, 마이컴(100)과다수의 슬레이브 IC(102 내지 106)는 제1 및 제2버스로 연결된다. 상기 다수의 슬레이브 IC(102 내지106)는 각기 다른 슬레이브 어드레스를 부여받는다. 상기 제1버스는 마이컴(100)의 클럭 출력단자인 제1포트와 다수의 슬레이브 IC(102 내지 106)의 클럭 입력단자들을 연결한다. 그리고 상기 제2버스는 마이컴(100)의 데이터 출력단자인 제2포트와 다수의 슬레이브 IC(102 내지 106)의 데이터 입력단자들을 연결한다. 상기 마이컴(100)은 상기 다수의 슬레이브 IC(102 내지 106)의 슬레이브 어드레스를 통해 각 슬레이브 IC와 통신을 수행한다.
그런데, 상기 다수의 슬레이브 IC(102 내지 106) 중 어느 하나에 이상이 발생되어, 자신의 슬레이브 어드레스가 아닌 경우에는 동작하지 않아야 함에도 불구하고, 오동작하는 경우가 종종 발생되었다.
이러한 오동작은 다른 슬레이브 IC들에게도 영향을 끼쳐 전체 시스템이 제어 불가능한 상태가 되는 원인이 되었다.
따라서 본 발명의 목적은 슬레이브 어드레스에 의해서 개별 제어되지 않는 슬레이브 IC의 영향을 최소화할 수 있는 IIC 시스템의 충돌방지방법 및 장치를 제공함에 있다.
도 1은 종래의 IIC 시스템의 개략 구성도.
도 2는 본 발명의 바람직한 실시예에 따른 IIC 시스템의 개략 구성도.
도 3은 본 발명의 바람직한 실시예에 따른 IIC 시스템의 충돌방지방법의 흐름도.
도 4는 도 2의 마이컴의 신호출력상태를 도시한 도면.
상술한 목적을 달성하기 위한 본 발명의 IIC 시스템의 충돌방지장치는, 클럭 버스에 클럭 입력단자가 연결되고, 데이터 버스에 데이터 통신단자 연결된 다수의 정상 슬레이브 IC와, 상기 클럭 버스에 데이터 통신단자가 연결되고, 상기 데이터버스에 클럭 입력단자를 연결된 비정상 슬레이브 IC와, IIC 시작시마다 IIC 대상이 상기 비정상 슬레이브 IC인지를 검색하여, 상기 IIC 대상이 상기 비정상 슬레이브 IC이면, 상기 클럭 버스를 통해 상기 비정상 슬레이브 IC와 데이터 통신을 수행하고, 상기 데이터 버스를 통해 상기 비정상 슬레이브 IC에 클럭을 제공하는 마스터 IC를 구비하는 것을 특징으로 한다.
본 발명은 정상 슬레이브 IC들의 클럭 버스에 비정상 슬레이브 IC의 데이터 통신단자를 연결하고, 정상 슬레이브 IC들의 데이터 버스에 비정상 슬레이브 IC의 클럭 입력단자를 연결하여, 정상 슬레이브 IC와의 IIC시에는 정상 슬레이브 IC의 상기 클럭 버스 및 데이터 버스로 클럭을 출력함과 아울러 데이터 통신을 수행하고, 비정상 슬레이브 IC와의 IIC시에는 상기 클럭 버스로 데이터 통신을 수행하고 상기 데이터 버스로 클럭을 출력한다. 이로서 본 발명은 슬레이브 어드레스에 의해 개별 제어되지 않는 비정상 슬레이브 IC에 의한 영향을 최소화할 수 있다.
본 발명의 바람직한 실시예에 다른 IIC 시스템의 개략적인 구성도를 도시한 도 2를 참조하면, 마이컴(200)과 슬레이브 어드레스에 의해 개별 제어되는 정상적인 제1,제2 IC(202 내지 204) 및 슬레이브 어드레스에 의해 개별 제어되지 않는 비정상적인 제3 IC(206)는 제1 및 제2버스로 연결된다.
상기 제1버스는 마이컴(200)의 제1포트와 제1,제2 IC(202 내지 204)의 클럭 입력단자, 제3 IC(206)의 데이터 입력단자를 연결한다. 그리고 제2버스는 마이컴(200)의 제2포트와 제1,제2 IC(202 내지 204)의 데이타 입력단자, 제3 IC(206)의 클럭 입력단자를 연결한다.
상기 마이컴(200)은 정상적인 제1,제2 IC(202 내지 204)와 통신할 때에는 상기 제1포트를 통해 클럭을 출력하고 제2포트를 통해 데이터를 출력한다. 이와달리 상기 마이컴(200)은 슬레이브 어드레스에 의해 개별 제어되지 않는 비정상적인 제3 IC(206)와 통신할 때에는 상기 제1포트를 통해 데이터를 출력하고 제2포트를 통해 클럭을 출력한다.
이러한 마이컴(200)의 처리과정을 도 3의 흐름도를 참조하여 설명한다.
마이컴(200)은 IIC 시작조건이 되면(300단계), 대상 IC가 비정상적인 제3 IC(206)인지를 검색한다(302단계). 상기 마이컴(200)은 상기 IIC 대상 IC가 제3 IC(206)이면 제1버스를 통해 데이터 통신을 수행하고, 제2버스를 통해 클럭을 출력한다.
그리고 상기 마이컴(200)은 상기 IIC 대상 IC가 제3 IC(206)가 아닌 정상 IC이면 제1버스를 통해 클럭을 출력하고 제2버스를 통해 데이터 통신을 수행한다.
즉 도 4에 도시한 바와 같이 마이컴(200)은 정상 IC와 통신할 때(A)에는 제1포트를 통해 클럭을 출력함과 아울러 제2포트를 통해 데이터 통신을 수행한다. 그리고 마이컴(200)은 비정상 IC와 통신할 때(B)에는 제1포트를 통해 데이터 통신을 수행하고, 제2포트로 클럭을 출력한다.
상술한 바와 같이 본 발명은 슬레이브 어드레스에 의해서 개별 제어되지 않는 슬레이브 IC의 영향, 즉 IIC 충돌현상을 최소화하는 이점이 있다.
또한 본 발명은 IIC 충돌이 발생하더라도 장치를 부가하거나 변형하지 않아도 해결할 수 있다.

Claims (2)

  1. IIC 시스템의 충돌방지장치에 있어서,
    클럭 버스에 클럭 입력단자가 연결되고, 데이터 버스에 데이터 통신단자 연결된 다수의 정상 슬레이브 IC와,
    상기 클럭 버스에 데이터 통신단자가 연결되고, 상기 데이터 버스에 클럭 입력단자를 연결된 비정상 슬레이브 IC와,
    IIC 시작시마다 IIC 대상이 상기 비정상 슬레이브 IC인지를 검색하여, 상기 IIC 대상이 상기 비정상 슬레이브 IC이면, 상기 클럭 버스를 통해 상기 비정상 슬레이브 IC와 데이터 통신을 수행하고, 상기 데이터 버스를 통해 상기 비정상 슬레이브 IC에 클럭을 제공하는 마스터 IC를 구비하는 것을 특징으로 하는 IIC 시스템의 충돌방지장치.
  2. 정상 슬레이브 IC들의 클럭 버스에 비정상 슬레이브 IC의 데이터 통신단자가 연결되고, 정상 슬레이브 IC들의 데이터 버스에 비정상 슬레이브 IC의 클럭 입력단자를 연결된 IIC 시스템의 충돌방지방법에 있어서,
    IIC 시작시마다 IIC 대상이 상기 비정상 슬레이브 IC인지를 검색하는 단계와,
    상기 IIC 대상이 상기 비정상 슬레이브 IC이면, 상기 클럭 버스를 통해 상기 비정상 슬레이브 IC와 데이터 통신을 수행하고, 상기 데이터 버스를 통해 상기 비정상 슬레이브 IC에 클럭을 제공하는 단계를 구비하는 것을 특징으로 하는 IIC 시스템의 충돌방지방법.
KR1020020003359A 2002-01-21 2002-01-21 Iic 시스템의 충돌방지방법 및 장치 KR20030062900A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020003359A KR20030062900A (ko) 2002-01-21 2002-01-21 Iic 시스템의 충돌방지방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020003359A KR20030062900A (ko) 2002-01-21 2002-01-21 Iic 시스템의 충돌방지방법 및 장치

Publications (1)

Publication Number Publication Date
KR20030062900A true KR20030062900A (ko) 2003-07-28

Family

ID=32218716

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020003359A KR20030062900A (ko) 2002-01-21 2002-01-21 Iic 시스템의 충돌방지방법 및 장치

Country Status (1)

Country Link
KR (1) KR20030062900A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100778114B1 (ko) * 2006-09-18 2007-11-21 삼성전자주식회사 통신에러를 개선하기 위한 통신방법 및 그 통신방법이적용된 전자장치
KR20190027515A (ko) * 2017-09-07 2019-03-15 주식회사 동운아나텍 투-와이어 버스용 슬레이브 디바이스

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940007698A (ko) * 1992-09-18 1994-04-27 다중 포맷 데이타 버스의 데이타 라인과 클록 라인의 교체 장치
KR19980017637A (ko) * 1996-08-31 1998-06-05 배순훈 Iic 버스 채용 시스템의 우선순위 결정방법
KR19990026043A (ko) * 1997-09-22 1999-04-15 윤종용 마스터 디바이스의 동일 포트를 이용하여 슬레이브 디바이스를핸들링하는 알고리즘
JP2000132506A (ja) * 1998-10-26 2000-05-12 Matsushita Electric Ind Co Ltd 通信装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940007698A (ko) * 1992-09-18 1994-04-27 다중 포맷 데이타 버스의 데이타 라인과 클록 라인의 교체 장치
KR19980017637A (ko) * 1996-08-31 1998-06-05 배순훈 Iic 버스 채용 시스템의 우선순위 결정방법
KR19990026043A (ko) * 1997-09-22 1999-04-15 윤종용 마스터 디바이스의 동일 포트를 이용하여 슬레이브 디바이스를핸들링하는 알고리즘
JP2000132506A (ja) * 1998-10-26 2000-05-12 Matsushita Electric Ind Co Ltd 通信装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100778114B1 (ko) * 2006-09-18 2007-11-21 삼성전자주식회사 통신에러를 개선하기 위한 통신방법 및 그 통신방법이적용된 전자장치
KR20190027515A (ko) * 2017-09-07 2019-03-15 주식회사 동운아나텍 투-와이어 버스용 슬레이브 디바이스

Similar Documents

Publication Publication Date Title
US7603501B2 (en) Communication circuit of serial peripheral interface devices
US10936524B2 (en) Bus system with slave devices
KR20100102924A (ko) 아더 터미네이션을 구현하는 멀티 칩 패키지 구조의 반도체메모리 장치 및 터미네이션 제어 방법
US20060123168A1 (en) System and method for dynamically allocating addresses to devices coupled to an integrated circuit bus
CN109446145B (zh) 一种服务器主板i2c通道扩展芯片、电路及控制方法
US9910420B2 (en) Expansion module for programmable logic controller using USB communication
US8392638B2 (en) Master-slave device communication circuit and ID address setting method thereof
US7863938B2 (en) Address decoder and method for setting an address
CN110531686B (zh) 一种基于单主多从协议实现多主机的装置及其方法
CN101310231A (zh) 串行总线系统、节点设备以及可连接在节点设备上的输入/输出卡
KR960035290A (ko) 데이타 프로세싱 시스템의 버스 로딩 분배 방법과 장치
KR20030062900A (ko) Iic 시스템의 충돌방지방법 및 장치
KR102227841B1 (ko) 차량용 센서 시스템 및 이를 이용한 센서 id 할당 방법
CN112486899A (zh) 集成电路、汇流排系统及排程方法
CN102902647B (zh) 设置在i2c从机印刷电路板的asic芯片和印刷电路板
US20080126497A1 (en) Controller Apparatus with Shared Expansion Connection and Method for the same
JPH11272601A (ja) カスケード接続カード、このカードにより構成されるシステムにおけるid割付け方法、及び共通バスのバス使用権優先判定方法
US20030196000A1 (en) Data transmission method
US6738830B2 (en) Universal controller expansion module system, method and apparatus
US20210297283A1 (en) Master slave communication system capable of reducing manufacturing cost, electronic device, control method for master slave communication system, and control method for electronic device
US7386635B2 (en) Electronic device circuit having a sensor function for expandably connecting a plurlity of electronic devices
JPH02230356A (ja) 情報処理装置のバス拡張装置
KR20160044832A (ko) 차량용 센서 시스템 및 이를 이용한 센서 id 할당 방법
CN114968898A (zh) 一种实现芯片通讯的控制电路和方法
KR19980028358A (ko) 스큐 보상회로를 가지는 장치 및 그 제어방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E601 Decision to refuse application