KR20030057046A - 통신시스템의 물리계층 제어장치 - Google Patents

통신시스템의 물리계층 제어장치 Download PDF

Info

Publication number
KR20030057046A
KR20030057046A KR1020010087418A KR20010087418A KR20030057046A KR 20030057046 A KR20030057046 A KR 20030057046A KR 1020010087418 A KR1020010087418 A KR 1020010087418A KR 20010087418 A KR20010087418 A KR 20010087418A KR 20030057046 A KR20030057046 A KR 20030057046A
Authority
KR
South Korea
Prior art keywords
signal
unit
physical layer
phy
group chip
Prior art date
Application number
KR1020010087418A
Other languages
English (en)
Inventor
류지만
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020010087418A priority Critical patent/KR20030057046A/ko
Publication of KR20030057046A publication Critical patent/KR20030057046A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/323Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the physical layer [OSI layer 1]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 통신시스템의 가입자단말기가 연결되는 31개의 물리계층 채널로 그룹핑되고 특정 어드레스비트에 의해 칩이 선택되는 다수의 PHY 그룹칩부와, 상기 PHY 그룹칩부에 연결된 5비트 제어선을 이용하여 특정 PHY 그룹칩부의 신호를 매핑처리하는 ATM보드부로 이루어진 신시스템의 물리계층 제어장치를 제공한다.
상기와 같은 본 발명은 UTOPIA LEVEL-2를 지원하는 물리계층 칩셋을 어드레스 비트를 이용한 그룹핑하고 이 그룹핑된 물리계층 칩셋을 상위장비가 신호매핑하여 처리하므로써, 5비트의 어드레스로 제한받는 물리계층 칩셋을 다수개로 확장시켜 하위의 채널을 처리하므로 그에 따라 통신시스템의 채널집적도를 극대화함은 물론 상위장비가 다수개의 확장 물리계층 칩셋의 채널데이터를 신속히 신호매핑하여처리하므로 그에 따라 통신시스템의 기능성도 상당히 향상시킨다.

Description

통신시스템의 물리계층 제어장치{ physical layer control equipment of the communication system}
본 발명은 통신시스템의 물리계층 제어장치에 관한 것으로, 특히 UTOPIA LEVEL-2를 지원하는 물리계층 칩셋을 어드레스 비트를 이용한 다수개로 그룹핑하고 이 다수개로 그룹핑된 물리계층 칩셋을 상위장비가 신호매핑하여 처리하는 통신시스템의 물리계층 제어장치에 관한 것이다.
일반적으로 ADSL(Asymmetric Digital Subscriber Line) 시스템은 현재 가입자망이 구성되어 있는 기존의 twisted pair copper network상에서 아날로그 전화 서비스(POTS)와 간섭을 일으키지 않으면서 동시에 고속의 디지털 서비스 예컨대, 고속 인터넷, 온라인 접속과 재택근무, VOD(VIDIO ON DEMEND)와 같은 전화 가입자에게 제공하는 서비스 시스템을 지칭한다. 그리고, 통상 ADSL 선로 부호 방식은 DMT(discrete multi-tone)와 CAP(carrierless AM/PM)방식을 사용하는대, 이 ADSL DMT는 비대칭 대역폭 특성이 엎스트림(upstream)의 경우 64-640 kbit/s 이고, 다운스트림(downstream)의 경우 500 kbit/s에서 8 Mbit/s를 지원한다. 따라서, 이와같은 ADSL 시스템은 인터넷과 같은 매체로부터 그래픽이 포함된 대용량 파일을 다운로드하는대 양호한 특성을 가지고 있다. 그리고, 상기와 같은 ADSL 시스템은 통상 다수의 가입자단말기와 통신선(copper pair)을 통해 통신신호를 송수신처리하는 DSLAM(xDSL Access Multiplexer) 시스템과 이 DSLAM 시스템에 통상적으로 광케이블을 통해 연결되어 서비스매체 예컨대, 인터넷이나 통신서버와 같은 매체에 통신신호를 인터페이스시켜주는 ATM 교환기를 구비하여 사용한다.
그런대, 상기 DSLAM시스템에는 다수의 가입자단말기들의 채널신호를 처리하는 UTOPIA LEVEL-2의 물리계층 칩셋(PHYSICAL LAYER CHIPSET)이 구비되어 상위의 ATM보드에 의해 제어된다.
그러면, 상기와 같은 종래 통신시스템의 물리계층 제어장치를 도 1을 참고로 살펴보면, 하위에 다수의 가입자단말기(70)가 연결되는 물리계층의 통신채널을 할당하여 송수신처리하는 가입자보드인 물리계층부(71;이하 PHY부 라함)와, 상기 PHY부(71)에 특정 어드레스를 할당하고 그 할당된 특정 채널신호를 폴링하여 처리하는 ATM보드(72)를 포함한다.
여기서, 상기 PHY부(71)는 UTOPIA LEVEL-2를 지원하는 칩셋으로서, 총 5비트의 어드레스버스로 연결되어있는대, 이중 ADDRESS 0×1F는 NULL ADDRESS로 정의된다. 따라서, 상기 PHY부(71)는 31개의 물리계층 즉, 31개의 채널로 사용된다.
또한, 상기 ATM보드부(72)와 PHY부(71)사이에는 어드레스, CLAV, ENB*, DATA선들이 연결된다.
한편, 상기와 같은 종래 통신시스템의 물리계층 제어장치의 동작을 살펴보면, 예컨대, DSLAM시스템(73)의 상위보드에서 외부의 ATM교환기(74)로부터 수신된 통신신호를 일정신호처리하여 ATM보드부(72)로 입력한다. 그러면, 상기 ATM보드부(72)는 입력된 ATM셀신호를 전송하기위해 제어신호를 어드레스버스에 실어 PHY부(71)로 전송한다. 그리고, 상기 PHY부(71)는 ATM보드부(72)로부터 입력된 어드레스신호를 검색하고 자신의 물리계층에 해당될 경우 CLAV선을 통해 어드레스확인신호를 ATM보드부(72)로 전송한다. 그러면, 상기 ATM보드부(72)는 PHY부(71)로부터 입력된 CLAV선의 신호를 수신하여 확인한 다음 정상적일 경우 ENB*선을 통해 데이터 전송을 허가하는 인에이블신호를 PHY부(71)로 전송한다. 이때, 상기 ATM보드부(72)는 DATA선을 통해 전송할 통신신호를 실어 PHY부(71)로 전송한다. 그리고, 상기 PHY부(71)는 ATM보드부(72)로부터 수신한 통신신호를 일정신호처리하여 해당 물리계층에 연결된 가입자단말기(70)로 전송하여 통상의 데이터전송을 실행한다.
반면에, 상기 가입자단말기(70)로부터 통신신호가 PHY부(71)로 입력되면 상기 PHY부(71)는 상기 과정과는 역으로 데이터를 처리하여 ATM보드부(72)로 전송한다.
그러나, 상기와 같은 통신시스템의 물리계층 제어장치는 UTOPIA LEVE-2를 사용하는 물리계층 칩셋의 어드레스 비트가 단지 5비트로만 사용하기 때문에 최대 31개의 물리계층으로 밖에 사용할 수 없어 그에 따라 집적된 채널사향을 요구하는 시스템에 적용하기가 매우 어려웠으며, 또한, 상기 31개로 제한되는 PHY부를 31개이상으로 확장할 경우 ATM보드와 PHY부간의 인터페이스가 상당히 복잡해진다는 문제점이 있었다.
이에 본 발명은 상기와 같은 종래 제반 문제점을 해결하기 위해 발명된 것으로, UTOPIA LEVEL-2를 지원하는 물리계층 칩셋을 어드레스 비트를 이용한 그룹핑하고 이 그룹핑된 물리계층 칩셋을 상위장비가 신호매핑하여 처리하므로써, 5비트의 어드레스로 제한받는 물리계층 칩셋을 다수개로 확장시켜 하위의 채널을 처리하므로 그에 따라 통신시스템의 채널집적도를 극대화하는 통신시스템의 물리계층 제어장치를 제공함에 그 목적이 있다.
본 발명의 다른 목적은 상위장비가 다수개의 확장 물리계층 칩셋의 채널데이터를 신속히 신호매핑하여 처리하므로 그에 따라 통신시스템의 기능성도 상당히 향상시키는 통신시스템의 물리계층 제어장치를 제공하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명은 통신시스템의 가입자단말기가연결되는 31개의 물리계층 채널로 그룹핑되고 특정 어드레스비트에 의해 칩이 선택되는 다수의 PHY 그룹칩부와, 상기 PHY 그룹칩부에 연결된 5비트 제어선을 이용하여 특정 PHY 그룹칩부의 신호를 매핑처리하는 ATM보드부로 이루어진 신시스템의 물리계층 제어장치를 제공한다.
도 1은 종래 통신시스템의 물리계층제어장치를 설명하는 설명도.
도 2는 본 발명의 물리계층제어장치를 설명하는 설명도.
도 3은 본 발명장치의 ATM보드부를 설명하는 설명도.
<부호의 상세한 설명>
1 : DSLAM시스템 2A-N: PHY 그룹칩부
3 : ATM보드부 4 : 카운터
5 : 콘트롤부 6 : 제1 먹스부
7 : 제2 먹스부 8 : 디코더
9 : ATM교환기 10: 가입자단말기
이하, 본 발명을 첨부된 예시도면에 의거 상세히 설명한다.
본 발명 장치는 도 2에 도시된 바와같이 통신시스템 예컨대, DSLAM시스템(1)에 구비되는 것으로, 다수의 가입자단말기 예컨대, 31개의 물리계층 채널로 그룹핑되고 특정 어드레스비트에 의해 칩이 선택되는 다수의 PHY 그룹칩부(2A-N)와, 상기 PHY 그룹칩부(2A-N)에 공통으로 연결된 5비트의 제어선을 이용하여 PHY 그룹칩부(2A-N)의 신호를 매핑처리하는 ATM보드부(3)로 이루어진다.
그리고, 상기 ATM보드부(3)는 2분주 클럭신호(CLK/2)를 이용하여 어드레스신호를 생성하기 위한 카운트신호(CNTOUT[0:(N+3)])를 생성출력하는 카운터(4)와, 상기 카운터(4)의 기능을 포함하여 ATM보드부(3)의 기능을 제어하여 PHY 그룹칩부(2A-N)와의 데이터통신기능을 전반적으로 제어하는 콘트롤부(5)와, 상기 콘트롤부(5)의 기능제어신호에 따라 2분주 클럭신호를 이용하여 카운터(4)의 출력신호와 ALL HIGH신호를 먹싱하여 폴링어드레스신호를 출력하는 제1 먹스부(6)와, 상기 다수개의 PHY 그룹칩부(2A-N)로부터 입력되는 폴링어드레스신호에 대한 응답신호[CLAV(N)]을 먹싱하여 특정 PHY 그룹칩부(2A-N)를 선택하는 제2 먹스부(7)와, 상기 콘트롤부(5)의 기능제어신호에 따라 선택된 특정 PHY 그룹칩부로 인에이블신호를 디코딩하여 전송하는 디코더(8)를 포함한다.
다음에는 상기와 같은 본 발명 장치의 작용, 효과를 설명한다.
본 발명장치의 동작은 예컨대, DSLAM시스템(1)의 상위보드에서 외부의 ATM교환기(9)로부터 수신된 통신신호를 일정신호처리하여 ATM보드부(3)로 입력할 경우 상기 ATM보드부(3)의 콘트롤부(5)가 입력된 ATM셀신호를 전송하기위해 어드레스 제어신호를 카운터(4)로 입력시킨다.
그러면, 상기 ATM보드부(3)의 카운터(4)는 2분주 클럭신호(CLK/2)를 이용하여 어드레스신호를 생성하기 위한 카운트신호(CNTOUT[0:(N+3)])를 생성하여 제1 먹스부(6)로 출력한다. 그리고, 상기 제1 먹스부(6)는 카운터(4)로부터 입력된 카운트신호와 ALL HIGH신호를 2분주 클럭신호로 먹싱하여 특정 PHY 그룹칩부(2A-N)를 폴링하기위한 어드레스신호{ADDR[0:(N+3)]을 생성하여 다수의 PHY 그룹칩부(2A-N)로 전송한다. 그러면, 상기 PHY 그룹칩부(2A-N)에는 5비트의 어드레스신호와 1F신호가 교번되게 전달되는대, 이때, 상기 PHY 그룹칩부(2A-N)중에서 이 ATM보드부(3)의 폴링 어드레스에 해당되는 PHY 그룹칩부(2A-N)는 폴링어드레스에 대한 응답으로 CLAV신호를 상기 ATM보드부(3)의 제2 먹스부(7)로 입력시킨다.
여기서, 상기 폴링 어드레스는 ADDR[0:3]까지는 각 PHY 그룹칩부(2A-N)가 공통으로 공유하고 나머지 한 비트는 ADDR[4:(N+3)]의 형태로 한비트씩 각각의 PHY 그릅칩부(2A-N)에 할당된다.
예컨대, 상기 제1 먹스부(6)에서 폴링어드레스를 ADDR[0:3,5]로 하여 출력하면, 상기 PHY 그룹칩부(2A-N)중 두 번째 PHY 그룹칩부(2A-N)가 선택되고 이 PHY 그룹칩부(2A-N)에서 CLAV(2)신호를 제2 먹스부(7)로 전송한다. 따라서, 이와같은 방식으로 나머지 PHY 그룹칩부(2A-N)도 동일하게 선택되게 된다.
한편, 상기 ATM보드부(3)의 제2 먹스부(7)는 수신된 PHY 그룹칩부(2A-N)의 CLAV(2)신호를 현재 폴링어드레스신호의 생성에 사용한 카운트신호{CNTOUT[O:(N+3)]}으로 먹싱하여 콘트롤부(5)로 입력한다. 그러면, 상기 콘트롤부(5)는 특정 PHY 그룹칩부(2A-N)로부터 입력된 CLAV(2)를 인식하여 데이터 전송을 허락하는 인에이블신호(ENB*)를 디코더(8)로 입력시킨다. 이때, 상기 디코더(8)는 상기 콘트롤부(5)로부터 입력된 인에이블신호(ENB*)를 폴링어드레스신호의 생성에 사용한 카운트신호{CNTOUT[O:(N+3)]}을 입력으로 하여 처리하므로 원하는 특정 PHY 그룹칩부(2A-N)로 전송하게 된다.
따라서, 상기 디코더(8)의 인에이블신호(ENB*)를 수신한 특정 PHY 그룹칩부(2A-N)는 데이터 전송대기모드를 실행하고 ATM보드부(3)로부터 데이터전송이 이루어진면 이를 수신하여 일정신호처리한 다음 해당 물리계층에 연결된 가입자단말기(10)로 전송하여 통상의 데이터전송을 실행한다.
반면에, 상기 가입자단말기(10)로부터 통신신호가 PHY 그룹칩부(2A-N)로 입력되면 상기 PHY 그룹칩부(2A-N)는 상기 과정과는 역으로 데이터를 처리하여 ATM보드부(3)로 전송한다.
따라서, 상기와 같은 본 발명에 의하면, PHY 그룹별로 ENB*와 CLAV신호만을 분리하여 처리하게 되므로 UTOPIA LEVEL-2의 PHY 개수에 국한되지 않는다.
이상 설명에서와 같이 본 발명은 UTOPIA LEVEL-2를 지원하는 물리계층 칩셋을 어드레스 비트를 이용한 그룹핑하고 이 그룹핑된 물리계층 칩셋을 상위장비가 신호매핑하여 처리하므로써, 5비트의 어드레스로 제한받는 물리계층 칩셋을 다수개로 확장시켜 하위의 채널을 처리하므로 그에 따라 통신시스템의 채널집적도를 극대화하는 장점을 가지고 있다.
또한, 본 발명에 의하면, 상위장비가 다수개의 확장 물리계층 칩셋의 채널데이터를 신속히 신호매핑하여 처리하므로 그에 따라 통신시스템의 기능성도 상당히 향상시키는 효과도 있다.

Claims (3)

  1. 통신시스템의 가입자단말기가 연결되는 31개의 물리계층 채널로 그룹핑되고 특정 어드레스비트에 의해 칩이 선택되는 다수의 PHY 그룹칩부와, 상기 PHY 그룹칩부에 연결된 5비트 제어선을 이용하여 특정 PHY 그룹칩부의 신호를 매핑처리하는 ATM보드부로 이루어진 것을 특징으로 하는 통신시스템의 물리계층 제어장치.
  2. 제1항에 있어서, 상기 ATM보드부와 PHY 그룹칩부사이에는 4비트의 어드레스선이 할당되고 나머지 1비트를 특정 PHY 그룹칩부의 선택신호로 할당하는 것을 특징으로 하는 통신시스템의 물리계층 제어장치.
  3. 제1항에 있어서, 상기 ATM보드부는 2분주 클럭신호를 이용하여 어드레스신호를 생성하기 위한 카운트신호를 생성출력하는 카운터와, 상기 카운터의 기능을 포함하여 ATM보드부의 기능을 제어하여 PHY 그룹칩부와의 데이터통신기능을 전반적으로 제어하는 콘트롤부와, 상기 콘트롤부의 기능제어신호에 따라 2분주 클럭신호를 이용하여 카운터의 출력신호와 ALL HIGH신호를 먹싱하여 폴링어드레스신호를 출력하는 제1 먹스부와, 상기 다수개의 PHY 그룹칩부로부터 입력되는 폴링어드레스신호에 대한 응답신호를 먹싱하여 특정 PHY 그룹칩부를 선택하는 제2 먹스부와, 상기 콘트롤부의 기능제어신호에 따라 선택된 특정 PHY 그룹칩부로 인에이블신호를 디코딩하여 전송하는 디코더를 포함하는 것을 특징으로 하는 통신시스템의 물리계층 제어장치.
KR1020010087418A 2001-12-28 2001-12-28 통신시스템의 물리계층 제어장치 KR20030057046A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010087418A KR20030057046A (ko) 2001-12-28 2001-12-28 통신시스템의 물리계층 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010087418A KR20030057046A (ko) 2001-12-28 2001-12-28 통신시스템의 물리계층 제어장치

Publications (1)

Publication Number Publication Date
KR20030057046A true KR20030057046A (ko) 2003-07-04

Family

ID=32215175

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010087418A KR20030057046A (ko) 2001-12-28 2001-12-28 통신시스템의 물리계층 제어장치

Country Status (1)

Country Link
KR (1) KR20030057046A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101055163B1 (ko) * 2010-06-21 2011-08-08 주식회사 다산네트웍스 다양한 phy 칩이 사용가능한 이더넷 스위치
KR101361502B1 (ko) * 2012-03-26 2014-02-13 주식회사 다산네트웍스 이더넷 스위치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101055163B1 (ko) * 2010-06-21 2011-08-08 주식회사 다산네트웍스 다양한 phy 칩이 사용가능한 이더넷 스위치
KR101361502B1 (ko) * 2012-03-26 2014-02-13 주식회사 다산네트웍스 이더넷 스위치

Similar Documents

Publication Publication Date Title
US5751741A (en) Rate-adapted communication system and method for efficient buffer utilization thereof
CA1228146A (en) Multimode data communication system
US7106760B1 (en) Channel bonding in SHDSL systems
US4737950A (en) Multifunction bus to user device interface circuit
US6707822B1 (en) Multi-session asymmetric digital subscriber line buffering and scheduling apparatus and method
US4852157A (en) Multi-task state machine signalling translator
US4839888A (en) Digital time-division multiplex switch-based telephone subscriber connection system
US4510596A (en) Time slot assignment facilities
KR20030057046A (ko) 통신시스템의 물리계층 제어장치
US6873623B2 (en) System and method for overlaying DSL access multiplexer onto existing access systems
US6614761B1 (en) ADSL subscriber processing equipment in ATM switch
AU591987B2 (en) Apparatus and method for tdm data switching
KR200304385Y1 (ko) 디에스엘 기반 댁내 전화망에서의 씨에스엠에이/씨디 방식을 채용한 홈 네트워크
EP1102463A2 (en) Packet switching xDSL system
US7230953B1 (en) Method and system for controlling UTOPIA buses
KR100443001B1 (ko) 에이티엠 교환기의 디에스엘 가입자 정합 장치
US5485454A (en) System and method of communication between circuit mode communication installation core units
JP3430651B2 (ja) 通信データ、制御情報同時伝送方法
KR100310292B1 (ko) 대칭형 가변속도의 디지털 가입자 회선 처리장치
CA2436066C (en) System and method for overlaying dsl access multiplexer onto existing access systems
KR100382313B1 (ko) 전전자 교환기의 디지털 라인 서비스 가입자 정합 교환서브 시스템
NO995864L (no) Totråds kommunikasjonssystem
KR20000034006A (ko) 비대칭 디지털 가입자 회선 프로토콜 처리장치
Freer Interface standards
KR20030027308A (ko) 가입자 망을 공용으로 사용하는 비대칭 가입자 선로 망의단말 시스템

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination