KR20030003446A - 유기발광소자 구동회로 - Google Patents

유기발광소자 구동회로 Download PDF

Info

Publication number
KR20030003446A
KR20030003446A KR1020010039261A KR20010039261A KR20030003446A KR 20030003446 A KR20030003446 A KR 20030003446A KR 1020010039261 A KR1020010039261 A KR 1020010039261A KR 20010039261 A KR20010039261 A KR 20010039261A KR 20030003446 A KR20030003446 A KR 20030003446A
Authority
KR
South Korea
Prior art keywords
capacitor
gate
video signal
light emitting
organic light
Prior art date
Application number
KR1020010039261A
Other languages
English (en)
Other versions
KR100745414B1 (ko
Inventor
박준규
배성준
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020010039261A priority Critical patent/KR100745414B1/ko
Publication of KR20030003446A publication Critical patent/KR20030003446A/ko
Application granted granted Critical
Publication of KR100745414B1 publication Critical patent/KR100745414B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 유기발광소자 구동회로에 관한 것으로, 종래 유기발광소자 구동회로는 비디오신호를 인가제어하는 모스 트랜지스터의 기생 커패시터에 의해 비디오신호를 저장하는 커패시터의 저장전압이 변화하여 비디오 신호를 정확히 전달할 수 없어, 정확한 화면을 표시할 수 없는 문제점이 있었다. 이와 같은 문제점을 감안한 본 발명은 데이터라인에 인가되는 비디오신호를 게이트 구동신호에 따라 도통제어되어 후단으로 인가제어하는 스위칭소자와, 상기 스위칭소자를 통해 인가되는 1프레임의 비디오신호 저장하고, 상기 스위칭소자가 턴오프 되었을때 충전된 전압에 대응하는 전압을 유기발광소자에 인가하는 커패시터를 포함하는 구동부로 구성되는 유기발광소자 구동회로에 있어서, 상기 스위칭소자와 커패시터의 사이에 일측단이 접속되며, 타측단은 상기 스위칭소자를 제어하는 게이트 구동신호를 반전한 신호가 인가되어 그 스위칭소자의 기생커패시터와는 반대의 전압 인가방향을 가지는 커패시터를 더 포함하여 기생 커패시터에 의해 저장된 비디오신호가 변화되는 킥백 현상을 방지함으로써, 보다 정확한 비디오신호를 유기발광소자에 인가하여 표시소자의 표시성능을 향상시키며, 신뢰성을 증대시키는 효과가 있다.

Description

유기발광소자 구동회로{DRIVING CIRCUIT FOR ORGANIC ELECTROLUMINESCENT DEVICES}
본 발명은 유기발광소자 구동회로에 관한 것으로, 특히 데이터라인측의 신호를 스위칭제어하는 모스 트랜지스터의 기생 커패시턴스를 줄여 유기발광소자에 인가되는 비디오신호의 전압변화를 방지하는데 적당하도록 한 유기발광소자 구동회로에 관한 것이다.
일반적으로 유기 전기 발광 소자 또는 유기발광소자로 지칭되는 표시소자는 유기물에서의 전기의 흐름이고 하나는 발광 과정이다. 유기물에서의 전기의 흐름은 크게 전자의 흐름과 정공의 흐름으로 나눌 수 있으며, 그 해석법으로 주로 반도체적인 해석 방법을 이용하는데 이는 유기물의 분자 구조에 따라 지배적인 흐름이 될 수 있는 것이 달라지기 때문이다.
즉, 분자 구조에 따라 정공또는 전자의 흐름이 지배적일 수 있다. 발광 과정은 분자내의 전자의 운동을 이용하는 것이며, 분자내의 전자는 여기상태라는 에너지 상태를 보일 수 있는데 이는 방출될 수 있는 에너지를 전자가 보유하고 있는 상태를 말한다. 전자가 보유하고 있던 에너지를 방출하는 방법의 하나로서 빛이 관찰된다. 유기 전기 발광 소자의 개발과 응용에서 가장 중요한 것은 효율의 문제이다. 고휘도의 소자를 제작하더라도 이용하는 전기에너지에 따른 효율이 저하된다면 상용 소자에 응용하는 것은 어렵다. 유기 전기 발광 소자는 소비전력이 낮아 이전의 표시소자에 대하여 경쟁력이 있어 연구가 진행중이다.
유기발광소자는 빛의 삼원색인 적(R), 녹(G), 청(B) 색을 구현하는 소자를 별도로 제작하여, 박막 트랜지스터 엘씨디(TFT-LCD)와는 다르게 칼라필터를 사용하지 않는다. 즉, 전압의 인가정도에 따라 각기 다른 휘도의 색을 출력하는 유기물질을 사용하여 RGB각각의 색을 나타냄으로써, 후면광(BACK LIGHT)과 칼라필터를 사용하지 않고도 화면을 표시할 수 있는 특징이 있다.
상기 RGB각각을 나타내는 유기물질은 그 전압의 인가에 대한 특성의 차이를 나타낸다. 즉 전압값에 따른 휘도의 특성이 모두 다르며, 그 효율 또한 차이가 있게 되며, 이와 같은 종래 유기발광소자를 구동하는 구동회로를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도1은 종래 유기발광소자 구동회로의 일실시예도로서, 이에 도시한 바와 같이 게이트라인(GL)에 인가되는 게이트 구동신호에 따라 데이터라인(SL)에 인가된 비디오신호를 드레인측으로 인가제어하는 피모스 트랜지스터(PM1)와; 일측이 파워라인(PL)에 접속되어 상기 피모스 트랜지스터(PM1)를 통해 인가되는 비디오신호를 1프레임동안 저장하는 커패시터(Cst)와; 상기 파워라인(PL)에 소스가 접속되며, 상기 피모스 트랜지스터(PM1)와 커패시터(Cst)의 접속점에 소스가 접속되어 그 게이트에 인가되는 전압에 따라 소스측의 전류를 유기발광소자(OLED)에 인가제어하는 피모스 트랜지스터(PM2)로 구성된다.
이하, 상기와 같은 종래 유기발광소자 구동회로의 동작을 설명한다.
도2는 종래 유기발광소자 구동회로의 게이트라인(GL)과 데이터라인(SL)에 인가되는 게이트구동신호와 비디오신호의 파형도로서, 이에 도시한 바와 같이 게이트라인(GL)에 게이트구동신호가 저전위로 인가되는 구간에서는 피모스 트랜지스터(PM1)가 턴온되어 데이터라인(SL)에 인가된 소정의 전압값의 아날로그 신호인 비디오신호를 드레인으로 인가시킨다.
그 다음, 상기와 같이 데이터라인(SL)의 비디오신호는 커패시터(Cst)에에 충전되며, 게이트라인(GL)을 통해 인가되는 게이트구동신호가 고전위로 인가되면 커패시터(Cst)는 상기 1프레임동안의 비디오신호를 저장하고, 그 비디오신호의 값에 따라 피모스 트랜지스터(PM2)를 통해 유기발광소자(OLED)에 인가하여 화면에 표시되도록 한다.
이와 같은 동작과정에서 상기 게이트라인(GL)에 인가되는 게이트구동전압이 천이되는 부분에서 상기 피모스 트랜지스터(PM1)의 게이트와 소스 사이에는 기생커패시터(Cgs)가 존재하게 되며, 이 기생커패시터(Cgs)의 영향으로 상기와 같이 피모스 트랜지스터(PM1)가 턴오프될때 기충전된 커패시터(Cst)의 충전전압이 변하게 된다. 즉, 두 커패시터(Cst, Cgs)의 커플링 현상에 의해 커패시터(Cst)에 저장된 전압값이 변하게 된다.
상기의 현상을 킥백(KICK BACK) 현상이라고 하며, 킥백 현상의 발생에 의해 정확한 비디오신호를 전달할 수 없게 된다.
상기한 바와 같이 종래 유기발광소자 구동회로는 비디오신호를 인가제어하는 모스 트랜지스터의 기생 커패시터에 의해 비디오신호를 저장하는 커패시터의 저장전압이 변화하여 비디오 신호를 정확히 전달할 수 없어, 정확한 화면을 표시할 수없는 문제점이 있었다.
이와 같은 문제점을 감안한 본 발명은 모스 트랜지스터의 기생 커패시터의 영향을 줄일 수 있는 유기발광소자 구동회로를 제공함에 그 목적이 있다.
도1은 종래 유기발광소자 구동회로의 일실시예도.
도2는 도1의 동작파형도.
도3은 본 발명 유기발광소자 구동회로의 일실시예도.
도4는 도3에 있어서, 피모스 트랜지스터(PM1)와 커패시터(C1)의 단면도.
도5는 4의 평면도.
도6은 도3의 동작파형도.
도7 내지 도11은 본 발명의 다른 실시예도.
도12 내지 도14는 본 발명의 데이터라인에 인가되는 비디오신호를 선택하는 멀티플랙서부의 회로도.
도15는 상기 본 발명의 실시예들에서 보여준 커패시터가 부가된 유기발광소자 구동회로의 배치도.
** 도면의 주요 부분에 대한 부호의 설명 **
NM1~NM8:엔모스 트랜지스터PM1~PM8:피모스 트랜지스터
Cst:커패시터OLED:유기발광소자
상기와 같은 목적은 아날로그 신호인 비디오 신호를 복수의 서로 다른 클럭신호가 인가됨에 따라 스위칭제어되어 컬럼방향으로 셀에 동일한 비디오신호를 인가하는 데이터라인에 각각 인가제어하는 멀티플랙서부와; 상기 데이터라인에 인가되는 비디오신호를 게이트 구동신호에 따라 도통제어되어 후단으로 인가제어하는 스위칭소자와, 상기 스위칭소자를 통해 인가되는 1프레임의 비디오신호 저장하고, 상기 스위칭소자가 턴오프 되었을때 충전된 전압에 대응하는 전압을 유기발광소자에 인가하는 커패시터를 포함하는 구동부로 구성되는 유기발광소자 구동회로에 있어서, 상기 스위칭소자와 커패시터의 사이에 일측단이 접속되며, 타측단은 상기 스위칭소자를 제어하는 게이트 구동신호를 반전한 신호가 인가되어 그 스위칭소자의 기생커패시터와는 반대의 전압 인가방향을 가지는 커패시터를 더 포함하여 구성함으로써 달성되는 것으로, 이와 같은 본 발명을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도3은 본 발명 유기발광소자 구동회로의 일실시예도로서, 이에 도시한 바와 같이 게이트라인(GL)에 인가되는 게이트 구동신호에 따라 데이터라인(SL)에 인가된 비디오신호를 드레인측으로 인가제어하는 피모스 트랜지스터(PM1)와; 일측이 파워라인(PL)에 접속되어 상기 피모스 트랜지스터(PM1)를 통해 인가되는 비디오신호를1프레임동안 저장하는 커패시터(Cst)와; 상기 파워라인(PL)에 소스가 접속되며, 상기 피모스 트랜지스터(PM1)와 커패시터(Cst)의 접속점에 소스가 접속되어 그 게이트에 인가되는 전압에 따라 소스측의 전류를 유기발광소자(OLED)에 인가제어하는 피모스 트랜지스터(PM2)로 구성되는 종래 구성에, 상기 게이트라인(GL)에 인가되는 게이트 구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인(GLB)에 일측이 접속되고, 타측은 상기 피모스 트랜지스터(PM1)의 드레인에 접속되는 커패시터(C1)를 더포함하여 구성된다.
또한, 도4는 상기 모스 트랜지스터와 커패시터(C1)의 단면도로서, 이에 도시한 바와 같이 모스 트랜지스터의 드레인 부분의 금속층(D)이 커패시터의 상부전극이 되도록 그대로 이어진 형상을 나타낸다.
도5는 상기 모스 트랜지스터(PM1)와 커패시터 부분의 평면도로서, 이에 도시한 바와 같이 게이트라인(GL)과 반전게이트라인(GLB)이 각각 분리되어 위치하며, 상기 도4에 나타난 바와 같이 상기 모스 트랜지스터(PM1)의 드레인을 이루는 금속층(D)이 커패시터(C1)의 상부전극을 이루며, 연속되어 커패시터(Cst)의 일측 전극이 되도록 구성된다.
이하, 상기와 같은 본 발명의 동작을 설명한다.
도6은 상기 도3의 동작 파형도로서, 이에 도시한 바와 같이 게이트라인(GL)에 인가되는 게이트구동전압이 저전위로 인가되는 구간에서는 상기 반전게이트라인(GLB)에 인가되는 전압은 고전위로 인가된다.
이와 같이 게이트라인(GL)과 반전게이트라인(GLB)에 인가되는 전압이 각각저전위와 고전위로 인가되면, 피모스 트랜지스터(PM1)는 턴온되어 데이터라인(SL)에 인가되는 비디오신호를 드레인측으로 인가한다.
그 다음, 상기 비디오신호는 커패시터(Cst)에 충전된다.
그 다음, 상기 게이트라인(GL)에 인가되는 게이트구동신호가 고전위로 천이하면 피모스 트랜지스터(PM1)는 턴오프되고, 상기 커패시터(Cst)에 의해 충전된 비디오신호가 피모스 트랜지스터(PM2)를 통해 유기발광소자(OLED)에 인가되어 비디오신호를 표시하게 된다.
이때, 상기 반전게이트라인(GLB)에는 저전위의 신호가 인가되며, 이는 상기 일측이 게이트라인(GL)에 접속된 기생커패시터(Cgs)와는 반대로 일측이 저전위 신호가 인가되는 반전게이트라인(GLB)에 접속된 커패시터(C1)는 상기 기생커패시터(Cgs)의 전압변화 방향과 반대로 전압이 변화하며 이에 따라 두 커패시터(C1, Cgs)가 상쇄되어 상기 비디오신호를 저장하는 커패시터(Cst)의 전압을 변화시키는 킥백현상의 영향을 줄이게 된다.
도7은 본 발명의 다른 실시예도로서, 이에 도시한 바와 같이 게이트라인(GL)에 인가되는 게이트구동신호에 따라 도통제어되어 데이터라인(SL)에 인가된 아날로그 비디오신호를 소스측으로 도통제어하는 엔모스 트랜지스터(NM1)와; 상기 엔모스 트랜지스터(NM1)의 소스에 드레인과 게이트가 공통접속되고, 소스가 파워라인(PL)에 접속된 엔모스 트랜지스터(NM2)와; 상기 게이트라인(GL)에 인가되는 게이트구동신호에 따라 도통제어되어 상기 엔모스 트랜지스터(NM1)를 통해 인가되는 비디오신호를 소스측으로 인가제어하는 엔모스 트랜지스터(NM3)와; 상기 파워라인(PL)과 상기 엔모스 트랜지스터(NM3)의 소스 사이에 접속되어 비디오신호를 저장하는 커패시터(Cst)와; 상기 커패시터(Cst)에 저장된 비디오신호를 유기발광소자(OLED)에 인가제어하는 엔모스 트랜지스터(NM4)와; 상기 게이트구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인(GLB)에 일측이 접속되고, 타측이 상기 엔모스 트랜지스터(NM3)의 소스에 접속되어 그 엔모스 트랜지스터(NM3)의 기생 커패시터의 영향을 상쇄시키는 커패시터(C1)로 구성된다.
상기의 구조를 갖는 유기발광소자 구동회로는 게이트라인에 인가되는 게이트 구동신호가 고전위로 인가될때 엔모스 트랜지스터(NM1,NM3)가 도통되어 비디오신호를 커패시터(Cst)에 충전하며, 그 게이트 구동신호가 저전위로 천이하였을때 커패시터(Cst)에 저장된 비디오 데이터에 의해 엔모스 트랜지스터(NM4)의 도통정도가 결정되어 파워라인(PL)의 전압이 유기발광소자(OLED)에 인가되어 비디오신호를 표시하게 된다.
이때 역시 상기 커패시터(C1)은 엔모스 트랜지스터(NM3)의 기생커패시터와는 전압의 인가되는 방향이 반대이며, 이에 따라 그 기생커패시터의 영향에 의해 커패시터(Cst)에 충전된 전압이 변화되는 킥백현상을 완화시킬 수 있게 된다.
도8은 본 발명의 다른 실시예도로서, 이에 도시한 바와 같이 상호 직렬접속되어 게이트라인(GL)의 게이트 구동신호에 따라 도통제어되어 데이터라인(SL)에 인가된 아날로그 비디오신호를 전송제어하는 엔모스 트랜지스터(NM1,NM2)와; 상기 엔모스 트랜지스터(NM1, NM2)의 접속점에 드레인이 접속되고, 소스가 파워라인(PL)에 접속된 엔모스 트랜지스터(NM3)와; 상기 엔모스 트랜지스터(NM3)의 게이트와 파워라인(PL)사이에 접속되어 1프레임동안의 비디오신호를 저장하는 커패시터(Cst)와; 상기 커패시터(Cst)에 저장된 비디오신호의 전압값에 따라 도통제어되어 파워라인(PL)의 전압을 유기발광소자(OLED)에 인가하는 엔모스 트랜지스터(NM4)와; 상기 게이트 구동신호를 반전한 반전게이트 구동신호를 일측에 인가받으며, 타측이 상기 엔모스 트랜지스터(NM2)의 소스에 접속된 커패시터(C1)로 구성된다.
이때 커패시터(C1)는 엔모스 트랜지스터(NM2)의 기생 커패시터의 영향을 상쇄시킨다.
도9 및 도10은 각각 상기 도7과 도8의 구성에 있어서, 엔모스 트랜지스터(NM1~NM4)를 피모스 트랜지스터(PM1~PM4)로 대체한 실시예도로서, 상기 도7, 도8에 도시한 회로와는 게이트 구동신호의 전위가 반대일 때 동작하게 된다.
도11은 본 발명의 다른 실시예도로서, 이에 도시한 바와 같이 도3의 기술구성에 어드레스신호(AZ)에 따라 도통제어되며, 소스와 드레인이 피모스 트랜지스터(PM2)의 게이트와 드레인에 각각 접속된 피모스 트랜지스터(PM3)와; 반전어드레스신호(AZB)에 따라 도통제어되며, 상기 피모스 트랜지스터(PM2)의 드레인에 소스가 접속되며, 유기발광소자(OLED)의 입력단에 드레인이 접속된 피모스 트랜지스터(PM4)를 더 포함하여 구성된다.
상기 각 실시예는 비디오신호를 커패시터(Cst)에 인가제어하는 스위칭 소자인 모스 트랜지스터의 기생커패시터의 영향을 줄이기 위해 상기 모스 트랜지스터의 게이트에 인가되는 신호를 반전한 신호를 일측에 인가받으며, 타측이 그 모스 트랜지스터의 후단에 접속되어, 그 기생 커패시터와는 반대의 동작을 하는 커패시터를더 부가하여 비디오신호를 저장하는 커패시터(Cst)의 전압이 변화되는 현상을 방지하게 된다.
도12는 데이터라인(SL)에 비디오신호를 인가하는 멀티플랙서부의 회로도로서, 이에 도시한 바와 같이 동일 채널(CH1, CH2)의 비디오신호를 각기 다른 클럭신호(CLK1~CLK4)에 따라 도통제어되어 데이터라인(SL)에 인가제어하는 엔모스 트랜지스터(NM1~NM8)와; 상기 클럭신호(CLK1~CLK4)를 반전한 반전클럭신호(CLKB1~CLKB4)를 일측단에 인가받으며, 타측단이 상기 데이터라인(SL)에 접속된 커패시터(C1~C8)로 구성된다.
이와 같이 구성된 본 발명의 동작을 좀더 상세히 설명한다.
도13은 상기 도12에 도시한 구성의 동작 파형도로서, 이에 도시한 바와 같이 순차적으로 고전위로 인가되는 클럭신호(CLK1~CLK4)에 따라 엔모스 트랜지스터(NM1~NM4),(NM5~NM8)가 순차적으로 도통된다.
이에따라 채널(CH1, CH2)의 비디오신호는 데이터라인(SL1~SL4),(SL5~SL8)에 순차적으로 인가된다.
이때 상기 데이터라인에 인가되는 비디오신호는 엔모스 트랜지스터(NM1~NM8)의 저항성분의 영향으로 그 값이 감소하게 된다.
그러나, 상기 반전 클럭신호(CLKB1~CLKB8)를 일측단에 인가받는 커패시터에 충전된 전압에 의해 그 감소된 전압값이 보상되며, 이에 따라 원하는 비디오신호를 감소없이 데이터라인(SL1~SL8)에 인가할 수 있다.
도14는 상기 도13에서 엔모스 트랜지스터(NM1~NM8) 대신 피모스트랜지스터(PM1~PM8)을 사용한 경우이며, 상기 설명한 바와 같이 데이터라인에 인가되는 비디오신호의 감소를 방지하기 위하여 반전클럭신호를 일측에 인가받은 커패시터를 부가하여 비디오신호의 감소된 전압값을 보상하게 된다.
도15는 상기 본 발명의 실시예들에서 보여준 커패시터가 부가된 유기발광소자 구동회로의 배치도로서, 이에 도시한 바와 같이 각 픽셀의 구동회로에는 비디오신호를 1프레임의 비디오신호를 저장하는 커패시터(Cst) 측으로 인가제어하는 모스 트랜지스터(PM1)의 기생커패시터와는 전압의 인가방향이 다른 커패시터(C1)를 더 부가하여 구성하며, 각 픽셀에 대한 구동회로에 적용하여 데이터라인별 전류의 보상이 이루어지도록 한다.
이와 같은 상태에서 상기 비디오신호를 픽셀측으로 인가하는 스위치역할을 하는 모스 트랜지스터(PM1)의 게이트 전압과 상기 부가된 커패시터(C1)의 사이에는 아래의 수학식1이 만족하도록 회로를 구성한다.
△|Vg+| 〉△|Vg-|
상기의 수학식1이 만족되지 않으면 상기 부가된 커패시터(C1)에 의해 기생용량이 발생하게 된다.
상기한 바와 같이 본 발명 유기발광소자 구동회로는 비디오신호를 데이터라인에 선택적으로 인가하는 모스 트랜지스터의 게이트에 인가되는 신호를 반전한 신호를 일측에 인가받고 타측이 데이터라인에 접속된 커패시터를 사용함과 아울러 그비디오신호를 1프레임의 비디오신호를 저장하여 그 비디오신호를 이용하여 유기발광소자를 구동하는 커패시터 측으로 인가하는 모스 트랜지스터의 기생커패시터와는 전압의 인가방향이 다른 커패시터를 부가하여 기생 커패시터에 의해 저장된 비디오신호가 변화되는 킥백 현상을 방지함으로써, 보다 정확한 비디오신호를 유기발광소자에 인가하여 표시소자의 표시성능을 향상시키며, 신뢰성을 증대시키는 효과가 있다.

Claims (10)

  1. 아날로그 신호인 비디오 신호를 복수의 서로 다른 클럭신호가 인가됨에 따라 스위칭제어되어 컬럼방향으로 셀에 동일한 비디오신호를 인가하는 데이터라인에 각각 인가제어하는 멀티플랙서부와; 상기 데이터라인에 인가되는 비디오신호를 게이트 구동신호에 따라 도통제어되어 후단으로 인가제어하는 스위칭소자와, 상기 스위칭소자를 통해 인가되는 1프레임의 비디오신호 저장하고, 상기 스위칭소자가 턴오프 되었을때 충전된 전압에 대응하는 전압을 유기발광소자에 인가하는 커패시터를 포함하는 구동부로 구성되는 유기발광소자 구동회로에 있어서, 상기 스위칭소자와 커패시터의 사이에 일측단이 접속되며, 타측단은 상기 스위칭소자를 제어하는 게이트 구동신호를 반전한 신호가 인가되어 그 스위칭소자의 기생커패시터와는 반대의 전압 인가방향을 가지는 커패시터를 더 포함하여 된 것을 특징으로 하는 유기발광소자 구동회로.
  2. 제 1항에 있어서, 상기 멀티플랙서부에 인가되는 복수의 클럭신호 각각을 반전한 신호를 각각의 일측에 인가받으며, 상기 복수의 데이터라인 각각에 타측단이 접속된 복수의 커패시터를 더 포함하여 된 것을 특징으로 하는 유기발광소자 구동회로.
  3. 제 1항에 있어서, 상기 스위칭소자는 피모스 트랜지스터 또는 엔모스 트랜지스터인 것을 특징으로 하는 유기발광소자 구동회로.
  4. 게이트라인에 인가되는 게이트 구동신호에 따라 데이터라인에 인가된 비디오신호를 드레인측으로 인가제어하는 제1피모스 트랜지스터와; 일측이 파워라인에 접속되어 상기 제1피모스 트랜지스터를 통해 인가되는 비디오신호를 1프레임동안 저장하는 제1커패시터와; 상기 파워라인에 소스가 접속되며, 상기 제1피모스 트랜지스터와 제1커패시터의 접속점에 소스가 접속되어 그 게이트에 인가되는 전압에 따라 소스측의 전류를 유기발광소자에 인가제어하는 제2피모스 트랜지스터와; 상기 게이트라인에 인가되는 게이트 구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인에 일측이 접속되고, 타측은 상기 제1피모스 트랜지스터의 드레인에 접속되는 제2커패시터로 이루어진 것을 특징으로 하는 유기발광소자 구동회로.
  5. 제 4항에 있어서, 제1피모스 트랜지스터와 제2피모스 트랜지스터는 각각 제1 및 제2엔모스 트랜지스터로 대체하여 된 것을 특징으로 하는 유기발광소자 구동회로.
  6. 제 4항에 있어서, 어드레스신호에 따라 도통제어되며, 소스와 드레인이 상기 피모스 트랜지스터의 게이트와 드레인에 각각 접속된 제3피모스 트랜지스터와; 반전어드레스신호에 따라 도통제어되며, 상기 제2피모스 트랜지스터의 드레인에 소스가 접속되며, 유기발광소자의 입력단에 드레인이 접속된 제4피모스 트랜지스터를더 포함하여 된 것을 특징으로 하는 유기발광소자 구동회로.
  7. 게이트라인에 인가되는 게이트구동신호에 따라 도통제어되어 데이터라인에 인가된 아날로그 비디오신호를 소스측으로 도통제어하는 제1엔모스 트랜지스터와; 상기 제1엔모스 트랜지스터의 소스에 드레인과 게이트가 공통접속되고, 소스가 파워라인에 접속된 제2엔모스 트랜지스터와; 상기 게이트라인에 인가되는 게이트구동신호에 따라 도통제어되어 상기 제1엔모스 트랜지스터를 통해 인가되는 비디오신호를 소스측으로 인가제어하는 제3엔모스 트랜지스터와; 상기 파워라인과 상기 제3엔모스 트랜지스터의 소스 사이에 접속되어 비디오신호를 저장하는 제1커패시터와; 상기 커패시터에 저장된 비디오신호를 유기발광소자에 인가제어하는 제4엔모스 트랜지스터와; 상기 게이트구동신호를 반전한 반전게이트 구동신호가 인가되는 반전게이트라인에 일측이 접속되고, 타측이 상기 제3엔모스 트랜지스터의 소스에 접속되어 그 제3엔모스 트랜지스터의 기생 커패시터의 영향을 상쇄시키는 제2커패시터로 구성하여 된 것을 특징으로 하는 유기발광소자 구동회로.
  8. 제 7항에 있어서, 상기 제1 내지 제4엔모스 트랜지스터를 제1 내지 제4피모스 트랜지스터로 각각 대체하여 된 것을 특징으로 하는 유기발광소자 구동회로.
  9. 상호 직렬접속되어 게이트라인의 게이트 구동신호에 따라 도통제어되어 데이터라인에 인가된 아날로그 비디오신호를 전송제어하는 제1 및 제2엔모스 트랜지스터와; 상기 제1 및 제2엔모스 트랜지스터의 접속점에 드레인이 접속되고, 소스가 파워라인에 접속된 제3엔모스 트랜지스터와; 상기 제3엔모스 트랜지스터의 게이트와 파워라인 사이에 접속되어 1프레임동안의 비디오신호를 저장하는 제1커패시터와; 상기 제1커패시터에 저장된 비디오신호의 전압값에 따라 도통제어되어 파워라인의 전압을 유기발광소자에 인가하는 제4엔모스 트랜지스터와; 상기 게이트 구동신호를 반전한 반전게이트 구동신호를 일측에 인가받으며, 타측이 상기 제2엔모스 트랜지스터의 소스에 접속된 제2커패시터로 구성하여 된 것을 특징으로 하는 유기발광소자 구동회로.
  10. 제 9항에 있어서, 상기 제1 내지 제4엔모스 트랜지스터를 제1 내지 제4피모스 트랜지스터로 각각 대체하여 된 것을 특징으로 하는 유기발광소자 구동회로.
KR1020010039261A 2001-07-02 2001-07-02 유기발광소자 구동회로 KR100745414B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010039261A KR100745414B1 (ko) 2001-07-02 2001-07-02 유기발광소자 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010039261A KR100745414B1 (ko) 2001-07-02 2001-07-02 유기발광소자 구동회로

Publications (2)

Publication Number Publication Date
KR20030003446A true KR20030003446A (ko) 2003-01-10
KR100745414B1 KR100745414B1 (ko) 2007-08-03

Family

ID=27713022

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010039261A KR100745414B1 (ko) 2001-07-02 2001-07-02 유기발광소자 구동회로

Country Status (1)

Country Link
KR (1) KR100745414B1 (ko)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100651003B1 (ko) * 2003-08-29 2006-11-29 세이코 엡슨 가부시키가이샤 전자 회로의 구동 방법, 전자 회로, 전자 장치, 전기 광학장치, 전자 기기 및 전자 장치의 구동 방법
KR100651001B1 (ko) * 2003-08-21 2006-11-29 세이코 엡슨 가부시키가이샤 전기 광학 장치 및 전자 기기
KR100793580B1 (ko) * 2006-06-08 2008-01-14 삼성에스디아이 주식회사 유기 전계 발광 표시장치 및 그 구동 방법
KR100878066B1 (ko) * 2007-05-25 2009-01-13 재단법인서울대학교산학협력재단 평판 표시 장치
CN1956033B (zh) * 2005-10-28 2010-07-21 三星电子株式会社 显示装置、用于驱动该显示装置的装置及驱动该显示装置的方法
US8237634B2 (en) 2008-07-18 2012-08-07 Samsung Mobile Display Co., Ltd. Pixel and organic light emitting display device using the same
KR20190031403A (ko) * 2017-09-15 2019-03-26 삼성디스플레이 주식회사 표시장치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220017310A (ko) * 2020-08-04 2022-02-11 삼성전자주식회사 디스플레이를 포함하는 전자 장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3904350B2 (ja) * 1999-08-16 2007-04-11 富士通株式会社 液晶表示装置
JP2001051068A (ja) * 1999-08-17 2001-02-23 Hightech Research Kk 凍結検知センサおよびそのセンサ素子
TW535454B (en) * 1999-10-21 2003-06-01 Semiconductor Energy Lab Electro-optical device
US6587086B1 (en) * 1999-10-26 2003-07-01 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100651001B1 (ko) * 2003-08-21 2006-11-29 세이코 엡슨 가부시키가이샤 전기 광학 장치 및 전자 기기
KR100651003B1 (ko) * 2003-08-29 2006-11-29 세이코 엡슨 가부시키가이샤 전자 회로의 구동 방법, 전자 회로, 전자 장치, 전기 광학장치, 전자 기기 및 전자 장치의 구동 방법
TWI421832B (zh) * 2005-10-28 2014-01-01 Samsung Display Co Ltd 顯示器裝置,驅動顯示器裝置之裝置及方法
CN1956033B (zh) * 2005-10-28 2010-07-21 三星电子株式会社 显示装置、用于驱动该显示装置的装置及驱动该显示装置的方法
KR100793580B1 (ko) * 2006-06-08 2008-01-14 삼성에스디아이 주식회사 유기 전계 발광 표시장치 및 그 구동 방법
KR100878066B1 (ko) * 2007-05-25 2009-01-13 재단법인서울대학교산학협력재단 평판 표시 장치
US9460653B2 (en) 2007-05-25 2016-10-04 Seoul National University R&Db Foundation Flat panel display
US8237634B2 (en) 2008-07-18 2012-08-07 Samsung Mobile Display Co., Ltd. Pixel and organic light emitting display device using the same
KR20190031403A (ko) * 2017-09-15 2019-03-26 삼성디스플레이 주식회사 표시장치
US10878759B2 (en) 2017-09-15 2020-12-29 Samsung Display Co., Ltd. Display device
KR20220019735A (ko) * 2017-09-15 2022-02-17 삼성디스플레이 주식회사 표시장치
KR20220099528A (ko) * 2017-09-15 2022-07-13 삼성디스플레이 주식회사 표시장치
US11462178B2 (en) 2017-09-15 2022-10-04 Samsung Display Co., Ltd. Display device
US11783783B2 (en) 2017-09-15 2023-10-10 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
KR100745414B1 (ko) 2007-08-03

Similar Documents

Publication Publication Date Title
KR102281222B1 (ko) 하이브리드 픽셀 내 및 외부 보상을 갖는 전자 디스플레이
KR100861756B1 (ko) 전류 구동 회로 및 그것을 사용한 표시 장치, 화소 회로,및 구동 방법
US6611107B2 (en) Image display apparatus
TWI386884B (zh) 顯示裝置以及其之驅動方法
CN112150967A (zh) 一种显示面板、驱动方法及显示装置
US20060221005A1 (en) Display, array substrate, and method of driving display
KR20020077138A (ko) 표시장치
JP4685100B2 (ja) 表示装置およびその駆動方法
CN100430984C (zh) 显示装置及其驱动方法
CN112542126B (zh) 显示面板和显示装置
CN108281112A (zh) 像素驱动电路及其控制方法、显示面板和显示装置
KR100712152B1 (ko) 디스플레이, 어레이 기판, 및 디스플레이를 구동하는 방법
KR100745414B1 (ko) 유기발광소자 구동회로
US10909907B2 (en) Pixel circuit, driving method, pixel structure and display panel
JP7253796B2 (ja) 画素回路、及び、表示装置
US7639215B2 (en) El display having a blanking period, scanning period including precharge operation, and display period
JP4693338B2 (ja) 表示装置
US20060202919A1 (en) Display, array substrate, and method of driving display
KR100745413B1 (ko) 유기발광소자 구동회로
TW200424932A (en) Display circuit
JP4566523B2 (ja) 表示装置
JP4619793B2 (ja) 有機elディスプレイ
JP4489373B2 (ja) 表示装置
US20060221010A1 (en) Display, array substrate, and method of driving display
JP4693339B2 (ja) 表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 13