KR200299433Y1 - 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치 - Google Patents

1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치 Download PDF

Info

Publication number
KR200299433Y1
KR200299433Y1 KR20-2002-0030440U KR20020030440U KR200299433Y1 KR 200299433 Y1 KR200299433 Y1 KR 200299433Y1 KR 20020030440 U KR20020030440 U KR 20020030440U KR 200299433 Y1 KR200299433 Y1 KR 200299433Y1
Authority
KR
South Korea
Prior art keywords
midamble
code
sync
circuit
determination circuit
Prior art date
Application number
KR20-2002-0030440U
Other languages
English (en)
Inventor
데미르알파슬란
오즐루터크페티히엠
Original Assignee
인터디지탈 테크날러지 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터디지탈 테크날러지 코포레이션 filed Critical 인터디지탈 테크날러지 코포레이션
Application granted granted Critical
Publication of KR200299433Y1 publication Critical patent/KR200299433Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/708Parallel implementation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/70735Code identification
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/7077Multi-step acquisition, e.g. multi-dwell, coarse-fine or validation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • H04B1/7093Matched filter type
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • H04B7/2643Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using time-division multiple access [TDMA]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70707Efficiency-related aspects
    • H04B2201/7071Efficiency-related aspects with dynamic control of receiver resources
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70718Particular systems or standards
    • H04B2201/70724UMTS

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Communication Control (AREA)

Abstract

사용자 장치(UE)는 3GPP(3rd Generation Partnership Project)가 규격화한 UMTS(Universal Mobile Telecommunication System) TDD(Time Division Duplex) 표준의 저속 칩 속도 선택사양을 인식하는 회로를 구비하고 있다. 본 발명은 기본 SYNC 코드의 검출과, 사용된 미드앰블의 결정 및 SYNC 코드 변조 수열을 기초로 한 슈퍼 프레임 타이밍의 검출을 실시한다. 이에 의해서 방송 채널(BCH) 메세지의 전체를 판독할 수 있다.

Description

1.28 MCPS 칩 속도 모바일 전기통신 시스템의 인식 회로를 구비하는 사용자 장치{USER EQUIPMENT (UE) HAVING ACQISITION CIRCUIT FOR 1.28 MCPS CHIP RATE MOBILE TELECOMMUNICATION SYSTEM}
본 발명은 무선 통신 분야에 관한 것이다. 특히, 본 발명은 사용자 장치와 기지국간의 동기 실행을 UMTS(Universal Mobile Telecommunication System) TDD(Time Division Duplex) 및 TD-SCDMA의 저속 칩 속도 선택사양(1.28 Mcps)으로 가능하게 하는 것에 관한 것이다.
무선 시스템에서 통신을 성립시키려면, 사용자 장치(UE)는 우선 기지국과 동기하여야 한다. 동기가 성립되면, 실질적인 통신 및/또는 데이터 전송이 행해지고, 그에 따라서 무선 전화 호출이 수행될 수 있다.
예컨대 3GPP (3rd Generation Partnership Project) TS 25.221 v5.2.0., 3GPP TS 25.223 v5.1.0. 및 3GPP TS 25.224 v5.2.0. 등의 3GPP에서는 비교적 고속의 칩 속도인 3.84 Mcps 또는, 선택사양에 따라서는, 비교적 저속의 칩 속도인 1.28 Mcps를 이용하는 통신 시스템을 규정하고 있다. 이 규정된 고속도의 선택사양에서는, 사용자 장치(UE)가 1 개의 공지된 1차 동기 코드(PSC)를 검색하여, 수많은 상이한 2차 동기 코드군 중에서 1 개의 군을 식별한다. 그러나, 저속 칩 속도 선택사양에서는 단일 PCS가 없다. 사용자 장치(UE)는 하향 링크 동기 코드(SYNC-DL)를 검색해야 하며, 이 코드는 32 개의 상이한 64 개 엘리먼트 수열 중 하나이다.
도 1은 3GPP가 현재 규정하고 있는 무선 시스템의 1.28 Mcps의 저속 칩 속도 선택사양에 관한 시간 프레임 구조를 도시하고 있다. 10 ㎳의 프레임은 5 ㎳의 하위 프레임 2개로 분할된다. 각 하위 프레임은 7 개의 시간슬롯과, 상향 동기(SYNC) 신호와 하향 동기(SYNC) 신호를 위한 개별 영역을 포함하고 있다. 0부터 6까지의 각 시간슬롯은 통신 데이터 기호와 식별 미드앰블 코드를 수신하도록 구성되어 있다. 시간 슬롯 0은 언제나 하향 링크(DL) 슬롯이고, 시간슬롯 1은 언제나 상향 링크(UL) 슬롯이며, 시간슬롯 2-6은 UL의 용도와 DL의 용도 중 어느 한 쪽에 맞게 구성될 수 있다.
시간슬롯 0과 시간슬롯 1의 사이에는 96 개 칩 길이의 하향 링크 파일럿 시간슬롯(DwPTS), 96 개 칩 길이의 보호 간격(GP) 및 160 개 칩 길이의 상향 링크 파일럿 시간슬롯(UpPTS)이 있다. DwPTS 내부에는 32 개 칩 길이의 상향 링크 보호 간격과 64 개 칩의 동기 (SYNC-DL) 코드부가 있다. 또한, 2 개의 프레임(4 개의 하위프레임)을 묶어서 1 개의 20 ㎳ 슈퍼 프레임을 형성한다.
현재의 3GPP 시스템 규격에는 32개의 SYNC-DL 코드가 있다. 1 개의 SYNC-DL 코드에는 64 개의 엘리먼트가 있다. 각 SYNC-DL 코드는 (길이 128의) 4 개의 기본 미드앰블 코드를 지시하므로, 총 128 개의 기본 미드앰블 코드가 있다. 또한, 각 시간슬롯의 미드앰블 코드(길이 144의)는 기본 미드앰블 코드(길이 128의)로부터 생성된다. 각 기본 미드앰블 코드에서는 길이 144의 최고 16 개의 시간슬롯 미드앰블 코드가 생성될 수 있다.
SYNC-DL 코드에 관해서는 직교 위상 편이 변조(QPSK) 방식이 사용된다. 각 하위 프레임에서는, DL 시간슬롯 0의 미드앰블 코드가 SYNC-DL 코드의 QPSK 위상 기준을 DwPTS에 제공한다. 따라서, 시간슬롯 0의 SYNC-DL 코드가 결정되면, 하위 프레임의 DwPTS 안에 있는 SYNC-DL 코드의 QPSK 변조는 확실하게 가능하다. 슈퍼 프레임의 타이밍(SFT)은 지정된 수의 수열적인 하위 프레임에 걸쳐서 SYNC-DL 코드의 QPSK 변조의 지정된 수열에 의해서 표시된다.
동기의 목적은, 슈퍼 프레임의 시간슬롯 0에 있는 1차 공통 제어 물리 채널(P-CCPCH)가 운송하는 방송 채널(BCH)의 데이터를 수신 가능하게 하는데 있다. 현재로서는, SYNC-DL 코드 변조의 2 개의 상이한 수열이 한 슈퍼 프레임 안의 네 개의 수열적인 DwPTS에 대해서 규정되어 있다(3GPP TS 25.223 v5.1.0 Sec. 9.1.1). 제1 수열 S1은 다음 슈퍼 프레임에 BCH를 운송하는 P-CCPCH가 있음을 나타내고, 제2 수열 S2는 다음 슈퍼 프레임에 이러한 P-CCPCH가 없음을 나타낸다. 슈퍼 프레임의 SYNC-DL 코드의 변조의 수열 S1을 찾은 경우에, BCH로부터의 데이터는 다음슈퍼 프레임의 P-CCPCH로부터 판독이 가능하다.
3GPP TS 25.224 v5.2.0의 부록 D에서는 도 2에 도식적으로 설명되어 있는 UE의 동기화 결정에 관한 4 단계 절차를 제시하고 있다. 제1 단계에서, 시스템은 32 개의 코드를 검색하여, SYNC-DL 코드가 수신되고 있음을 결정하고, 또 그 코드의 타이밍, 즉 수신된 데이터의 스트림에 있어서 SYNC-DL 코드를 운송하는 DwPLTS가 시스템 시간 프레임 구조에 대한 기준으로서 배치되어 있는 것을 결정하여야 한다. 제2 처리 단계는 4 개의 기본 미드앰블 코드 중 어느 코드가 SYNC-DL에 의해서 표시되어 사용되는 지를 결정한다. 이것은 시간슬롯 0의 미드앰블부(P-CCPCH)를 처리함으로써 완료된다. 미드앰블과 스크램블 코드는 1대1 상관 방식으로 일체로 연결되기 때문에, 미드앰블을 알면, 스크램블 코드도 알 수 있다. 이 단계가 실패하면 제1 단계를 반복한다.
제3 단계에서는, 다수의 하위 프레임 상의 SYNC-DL 코드에 있는 QPSK 변조의 위상을 결정하는 처리를 행하고, 이로부터 슈퍼 프레임의 타이밍(SFT)을 결정한다. 제4 단계에서, 사용자 장치(UE)는 완전한 방송 채널(BCH) 정보를 판독한다.
1.28 Mcps 선택사양의 규정의 관점에서 보면, 사용자 장치(UE)에는 불필요한 하드웨어 비용 없이 효율적으로 동기를 수행할 수 있는 수신기가 있을 필요가 있다.
도 1은 3GPP 시스템의 1.28 Mcps 선택사양에 관한 프레임 구조를 도시하는 버스트의 도면.
도 2는 3GPP 시스템의 1.28 Mcps 선택사양의 개념에서 사용자 장치(UE)가 동기 통신을 달성하는 과정을 도시하는 흐름도.
도 3은 본 발명의 교시에 따라서 구성된 사용자 장치(UE) 수신기의 구성 요소를 도시하는 블록도.
도 4는 도 3의 UE 수신기의 정합 필터/상관기 구성 요소의 확장 블록도.
<도면에 사용된 코드의 간단한 설명>
10 : SYNC-DL 결정 회로
11 : 동기 코드 생성기
12 : 정합 필터/상관기
13 : 검출 회로
16 : AFC 회로
17 : 혼합기
20 : 미드앰블 결정 회로
21 : 버퍼
23 : 미드앰블 생성기
24 : 상관기
26 :판정 회로
30 : 위상 변조 수열 검출 회로
31 : 버퍼
32 : 변조 상관기
34 : 판정 회로
본 발명은 현재 규정되어 있는 3GPP 시스템의 UMTS TDD 표준의 저속 칩 속도 선택사양을 인식하는 사용자 장치(UE)용 회로를 개시하고 있다. 본 발명은 신뢰할수 있고 효율적으로 기초 인식 단계를 구성하고 있다. 제1 단계는 베이스 동기 (SYNC-DL) 코드의 검출이고,제2 단계는 사용된 미드앰블의 검출이며, 제3 단계는 슈퍼 프레임 타이밍의 검출이다. 이들 단계를 완료하면 BCH 메세지의 전체를 판독할 수 있다.
사용자 장치(UE)는 다음과 같은 시간 프레임 형식을 이용하는 무선 전기통신의 용도에 맞게 구성되어 있다. 그 시간 프레임 형식이란, X와 Y가 15보다 큰 정수일 때, 기지국이 Y 수열 엘리먼트의 미리 결정된 수 X의 하향 링크 동기 코드로부터 선택된 동기 코드를 하향 링크 파일럿 시간슬롯으로 전송하는 것이다. 3GPP의 저속 칩 속도 선택사양에서는, X와 Y는 현재 각각 32와 64로 규정되어 있다. 신호는 미리 결정된 칩 속도로 전송되고, 사용자 장치(UE)는 통신 신호를 수신하여 그 통신 신호를 적어도 그 칩 속도와 같은 속도인 샘플링 속도로 샘플링한다.
사용자 장치(UE)는 수신된 통신 신호 샘플을 처리하기 위한 동기 회로를 구비하고 있다. 동기 회로는 동기 코드 결정 회로를 구비하고 있고, 이 동기 코드 결정 회로는 샘플을 적어도 그 칩 속도와 같은 속도인 입력 속도로 수신하여 수열 샘플의 세트를 그 샘플 입력 속도보다 고속의 처리 속도로 처리한다. 동기 코드 결정 회로는 M 개의 Y 개 엘리먼트 상관기(M ≤X/2임)를 포함하고 있고, 각 상관기는 수신된 통신 신호 샘플을 샘플 입력 속도로 병렬 수신하기 위한 입력단을 갖고 있다. 상관기는 각 샘플 세트를 X 개 하향 링크 동기 코드로 된 세트의 적어도 2 개의 동기 코드와 상관시킨다. 검출 회로는 그 상관기와 동작적으로 연결되어 수열 샘플 세트를 갖는 하향 링크 동기 코드의 양(陽)의 상관을 검출하고 추적한다. 각 상관기는 각 샘플 세트에 대한 코드 상관을 샘플 입력 속도의 적어도 2 배로 출력하기 위한 출력단을 갖고 있기 때문에, 전체적으로 상관기는 부가의 통신 신호 샘플을 처리하기 전에 X 개의 동기 코드 모두에 대한 상관 데이터를 검출 회로에 출력한다.
미리 결정된 수의 하향 링크 동기 코드가 32이고, 각각이 64 개의 수열 엘리먼트를 갖는 경우에는, 동기 코드 결정 회로의 상관기는 16 개를 넘지 않는다. 바람직하게는, 현재 규정된 3GPP형 시스템에서는 동기 코드 결정 회로의 상관기가 8 개를 넘지 않는다. 각 상관기는 수신된 통신 신호 샘플을 샘플 입력 속도로 병렬 수신하고 각 샘플 세트를 하나의 입력 속도 기간 중에 32 개의 하향 링크 동기 코드로 된 세트 중 적어도 4 개의 동기 코드와 상관시킨다. 양호하게는, 동기 코드 결정 회로의 각 상관기는 N 개의 정합 필터를 포함하고 있고, 각 정합 필터는 수신된 통신 신호 샘플 세트의 64/N 엘리먼트 세그먼트를 하나의 입력 속도 기간 중에 32 개의 하향 링크 동기 코드로 된 세트 중 적어도 4 개의 동기 코드의 대응하는 64/N 엘리먼트 세그먼트와 상관시킨다. 일 실시예에서는, 동기 코드 결정 회로의 각 상관기는 4-엘리먼트 세그먼트를 상관시키는 8 개의 정합 필터를 포함한다.
사용자 장치(UE)는 미리 정의된 시스템 시간 프레임 구조의 선택된 시간슬롯으로 1차 공통 제어 물리 채널(P-CCPCH)을 통해서 전달되는 규정 채널(BCH)의 데이터를 수신하고, 이것에 의해서 사용자 장치(UE)는 그 BCH 데이터를 전송한 기지국과 양방향 통신을 진행할 수 있게 된다. 전송된 각 하향 링크 동기 코드는 규정된 시간슬롯으로 전송된 미드앰블이 지시하는 변조를 가지며, 연속 하향 링크 동기 코드의 규정된 변조 수열은 BCH 데이터의 위치를 식별한다. 따라서, 사용자 장치(UE)도 역시 미드앰블 결정 회로와 위상 변조 순서 검출 회로를 구비하는 것이 바람직하다. 미드앰블 결정 회로는 동기 코드 결정 회로와 동작적으로 연결되어, 상대 위치를 기초로 해서 개개의 전송된 미드앰블을 결정하고, 검출된 하향 링크 동기 코드를 식별한다. 위상 변조 순서 검출 회로는 미드앰블 결정 회로와 동기 코드 결정 회로와 동작적으로 연결되어, 동기 코드 결정 회로가 검출한 하향 링크 동기 코드와 미드앰블 결정 회로가 결정한 미드앰블을 기초로 해서 연속 검출된 하향 링크 동기 코드의 위상 변조의 수열을 결정한다.
바람직하게는, 동기 코드 결정 회로는 잡음 추정 회로와, 동기 코드 결정 회로의 검출 회로와 연결된 자동 주파수 제어 회로(AFC)를 포함한다. 잡음 추정 회로는 동기 코드 검출시에 기초로 하는 잡음 추정값을 검출 회로에 공급한다. 검출 회로는 AFC를 제어하여, 주파수 보정 신호를 생성하고, 이 주파수 보정 신호는 미드앰블 생성 회로에 입력된 수신 통신 샘플와 혼합된다.
저속 칩 속도 3GPP의 규정화된 시스템에서는, 각 동기 코드는 미리 정의된 미드앰블의 세트를 나타내는데, 상기 미드앰블은 그 전송된 코드의 변조를 표시하기 위해 각 전송된 하향 링크 동기 코드로 전송된다. 따라서, 미드앰블 결정 회로는 버퍼, 적어도 하나의 미드앰블 상관기, 미드앰블 생성기 및 미드앰블 판정 회로를 포함하는 것이 바람직하다. 버퍼는 동기 코드 결정 회로로부터 AFC 보정된 통신 샘플을 수신하는 입력단을 갖는다. 미드앰블 생성기는 동기 코드 결정 회로로부터 결정된 동기 코드를 수신하는 입력단을 가지며, 그 결정된 동기 코드를 나타내기위해 미리 정의된 미드앰블의 세트에 기초하여 미드앰블을 순차적으로 생성한다. 미드앰블 상관기는 지정된 시간슬롯의 미드앰블 부분에 대응하는 버퍼로부터 신호 샘플의 세트를 수신하는 입력단, 미드앰블 생성기로부터 생성된 미드앰블을 수신하는 입력단 및 상관 데이터를 미드앰블 판정 회로로 출력하는 출력단을 갖는다. 미드앰블 판정 회로는 지정된 시간슬롯의 미드앰블 부분에 대응하는 버퍼로부터 신호 샘플의 세트와 미드앰블 생성기로부터 생성된 미드앰블 사이의 상관 데이터에 기초하여 상기 결정된 동기 코드점이 결정된 동기 코드로 전송되는 미리 정의된 미드앰블의 세트의 미드앰블을 결정한다. 상기 미드앰블 판정 회로는 상기 위상 변조 수열 검출 회로에 대한 선택 신호에 기초하여 미드앰블을 출력하는 출력단을 차례로 갖는 미드앰블 생성기로 선택 신호를 출력하는 출력단을 갖는다. 복수 개의 미드앰블 상관기가 존재하고, 동기 코드 결정 회로 내의 상관기는 미드앰블 상관기로서 사용되는 것이 바람직하다.
상기 위상 변조 수열 검출 회로는 버퍼, 위상 상관기 수단 및 위상 수열 결정 회로를 포함하는 것이 바람직하다. 위상 변조 수열 검출 회로의 버퍼는 상기 동기 코드 결정 회로로부터 통신 샘플을 수신하는 입력단을 갖는다. 위상 상관기 수단은 수신된 신호 샘플의 동기 코드 부분에 대응하는 위상 변조 수열 검출 회로의 버퍼로부터 신호 샘플의 세트를 수신하고, 미드앰블 생성기로부터 선택된 미드앰블을 수신하며, 위상 상관 데이터를 위상 수열 판정 회로로 출력한다. 위상 수열 판정 회로는 결정된 동기 코드에 대응하는 연속적인 신호 샘플의 세트의 위상 수열을 식별한다. 위상 수열 판정 회로는 위상 상관기 수단으로부터 위상 상관 데이터를수신하는 입력단과, 지정된 위상 수열이 검출되는 경우에 BCH 데이터의 위치를 식별하는 신호를 출력하는 출력단을 갖는다. 선택사양으로, 상기 미드앰블 결정 회로 내의 버퍼는 위상 변조 수열 검출 회로의 버퍼로서 사용되고 있다.
본 발명의 다른 목적과 이점은 당해 기술 분야의 숙련자에게 다음의 상세한 설명으로부터 명백해질 것이다.
도 3을 참조하면, 1.28 Mcps 칩 속도를 이용하는 현재의 3GPP 규격에 의한 무선 전기통신 시스템과 연동하여 이용하기 위한 사용자 장치(UE)용 수신기의 일부를 나타내는 블록도가 도시되어 있다. 사용자 장치(UE)는 안테나(도시하지 않음)를 거치는 무선 신호와, 적어도 1.28 Mcps의 칩 속도를 이용하여 그 무선 신호의 샘플을 수신한다. 바람직하게는, 샘플링은 칩 속도의 두 배 또는 칩 속도의 수 배로 행해진다. 샘플링 속도가 칩 속도보다 높으면 성능이 개선되지만, 샘플링 속도가 너무 높으면 충분한 처리 속도를 유지하기 위해서 추가의 처리 장치의 지출을 필요로 하게 된다. 샘플링이 칩 속도의 두 배로 행해지는 경우에는 당해 기술 분야에 알려진 바와 같이 다양한 처리 선택사양이 이용 가능하다. 예컨대, 다른 샘플들은 두 개의 상이한 데이터 스트림으로서 따로따로 처리되거나, 이와 달리, 종래의 방법에 따라 선택적으로 조합될 수도 있다.
도 3에 도시하고 있는 동기 처리 회로는, 3GPP 규격의 1.28 Mcps 선택사양 프레임 형식에 따라서 기지국이 전송하는 통신 신호의 타이밍에 관한 정보를 생성하여, 사용자 장치(UE)가 그 기지국과 통신하게 할 수 있도록 설계되어 있다. SYNC-DL 코드의 적절한 변조 수열, 예컨대 전술한 수열 S1이 검출되면, 사용자 장치(UE)는 기지국이 방송 채널(BCH)로 전송한 데이터를 판독할 수 있다. 이 데이터는 어떤 슈퍼 프레임의 시간슬롯 0의 P-CCPCH를 통해서 전달되며, 이에 의해서, 사용자 장치(UE)는 BCH 데이터를 전송한 기지국과 양방향 통신을 진행할 수 있게 된다. 동기 처리 회로는 세 개의 주요 구성 요소, 즉 SYNC-DL 결정 회로(10), 미드앰블 결정 회로(20) 및 위상 변조 수열 검출 회로(30)를 구비하고 있다.
SYNC-DL 결정 회로(10)는 상관 데이터를 검출 회로(13)에 출력하는 복수 개의 M 개 병렬 정합 필터/상관기(121-12M)를 포함하고 있다. 각 상관기(121-12M)에는 수신된 통신 신호 샘플이 입력된다. 각 상관기(121-12M)는 동기 코드 생성기(11)로부터의 입력도 구비하고 있고, 이에 의해서, 각 상관기(121-12M)는 32 개의 상이한 SYNC-DL 코드 중 하나에 대해서 처리되고 있는 샘플 세트를 상관시킬 수 있게 된다.
현재 규정되어 있는 1.28 Mcps 선택사양에서는, 각 SYNC-DL 코드는 64 개의 엘리먼트를 구비하고 있고, 이에 의해서, 상관기(121-12M)가 1 회에 64 개의 수신 신호 샘플을 처리하도록 구성될 수 있다. 도 4에 도시하는 바와 같이, 상관기(121-12M)의 각 상관기는 N 개의 정합 필터로 된 1 개의 뱅크[각 정합 필터는 해당하는 적응화 또는 상사화(相似化) 장치와 연결됨]와 합산기로서 구성되는 것이 바람직하다. 각 정합 필터는 64 개의 수신 신호 샘플로 된 세트의 길이가 64/N인 상이한 엘리먼트를 처리한다. SYNC-DL 코드의 대응하는 엘리먼트는 각 정합 필터의 코드 입력부에 전달된다. 각 정합 필터는 출력부를 구비하고 있고, 이 출력부는 신호를 개개의 적응화 또는 상사화 장치에 출력하고, 이 장치는 전체적으로 신호를 합산기에 출력하고, 합산기는 그 엘리먼트 출력 전체를 합산하여 상관기의 출력을 제공한다.
상관기(121-12M)는 신호 샘플을 제1 입력 속도로 수신하지만, 후속 신호 샘플을 처리하기 전에 각 상관기가 적어도 두 개의 상이한 SYNC-DL 코드에 대한 상관 데이터를 출력할 수 있도록 보다 고속으로 동작한다. 예컨대, 도 4를 참조하면, 소정의 샘플 입력 속도 ir에 대해서, SYNC-DL 코드 생성기(11)로부터의 코드 입력 속도에는 N 개의 정합 필터의 각 정합 필터에 대해서 ir 기간당 적어도 8 개의 코드 엘리먼트가 있다. N 개의 정합 필터의 각 정합 필터가 SYNC-DL 코드의 4개 엘리먼트의 각각의 대응하는 세트를 수신한 후, 상관 데이터는 적응화되고, 전체 합산되어 출력된다. 각 상관기(121-12M)는 샘플 입력 속도 기간당 적어도 두 개의 SYNC-DL 코드를 처리하기 때문에, 상당한 처리 지연을 전혀 일으키지 않고 필요한 상관기의 수 M은 가능한 코드의 수의 반을 넘지 않는다.
바람직한 구성에서는, 각 상관기(121-12M)는 8 개(M=8)의 상관기, 즉 가능한 코드의 수 32를 속도 계수 4로 나눈 수의 상관기를 사용하도록 샘플 입력 속도 기간당 네 개의 SYNC-DL 코드를 처리하는 속도로 동작하는 것이 바람직하다. 바람직한 실시예에서는, 각 상관기는 길이 4의 8 개(M=8)의 정합 필터, 즉 코드 길이 64를 엘리먼트수 8로 나눈 수의 정합 필터로 구성되어 있다. 엘리먼트 처리의 관점에서 보면, 처리되는 신호 샘플의 각 엘리먼트에 대해서, 각 정합 필터는 SYNC-DL 코드의 16 개의 엘리먼트를 처리한다.
검출 회로(13)는 상관기(121-12M)로부터의 출력을 수신하고, 선택된 수의 프레임에 걸쳐서 양의 상관을 추적한다. 잡음 추정 회로(15)도 설치되어 있으며, 이 잡음 추정 회로(15)도 역시 통신 신호 샘플을 수신하고 잡음 추정값을 출력한다. 검출 회로(13)는 잡음 추정 회로(15)로부터의 잡음 추정값을 이용하여 상관기(121-12M) 중 1 개의 상관기로부터의 출력이 양수인지의 여부를 결정한다. 바람직하게는, 양의 상관은 SYNC-DL 코드 상관에 대한 상관기의 출력이 그 잡음 추정값과 선택된 잡음 계수의 곱을 초과할 때 검출된다.
동일한 SYNC-DL 코드가 복수 개의, 바람직하게는 8 개의 하위 프레임에 걸쳐서 동일한 상대 위치에서 양의 상관을 생성한다면, 검출 회로는 수신하고 있는 지정된 SYNC-DL 코드와 통신 신호 내부의 DwPTS의 상대 위치를 식별하였음을 결정하고, 이어서 각 하위 프레임의 시간슬롯 0의 위치와 관련 미드앰블을 공급한다.
바람직하게는, 자동 주파수 제어(AFC) 회로(16)가 설치되고, 이 AFC 회로(16)는 검출 회로(13)에 의해서 제어되어, 미드앰블 결정 회로(20)의 버퍼(21)에 공급되는 입력 신호의 주파수를 조정한다. AFC 회로(16)의 출력은 혼합기(17)에 입력되는 신호 샘플과 혼합되어, 주파수 조정된 샘플 입력을 미드앰블 결정 회로(20)에 공급한다. AFC, 즉 캐리어 복구는 SYNC-DL 코드 결정과 관련하여 완료되고, 그에 의해서, 후속 단계는 연접 처리를 수행할 수 있다. SYNC-DL 코드의 양의 검출시마다, 검출 회로(13)는 제어 신호를 AFC 회로(16)에 전송한다. AFC 처리와 완료는 검출 회로(13)에 의한 SYNC-DL의 결정이 완료될 때 행해진다. 다른 예로서, 혼합기(17)를 SYNC-DL 결정 회로(10)의 입력부에 배치하여, 그의 결정 기능을 유지하면서 SYNC-DL 결정 회로(10)가 수신하고 있는 입력 신호에 대해서 AFC의 보정을 행하게 해도 된다. 혼합기(17)의 이 다른 위치도 역시 위상 변조 수열 검출 회로(30)에 대한 입력보다는 앞에 있다.
SYNC-DL 결정 회로(10)가 32 개의 SYNC-DL 코드 중 어느 코드가 기지국으로부터 수신되고 있는 지를 결정했다면, 미드앰블 선택 회로는 수신된 SYNC-DL 코드를 전송한 기지국이 전송한 P-CCPCH에서 이용되고 있는 기본 미드앰블이 네 개의 기본 미드앰블 중 어느 기본 미드앰블인 지를 결정하도록 동작할 수 있다. 현재 규정되어 있는 3GPP 시스템에서는, P-CCPCH는 하위 프레임 시간슬롯 0의 최초 두 개의 코드 채널에 사상(寫像)되는 두 개의 채널 P-CCPCH1과 P-CCPCH2로 구성되어 있다.
미드앰블 선택 회로(20)는 미드앰블 생성기(23)를 포함하고 있고, 이 미드앰블 생성기(23)는 SYNC-DL 결정 회로(10)의 검출 회로(13)로부터 SYNC-DL 코드 식별과 상대 타이밍 정보를 수신한다. 이어서, 미드앰블 생성기(23)는 이미 검출 회로(13)가 식별한 SYNC-DL 코드와 관련된 네 개의 128 비트 미드앰블의 각각으로부터 144 비트 미드앰블을 생성한다. DwPTS의 상대 위치를 결정했으면, 수열 시간슬롯 0 미드앰블의 위치에 대응하는 샘플은 버퍼(21)로부터, P-CCPCH1을 나타내는 제1 코드 코드 채널에 대한 정합 필터/상관기(24a)에, 그리고 제2 코드 채널 P-CCPCH2를 나타내는 정합 필터/상관기(24b)에 입력된다. 이들 입력은 식별된 SYNC-DL 코드에 대응하는 네 개의 기본 미드앰블의 각각으로부터 유도된 미드앰블 생성기(23)로부터의 입력과 상관된다. 판정 회로(26)는 정합 필터/상관기(24a 및 24b)로부터 미드앰블의 각 반복 비교의 상관을 수신하여, 네 개의 미드앰블 중 어느 미드앰블을 기지국이 전송하였는 지를 식별한다. 바람직하게는, 이 결정은 잡음 추정 회로(15)로부터 수신된 잡음 추정값과 제2 선택 상관 계수의 곱과 비교하여 행해진다.
미드앰블 결정 회로(20)가 미드앰블을 결정하고 있을 때에는 SYNC-DL 결정 회로(10)는 정합 필터/상관기(121-12M)를 사용할 필요가 없다. 따라서, 미드앰블 검출 회로(20)는 정합 필터/상관기(121-12M)를 정합 필터/상관기(24a 및 24b)로서 사용하도록 구성될 수 있다. 하드웨어의 재사용은 구성을 효율 좋게 한다.
또한, 두 개의 정합 필터/상관기(24a 및 24b)를 사용하면 P-CCPCH상에서 이용될 수 있는 공간 시간 전송 다이버시티를 수용할 수 있다. 이 경우, 정상 동작시 1개의 미드앰블의 전력의 1/2로 두 개의 미드앰블을 이용한다. 양자의 미드앰블이 검출되고, 이어서 판정 장치는 그 두 개의 미드앰블을 연접하지 않게 결합한다.
양의 미드앰블이 결정되면, 판정 회로(26)는 미드앰블 선택 신호를 미드앰블 생성기(23)에 출력하고, 이어서 미드앰블 생성기(23)는 식별된 미드앰블을 위상 변조 수열 검출 회로(30)에 출력한다.
위상 변조 수열 검출 회로(30)는 신호 샘플을 수신하는 버퍼(31), 변조 상관기(32) 및 판정 회로(34)를 포함하고 있다. 미드앰블 결정 회로(20)의 버퍼(21)는버퍼(31)에 대해서 재사용될 수 있고, 이 경우, 위상 변조 수열 검출 회로(30)는 전술한 바와 같은 혼합기(17)의 재배치 없이 AFC를 이용한다.
위상 변조 수열 검출 회로(30)는 식별된 SYNC-DL 코드와 DwPTS 위치 정보를 SYNC-DL 결정 회로(10)의 검출 회로(13)로부터, 그리고 미드앰블 데이터를 미드앰블 결정 회로(20)로부터 수신한다. 변조 상관기(32)는 수신된 통신 샘플이 기억된 버퍼(31)로부터 입력을 수신받고, 데이터를 판정 회로(34)에 출력한다. 변조 상관기(32)는 DwPTS의 SYNC-DL 코드의 QPSK 변조를 일련의 하위 프레임의 식별된 미드앰블과 상관시킨다. 이 정보는 판정 회로(34)에 출력된다. 개개의 상관기는 각각 SYNC-DL 코드의 위상과 미드앰블 코드의 위상을 검출하도록 설치되어 있다. 이와 달리, 1 개의 상관기를 공유하여 SYNC-DL 코드의 위상과 미드앰블 코드의 위상을 검출해도 된다.
판정 회로(34)는 결정된 미드앰블과 네 개 이상의 연속 SYNC-DL 코드간의 위상 영향을 계산한다. 판정 회로(34)는 선택된 수열, 예컨대 전술한 S1 수열을 검출하였는 지의 여부를 결정한다. 선택된 변조 수열이 검출되면, 판정 회로(34)는 BCH 데이터가 시간슬롯 0의 P-CCPCH를 통해서 전달되는 슈퍼 프레임의 개시를 식별하도록 슈퍼 프레임 타이밍(SFT)을 출력한다. 이것은 DwPTS의 변조의 S1 수열에 뒤이은 다음의 슈퍼 프레임으로서 3GPP에 현재 규정되어 있다.
본 발명은 신뢰할 수 있고 효율적으로 기초 인식 단계를 구성하고 있다. 제1 단계는 베이스 동기 (SYNC-DL) 코드의 검출이고,제2 단계는 사용된 미드앰블의 검출이며, 제3 단계는 슈퍼 프레임 타이밍의 검출이다. 이들 단계를 완료하면 BCH 메세지의 전체를 판독할 수 있다.

Claims (10)

  1. 기지국이 64 수열 엘리먼트의 32 개의 하향 링크 동기 코드로부터 선택된 동기 코드를 하향 링크 파일럿 시간슬롯으로 1.28 Mcps 칩 속도로 전송하는 시간 프레임 형식을 이용하는 무선 전기통신 시스템용 사용자 장치(UE)로써, 상기 사용자 장치(UE)는 통신 신호를 수신하여 그 통신 신호를 적어도 상기 칩 속도와 같은 속도인 샘플링 속도로 샘플링하는 상기 사용자 장치(UE)에 있어서,
    상기 사용자 장치(UE)는 수신된 통신 신호 샘플을 처리하기 위한 동기 회로를 구비하고,
    상기 동기 회로는 동기 코드 결정 회로를 구비하되, 이 동기 코드 결정 회로는 샘플을 적어도 상기 칩 속도와 같은 속도인 입력 속도로 수신하여 수열 샘플의 세트를 상기 샘플 입력 속도보다 고속의 처리 속도로 처리하며,
    상기 동기 코드 결정 회로는 M 개의 64 개 엘리먼트 상관기(M ≤X/2임)를 포함하고 있고,
    각 상관기는 수신된 통신 신호 샘플을 상기 샘플 입력 속도로 병렬 수신하기 위한 제1 입력단과, 각 샘플 세트를 X 개 하향 링크 동기 코드로 된 세트의 적어도 2 개의 동기 코드와 상관시키도록 보다 고속으로 동기 코드 엘리먼트를 수신하기 위한 제2 입력단을 구비하며,
    또한, 상기 동기 코드 결정 회로는, 상기 상관기와 동작적으로 연결되어 수열 샘플 세트를 갖는 하향 링크 동기 코드의 양(陽)의 상관을 검출하고 추적하는검출 회로를 더 구비하고,
    상기 각 상관기는 각 샘플 세트에 대한 코드 상관을 상기 샘플 입력 속도의 적어도 2 배로 출력하기 위한 출력단을 구비하여, 전체적으로 상기 상관기는 부가의 통신 신호 샘플을 처리하기 전에 X 개의 동기 코드 모두에 대한 상관 데이터를 상기 검출 회로에 출력하는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  2. 제1항에 있어서, 상기 동기 코드 결정 회로의 상관기는 8 개를 넘지 않고, 각 상관기는 수신된 통신 신호 샘플을 상기 샘플 입력 속도로 병렬 수신하고 각 샘플 세트를 하나의 입력 속도 기간 중에 32 개의 하향 링크 동기 코드로 된 세트 중 적어도 4 개의 동기 코드와 상관시키는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  3. 제2항에 있어서, 상기 동기 코드 결정 회로의 각 상관기는 N 개의 정합 필터를 포함하고 있고, 각 정합 필터는 수신된 통신 신호 샘플 세트의 64/N 엘리먼트 세그먼트를 하나의 입력 속도 기간 중에 32 개의 하향 링크 동기 코드로 된 세트 중 적어도 4 개의 동기 코드의 대응하는 64/N 엘리먼트 세그먼트와 상관시키는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  4. 제3항에 있어서, 상기 동기 코드 결정 회로의 각 상관기는 4 엘리먼트 세그먼트를 상관시키는 8 개의 정합 필터를 포함하는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  5. 제1항에 있어서, 상기 사용자 장치(UE)는 미리 정의된 시스템 시간 프레임 구조의 선택된 시간슬롯으로 1차 공통 제어 물리 채널(P-CCPCH)을 통해서 전달되는 규정 채널(BCH)의 데이터를 수신하고, 이것에 의해서 상기 사용자 장치(UE)는 상기 BCH 데이터를 전송한 기지국과 양방향 통신을 진행하며, 전송된 각 하향 링크 동기 코드는 규정된 시간슬롯으로 전송된 미드앰블이 지시하는 변조를 가지고, 연속 하향 링크 동기 코드의 규정된 변조 수열은 상기 BCH 데이터의 위치를 식별하며,
    상기 사용자 장치(UE)는,
    상기 동기 코드 결정 회로와 동작적으로 연결되어, 상대 위치를 기초로 해서 개개의 전송된 미드앰블을 결정하고, 검출된 하향 링크 동기 코드를 식별하는 미드앰블 결정 회로와,
    상기 미드앰블 결정 회로 및 상기 동기 코드 결정 회로와 동작적으로 연결되어, 상기 동기 코드 결정 회로가 검출한 하향 링크 동기 코드와 상기 미드앰블 결정 회로가 결정한 미드앰블을 기초로 해서 연속 검출된 하향 링크 동기 코드의 위상 변조의 수열을 결정하는 위상 변조 순서 검출 회로를 구비하는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  6. 제5항에 있어서, 상기 동기 코드 결정 회로는 잡음 추정 회로와, 상기 검출 회로와 연결된 자동 주파수 제어 회로(AFC)를 포함하고,
    상기 잡음 추정 회로는 동기 코드 검출시에 기초로 하는 잡음 추정값을 상기 검출 회로에 공급하며,
    상기 검출 회로는 상기 AFC를 제어하여, 주파수 보정 신호를 생성하고, 이 주파수 보정 신호는 상기 미드앰블 생성 회로에 입력된 수신 통신 샘플와 혼합되는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  7. 제6항에 있어서, 각 동기 코드는 미리 정의된 미드앰블의 세트를 나타내는데, 상기 미드앰블은 그 전송된 코드의 변조를 표시하기 위해 각 전송된 하향 링크 동기 코드로 전송되고,
    상기 미드앰블 결정 회로는 버퍼, 적어도 하나의 미드앰블 상관기, 미드앰블 생성기 및 미드앰블 판정 회로를 포함하며,
    상기 버퍼는 상기 동기 코드 결정 회로로부터 AFC 보정된 통신 샘플을 수신하는 입력단을 갖고,
    상기 미드앰블 생성기는 상기 동기 코드 결정 회로로부터 결정된 동기 코드를 수신하는 입력단을 가지며, 그 결정된 동기 코드를 나타내기 위해 미리 정의된 미드앰블의 세트에 기초하여 미드앰블을 순차적으로 생성하고,
    상기 미드앰블 상관기는 지정된 시간슬롯의 미드앰블 부분에 대응하는 상기 버퍼로부터 신호 샘플의 세트를 수신하는 입력단, 상기 미드앰블 생성기로부터 생성된 미드앰블을 수신하는 입력단 및 상관 데이터를 상기 미드앰블 판정 회로로 출력하는 출력단을 가지며,
    상기 미드앰블 판정 회로는 지정된 시간슬롯의 미드앰블 부분에 대응하는 상기 버퍼로부터 신호 샘플의 세트와 상기 미드앰블 생성기로부터 생성된 미드앰블 사이의 상관 데이터에 기초하여 상기 결정된 동기 코드점이 결정된 동기 코드로 전송되는 미리 정의된 미드앰블의 세트의 미드앰블을 결정하고, 또한, 상기 미드앰블 판정 회로는 상기 위상 변조 수열 검출 회로에 대한 선택 신호에 기초하여 미드앰블을 출력하는 출력단을 차례로 갖는 상기 미드앰블 생성기로 선택 신호를 출력하는 출력단을 갖는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  8. 제7항에 있어서, 복수 개의 미드앰블 상관기가 존재하고, 상기 동기 코드 결정 회로 내의 상관기는 미드앰블 상관기로서 사용되는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  9. 제7항에 있어서, 상기 위상 변조 수열 검출 회로는 버퍼, 위상 상관기 수단 및 위상 수열 결정 회로를 포함하고,
    상기 위상 변조 수열 검출 회로의 버퍼는 상기 동기 코드 결정 회로로부터 통신 샘플을 수신하는 입력단을 가지며,
    상기 위상 상관기 수단은 수신된 신호 샘플의 동기 코드 부분에 대응하는 상기 위상 변조 수열 검출 회로의 버퍼로부터 신호 샘플의 세트를 수신하고, 상기 미드앰블 생성기로부터 선택된 미드앰블을 수신하며, 위상 상관 데이터를 상기 위상 수열 판정 회로로 출력하고,
    상기 위상 수열 판정 회로는 결정된 동기 코드에 대응하는 연속적인 신호 샘플의 세트의 위상 수열을 식별하고, 또한, 상기 위상 수열 판정 회로는 상기 위상 상관기 수단으로부터 위상 상관 데이터를 수신하는 입력단과, 지정된 위상 수열이 검출되는 경우에 상기 BCH 데이터의 위치를 식별하는 신호를 출력하는 출력단을 갖는 것인 무선 전기통신 시스템용 사용자 장치(UE).
  10. 제9항에 있어서, 상기 미드앰블 결정 회로 내의 버퍼는 위상 변조 수열 검출 회로의 버퍼로서 사용되는 것인 무선 전기통신 시스템용 사용자 장치(UE).
KR20-2002-0030440U 2001-10-11 2002-10-11 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치 KR200299433Y1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US32859001P 2001-10-11 2001-10-11
US60/328,590 2001-10-11

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020030089416A Division KR100585980B1 (ko) 2001-10-11 2003-12-10 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치

Publications (1)

Publication Number Publication Date
KR200299433Y1 true KR200299433Y1 (ko) 2003-01-03

Family

ID=23281594

Family Applications (6)

Application Number Title Priority Date Filing Date
KR1020057015849A KR100895660B1 (ko) 2001-10-11 2002-10-10 모바일 전기통신 시스템용 저속 칩 레이트 선택사양을 위한 인식 회로
KR1020077022978A KR20070106044A (ko) 2001-10-11 2002-10-10 모바일 전기통신 시스템용 저속 칩 레이트 선택사양을 위한인식 회로
KR1020047005309A KR100790922B1 (ko) 2001-10-11 2002-10-10 무선 통신 시스템의 동기 코드 검출 방법 및 장치
KR20-2002-0030440U KR200299433Y1 (ko) 2001-10-11 2002-10-11 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치
KR1020030089416A KR100585980B1 (ko) 2001-10-11 2003-12-10 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치
KR1020050075936A KR20050090099A (ko) 2001-10-11 2005-08-18 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치

Family Applications Before (3)

Application Number Title Priority Date Filing Date
KR1020057015849A KR100895660B1 (ko) 2001-10-11 2002-10-10 모바일 전기통신 시스템용 저속 칩 레이트 선택사양을 위한 인식 회로
KR1020077022978A KR20070106044A (ko) 2001-10-11 2002-10-10 모바일 전기통신 시스템용 저속 칩 레이트 선택사양을 위한인식 회로
KR1020047005309A KR100790922B1 (ko) 2001-10-11 2002-10-10 무선 통신 시스템의 동기 코드 검출 방법 및 장치

Family Applications After (2)

Application Number Title Priority Date Filing Date
KR1020030089416A KR100585980B1 (ko) 2001-10-11 2003-12-10 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치
KR1020050075936A KR20050090099A (ko) 2001-10-11 2005-08-18 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치

Country Status (14)

Country Link
US (5) US6760365B2 (ko)
EP (1) EP1435139B9 (ko)
JP (2) JP4011545B2 (ko)
KR (6) KR100895660B1 (ko)
CN (2) CN1568582B (ko)
AT (1) ATE415740T1 (ko)
AU (1) AU2002347866B2 (ko)
CA (1) CA2463499C (ko)
DE (2) DE60230052D1 (ko)
MX (1) MXPA04003323A (ko)
MY (1) MY131068A (ko)
NO (1) NO20041746L (ko)
TW (4) TWM240735U (ko)
WO (1) WO2003032512A1 (ko)

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6760365B2 (en) 2001-10-11 2004-07-06 Interdigital Technology Corporation Acquisition circuit for low chip rate option for mobile telecommunication system
US7356098B2 (en) 2001-11-14 2008-04-08 Ipwireless, Inc. Method, communication system and communication unit for synchronisation for multi-rate communication
US7260056B2 (en) * 2002-05-29 2007-08-21 Interdigital Technology Corporation Channel estimation in a wireless communication system
GB2396275B (en) * 2002-12-09 2006-03-15 Ipwireless Inc Support of plural chip rates in a CDMA system
CN100438640C (zh) * 2002-12-30 2008-11-26 Nxp股份有限公司 用于tdd无线通信下行同步跟踪的采样方法及其装置
SE0300443D0 (sv) * 2003-02-17 2003-02-17 Ericsson Telefon Ab L M Method and system of channel adaption
CN1259785C (zh) * 2003-08-04 2006-06-14 大唐移动通信设备有限公司 获取时分同步cdma(td-scdma)用户终端的载波频偏的方法
US7912162B2 (en) 2003-09-23 2011-03-22 Nxp B.V. Initial synchronization for receivers
KR100548416B1 (ko) 2003-10-28 2006-02-02 엘지전자 주식회사 무선 프레임 동기화 방법
US7684372B2 (en) 2004-05-04 2010-03-23 Ipwireless, Inc. Signaling MIMO allocations
US7722578B2 (en) * 2004-09-08 2010-05-25 Boston Scientific Scimed, Inc. Medical devices
WO2006067658A2 (en) * 2004-12-24 2006-06-29 Koninklijke Philips Electronics N.V. Method and apparatus for time slot synchronization in wireless communication system
CN1798118A (zh) * 2004-12-24 2006-07-05 展讯通信(上海)有限公司 一种td-scdma中精频偏估计方法
CN100399847C (zh) * 2005-02-24 2008-07-02 大唐移动通信设备有限公司 邻小区测量方法
CN1841966A (zh) * 2005-04-01 2006-10-04 展讯通信(上海)有限公司 小区搜索中下行同步码调制相位序列的判定方法
JP4179418B2 (ja) * 2005-07-13 2008-11-12 京セラ株式会社 無線受信装置
CN1941669B (zh) * 2005-09-29 2012-07-25 上海原动力通信科技有限公司 一种下行公共导频的插入方法
KR101137344B1 (ko) 2006-01-20 2012-04-19 엘지전자 주식회사 프레임 동기 추정 방법 및 그 장치
US7450944B2 (en) * 2005-11-03 2008-11-11 Motorola, Inc. Method and apparatus for base station synchronization
CN1983915B (zh) * 2006-04-07 2010-12-01 华为技术有限公司 一种获取反馈信号的方法和装置
US8121229B2 (en) * 2006-07-24 2012-02-21 Industrial Technology Research Institute Guard section length detection method and system
CN116375629A (zh) * 2007-12-03 2023-07-04 株式会社半导体能源研究所 咔唑衍生物,以及使用咔唑衍生物的发光元件、发光器件和电子器件
US8964788B2 (en) * 2008-06-05 2015-02-24 Qualcomm Incorporated System and method of an in-band modem for data communications over digital wireless communication networks
US8725502B2 (en) * 2008-06-05 2014-05-13 Qualcomm Incorporated System and method of an in-band modem for data communications over digital wireless communication networks
US8958441B2 (en) 2008-06-05 2015-02-17 Qualcomm Incorporated System and method of an in-band modem for data communications over digital wireless communication networks
US8825480B2 (en) 2008-06-05 2014-09-02 Qualcomm Incorporated Apparatus and method of obtaining non-speech data embedded in vocoder packet
US9083521B2 (en) * 2008-06-05 2015-07-14 Qualcomm Incorporated System and method of an in-band modem for data communications over digital wireless communication networks
CN101615922B (zh) * 2008-06-24 2012-12-05 中兴通讯股份有限公司 一种下行同步跟踪方法及装置
US8743864B2 (en) * 2009-06-16 2014-06-03 Qualcomm Incorporated System and method for supporting higher-layer protocol messaging in an in-band modem
US8855100B2 (en) * 2009-06-16 2014-10-07 Qualcomm Incorporated System and method for supporting higher-layer protocol messaging in an in-band modem
US9001708B2 (en) 2009-08-28 2015-04-07 Lg Electronics Inc. Method in which a mobile terminal transmits/receives a signal using a predetermined TDD frame structure in a wireless communication system
CN102084693A (zh) * 2009-12-09 2011-06-01 高通股份有限公司 用于在td-scdma系统中确定b节点内蜂窝小区的方法和装置
WO2011071557A1 (en) * 2009-12-09 2011-06-16 Qualcomm Incorporated Method and apparatus to determine intra-node-b cells in td-scdma systems
US8837644B2 (en) 2012-06-29 2014-09-16 Blackberry Limited Method and apparatus of cross-correlation with application to channel estimation and detection
CN103051356B (zh) * 2013-01-21 2015-08-12 中兴通讯股份有限公司 Cdma通讯系统降低误码率的方法和装置
KR101463142B1 (ko) * 2013-02-15 2014-12-04 우리로광통신주식회사 차량 레이더 및 그 운영 방법
US9755881B1 (en) * 2015-07-28 2017-09-05 Marvell Israel (M.I.S.L) Ltd. Receiver with data-aided automatic frequency control
CN106165805A (zh) * 2016-07-19 2016-11-30 张文全 一种滋补养颜的藜麦饮品及其制备方法

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5101416A (en) 1990-11-28 1992-03-31 Novatel Comunications Ltd. Multi-channel digital receiver for global positioning system
JP3123196B2 (ja) 1992-04-16 2001-01-09 松下電器産業株式会社 スペクトラム拡散通信用復調装置
US5592518A (en) 1994-03-28 1997-01-07 Hughes Electronics Parallel frame synchronizer for detecting forward-ordered/reverse-ordered, inverted/non-inverted data
JP3120943B2 (ja) 1994-10-11 2000-12-25 松下電器産業株式会社 Cdma受信機
US5822359A (en) * 1994-10-17 1998-10-13 Motorola, Inc. Coherent random access channel in a spread-spectrum communication system and method
JPH08195703A (ja) * 1995-01-17 1996-07-30 Toshiba Corp 無線通信装置
US5793772A (en) 1995-11-29 1998-08-11 Motorola, Inc. Method and apparatus for synchronizing timing of components of a telecommunication system
DE69726506T2 (de) 1996-01-10 2004-11-04 Kabushiki Kaisha Topcon Anordnungsbeurteilungsvorrichtung und system
SE515911C2 (sv) * 1996-03-26 2001-10-29 Ericsson Telefon Ab L M Förfarande och anordning för mottagning av en symbolsekvens
JPH10173630A (ja) * 1996-12-13 1998-06-26 Nec Corp Cdmaチップ同期回路
JP2902380B2 (ja) 1997-05-09 1999-06-07 株式会社ワイ・アール・ピー移動通信基盤技術研究所 並列相関処理回路
JP3712156B2 (ja) 1997-09-30 2005-11-02 ソニー株式会社 疑似雑音符号の同期捕捉装置及び受信装置
JP3793632B2 (ja) * 1997-12-18 2006-07-05 松下電器産業株式会社 セルサーチ方法及び移動局装置
KR100347965B1 (ko) 1998-04-14 2002-08-09 프라운호퍼-게젤샤프트 츄어 푀르더룽 데어 안게반텐 포르슝에.파우. 멀티캐리어 시스템내 조주파수 동기화
DE69802970T2 (de) 1998-04-14 2002-08-01 Fraunhofer Ges Forschung Rahmenstruktur und -synchronisation für mehrträgersysteme
JP3397695B2 (ja) 1998-07-16 2003-04-21 松下電器産業株式会社 相関検出装置及びcdma受信装置
US6078607A (en) * 1998-08-10 2000-06-20 Omnipont Corporation Synchronization codes for use in communication
US6141374A (en) * 1998-10-14 2000-10-31 Lucent Technologies Inc. Method and apparatus for generating multiple matched-filter PN vectors in a CDMA demodulator
CN1901407B (zh) * 1999-05-28 2010-08-11 交互数字技术公司 使用码分多址的时分双工通信系统的蜂窝小区查找过程
US6363060B1 (en) * 1999-06-30 2002-03-26 Qualcomm Incorporated Method and apparatus for fast WCDMA acquisition
JP2001077725A (ja) 1999-09-07 2001-03-23 Sharp Corp 相関器およびマッチトフィルタ並びに該マッチトフィルタを用いた端末装置
FI114887B (fi) * 1999-10-13 2005-01-14 U Nav Microelectronics Corp Hajaspektrivastaanottimen signaalinhakujärjestelmä
FI111109B (fi) 1999-12-09 2003-05-30 Nokia Corp Menetelmä vastaanottimen tahdistamiseksi, paikannusjärjestelmä, vastaanotin ja elektroniikkalaite
WO2001052579A1 (fr) 2000-01-12 2001-07-19 Mitsubishi Denki Kabushiki Kaisha Terminal de communication mobile et procede de communication
JP2001358532A (ja) * 2000-06-13 2001-12-26 Alps Electric Co Ltd 電圧制御発振回路
TW518839B (en) * 2000-08-30 2003-01-21 Ind Tech Res Inst Method and device of code group identification and frame edge synchronization
JP3741944B2 (ja) * 2000-09-18 2006-02-01 株式会社エヌ・ティ・ティ・ドコモ 移動通信システムにおける移動局のセルサーチ方法
KR100421139B1 (ko) * 2000-10-05 2004-03-04 삼성전자주식회사 시분할 듀플렉싱 부호분할다중접속 이동통신시스템을 위한타임 스위치드 전송 다이버시티 장치 및 방법
AU2001292362A1 (en) 2000-10-06 2002-04-22 Yozan Inc. Receiver
US6760365B2 (en) * 2001-10-11 2004-07-06 Interdigital Technology Corporation Acquisition circuit for low chip rate option for mobile telecommunication system

Also Published As

Publication number Publication date
JP2007110746A (ja) 2007-04-26
DE60230052D1 (de) 2009-01-08
TWI296467B (en) 2008-05-01
CA2463499C (en) 2008-04-29
DE20215686U1 (de) 2003-03-20
JP4011545B2 (ja) 2007-11-21
KR20050098011A (ko) 2005-10-10
KR100895660B1 (ko) 2009-05-07
NO20041746L (no) 2004-04-28
US20060133464A1 (en) 2006-06-22
ATE415740T1 (de) 2008-12-15
CN1568582A (zh) 2005-01-19
KR20050035148A (ko) 2005-04-15
US8005129B2 (en) 2011-08-23
MY131068A (en) 2007-07-31
US7027495B2 (en) 2006-04-11
EP1435139A1 (en) 2004-07-07
US20030072357A1 (en) 2003-04-17
WO2003032512A1 (en) 2003-04-17
CN1568582B (zh) 2012-05-02
KR100790922B1 (ko) 2008-01-03
JP4291357B2 (ja) 2009-07-08
TWM240735U (en) 2004-08-11
US7403555B2 (en) 2008-07-22
TW200419956A (en) 2004-10-01
TWI239727B (en) 2005-09-11
US20080298529A1 (en) 2008-12-04
CA2463499A1 (en) 2003-04-17
TWI260130B (en) 2006-08-11
EP1435139B9 (en) 2009-07-08
US6760365B2 (en) 2004-07-06
JP2005506734A (ja) 2005-03-03
KR20050090099A (ko) 2005-09-12
EP1435139A4 (en) 2005-04-20
AU2002347866B2 (en) 2005-11-17
US7627020B2 (en) 2009-12-01
KR100585980B1 (ko) 2006-06-07
KR20040005747A (ko) 2004-01-16
EP1435139B1 (en) 2008-11-26
CN2674798Y (zh) 2005-01-26
US20100046404A1 (en) 2010-02-25
TW200637192A (en) 2006-10-16
US20040202262A1 (en) 2004-10-14
KR20070106044A (ko) 2007-10-31
MXPA04003323A (es) 2004-07-23

Similar Documents

Publication Publication Date Title
KR200299433Y1 (ko) 1.28 mcps 칩 속도 모바일 전기통신 시스템의 인식회로를 구비하는 사용자 장치
AU2002347866A1 (en) Acquisition circuit for low chip rate option for mobile telecommunication system
US7693123B2 (en) System and method using primary and secondary synchronization codes during cell search
AU2006200703A1 (en) Acquisition Circuit for Low Chip Rate Option for Mobile Telecommunication System

Legal Events

Date Code Title Description
REGI Registration of establishment
T201 Request for technology evaluation of utility model
T701 Written decision to grant on technology evaluation
FPAY Annual fee payment

Payment date: 20051208

Year of fee payment: 4

EXTG Ip right invalidated