KR20020095345A - Circuit to expand external address line for wireless modem chip - Google Patents

Circuit to expand external address line for wireless modem chip Download PDF

Info

Publication number
KR20020095345A
KR20020095345A KR1020010033535A KR20010033535A KR20020095345A KR 20020095345 A KR20020095345 A KR 20020095345A KR 1020010033535 A KR1020010033535 A KR 1020010033535A KR 20010033535 A KR20010033535 A KR 20010033535A KR 20020095345 A KR20020095345 A KR 20020095345A
Authority
KR
South Korea
Prior art keywords
memory device
wireless modem
modem chip
address
chip
Prior art date
Application number
KR1020010033535A
Other languages
Korean (ko)
Inventor
임영범
김경훈
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020010033535A priority Critical patent/KR20020095345A/en
Publication of KR20020095345A publication Critical patent/KR20020095345A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Communication Control (AREA)

Abstract

PURPOSE: An external address line extending circuit is provided to use all the capacity of an external device although interface address terminals of a wireless modem chip is less than those of the external device. CONSTITUTION: The circuit comprises a data line(210), an address line(211), an address extension line(212), a read signal line(213), and a write signal line(214). The data line(210) connects data pins of the wireless modem chip(200) to those of a memory device(201) for a data communication between the wireless modem chip(200) and the memory device(201). The address line(211) connects address pins of the wireless modem chip(200) to those of the memory device(201) for enabling the modem chip(200) to read or write data from or to a specific address of the memory device(201). The address extension line(212) connects the first chip selection pin and the second chip selection pin of the modem chip(200) to a surplus address pin and a chip selection pin of the memory device(201) via an AND gate(202). The read signal line(213) connects a read signal pin of the modem chip(200) to that of the memory device(201) for enabling the modem chip(200) to read data from the memory device(201). The write signal line(214) connects a write signal pin of the modem chip(200) to that of the memory device(201) for enabling the modem chip(200) to write data to the memory device(201).

Description

무선모뎀칩의 외부 어드레스 라인 확장 회로{CIRCUIT TO EXPAND EXTERNAL ADDRESS LINE FOR WIRELESS MODEM CHIP}External address line expansion circuit of wireless modem chip {CIRCUIT TO EXPAND EXTERNAL ADDRESS LINE FOR WIRELESS MODEM CHIP}

본 발명은 무선모뎀칩과 마이크로 프로세서의 외부장치 구동용 어드레스라인에 관한 것으로, 특히 무선모뎀칩과 마이크로 프로세서에 있어서 외부장치를 구동시키기 위한 인터페이스 어드레스단자의 갯수가 외부장치가 가지는 인터페이스 어드레스단자의 갯수 보다 작은 경우에도 외부장치의 용량을 모두 사용할수 있게 하는 무선모뎀칩의 외부 어드레스 라인 확장 회로에 관한것이다.The present invention relates to an address line for driving an external device of a wireless modem chip and a microprocessor. In particular, the number of interface address terminals for driving an external device in a wireless modem chip and a microprocessor is the number of interface address terminals of an external device. It is about an external address line expansion circuit of a wireless modem chip that can use all the capacity of an external device even if it is smaller.

도 1은 종래 무선모뎀칩과 기억장치의 연결 장치를 보인 블럭도로서, 이에 도시된 바와 같이 무선모뎀칩(100)과 기억장치(101) 사이의 데이터 입출력을 위하여 무선모뎀칩(100)의 데이터단자(D0~D15)와 기억장치(101)의 데이터단자(RD0~RD15)를 연결시키는 데이터라인(110)과, 무선모뎀칩(100)이 기억장치(101)의 특정 어드레스에 데이터를 읽거나 기록하기 위하여 무선모뎀칩(100)의 어드레스단자(A0~A22)와 기억장치(101)의 어드레스단자(RA0~RA22)를 연결시키는 어드레스라인(111)과, 해당 어드레스에 할당된 메모리는 있으나 사용되지 않고 있는 기억장치의 잉여 어드레스단자(RA23)와, 무선모뎀칩(100)이 기억장치(101)를 구동시키기 위하여 무선모뎀칩(100)의 칩선택단자(CS)와 기억장치(101)의 칩선택단자(RCS)를 연결시키는 칩선택라인(112)과, 무선모뎀칩(100)이 기억장치(101)의 데이터를 읽어오기 위하여 제어신호를 출력하는 무선모뎀칩(100)의 읽기신호단자(RD)와 기억장치(101)의 읽기신호단자(RRD)를 연결시키는 읽기신호라인(113)과, 무선모뎀칩(100)이 기억장치(101)에 데이터를 기록하기 위하여 제어신호를 출력하는 무선모뎀칩(100)의 기록신호단자(WR)와 기억장치(101)의 기록신호단자(RWR)를 연결시키는 기록신호라인(114)으로 구성 된다.1 is a block diagram illustrating a conventional connection device of a wireless modem chip and a memory device. As shown in FIG. 1, data of the wireless modem chip 100 for data input / output between the wireless modem chip 100 and the memory device 101 are illustrated. The data line 110 connecting the terminals D0 to D15 and the data terminals RD0 to RD15 of the memory device 101 and the wireless modem chip 100 read data at a specific address of the memory device 101. There is an address line 111 that connects the address terminals A0 to A22 of the wireless modem chip 100 with the address terminals RA0 to RA22 of the memory device 101, and a memory allocated to the corresponding address. The surplus address terminal RA23 of the memory device which is not stored and the chip select terminal CS and the memory device 101 of the wireless modem chip 100 to drive the memory device 101 by the wireless modem chip 100. The chip select line 112 connecting the chip select terminal RCS and the wireless modem chip 100 store the memory device 101. A read signal line 113 connecting the read signal terminal RD of the wireless modem chip 100 for outputting a control signal and the read signal terminal RRD of the memory device 101 to read the data of the wireless modem; The chip 100 connects the recording signal terminal WR of the wireless modem chip 100 and the recording signal terminal RWR of the storage device 101 to output a control signal in order to record data in the storage device 101. It consists of a recording signal line 114.

이와 같이 구성된 종래 무선모뎀칩과 기억장치의 연결장치에 대한 동작을 설명 한다.The operation of the connection device of the conventional wireless modem chip and the memory device configured as described above will be described.

먼저, 무선모뎀칩(100)이 기억장치(101)의 데이터를 읽어오기 위한 동작으로 무선모뎀칩(100)은 칩선택라인(112)을 통하여 기억장치(101)로 구동신호를 출력시켜 기억장치(101)를 구동 시킨다. 또한, 무선모뎀칩(100)은 읽기신호라인(113)을 통하여 기억장치(101)의 데이터를 읽어오기 위한 제어신호를 출력하고, 기억장치(101)에서 읽어오기 위한 데이터의 어드레스값을 어드레스라인(111)을 통하여 기억장치(101)로 전달하게 된다. 상기 무선모뎀칩(100)의 제어신호와 어드레스값을 입력 받은 기억장치(101)는 상기 어드레스값에 해당되는 데이터를 데이터라인(110)을 통하여 무선모뎀칩(100)으로 전달하게 된다.First, the wireless modem chip 100 reads data from the memory device 101. The wireless modem chip 100 outputs a driving signal to the memory device 101 through the chip select line 112. Drive 101. In addition, the wireless modem chip 100 outputs a control signal for reading data of the memory device 101 through the read signal line 113, and stores the address value of the data for reading from the memory device 101 in the address line. The data is transmitted to the memory device 101 through the 111. The memory device 101 receiving the control signal and the address value of the wireless modem chip 100 transmits data corresponding to the address value to the wireless modem chip 100 through the data line 110.

또한, 무선모뎀칩(100)이 기억장치(101)에 데이터를 기록하기 위한 동작으로 무선모뎀칩(100)은 칩선택라인(112)을 통하여 기억장치(101)로 구동신호를 출력시켜 기억장치(101)를 구동 시킨다. 또한, 무선모뎀칩(100)은 기록신호라인(114)을 통하여 기억장치(101)에 데이터를 기록하기 위한 제어신호를 출력하고, 기억장치(101)에 데이터를 기록하기위한 어드레스값을 어드레스라인(111)을 통하여 기억장치(101)로 전달하게 된다. 상기 무선모뎀칩(100)의 제어신호와 어드레스값을 입력 받은 기억장치(101)는 상기 어드레스값에 데이터를 기록하기 위한 준비를 하게 된다. 무선모뎀칩(100)은 기억장치(101)에 기록 할 데이터를 데이터라인(110)을 통하여 기억장치(101)로 출력하게 되고, 데이터를 입력 받은 기억장치(101)는 해당 데이터를 상기 어드레스값에 기록하게 된다.In addition, the wireless modem chip 100 writes data to the memory device 101. The wireless modem chip 100 outputs a driving signal to the memory device 101 through the chip select line 112. Drive 101. In addition, the wireless modem chip 100 outputs a control signal for recording data to the storage device 101 through the recording signal line 114, and stores an address value for writing data to the storage device 101 at the address line. The data is transmitted to the memory device 101 through the 111. The memory device 101 receiving the control signal and the address value of the wireless modem chip 100 prepares to record data in the address value. The wireless modem chip 100 outputs data to be recorded in the memory device 101 to the memory device 101 through the data line 110, and the memory device 101 receiving the data receives the data as the address value. Will be recorded on

따라서, 종래에는 무선모뎀칩 어드레스단자의 갯수가 한정되어 있을 경우 무선모뎀칩 어드레스단자의 갯수와 상응하는 기억장치의 용량 만을 사용하는 무선모뎀칩과 기억장치의 연결 장치를 사용하고 있다.Therefore, in the related art, when the number of wireless modem chip address terminals is limited, a connection device of a wireless modem chip and a memory device using only the capacity of a storage device corresponding to the number of wireless modem chip address terminals is used.

그러나, 상기와 같은 종래의 기술에 있어서, 무선모뎀칩과 마이크로 프로세서에 있어서 외부장치를 구동시키기 위한 인터페이스 어드레스단자의 갯수가 외부장치가 가지는 인터페이스 어드레스단자의 갯수 보다 작은 경우 외부장치의 기억용량을 모두 사용할 수 없는 문제점이 있다.However, in the conventional technology as described above, when the number of interface address terminals for driving an external device in the wireless modem chip and the microprocessor is smaller than the number of interface address terminals of the external device, the storage capacity of the external device is reduced. There is a problem that cannot be used.

따라서, 상기와 같은 문제점을 감안하여 창안한 본 발명은, 간단한 AND회로와 무선모뎀칩과 마이크로 프로세서의 사용되지 않는 칩선택단자를 사용하여 외부장치의 기억용량을 모두 사용할 수 있는 무선모뎀칩의 외부 어드레스 라인 확장 회로를 제공함에 그 목적이 있다.Accordingly, the present invention, which was devised in view of the above problems, uses a simple AND circuit and an unused chip selection terminal of a wireless modem chip and a microprocessor to externally use a wireless modem chip that can use all the storage capacity of an external device. The purpose is to provide an address line expansion circuit.

도 1은 종래 무선모뎀칩과 기억장치의 연결 장치를 보인 블럭도.1 is a block diagram showing a connection device of a conventional wireless modem chip and a memory device.

도 2는 본 발명 무선모뎀칩의 외부 어드레스 라인 확장 회로를 보인 회로도.Figure 2 is a circuit diagram showing an external address line expansion circuit of the wireless modem chip of the present invention.

*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***

100, 200 : 무선모뎀칩101, 201 : 기억장치100, 200: wireless modem chip 101, 201: memory device

110, 210 : 데이터라인111, 211 : 어드레스라인110, 210: data line 111, 211: address line

112 : 칩선택라인113, 213 : 읽기신호라인112: chip select line 113, 213: read signal line

114, 214 : 기록신호라인212 : 어드레스확장라인114, 214: recording signal line 212: address extension line

202 : AND 게이트202: AND gate

상기와 같은 목적을 달성하기 위한 본 발명은, 무선모뎀칩의 데이터단자와 기억장치의 데이터단자를 연결시키는 데이터라인과, 기억장치의 특정 어드레스에 데이터를 읽거나 기록하기 위하여 무선모뎀칩의 어드레스단자와 기억장치의 어드레스단자를 연결시키는 어드레스라인과, 기억장치를 구동시키기 위하여 제어신호를출력하는 무선모뎀칩의 제1칩선택단자 및 제2칩선택단자와, 상기 제1칩선택단자의 출력신호를 입력 받는 기억장치의 잉여 어드레스단자와, 상기 제1칩선택단자와 제2칩선택단자의 출력신호를 입력 받는 앤드(AND) 게이트와, 상기 앤드(AND) 게이트의 출력신호를 입력 받는 기억장치의 칩선택단자와, 기억장치의 데이터를 읽어오기 위하여 제어신호를 출력하는 무선모뎀칩의 읽기신호단자와 기억장치의 읽기신호단자를 연결시키는 읽기신호라인과, 기억장치에 데이터를 기록하기 위하여 제어신호를 출력하는 무선모뎀칩의 기록신호단자와 기억장치의 기록신호단자를 연결시키는 기록신호라인으로 구성된 것을 특징으로 한다.The present invention for achieving the above object, the data line connecting the data terminal of the wireless modem chip and the data terminal of the storage device, and the address terminal of the wireless modem chip to read or write data to a specific address of the storage device And an address line connecting the address terminal of the memory device, a first chip select terminal and a second chip select terminal of the wireless modem chip for outputting a control signal to drive the memory device, and an output signal of the first chip select terminal. A storage device receiving a surplus address terminal of a storage device receiving an input signal, an AND gate for receiving output signals of the first chip selection terminal and a second chip selection terminal, and an output signal of the AND gate. The chip select terminal of the memory device and the read signal terminal of the wireless modem chip that outputs the control signal to And a write signal line connecting the read signal line of the wireless modem chip for outputting the control signal and the write signal terminal of the memory device to record the data in the memory device.

이하, 본 발명에 의한 무선모뎀칩의 외부 어드레스 라인 확장 회로의 작용 및 효과를 첨부한 도 2를 참조하여 설명한다.Hereinafter, the operation and effect of the external address line expansion circuit of the wireless modem chip according to the present invention will be described with reference to FIG.

도 2는 본 발명 무선모뎀칩의 외부 어드레스 라인 확장 회로를 보인 회로도로서, 이에 도시된 바와 같이 무선모뎀칩(200)과 기억장치(201) 사이의 데이터 입출력을 위하여 무선모뎀칩(200)의 데이터단자(D0~D15)와 기억장치(201)의 데이터단자(RD0~RD15)를 연결시키는 데이터라인(210)과, 무선모뎀칩(200)이 기억장치(201)의 특정 어드레스에 데이터를 읽거나 기록하기 위하여 무선모뎀칩(200)의 어드레스단자(A0~A22)와 기억장치(201)의 어드레스단자(RA0~RA22)를 연결시키는 어드레스라인(211)과, 무선모뎀칩(200)이 기억장치(201)를 구동시키기 위하여 제어신호를 출력하는 무선모뎀칩(200)의 제1칩선택단자(CS)와 기억장치(201)의 잉여 어드레스단자(RA23)를 연결시키는 어드레스확장라인(212)과, 무선모뎀칩(200)이 기억장치(201)를 구동시키기 위하여 제어신호를출력하는 무선모뎀칩(200)의 제2칩선택단자(CS2)와, 상기 무선모뎀칩의 제1칩선택단자(CS)와 제2칩선택단자(CS2)의 출력신호를 입력 받는 앤드(AND)게이트(202)와, 상기 앤드(AND)게이트(202)의 출력신호를 입력 받는 기억장치(201)의 칩선택단자(RCS)와, 무선모뎀칩(200)이 기억장치(201)의 데이터를 읽어오기 위하여 제어신호를 출력하는 무선모뎀칩(200)의 읽기신호단자(RD)와 기억장치(201)의 읽기신호단자(RRD)를 연결시키는 읽기신호라인(213)과, 무선모뎀칩(200)이 기억장치(201)에 데이터를 기록하기 위하여 제어신호를 출력하는 무선모뎀칩(200)의 기록신호단자(WR)와 기억장치(201)의 기록신호단자(RWR)를 연결시키는 기록신호라인(214)으로 구성 된다.2 is a circuit diagram illustrating an external address line expansion circuit of a wireless modem chip according to the present invention. As shown in FIG. 2, data of the wireless modem chip 200 for data input / output between the wireless modem chip 200 and the memory device 201 are illustrated. The data line 210 connecting the terminals D0 to D15 and the data terminals RD0 to RD15 of the memory device 201 and the wireless modem chip 200 read data at a specific address of the memory device 201, or The address line 211 connecting the address terminals A0 to A22 of the wireless modem chip 200 and the address terminals RA0 to RA22 of the memory device 201 for recording, and the wireless modem chip 200 An address extension line 212 connecting the first chip selection terminal CS of the wireless modem chip 200 for outputting a control signal to the surplus address terminal RA23 of the memory device 201 for driving the 201; The wireless modem chip 200 outputs a control signal to drive the memory device 201. An AND gate 202 which receives an output signal of the second chip select terminal CS2 of the chip 200 and the first chip select terminal CS and the second chip select terminal CS2 of the wireless modem chip. ), The chip select terminal RCS of the memory device 201 receiving the output signal of the AND gate 202, and the wireless modem chip 200 to read data of the memory device 201. The read signal line 213 connecting the read signal terminal RD of the wireless modem chip 200 for outputting the control signal and the read signal terminal RRD of the memory device 201, and the wireless modem chip 200 are stored. A recording signal line 214 connecting the recording signal terminal WR of the wireless modem chip 200 for outputting a control signal to the recording device 201 and the recording signal terminal RWR of the storage device 201. It consists of

또한, 상기 앤드(AND)게이트(202)는 익스클루시브노아(XNOR)게이트로 대체하여 구성하여도 동일 하게 동작 된다.In addition, the AND gate 202 may operate in the same manner when the AND gate 202 is replaced with an Exclusive Nore (XNOR) gate.

상기와 같이 구성된 본 발명의 동작을 무선모뎀칩의 외부 인터페이스 어드레스 범위 내에서 기억장치를 사용하는 경우와, 무선모뎀칩의 외부 인터페이스 어드레스 범위를 벗어나는 어드레스 범위에서 기억장치를 사용하는 경우로 나누어 설명 한다.The operation of the present invention configured as described above is divided into a case where the storage device is used within the external interface address range of the wireless modem chip and a case where the storage device is used outside the external interface address range of the wireless modem chip. .

먼저, 무선모뎀칩(200)의 외부 인터페이스 어드레스 범위 내에서 기억장치(201)를 사용하는 경우의 동작으로 무선모뎀칩(200)의 제1칩선택단자(CS)에서 로우(Low) 신호가 출력되고, 상기 로우 신호는 기억장치(201)의 잉여 어드레스단자(RA23)와 앤드(AND)게이트(202)에 입력된다. 또한, 제2칩선택단자(CS2)에서 하이(High) 신호가 출력 되고, 상기 하이 신호는 앤드(AND)게이트(202)에 입력 된다. 상기 무선모뎀칩(200)의 제1칩선택단자(CS)와 제2칩선택단자(CS2)의 출력 신호를 입력 받은 앤드(AND)게이트(202)는 로우 신호를 기억장치(201)의 칩선택단자(RCS)로 출력시켜 기억장치(201)를 구동시키게 된다.First, a low signal is output from the first chip select terminal CS of the wireless modem chip 200 in the case of using the memory device 201 within the external interface address range of the wireless modem chip 200. The low signal is input to the surplus address terminal RA23 and the AND gate 202 of the memory device 201. In addition, a high signal is output from the second chip select terminal CS2, and the high signal is input to the AND gate 202. The AND gate 202 which receives the output signals of the first chip select terminal CS and the second chip select terminal CS2 of the wireless modem chip 200 receives a low signal from the chip of the memory device 201. The memory device 201 is driven by being output to the selection terminal RCS.

무선모뎀칩(200)이 기억장치(201)의 데이터를 읽어오기 위한 동작으로 무선모뎀칩(200)은 읽기신호라인(213)을 통하여 기억장치(201)의 데이터를 읽어오기 위한 제어신호를 출력하고, 기억장치(201)에서 읽어오기 위한 데이터의 어드레스값을 어드레스라인(211)을 통하여 기억장치(201)로 전달하게 된다. 상기 무선모뎀칩(200)의 제어신호와 어드레스값을 입력 받은 기억장치(201)는 상기 어드레스값에 해당되는 데이터를 데이터라인(210)을 통하여 무선모뎀칩(200)으로 전달하게 된다.The wireless modem chip 200 reads the data of the memory device 201 and the wireless modem chip 200 outputs a control signal for reading the data of the memory device 201 through the read signal line 213. Then, the address value of data to be read from the memory device 201 is transferred to the memory device 201 through the address line 211. The memory device 201 receiving the control signal and the address value of the wireless modem chip 200 transmits data corresponding to the address value to the wireless modem chip 200 through the data line 210.

또한, 무선모뎀칩(200)이 기억장치(201)에 데이터를 기록하기 위한 동작으로 무선모뎀칩(200)은 기록신호라인(214)을 통하여 기억장치(201)에 데이터를 기록하기 위한 제어신호를 출력하고, 기억장치(201)에 데이터를 기록하기위한 어드레스값을 어드레스라인(211)을 통하여 기억장치(201)로 전달하게 된다. 상기 무선모뎀칩(200)의 제어신호와 어드레스값을 입력 받은 기억장치(201)는 상기 어드레스값에 데이터를 기록하기 위한 준비를 하게 된다. 무선모뎀칩(200)은 기억장치(201)에 기록 할 데이터를 데이터라인(210)을 통하여 기억장치(201)로 출력하게 되고, 데이터를 입력 받은 기억장치(201)는 해당 데이터를 상기 기억장치(201)의 어드레스값에 기록하게 된다.In addition, the wireless modem chip 200 is an operation for recording data in the storage device 201, the wireless modem chip 200 is a control signal for recording data in the storage device 201 through the recording signal line 214 And the address value for writing data to the memory device 201 is transferred to the memory device 201 through the address line 211. The memory device 201 receiving the control signal and the address value of the wireless modem chip 200 prepares to record data in the address value. The wireless modem chip 200 outputs data to be recorded in the memory device 201 to the memory device 201 through the data line 210, and the memory device 201 receiving the data receives the corresponding data. It writes to the address value of 201.

무선모뎀칩(200)의 외부 인터페이스 어드레스 범위를 벗어나는 어드레스 범위에서 기억장치(201)를 사용하는 경우의 동작으로 무선모뎀칩(200)의 제1칩선택단자(CS)에서 하이 신호가 출력되고, 상기 하이 신호는 기억장치(201)의 잉여 어드레스단자(RA23)와 앤드(AND)게이트(202)에 입력된다. 기억장치(201)의 잉여 어드레스단자(RA23)로 하이 신호가 입력되었기 때문에 기억장치(201)에서 사용되지 못했던 전체 기억용량의 나머지 절반을 사용할 수 있게 된다. 또한, 제2칩선택단자(CS2)에서 로우 신호가 출력 되고, 상기 로우 신호는 앤드(AND)게이트(202)에 입력 된다. 상기 무선모뎀칩(200)의 제1칩선택단자(CS)와 제2칩선택단자(CS2)의 출력 신호를 입력 받은 앤드(AND)게이트(202)는 로우 신호를 기억장치(201)의 칩선택단자(RCS)로 출력시켜 기억장치(201)를 구동시키게 된다.A high signal is output from the first chip select terminal CS of the wireless modem chip 200 in the case of using the memory device 201 in an address range outside the external interface address range of the wireless modem chip 200. The high signal is input to the surplus address terminal RA23 and the AND gate 202 of the memory device 201. Since the high signal is inputted to the surplus address terminal RA23 of the storage device 201, the remaining half of the total storage capacity that was not used in the storage device 201 can be used. In addition, a low signal is output from the second chip select terminal CS2, and the low signal is input to an AND gate 202. The AND gate 202 which receives the output signals of the first chip select terminal CS and the second chip select terminal CS2 of the wireless modem chip 200 receives a low signal from the chip of the memory device 201. The memory device 201 is driven by being output to the selection terminal RCS.

무선모뎀칩(200)이 기억장치(201)의 데이터를 읽어오기 위한 동작과 무선모뎀칩(200)이 기억장치(201)에 데이터를 기록하기 위한 동작은 상기 무선모뎀칩(200)의 외부 인터페이스 어드레스 범위 내에서 기억장치(201)를 사용하는 경우와 동일하게 동작 된다.The operation of the wireless modem chip 200 to read the data of the memory device 201 and the operation of the wireless modem chip 200 to write the data to the memory device 201 are performed by an external interface of the wireless modem chip 200. The same operation as in the case of using the memory device 201 within the address range is performed.

또한, 제1칩선택단자(CS)와 제2칩선택단자(CS2)의 출력신호가 모두 하이 신호인 경우는 무선모뎀칩(200)이 기억장치(201)를 사용하지 않는 경우이다.In addition, when the output signals of the first chip select terminal CS and the second chip select terminal CS2 are both high signals, the wireless modem chip 200 does not use the memory device 201.

이상에서 상세히 설명한 바와 같이 본 발명은 무선모뎀칩과 마이크로 프로세서에 있어서 외부장치를 구동시키기 위한 인터페이스 어드레스단자의 갯수가 외부장치가 가지는 인터페이스 어드레스단자의 갯수 보다 작은 경우에도 외부장치의 기억용량을 모두 사용할 수 있는 효과가 있다.As described in detail above, the present invention uses all the storage capacity of an external device even when the number of interface address terminals for driving an external device in a wireless modem chip and a microprocessor is smaller than the number of interface address terminals of the external device. It can be effective.

Claims (3)

무선모뎀칩의 데이터단자와 기억장치의 데이터단자를 연결시키는 데이터라인과, 기억장치의 특정 어드레스에 데이터를 읽거나 기록하기 위하여 무선모뎀칩의 어드레스단자와 기억장치의 어드레스단자를 연결시키는 어드레스라인과, 기억장치를 구동시키기 위하여 제어신호를 출력하는 무선모뎀칩의 제1칩선택단자 및 제2칩선택단자와, 상기 제1칩선택단자의 출력신호를 입력 받는 기억장치의 잉여 어드레스단자와, 상기 제1칩선택단자와 제2칩선택단자의 출력신호를 입력 받는 앤드 게이트와, 상기 앤드 게이트의 출력신호를 입력 받는 기억장치의 칩선택단자와, 기억장치의 데이터를 읽어오기 위하여 제어신호를 출력하는 무선모뎀칩의 읽기신호단자와 기억장치의 읽기신호단자를 연결시키는 읽기신호라인과, 기억장치에 데이터를 기록하기 위하여 제어신호를 출력하는 무선모뎀칩의 기록신호단자와 기억장치의 기록신호단자를 연결시키는 기록신호라인으로 구성된 것을 특징으로 하는 무선모뎀칩의 외부 어드레스 라인 확장 회로.A data line connecting the data terminal of the wireless modem chip and the data terminal of the storage device, an address line connecting the address terminal of the wireless modem chip and the address terminal of the storage device to read or write data to a specific address of the storage device; A first chip select terminal and a second chip select terminal of a wireless modem chip for outputting a control signal to drive a memory device, a surplus address terminal of a memory device receiving an output signal of the first chip select terminal, and An AND gate for receiving output signals of the first and second chip select terminals, a chip select terminal for a memory device receiving the output signal of the AND gate, and a control signal for reading data of the memory device A read signal line connecting a read signal terminal of a wireless modem chip to a read signal terminal of a memory device, and for writing data to the memory device. Over control of wireless modem chip for outputting a signal terminal and a write signal to the storage device consisting of a write signal line for connecting the write signal terminal, characterized by a wireless modem chip, the external address lines of the expansion circuit of the. 제1항에 있어서, 제1칩선택단자와 제2칩선택단자는 서로 상반되는 신호가 출력 될때 기억장치가 구동되게 구성된 것을 특징으로 하는 무선모뎀칩의 외부 어드레스 라인 확장 회로.The external address line expansion circuit as set forth in claim 1, wherein the first chip select terminal and the second chip select terminal are configured to drive a memory device when signals opposite to each other are output. 제1항에 있어서, 앤드 게이트는 익스클루시브노아 게이트로 대체 가능한 것을 특징으로 하는 무선모뎀칩의 외부 어드레스 라인 확장 회로.The external address line expansion circuit of claim 1, wherein the AND gate is replaceable with an exclusive Noah gate.
KR1020010033535A 2001-06-14 2001-06-14 Circuit to expand external address line for wireless modem chip KR20020095345A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010033535A KR20020095345A (en) 2001-06-14 2001-06-14 Circuit to expand external address line for wireless modem chip

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010033535A KR20020095345A (en) 2001-06-14 2001-06-14 Circuit to expand external address line for wireless modem chip

Publications (1)

Publication Number Publication Date
KR20020095345A true KR20020095345A (en) 2002-12-26

Family

ID=27709170

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010033535A KR20020095345A (en) 2001-06-14 2001-06-14 Circuit to expand external address line for wireless modem chip

Country Status (1)

Country Link
KR (1) KR20020095345A (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890008780U (en) * 1987-10-21 1989-05-29 대우중공업 주식회사 Cab protection device for heavy construction equipment
KR900006974A (en) * 1988-10-12 1990-05-09 엔.라이스 머레트 Memory Devices Using Quasi-Folded Bitlines
JPH10164287A (en) * 1996-11-26 1998-06-19 Murata Mach Ltd Communication terminal equipment
KR19980057692A (en) * 1996-12-30 1998-09-25 김광호 I / O Device and Method Expanding I / O Address Using Data Bus
KR20000013497U (en) * 1998-12-26 2000-07-15 윤종용 Chip select signal output terminal expansion interface device of mobile terminal modem chip

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890008780U (en) * 1987-10-21 1989-05-29 대우중공업 주식회사 Cab protection device for heavy construction equipment
KR900006974A (en) * 1988-10-12 1990-05-09 엔.라이스 머레트 Memory Devices Using Quasi-Folded Bitlines
JPH10164287A (en) * 1996-11-26 1998-06-19 Murata Mach Ltd Communication terminal equipment
KR19980057692A (en) * 1996-12-30 1998-09-25 김광호 I / O Device and Method Expanding I / O Address Using Data Bus
KR20000013497U (en) * 1998-12-26 2000-07-15 윤종용 Chip select signal output terminal expansion interface device of mobile terminal modem chip

Similar Documents

Publication Publication Date Title
CN100530415C (en) Method and memory system having mode selection between dual data strobe mode and single data strobe mode with inversion
KR100468634B1 (en) Data Transfer Control Device, Semiconductor Memory Device and Electronic Information Apparatus
KR940022582A (en) Semiconductor Memory with Parallel Bit Test Mode
KR20020080235A (en) Semiconductor memory device
KR900015008A (en) Data processor
KR900005328A (en) MEMORY CARD
CN100568159C (en) Memory card input/output apparatus and control method thereof
KR100652415B1 (en) Semiconductor memory device capable of selecting one row activation configuration or two row activation configuration and 2 row activation method thereof
KR20020095345A (en) Circuit to expand external address line for wireless modem chip
CN101246741B (en) System, device, method and packaging structure using flaw memory
US5821798A (en) Method for determining whether bi-directional or unidirectional data line circuits are used
JPS63204387A (en) Ic card
KR860004359A (en) Improved performance memory bus architecture
KR100290561B1 (en) Method for controlling external sram of dsp
US5222232A (en) Apparatus and method for monitoring prom access in a microcomputer
KR0118343Y1 (en) Memory card control device
CN215117506U (en) Circuit structure based on USB directly reads and writes mobile device data
KR100299179B1 (en) High-speed semiconductor memory device
KR100273268B1 (en) Read/write controller of flash memory
KR870003281Y1 (en) Interface circuit
KR940007479Y1 (en) Data transmission circuit between processors
SU1367041A1 (en) Read-only memory
JPS6037753Y2 (en) Memory card configuration
KR20040006760A (en) Memory write control device
KR20020058419A (en) Smart media controller optimized on writing stream data

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E601 Decision to refuse application