상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치의 구동방법은 비디오 데이터를 상위 비트 데이터와 하위 비트 데이터로 분할하는 단계와, 상위 비트 데이터의 변화양과 하위 비트 데이터의 변화양을 검출하는 단계와, 상위 비트 데이터의 변화양을 소정의 제1 기준값과 비교하는 단계와, 하위 비트 데이터의 변화양을 소정의 제2 기준값과 비교하는 단계와, 비교결과들에 기초하여 비디오 데이터의 변조여부를 결정하는 단계를 포함한다.
상기 변화양을 검출하는 단계는 상위 비트 데이터와 하위 비트 데이터를 지연시키는 단계와, 미지연된 상위 비트 데이터와 지연된 상위 비트 데이터 사이의 차를 산출하는 단계와, 미지연된 하위 비트 데이터와 지연된 하위 비트 데이터를 사이의 차를 산출하는 단계를 포함한다.
본 발명에 따른 액정표시장치의 구동방법은 입력라인으로부터의 비디오 데이터를 상위 비트 데이터와 하위 비트 데이터로 분할하는 단계와, 상위 비트 데이터의 변화양과 하위 비트 데이터의 변화양을 검출하는 단계와, 상위 비트 데이터의 변화양을 소정의 제1 기준값과 비교하는 단계와, 하위 비트 데이터의 변화양을 소정의 제2 기준값과 비교하는 단계와, 상위 비트 데이터의 변화양이 제1 기준값과 동일하고 하위 비트 데이터의 변화양이 제2 기준값보다 작으면 비디오 데이터를 변조하는 단계와, 상위 비트 데이터의 변화양이 제1 기준값과 동일하고 하위 비트 데이터의 변화양이 제2 기준값 보다 크면 비디오 데이터를 바이패스시키는 단계를 포함한다.
상기 상위 비트 데이터의 변화양이 제1 기준값과 다른 경우에 비디오 데이터는 변조되는 것을 특징으로 한다.
본 발명에 따른 액정표시장치의 구동방법은 입력라인으로부터의 비디오 데이터를 상위 비트 데이터와 하위 비트 데이터로 분할하는 단계와, 현재 입력되는 상위 비트 데이터가 더 작은 값으로 변조되어야 하는 룩업 테이블의 하위 데이터영역에 포함되었는가를 판단하는 단계와, 현재 입력되는 상위 비트 데이터가 상기 룩업 테이블의 하위 데이터영역에 포함된 것으로 판단된 경우에 현재 입력되는 하위 비트 데이터와 이전에 입력된 하위 비트 데이터의 차값과 소정의 제1 기준값을 비교하는 단계와, 현재 입력되는 하위 비트 데이터와 이전에 입력된 하위 비트 데이터의 차값과 제1 기준값의 비교 결과에 따라 현재 입력되는 상위 비트 데이터에 대한 변조여부를 결정하는 단계와, 현재 입력되는 상위 비트 데이터가 더 큰 값으로 변조되어야 하는 룩업 테이블의 상위 데이터영역에 포함되었는가를 판단하는 단계와,현재 입력되는 상위 비트 데이터가 룩업 테이블의 상위 데이터영역에 포함된 것으로 판단된 경우에 현재 입력되는 하위 비트 데이터와 이전에 입력된 하위 비트 데이터의 차값과 소정의 제2 기준값을 비교하는 단계와, 현재 입력되는 하위 비트 데이터와 이전에 입력된 하위 비트 데이터의 차값과 제2 기준값의 비교 결과에 따라 현재 입력되는 상위 비트 데이터에 대한 변조여부를 결정하는 단계를 포함한다.
본 발명에 따른 액정표시장치의 구동장치는 입력라인으로부터의 비디오 데이터에 포함된 상위 비트 데이터와 하위 비트 데이터를 각각 지연시키기 위한 지연기와, 입력라인으로부터의 상위 비트 데이터와 지연기에 의해 지연된 상위 비트 데이터를 비교하여 상위 비트 변화양을 산출하고 상위 비트 변화양과 소정의 제1 기준값을 비교하는 제1 비교기와, 입력라인으로부터의 하위 비트 데이터와 지연기에 의해 지연된 하위 비트 데이터를 비교하여 하위 비트 변화양을 산출하고 하위 비트 변화양과 소정의 제2 기준값을 비교하는 제2 비교기와, 제1 및 제2 비교기의 비교결과에 기초하여 비디오 데이터의 변조여부를 결정하는 선택기를 구비한다.
본 발명에 따른 액정표시장치의 구동장치는 입력라인으로부터의 비디오 데이터에 포함된 상위 비트 데이터와 하위 비트 데이터를 각각 지연시키기 위한 지연기와, 입력라인으로부터의 상위 비트 데이터와 지연기에 의해 지연된 상위 비트 데이터를 비교하여 상위 비트 변화양을 산출하고 상위 비트 변화양과 소정의 제1 기준값을 비교하는 제1 비교기와, 입력라인으로부터의 하위 비트 데이터와 지연기에 의해 지연된 하위 비트 데이터를 비교하여 하위 비트 변화양을 산출하고 하위 비트 변화양과 소정의 제2 기준값을 비교하는 제2 비교기와, 비디오 데이터를 변조하는변조기와, 제1 및 제2 비교기의 비교결과에 기초하여 변조기에 의해 변조된 데이터와 입력라인으로부터의 비디오 데이터 중 어느 하나를 선택하기 위한 선택기를 구비한다.
상기 변조기는 룩업 테이블을 이용하여 상위 비디오 데이터를 변조하는 것을 특징으로 한다.
상기 변조기는 룩업 테이블을 이용하여 상위 비디오 데이터와 하위 비트 데이터를 변조하는 것을 특징으로 한다.
상기 선택기는 상위 비트 데이터의 변화양이 제1 기준값과 동일하고 하위 비트 데이터의 변화양이 제2 기준값보다 작으면 변조기에 의해 변조된 데이터를 선택하는 것을 특징으로 한다.
상기 선택기는 상위 비트 데이터의 변화양이 제1 기준값과 다른 경우에 변조기에 의해 변조된 데이터를 선택하는 것을 특징으로 한다.
상기 선택기는 상위 비트 데이터의 변화양이 제1 기준값과 동일하고 하위 비트 데이터의 변화양이 제2 기준값 보다 크면 입력라인으로부터의 비디오 데이터를 선택하는 것을 특징으로 한다.
본 발명에 따른 액정표시장치의 구동장치는 입력라인으로부터의 비디오 데이터에 포함된 상위 비트 데이터와 하위 비트 데이터를 각각 지연시키기 위한 지연기와, 지연기에 의해 지연된 상위 비트 데이터에서 입력라인으로부터 입력된 상위 비트 데이터를 차감하고 그 차감한 값을 소정의 제1 기준값과 비교하는 제1 비교기와, 입력라인으로부터 입력된 하위 비트 데이터에서 지연기에 의해 지연된 하위 비트 데이터를 차감하고 그 차감한 값을 소정의 제2 기준값과 비교하는 제2 비교기와, 제1 및 제2 비교기의 비교 결과에 따라 입력라인으로부터 입력되는 상위 비트 데이터에 대한 변조 대상 여부를 판단하는 제1 논리소자와, 입력라인으로부터 입력된 상위 비트 데이터에서 지연기에 의해 지연된 상위 비트 데이터를 차감하고 그 차감한 값을 소정의 제3 기준값과 비교하는 제3 비교기와, 지연기에 의해 지연된 하위 비트 데이터에서 입력라인으로부터 입력된 하위 비트 데이터를 차감하고 그 차감한 값을 소정의 제4 기준값과 비교하는 제4 비교기와, 제3 및 제4 비교기의 비교 결과에 따라 입력라인으로부터 입력되는 상위 비트 데이터에 대한 변조 대상 여부를 판단하는 제2 논리소자와, 지연기에 의해 지연된 상위 비트 데이터를 기준으로 입력라인으로부터 입력된 상위 비트 데이터의 변화여부에 따라 입력라인으로부터 입력된 상위 비트 데이터를 변조하는 변조기와, 제1 및 제2 논리소자의 출력 논리값에 기초하여 변조기에 의해 변조된 데이터와 입력라인으로부터의 비디오 데이터 중 어느 하나를 선택하기 위한 선택기를 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예의 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 6 내지 도 12를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 6을 참조하면, 본 발명에 따른 액정표시장치의 구동장치는 데이터라인(65)과 게이트라인(66)이 교차되며 그 교차부에 액정셀(Clc)을 구동하기 위한 TFT가 형성된 액정패널(67)과, 액정패널(67)의 데이터라인(65)에 데이터를 공급하기 위한 데이터 드라이버(63)와, 액정패널(67)의 게이트라인(66)에 스캐닝펄스를 공급하기 위한 게이트 드라이버(64)와, 디지털 비디오 데이터와 동기신호(H,V)가 공급되는 타이밍 콘트롤러(61)와, 타이밍 콘트롤러(61)와 데이터 드라이버(63) 사이에 접속되어 입력 데이터(RGB)를 변조하기 위한 데이터 변조부(62)를 구비한다.
액정패널(67)은 두 장의 유리기판 사이에 액정이 주입되며, 그 하부 유리기판 상에 데이터라인들(65)과 게이트라인들(66)이 상호 직교되도록 형성된다. 데이터라인들(65)과 게이트라인들(66)의 교차부에 형성된 TFT는 스캐닝펄스에 응답하여 데이터라인들(65) 상의 데이터를 액정셀(Clc)에 공급하게 된다. 이를 위하여, TFT의 게이트전극은 게이트라인(66)에 접속되며, 소스전극은 데이터라인(65)에 접속된다. 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극에 접속된다.
타이밍 콘트롤러(61)는 도시하지 않은 디지털 비디오 카드로부터 공급되는 디지털 비디오 데이터를 재정렬하게 된다. 타이밍 콘트롤러(61)에 의해 재정렬된 데이터(RGB data)는 데이터 변조부(62)에 공급된다. 또한, 타이밍 콘트롤러(61)는 자신에게 입력되는 수평/수직 동기신호(H,V)를 이용하여 도트클럭(Dclk), 게이트 스타트 펄스(GSP), 도시하지 않은 게이트 시프트 클럭(GSC), 출력 인에이블/디스에이블신호 등의 타이밍 제어신호와 극성 제어신호를 생성하여 데이터 드라이버(63)와 게이트 드라이버(64)를 제어하게 된다. 도트클럭(Dclk)과 극성 제어신호는 데이터 드라이버(63)에 공급되며, 게이트 스타트 펄스(GSP)와 게이트 시프트 클럭(GSC)는 게이트 드라이버(64)에 공급된다.
게이트 드라이버(64)는 타이밍 콘트롤러(61)로부터 공급되는 게이트 스타트 펄스(GSP)와 게이트 시프트 클럭(GSC)에 응답하여 스캔펄스 즉, 게이트 하이펄스를 순차적으로 발생하는 쉬프트 레지스터와, 스캔펄스의 전압을 액정셀(Clc)의 구동에 적합한 레벨로 쉬프트 시키기 위한 레벨 쉬프터를 포함한다. 이 스캔펄스에 응답하여 TFT는 턴-온되어 데이터라인(65) 상의 비디오 데이터를 액정셀(Clc)의 화소전극에 공급하게 된다.
데이터 드라이버(63)에는 데이터 변조부(62)에 의해 변조된 적(R), 녹(G) 및 청(B) 색의 변조된 데이터(RGB Mdata)가 공급됨과 아울러 타이밍 콘트롤러(61)로부터 도트클럭(Dclk)이 입력된다. 이 데이터 드라이버(63)는 도트클럭(Dclk)에 맞추어 적(R), 녹(G) 및 청(B) 색의 변조된 데이터(RGB Mdata)를 래치한 후에, 래치된 데이터를 아날로그 데이터로 변환하여 1 라인분씩 데이터라인들(65)에 공급하게 된다. 또한, 데이터 드라이버(63)는 변조 데이터에 대응하는 감마전압을 데이터라인(65)에 공급할 수도 있다.
데이터 변조부(62)는 이전 프레임(Fn-1)과 현재 프레임(Fn) 각각에서 상위 비트 데이터(MSB)와 하위 비트 데이터(MSB)를 비교함으로써 입력 데이터의 계조변화를 검출하게 된다. 그리고 데이터 변조부(62)는 검출된 계조변화의 크기에 따라 데이터의 변조여부를 결정하게 된다.
데이터 변조부(62)에 입력되는 데이터(RGB data)의 표현 가능한 계조범위가 0∼255이고 도 7과 같이 8 비트일 때, 데이터 변조부(62)의 변조 알고리즘을 도 8을 결부하여 단계적으로 설명하면 다음과 같다.
이전 프레임(Fn-1)과 현재 프레임(Fn)에서 상위 비트 데이터(MSB)는 b4∼b7의 4 비트이고 하위 비트 데이터(LSB)는 b0∼b3의 4비트이다. 이전 프레임(Fn-1)의 상위 비트 데이터(MSB)는 'a'이고, 그 하위 비트 데이터(LSB)는 'c'이다. 그리고 현재 프레임(Fn)의 상위 비트 데이터(MSB)는 'b'이고, 그 하위 비트 데이터(LSB)는 'd'이다.
도 8은 본 발명의 제1 실시예에 따른 데이터 변조부의 제어수순을 나타낸다.
도 8을 참조하면, 데이터 변조부(62)는 현재 프레임(Fn)과 이전 프레임(Fn-1)에서 상위 비트 데이터(b,a)의 차 즉, 계조변화(b-a)를 검출하게 된다. 그리고 데이터 변조부(62)는 현재 프레임(Fn)과 이전 프레임(Fn-1) 에서 하위 비트 데이터(LSB)의 차(d-c)를 검출하게 된다.
데이터 변조부(62)는 현재 프레임(Fn)과 이전 프레임(Fn-1)에서 상위 비트 데이터(b,a)의 데이터값 변화를 판단하게 된다.(S81 단계) 데이터 값이 변하는 상위 비트 데이터(a,b)가 없거나(b-a=0) 변하는 비트 수가 둘 이상(b-a>1)이면, 데이터 변조부(62)는 S83 단계로 분기하여 표 1과 같은 룩업 테이블을 이용하여 데이터를 변조하게 된다.
이와 달리, S81 단계에서 데이터값이 변하는 상위 비트 데이터(a,b)의 비트 수가 하나(b-a=1)이면, 현재 프레임(Fn)과 이전 프레임(Fn-1)에서 하위 비트 데이터(d,c)의 데이터값이 변하는 비트의 수를 판단하게 된다.(S82 단계) 현재 프레임(Fn)과 이전 프레임(Fn-1)에서 하위 비트 데이터(d,c)의 계조값 차이가 소정의기준값 'k' 보다 작으면, 룩업 테이블을 이용하여 데이터를 변조하게 된다.(S83 단계) 이와 달리, 현재 프레임(Fn)과 이전 프레임(Fn-1)에서 하위 비트 데이터(d,c)의 계조값 차이가 기준값(k) 이상이면, 데이터 변조부(62)는 입력 데이터(RGB data)를 변조하지 않고 그대로 출력하게 된다.(S84 단계) 여기서, 'k'는 하위 비트 데이터(LSB)의 비트 수를 고려하여 관찰자가 시각적으로 프레임간의 계조변화를 인지할 수 있는 정도 예를 들면, '12'로 설정된다. 이러한 하위 비트 데이터(c,d)의 비교 기준값(k)은 하위 비트 데이터(c,d)의 비트 수와 관찰자의 시각 인지 특성에 따라 달라질 수 있다.
결과적으로, 데이터 변조부(62)는 하위 비트 데이터(LSB)의 계조값 변화를 이용하여 상위 비트 데이터(a,b)에서 변하는 비트의 수가 1 보다 클 때 데이터 변조를 실시한다. 또한, 데이터 변조부(62)는 상위 비트 데이터(a,b)에서 변하는 비트의 수가 1인 경우에, 하위 비트 데이터(c,d)에서 변하는 비트 수가 소정의 기준값(k)보다 작을 때에 데이터 변조를 실시한다. 이에 반하여, 데이터 변조부(62)는 상위 비트 데이터(a,b)에서 변하는 비트의 수가 1인 경우에, 하위 비트 데이터(c,d)에서 변하는 비트 수가 기준값(k)보다 클 때에 데이터 변조를 실시하지 않고 입력 데이터를 데이터 드라이버(32)로 바이패스시키게 된다.
도 9를 참조하면, 본 발명의 제1 실시예에 따른 데이터 변조부(62)는 타이밍 콘트롤러(61)로부터 데이터(RGB data)가 입력되는 프레임 메모리(91)와, 상위 비트 데이터(MSB)를 변조하기 위한 룩업 테이블(95)과, 변조된 상위 비트 데이터(mb)와 변조되지 않은 상위 비트 데이터(b) 중 어느 하나를 선택하기 위한 멀티플렉서(이하, 'MUX'라 한다)(96)와, 프레임 메모리(91)와 MUX(96) 사이에 접속된 제1 비교기(92), 제2 비교기(93) 및 OR 게이트(94)를 구비한다.
프레임 메모리(91)는 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(97)과 하위 비트 출력 버스라인(98)에 공통으로 접속되어 타이밍 콘트롤러(61)로부터 입력되는 상위 비트 데이터(MSB)와 하위 비트 데이터(LSB)를 한 프레임 기간 동안 저장한다. 그리고 프레임 메모리(91)는 매 프레임마다 저장된 상위 비트 데이터(MSB)를 룩업 테이블(95)과 제2 비교기(93)에 공급함과 아울러, 하위 비트 데이터(LSB)를 제1 비교기(92)에 공급하게 된다.
룩업 테이블(95)은 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(97)으로부터 입력되는 현재 프레임(Fn)의 상위 비트 데이터(b)와 프레임 메모리(91)의 상위 비트 출력 버스라인(101)으로부터 입력되는 이전 프레임(Fn-1)의 상위 비트 데이터(a)의 변화여부에 따라 아래의 관계식 ① 내지 ③과 같이 현재 프레임(Fn)의 상위 비트 데이터(MSB)를 변조하게 된다.
VDn < VDn-1 ---> MVDn < VDn -------- ①
VDn = VDn-1 ---> MVDn = VDn, -------- ②
VDn > VDn-1 ---> MVDn > VDn. -------- ③
① 내지 ③에 있어서, VDn-1은 이전 프레임의 데이터전압, VDn은 현재 프레임의 데이터전압, 그리고 MVDn은 변조 데이터 전압을 각각 나타낸다.
제1 비교기(92)는 타이밍 콘트롤러(61)의 하위 비트 출력 버스라인(98)으로부터 입력되는 현재 프레임(Fn)의 하위 비트 데이터(d)와 프레임 메모리(91)의 하위 비트 출력 버스라인(102)으로부터 입력되는 이전 프레임(Fn-1)의 하위 비트 데이터(c) 사이의 차값을 산출한다. 그리고 제1 비교기(92)는 이전 프레임(Fn-1)과 현재 프레임(Fn) 사이의 하위 비트 데이터(c,d)의 차를 기준값(k)과 비교하게 된다. 이전 프레임(Fn-1)과 현재 프레임(Fn) 사이의 하위 비트 데이터(c,d)의 차 값이 기준값(k) 이하이면, 제1 비교기(92)는 하이논리('1')를 OR 게이트(94)의 제1 입력단자에 공급한다. 이와 달리, 이전 프레임(Fn-1)과 현재 프레임(Fn) 사이의 하위 비트 데이터(c,d)의 차 값이 기준값(k)보다 크면, 제1 비교기(92)는 로우논리('0')를 OR 게이트(94)의 제1 입력단자에 공급한다.
제2 비교기(93)는 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(97)으로부터 입력되는 현재 프레임(Fn)의 상위 비트 데이터(b)와 프레임 메모리(91)의 상위 비트 출력 버스라인(101)으로부터 입력되는 이전 프레임(Fn-1)의 상위 비트 데이터(a) 사이의 차값을 산출한다. 그리고 제2 비교기(93)는 이전 프레임(Fn-1)과 현재 프레임(Fn) 사이의 상위 비트 데이터(a,b)의 차를 '1'과 비교하게 된다. 이전 프레임(Fn-1)과 현재 프레임(Fn) 사이의 상위 비트 데이터(a,b)의 차 값이 '1'이 아니면 하이논리('1')를 OR 게이트(94)의 제2 입력단자에 공급한다. 이와 달리, 이전 프레임(Fn-1)과 현재 프레임(Fn) 사이의 상위 비트 데이터(LSB)의 차 값이 '1'이면 로우논리('0')를 OR 게이트(94)의 제2 입력단자에 공급한다.
OR 게이트(94)는 MUX(96)와 제1 및 제2 비교기(92,93) 사이에 접속되어 제1 및 제2 비교기(92,93)의 출력신호들에 대하여 논리합 연산을 수행하고 그 결과값에 따라 MUX(96)를 제어하게 된다. 논리합 연산에 의해, OR 게이트(94)는 상위 비트데이터(a,b) 차이값이 '1'이 아닌 경우에, 하이논리(1)를 출력한다. 그리고 OR 게이트(94)는 상위 비트 데이터(a,b)의 차이값이 '1'인 경우에, 하위 비트 데이터(c,d)의 변화량에 따라 하이논리(1)나 로우논리(0)를 선택한다. 상위 비트 데이터(a,b)의 차이값이 '1'이고 하위 비트 데이터(c,d)의 차이값이 기준값(k) 이하이면, OR 게이트(94)는 하이논리(1)를 출력한다. 이에 반하여, 상위 비트 데이터(a,b)의 차이값이 '1'이고, 하위 비트 데이터(c,d)의 차이값이 소정의 기준값(k)보다 크면 OR 게이트(94)는 로우논리(0)를 출력한다.
MUX(96)에는 룩업 테이블(95)에 의해 변조된 상위 비트 데이터(mb)와 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(97)을 경유하여 입력되는 상위 비트 데이터 즉, 변조되지 않은 상위 비트 데이터(b)가 입력된다. 이 MUX(96)는 OR 게이트(94)의 출력신호에 의해 제어되어 변조된 상위 비트 데이터(mb)와 변조되지 않은 상위 비트 데이터(b) 중 어느 하나를 선택하게 된다. OR 게이트(94)의 출력신호가 하이논리('1')이면, MUX(96)는 룩업 테이블(95)에 의해 변조된 상위 비트 데이터(mb)를 출력하게 된다. OR 게이트(94)의 출력신호가 로우논리('0')이면, MUX(96)는 변조되지 않은 상위 비트 데이터(b)를 출력하게 된다. 따라서, MUX(96)는 상위 비트 데이터(a,b) 차이값이 '1'이 아니거나 그 차이값이 '1'이면서 하위 비트 데이터(c,d) 차이값이 기준값(k) 이하인 경우에 변조된 상위 비트 데이터(mb)를 출력하게 된다. 그리고 MUX(96)는 상위 비트 데이터(MSB) 차이값이 '1'이고 하위 비트 데이터(c,d) 차이값이 기준값(k)보다 큰 경우에 변조되지 않은 상위 비트 데이터(mb)를 출력하게 된다.
데이터 변조부(62)로부터 출력되는 상위 비트 데이터(mb 또는 b)와 하위 비트 데이터(LSB : d)는 조합되어 데이터 드라이버(63)에 공급된다.
이렇게 실제의 데이터 변화량에 기초하여 데이터 변조와 데이터 바이패스가 선택되기 때문에, 룩업 테이블은 실제의 데이터 변화량에 따라 도 10과 같이 변조 대상 데이터영역과 비변조 대상 데이터영역으로 나누어질 수 있다.
자연스러운 계조로 화상을 표시하기 위하여, 도 10에서 제1 및 제4 데이터영역(S1,S4)에 포함된 데이터들은 관계식 ① 내지 ③에 의거하여 변조되어야 하며, 제2 및 제3 데이터영역(S3,S4)은 변조과정 없이 바이패스되어야 한다.
따라서, 변조 대상 데이터영역과 비변조 대상 데이터영역 판단과정이 필요하다.
도 11은 본 발명의 제2 실시예에 따른 데이터 변조부(62)의 제어수순을 나타낸다.
도 11에 있어서, 도 10의 룩업 테이블을 결부하여 데이터 변조부(62)의 제어수순이 설명된다.
도 11을 참조하면, 데이터 변조부(62)는 이전 프레임(Fn-1)의 상위 비트 데이터(a)에서 현재 프레임(Fn)의 상위 비트 데이터(b)를 감하게 된다. 이어서, 이전 프레임(Fn-1)의 상위 비트 데이터(a)에서 현재 프레임(Fn)의 상위 비트 데이터(b)를 감한 값이 '1'인지를 판단한다.(S111 단계)
S111 단계에서, 이전 프레임(Fn-1)의 상위 비트 데이터(a)의 상위 비트 데이터(a)에서 현재 프레임(Fn)의 상위 비트 데이터(b)를 감한 값이 '1'이면, 현재 프레임(Fn)의 하위 비트 데이터(d)에서 이전 프레임(Fn-1)의 하위 비트 데이터(c)를 감한 값이 기준값(k)보다 큰가를 판단하게 된다.(S112 단계) 즉, S111 단계에서 현재 프레임(Fn)에 입력되는 데이터가 이전 프레임(Fn-1)보다 작은 제1 및 제2 데이터영역(S1,S2)으로 판단되면, 데이터 변조부(62)는 S112 단계를 수행하게 된다.
S112 단계에서, 현재 프레임(Fn)의 하위 비트 데이터(d)에서 이전 프레임(Fn-1)의 하위 비트 데이터(c)를 감한 값이 기준값(k) 이하라고 판단되면, 데이터 변조부(62)는 룩업 테이블을 이용하여 현재 입력되는 데이터를 변조하게 된다.(S113 단계) 즉, S112 단계는 현재 프레임(Fn)에서 입력되는 데이터가 이전 프레임(Fn-1)에서 입력된 데이터보다 작고, 현재 프레임(Fn)의 하위 비트 데이터(d)에서 이전 프레임(Fn)의 하위 비트 데이터(c)를 뺀 값이 기준값(k) 이하인 룩업 테이블의 제1 데이터영역(S1)에 포함되는가를 판단하게 된다.
S112 단계에서, 현재 프레임(Fn)의 하위 비트 데이터(d)에서 이전 프레임(Fn)의 하위 비트 데이터(c)를 감한 값이 기준값(k)보다 작은 것으로 판단되면, 데이터 변조부(62)는 룩업 테이블을 이용하여 현재 입력되는 데이터를 변조하지 않고 출력라인으로 바이패스시키게 된다.(S114 단계) 즉, 데이터 변조부(62)는 S112 단계에서 현재 프레임(Fn)에서 입력되는 데이터가 이전 프레임에서 입력된 데이터보다 작고, 기준값(k) 보다 큰 룩업 테이블의 제1 데이터영역(S2)에 포함되면, 현재 입력되는 데이터를 바이패스시키게 된다.
S111 단계에서, 이전 프레임(Fn-1)의 상위 비트 데이터(a)에서 현재 프레임(Fn)의 상위 비트 데이터(b)를 감한 값이 '1'이 아닌 경우에 즉, 현재 입력되는 데이터가 이전 프레임(Fn-1)의 데이터보다 작지 않은 경우에, 데이터 변조부(62)는 S115 단계를 수행하게 된다.
S115 단계에서, 데이터 변조부(62)는 현재 프레임(Fn)의 상위 비트 데이터(b)에서 이전 프레임(Fn-1)의 상위 비트 데이터(a)를 감하게 된다. 이어서, 현재 프레임(Fn)의 상위 비트 데이터(b)에서 이전 프레임(Fn-1)의 상위 비트 데이터(a)를 감한 값이 '1'인지를 판단하게 된다.
S115 단계에서, 현재 프레임(Fn-1)의 상위 비트 데이터(b)에서 현재 프레임(Fn)의 상위 비트 데이터(a)를 감한 값이 '1'이면, 이전 프레임(Fn-1)의 하위 비트 데이터(c)에서 현재 프레임(Fn)의 하위 비트 데이터(d)를 감한 값이 기준값(k)보다 큰가를 판단하게 된다.(S116 단계) 즉, S115 단계에서 현재 프레임(Fn)에 입력되는 데이터가 이전 프레임(Fn-1)보다 큰 제3 및 제4 데이터영역(S3,S4)으로 판단되면, 데이터 변조부(62)는 S116 단계를 수행하게 된다.
S115 단계에서, 현재 프레임(Fn-1)의 상위 비트 데이터(b)에서 현재 프레임(Fn)의 상위 비트 데이터(a)를 감한 값이 '1'과 다른 경우에도 데이터 변조부(62)는 S117 단계로 분기된다.
S116 단계에서, 이전 프레임(Fn-1)의 하위 비트 데이터(c)에서 현재 프레임(Fn)의 하위 비트 데이터(d)를 감한 값이 기준값(k)보다 큰 것으로 판단되면, 데이터 변조부(62)는 룩업 테이블을 이용하여 현재 입력되는 데이터를 변조하지 않고 출력라인으로 바이패스시키게 된다.(S114 단계) 즉, S116 단계는 현재 프레임(Fn)에서 입력되는 데이터가 이전 프레임(Fn-1)에서 입력된 데이터보다 크고,기준값(k) 보다 큰 룩업 테이블의 제3 데이터영역(S3)에 포함되는가를 판단하게 된다.
S116 단계에서, 이전 프레임(Fn-1)의 하위 비트 데이터(c)에서 현재 프레임(Fn)의 하위 비트 데이터(d)를 감한 값이 기준값(k) 이하인 것으로 판단되면, 데이터 변조부(62)는 룩업 테이블을 이용하여 현재 입력되는 데이터를 변조하게 된다.(S117 단계) 즉, 데이터 변조부(62)는 S116 단계에서 현재 프레임(Fn)에서 입력되는 데이터가 이전 프레임에서 입력된 데이터보다 크고, 기준값(k) 이하인 룩업 테이블의 제4 데이터영역(S4)에 포함되면, 현재 입력되는 데이터를 변조하게 된다.
도 12를 참조하면, 본 발명의 제2 실시예에 따른 데이터 변조부(62)는 타이밍 콘트롤러(61)로부터 데이터(RGB data)가 입력되는 프레임 메모리(121)와, 상위 비트 데이터(MSB)를 변조하기 위한 룩업 테이블(129)과, 변조된 상위 비트 데이터(mb)와 변조되지 않은 상위 비트 데이터(MSB) 중 어느 하나를 선택하기 위한 MUX(130)와, 프레임 메모리(121)와 MUX(130) 사이에 접속된 제1 내지 제4 비교기(122 내지 125), 제1 및 제2 AND 게이트(126,127) 및 OR 게이트(128)를 구비한다.
프레임 메모리(121)는 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(132)과 하위 비트 출력 버스라인(131)에 공통으로 접속되어 타이밍 콘트롤러(61)로부터 입력되는 상위 비트 데이터(MSB)와 하위 비트 데이터(LSB)를 한 프레임 기간 동안 저장한다. 그리고 프레임 메모리(121)는 매 프레임마다 저장된 상위 비트데이터(MSB)를 룩업 테이블(129)과 제1 및 제3 비교기(122,124)에 공급함과 아울러, 하위 비트 데이터(LSB)를 제2 및 제4 비교기(123,125)에 공급하게 된다.
룩업 테이블(129)은 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(132)으로부터 입력되는 현재 프레임(Fn)의 상위 비트 데이터(b)와 프레임 메모리(121)의 상위 비트 출력 버스라인(134)으로부터 입력되는 이전 프레임(Fn-1)의 상위 비트 데이터(a)의 변화여부에 따라 관계식 ① 내지 ③과 같이 현재 프레임(Fn)의 상위 비트 데이터(MSB)를 변조하게 된다.
제1 비교기(122)에는 프레임 메모리(121)의 상위 비트 출력 버스라인(134)으로부터 이전 프레임(Fn-1)의 상위 비트 데이터(a)가 입력됨과 동시에, 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(132)으로부터 현재 프레임(Fn)의 상위 비트 데이터(b)가 입력된다. 이 제1 비교기(122)는 이전 프레임(Fn-1)의 상위 비트 데이터(a)에서 현재 프레임(Fn)의 상위 비트 데이터(b)를 감한 값을 산출하고, 그 산출된 값을 '1'과 비교하게 된다. 이전 프레임(Fn-1)의 상위 비트 데이터(a)에서 현재 프레임(Fn)의 상위 비트 데이터(b)를 감한 값이 '1'과 같으면, 제1 비교기(122)는 하이논리(1)를 제1 AND 게이트(126)의 제1 입력단자에 공급하게 된다. 이와 달리, 이전 프레임(Fn-1)의 상위 비트 데이터(a)에서 현재 프레임(Fn)의 상위 비트 데이터(b)을 감한 값이 '1'과 다르면, 제1 비교기(122)는 로우논리(0)를 제1 AND 게이트(126)의 제1 입력단자에 공급하게 된다.
제2 비교기(123)에는 프레임 메모리(121)의 하위 비트 출력 버스라인(133)으로부터 이전 프레임(Fn-1)의 하위 비트 데이터(c)가 입력됨과 동시에, 타이밍 콘트롤러(61)의 하위 비트 출력 버스라인(131)으로부터 현재 프레임(Fn)의 하위 비트 데이터(d)가 입력된다. 이 제2 비교기(123)는 현재 프레임(Fn)의 하위 비트 데이터(d)에서 이전 프레임(Fn-1)의 하위 비트 데이터(c)를 감한 값을 산출하고, 그 산출된 값을 기준값(k)과 비교하게 된다. 현재 프레임(Fn)의 하위 비트 데이터(d)에서 이전 프레임(Fn-1)의 하위 비트 데이터(c)를 감한 값이 기준값(k)보다 크면, 제2 비교기(123)는 하이논리(1)를 제1 AND 게이트(126)의 제2 입력단자에 공급하게 된다. 이와 달리, 현재 프레임(Fn)의 하위 비트 데이터(d)에서 이전 프레임(Fn-1)의 하위 비트 데이터(c)를 감한 값이 기준값(k) 이하이면, 제2 비교기(123)는 로우논리(0)를 제1 AND 게이트(126)의 제2 입력단자에 공급하게 된다.
제1 AND 게이트(126)는 제1 및 제2 비교기(122,123)로부터 입력되는 두 신호를 논리곱 연산하게 된다. 제1 및 제2 비교기(122,123)의 출력신호가 모두 하이논리(1)이면 즉, 현재 입력되는 데이터가 룩업 테이블의 제2 데이터영역(S2)에 포함된 것으로 판단되면, 제1 AND 게이트(126)는 하이논리(1)의 출력신호를 발생하게 된다. 제1 비교기(122)의 출력신호가 로우논리(0)이면, 제1 AND 게이트(126)는 제2 비교기(123)의 출력신호의 논리값에 관계 없이 로우논리(0)의 출력신호를 발생하게 된다. 또한, 제1 비교기(122)의 출력신호가 하이논리(1)이고 제2 비교기(123)의 출력신호가 로우논리(0)인 경우에 즉, 현재 입력되는 데이터가 룩업 테이블의 제1 데이터영역(S2)에 포함된 것으로 판단되면, 제1 AND 게이트(126)는 로우논리(0)의 출력신호를 발생하게 된다.
제3 비교기(124)에는 프레임 메모리(121)의 상위 비트 출력 버스라인(134)으로부터 이전 프레임(Fn-1)의 상위 비트 데이터(a)가 입력됨과 동시에, 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(132)으로부터 현재 프레임(Fn)의 상위 비트 데이터(b)가 입력된다. 이 제3 비교기(124)는 현재 프레임(Fn)의 상위 비트 데이터(b)에서 이전 프레임(Fn-1)의 상위 비트 데이터(a)를 감한 값을 산출하고, 그 산출된 값을 '1'과 비교하게 된다. 현재 프레임(Fn)의 상위 비트 데이터(b)에서 이전 프레임(Fn-1)의 상위 비트 데이터(a)를 감한 값이 '1'과 같으면, 제3 비교기(124)는 하이논리(1)를 제2 AND 게이트(127)의 제1 입력단자에 공급하게 된다. 이와 달리, 현재 프레임(Fn)의 상위 비트 데이터(b)에서 이전 프레임(Fn-1)의 상위 비트 데이터(a)을 감한 값이 '1'과 다르면, 제3 비교기(124)는 로우논리(0)를 제2 AND 게이트(127)의 제1 입력단자에 공급하게 된다.
제4 비교기(125)에는 프레임 메모리(121)의 하위 비트 출력 버스라인(133)으로부터 이전 프레임(Fn-1)의 하위 비트 데이터(c)가 입력됨과 동시에, 타이밍 콘트롤러(61)의 하위 비트 출력 버스라인(131)으로부터 현재 프레임(Fn)의 하위 비트 데이터(d)가 입력된다. 이 제4 비교기(125)는 이전 프레임(Fn-1)의 하위 비트 데이터(c)에서 현재 프레임(Fn)의 하위 비트 데이터(d)를 감한 값을 산출하고, 그 산출된 값을 기준값(k)과 비교하게 된다. 이전 프레임(Fn-1)의 하위 비트 데이터(c)에서 현재 프레임(Fn)의 하위 비트 데이터(d)를 감한 값이 기준값(k) 보다 크면, 제4 비교기(125)는 하이논리(1)를 제2 AND 게이트(127)의 제2 입력단자에 공급하게 된다. 이와 달리, 이전 프레임(Fn)의 하위 비트 데이터(c)에서 현재 프레임(Fn)의 하위 비트 데이터(d)를 감한 값이 기준값(k) 이하이면, 제4 비교기(125)는 로우논리(0)를 제2 AND 게이트(127)의 제2 입력단자에 공급하게 된다.
제2 AND 게이트(127)는 제3 및 제4 비교기(124,125)로부터 입력되는 두 신호를 논리곱 연산하게 된다. 제3 및 제4 비교기(124,125)의 출력신호가 모두 하이논리(1)이면 즉, 현재 입력되는 데이터가 룩업 테이블의 제3 데이터영역(S3)에 포함된 것으로 판단되면, 제2 AND 게이트(127)는 하이논리(1)의 출력신호를 발생하게 된다. 제3 비교기(124)의 출력신호가 로우논리(0)이면, 제2 AND 게이트(127)는 제4 비교기(125)의 출력신호의 논리값에 관계 없이 로우논리(0)의 출력신호를 발생하게 된다. 또한, 제3 비교기(124)의 출력신호가 하이논리(1)이고 제4 비교기(125)의 출력신호가 로우논리(0)인 경우에 즉, 현재 입력되는 데이터가 룩업 테이블의 제4 데이터영역(S4)에 포함된 것으로 판단되면, 제2 AND 게이트(127)는 로우논리(0)의 출력신호를 발생하게 된다.
OR 게이트(128)는 MUX(130)와 제1 및 제2 AND 게이트(126,127) 사이에 접속되어 제1 및 제2 AND 게이트(126,127)의 출력신호들에 대하여 논리합 연산을 수행하고 그 결과값에 따라 MUX(130)를 제어하게 된다. 논리합 연산에 의해, OR 게이트(128)는 제1 및 제2 AND 게이트(126,127)의 출력신호들 중에 적어도 어느 하나의 논리값이 하이논리(1)인 경우에 하이논리(1)의 출력신호를 발생한다. 다시 말하여, OR 게이트(128)는 현재 입력되는 데이터가 룩업 테이블의 제2 데이터영역(S2) 이나 제3 데이터영역(S3)에 포함된 경우에 하이논리(1)의 출력신호를 발생하게 된다. 제1 및 제2 AND 게이트(126,127)의 출력신호들 모두가 로우논리(0)인 경우에 즉, 현재 입력되는 데이터가 룩업 테이블의 제1 데이터영역(S1) 이나 제4 데이터영역(S4)에 포함된 경우에, OR 게이트(128)는 로우논리(0)의 출력신호를 발생하게 된다.
MUX(130)에는 룩업 테이블(129)에 의해 변조된 상위 비트 데이터(mb)와 타이밍 콘트롤러(61)의 상위 비트 출력 버스라인(132)을 경유하여 입력되는 상위 비트 데이터(MSB) 즉, 변조되지 않은 상위 비트 데이터(b)가 입력된다. 이 MUX(130)는 OR 게이트(128)의 출력신호에 의해 제어되어 변조된 상위 비트 데이터(mb)와 변조되지 않은 상위 비트 데이터(b)를 선택하게 된다. OR 게이트(128)의 출력신호가 하이논리('1')이면, MUX(130)는 변조되지 않은 상위 비트 데이터(b)를 출력하게 된다. OR 게이트(128)의 출력신호가 로우논리('0')이면, MUX(130)는 룩업 테이블(129)에 의해 변조된 상위 비트 데이터(mb)를 출력하게 된다. 따라서, MUX(96)는 현재 입력되는 데이터가 룩업 테이블의 제2 및 제3 데이터영역(S2,S3)에 포함된 것으로 판단되면, 변조되지 않은 상위 비트 데이터(b)를 선택하게 되고, 현재 입력되는 데이터가 룩업 테이블의 제1 및 제4 데이터영역(S1,S4)에 포함된 것으로 판단되면, 변조된 상위 비트 데이터(mb)를 선택하게 된다.
이렇게 MUX(130)에 의해 선태된 상위 비트 데이터(b 또는 mb)는 타이밍 콘트롤러(61)의 하위 비트 출력 버스라인(131)를 경유하여 바이패스된 하위 비트 데이터(LSB : d)와 조합되어 데이터 드라이버(63)에 공급된다.
본 발명의 액정표시장치의 색보정 방법 및 장치는 실시예들에서 룩업 테이블의 크기를 작게 하기 위하여 상위 비트 데이터(MSB)의 변조만을 변조대상으로 선택하였다. 룩업 테이블의 크기가 다소 커질 수 있지만 상위 비트 데이터(MSB)와 하위 비트 데이터(LSB) 모두가 변조될 수 있음은 물론이다.