KR200164975Y1 - 프레임 리셋 펄스 생성장치 - Google Patents

프레임 리셋 펄스 생성장치 Download PDF

Info

Publication number
KR200164975Y1
KR200164975Y1 KR2019950008887U KR19950008887U KR200164975Y1 KR 200164975 Y1 KR200164975 Y1 KR 200164975Y1 KR 2019950008887 U KR2019950008887 U KR 2019950008887U KR 19950008887 U KR19950008887 U KR 19950008887U KR 200164975 Y1 KR200164975 Y1 KR 200164975Y1
Authority
KR
South Korea
Prior art keywords
frame
track
reset pulse
signal
pulse
Prior art date
Application number
KR2019950008887U
Other languages
English (en)
Other versions
KR960035498U (ko
Inventor
김석찬
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR2019950008887U priority Critical patent/KR200164975Y1/ko
Publication of KR960035498U publication Critical patent/KR960035498U/ko
Application granted granted Critical
Publication of KR200164975Y1 publication Critical patent/KR200164975Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

본 고안은 VCR의 디지탈화에 따른 종래 아날로그 프레임 펄스에 의한 재생시 발생하는 프레임 리셋을 개선하기 위한 것으로, 특히 프레임 리셋 펄스 생성 장치는 헤드와 헤드의 구동을 제어하는 서보와 프레임 리셋 펄스를 발생하는 제어부와 프레임 리셋 펄스를 이용하여 신호처리하는 신호처리부로 구성된다.
따라서, 본 고안은 기존의 디지탈 VCR에 추가회로 없이 데이타 처리의 기준이 되는 프레임 리셋 펄스를 프레임의 시작트랙에서 정확히 생성해 냄으로서 다른 신호처리부에서 신호처리가 안 되는 것을 방지할 수 있는 효과가 있다.

Description

프레임 리셋 펄스 생성장치
제1도는 디지탈 VCR의 테이프에서 한 프레임을 이루는 트랙을 나타낸 개념도.
제2도는 본 고안에 의한 프레임 리셋 펄스 생성장치를 나타내는 구성도.
제3도는 본 고안에서 프레임 리셋 펄스 생성 동작을 설명하기 위한 펄스 파형도.
제4도는 본 고안에서 프레임 리셋 펄스 생성과정을 나타낸 흐름도.
* 도면의 주요부분에 대한 부호의 설명
41 : 헤드 및 서복계 42 : 클럭발생기
43 : 제어부 44 : 신호처리부
본 고안은 프레임단위로 데이타 처리하는 디지탈 VCR에 관한 것으로, 특히 재생시 프레임의 시작트랙을 정확히 알려주어 올바른 데이타처리가 이루어질 수 있도록 하는 프레임 리셋 펄스 생성장치에 관한 것이다.
일반적으로 아날로그 VCR의 경우에는 한 트랙으로 한 필드를 구성하고 있어 별도의 프레임에 시작을 알리는 신호(이하, 프레임 리셋 펄스라함)가 필요 없다. 그러나, 디지탈 VCR의 경우에는 다수의 트랙으로 한 프레임을 구성함으로써 프레임의 시작을 알아야 올바른 데이타처리를 할 수 있다. 그래서, 종래에는 헤드 스위칭 펄스에 트랙을 동기시키는 방법을 사용하였다. 하지만, 기존방법으로는 인접한 두 프레임에 걸쳐서 한 프레임을 생성하는 경우가 발생한다. 일 예로 525/60 시스템에서 프레임 0의 트랙 6, 7, 8, 9 및 프레임 1의 0, 1, 2, 3, 4, 5의 트랙으로 한 프레임을 구성하는 경우가 발생하여 올바른 데이타처리를 하지 못하는 문제점이 생기게 된다.
따라서, 본 고인의 목적은 한 프레임이 여러 트랙으로 구성된 디지탈 VCR에서 그 트랙이 몇 번째 트랙이라는 것을 알려주는 트랙정보영역의 트랙정보를 이용하여 재생시 정확한 프레임의 시점을 나타내는데 필요한 프레임 리셋 펄스를 생성하는 장치를 제공함에 있다.
상기와 같은 목적은 본 고안의 다수의 트랙으로 한 프레임이 형성되는 테이프에 기록된 신호를 프레임 단위로 재생처리하기 위한 디지탈 VCR에 있어서, 입력되는 클럭을 분주하여 헤드 수위칭 펄스를 발생하며, 신호처리부에서 입력된 트랙쌍 신호에 따라 현 트랙이 한 프레임의 마지막 트랙인지를 판단하고, 마지막 트랙으로 판단될 때에 프레임 플래그 신호를 생성한 후 바로 다음 시점의 헤드 스위칭 펄스에 동기하여 프레임 리셋 펄스를 생성하는 제어부와, 제어부에서 발생한 헤드 스위칭 펄스에 의해 구동하여 테이프의 트랙에 기록된 신호를 읽어내는 헤드 및 서보계와, 헤드 및 서보계에서 테이프의 트랙으로부터 읽어낸 신호 중 트랙 쌍 신호를 제어부로 출력하고 제어부에서 공급된 프레임 리셋 펄스에 근거하여 테이프의 트랙으로부터 읽어낸 신호를 프레임 단위로 처리하는 신호처리부를 포함하는 프레임 리셋 펄스 생성 장치에 의하여 달성된다.
이하, 첨부된 제1도 내지 제4도를 참조하여 본 고안의 바람직한 실시예를 상세히 설명한다.
제1도는 디지탈 VCR의 테이프에서 한 프레임을 이루는 트랙을 나타낸 개념도이다. 도시한 바와 같이, 데이프는 우측에서 좌측방향으로 주행하며, 헤드는 아래에서 위쪽방향으로 주행회전한다. 테이프상의 각 트랙은 영상신호가 기록되는 영상신호영역(10)과 음향신호가 기록되는 음향신호영역(20), 및 트랙의 전반적인 정보가 기록되는 트랙정보영역(30)으로 구성된다. 트랙정보영역(30)은 식별코드(Identification Code ; ID코드)의 정보를 포함하고 있으며, 식별코드는 트랙 쌍 신호(Track Pair No.)로 구성되어 있다. 제1a도는 제안된 디직탈 VCR 포맷 중 하나인 525/60 시스템의 트랙 구성을 나타낸 것이며, 한 프레임은 10개의 트랙으로 구성된다. 525/60시스템에서 음향신호영역(20)의 각 채널(CH1, CH2)은 5개의 영상신호 영역(10)과 대응하므로 한 프레임은 두 채널로 구성된다. 제1b도는 625/50 시스템의 트랙 구성을 나타낸 것이며, 한 프레임은 12개의 트랙으로 이루어진다. 625/50시스템에서 음향신호영역(20)의 각 채널(CH1, CH2)은 6개의 영상신호영역(10)과 대응하므로 한 프레임은 두 채널로 구성된다.
제2도는 본 고안에 따른 프레임 리셋 펄스 생성장치를 나타내는 구성도이다. 도시한 바와 같이, 본 고안의 프레임 리셋 펄스 생성장치는 클럭발생기(42)에서 발생된 클럭을 분주하여 헤드 스위칭 펄스와 트랙 리셋 펄스를 생성하는 제어부(43)를 구비한다. 제어부(43)의 출력단에는 테이프를 재생하는 헤드를 갖춘 헤드드럼과 제어부(43)에서 발생된 헤드 스위칭 펄스와 트랙 리셋 펄스에 동 위상으로 헤드드럼을 동기시키는 서보로 구성된 헤드 및 서보계(41)가 연결되어 있다. 헤드 및 서보계(41)의 출력단에는 헤드에서 트래킹된 트랙정보를 입력받아 트랙정보 중에서 트랙 쌍 신호를 제어부(43)로 출력하는 신호처리부(44)가 연결된다. 신호처리부(44)에는 제어부(43)가 연결되어 트랙 쌍 신호에 따라 프레임 리셋 펄스를 생성하여 신호처리부에 프레임 리셋 펄스를 출력하도록 구성한다.
이와 같이 구성된 본 고안의 프레임 리셋 펄스 생성장치의 동작을 제3도 및 제4도를 참조하여 좀 더 구체적으로 설명한다.
제3도는 제2도 장치에서 프레임 리셋 펄스생성 동작을 설명하기 위한 펄스 파형을 도시한 것으로서, 디지탈 VCR의 포맷 중 525/60 시스템의 트랙 구성에 관한 것이다. 제3a도는 재생시 디지탈 VCR내의 시스템 클럭을 분주하여 생성된 헤드 스위칭 펄스의 파형도이며, 제3b도는 헤드스위칭 펄스와 동시에 생성되는 트랙 리셋 펄스의 파형도이다. 제3c도는 종래의 아날로그 VCR에 의해 디지탈 VCR테이프를 재생할 경우에 발생될 수 있는 프레임 펄스의 파형도이다. 제3c도는 프레임 구분없이 프레임 리셋 펄스를 생성할 경우에 프레임 0의 트랙 6, 7, 8, 9와 프레임 1의 트랙 0, 1, 2, 3, 4, 5가 한 프레임을 형성하게되는 경우를 도시한 것이다. 제3d도는 본 고안에 의해 한 프레임의 마지막 트랙일 때 생성되는 프레임 플래그신호의 파형도이며 제3e도는 이 플래그신호를 이용하여 헤드 스위칭 펄스를 동기시켜 생성된 프레임 리셋 펄스의 파형도이다.
제4도는 본 고안에서 프레임 리셋 펄스 생성과정을 나타내기 위한 흐름도이다.
먼저, 재생이 시작되면 제어부(43)는 시스템내의 클럭 발생기(42)로부터 발생된 클럭을 분주하여 제3a도와 제3b도 같은 헤드 수위칭 펄스와 트랙 리셋 펄스를 생성한다(단계 101). 제어부(43)는 생성한 제3a도와 제3b도의 헤드 스위칭 펄스와 트랙 리셋 펄스를 헤드 및 서보계(41)에 인가한다. 헤드 및 서보계(41)에서 서보는 인가된 헤드 스위칭 펄스와 트랙 리셋 펄스에 동 위상으로 헤드드럼을 동기시켜 헤드가 테이프의 정보를 정확하게 재생할 수 있도록 한다(단계 102). 헤드 및 서보계(41)에서 헤드드럼이 트랙을 재생하면서 각 트랙의 트랙정보영역(30)에 기록된 트랙정보를 신호처리부(44)에 출력한다. 트랙정보영역(30)에 기록된 트랙정보는 현 트랙이 몇 번째 트랙인지를 나타내는 트랙 쌍 신호를 포함하는 식별코드이다.
신호처리부(44)는 입력받은 트랙정보의 식별코드에서 트랙 쌍 신호를 제어부(43)에 출력한다. 제어부(43)는 이 트랙 쌍 신호를 이용하여 해당 트랙이 프레임의 마지막 트랙인지를 판단한다(단계103). 프레임 마지막 판단단계(단계 103)에서 판단결과 프레임의 마지막 트랙이 아니면 제어부(43)는 계속해서 입력되는 트랙 쌍 신호를 이용하여 단계 103을 반복 수행한다. 프레임 마지막 판단단계(단계 103)에서 판단결과 프레임의 마지막 트랙이면 제어부(43)는 제3d도로 나타낸 프레임 플래그신호를 생성한다(단계 104). 다음의 <표 1>은 각 트랙의 트랙정보영역(30)의 식별코드를 나타낸 것이다. 제어부(43)는 트랙 쌍 신호를 인가받아 해당트랙이 한 프레임의 몇 번째 트랙인지를 판단한다. 525/60 시스템에서는 <표 1>에서처럼 인접한 두 트랙을 한 쌍으로 한다. 즉, 트랙 0과 1, 2와 3, 4와 5, 5과 7, 및 8과 9가 같은 트랙 쌍 신호를 갖게 된다.
[표 1]
따라서, 트랙 8과 9가 같은 트랙정보의 트랙 쌍 신호(0 1 0 0)를 갖기 때문에, 제어부(43)는 트랙 8의 트랙 쌍 신호를 파악하여 트랙 9의 펄스가 발생되는 동안 제3d도와 같은 펄스형태의 프레임 플래그신호를 생성한다(단계 104). 일반적으로 헤드가 한 트랙을 트래킹하는 데는 299㎐(3.3ms)가 걸리므로 제어부(43)는 트랙 8의 트랙정보를 파악한 후, 299.7∼599.4㎐(3.3∼6.6ms)에서 트랙 9에 해당하는 헤드 스위칭 펄스 발생 동안에 프레임 플래그신호를 생성할 수 있지만 449.55㎐(4.95ms), 즉 트랙 9의 헤드 스위칭 펄스의 중앙에 발생시키는 것이 적절하다. 여기서, 마지막 트랙 쌍 신호 대신에 다른 트랙 쌍 신호 입력에 의하여 프레임의 마지막 트랙에 프레임 플래그신호의 생성 또한 가능하다. 생성된 프레임 플래그 신호의 바로 다음에 오는 헤드 스위칭 펄스에 동기되는 트랙이 프레임의 첫번째 트랙이 된다. 그러므로, 제어부(43)는 그 시점의 헤드 스위칭 펄스에 제3b도의 트랙 리셋 펄스와 제3d도의 프레임 플래그신호를 동기시켜 제3e도에 도시된 것과 같은 프레임 리셋 펄스를 생성한다(단계 105).
제어부(43)는 생성된 프레임 리셋 펄스를 신호처리부(44)에 출력하여 신호처리부(44)가 프레임 리셋 펄스를 이용하여 프레임단위로 신호처리 할 수 있도록 한다.
상술한 바와 같이, 본 고안에 의한 프레임 리셋 펄스생성장치는 디지탈 VCR의 경우에 데이타 처리의 기준이 되는 프레임 리셋 펄스를 프레임의 시작트랙에서 정확히 생성해 낼 수 있는 효과가 있다.

Claims (2)

  1. 다수의 트랙으로 한 프레임이 형성되는 테이프에 기록된 신호를 프레임 단위로 재생처리하기 위한 디지탈 VCR에 있어서, 입력되는 클럭을 분주하여 헤드 스위칭 펄스를 발생하며, 신호처리부에서 입력된 트랙쌍 신호에 따라 현 트랙이 한 프레임의 마지막 트랙인지를 판단하고, 마지막 트랙으로 판단될 때에 프레임 플래그 신호를 생성한 후 바로 다음 시점의 헤드 스위칭 펄스에 동기하여 프레임 리셋 펄스를 생성하는 제어부, 상기 제어부에서 발생한 헤드 스위칭 펄스에 의해 구동하여 테이프의 트랙에 기록된 신호를 읽어내는 헤드 및 서보계, 상기 헤드 및 서보계에서 테이프의 트랙으로부터 읽어낸 신호 중 트랙 쌍 신호를 상기 제어부로 출력하고 제어부에서 공급된 프레임 리셋 펄스에 근거하여 테이프의 트랙으로부터 읽어낸 신호를 프레임 단위로 처리하는 신호처리부를 포함하는 프레임 리셋 펄스 생성 장치.
  2. 제1항에 있어서, 상기 제어부는 상기 클럭을 분주하여 트랙 리셋펄스를 생성하며, 상기 프레임 플래그 펄스의 생성 바로 다음 시점의 헤드 스위칭 펄스에 트랙리셋펄스와 프레임 플래그 신호를 동기시켜 프레임 리셋펄스를 생성함을 특징으로 하는 프레임 리셋 펄스 생성 장치.
KR2019950008887U 1995-04-27 1995-04-27 프레임 리셋 펄스 생성장치 KR200164975Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950008887U KR200164975Y1 (ko) 1995-04-27 1995-04-27 프레임 리셋 펄스 생성장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950008887U KR200164975Y1 (ko) 1995-04-27 1995-04-27 프레임 리셋 펄스 생성장치

Publications (2)

Publication Number Publication Date
KR960035498U KR960035498U (ko) 1996-11-21
KR200164975Y1 true KR200164975Y1 (ko) 2000-01-15

Family

ID=19412268

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950008887U KR200164975Y1 (ko) 1995-04-27 1995-04-27 프레임 리셋 펄스 생성장치

Country Status (1)

Country Link
KR (1) KR200164975Y1 (ko)

Also Published As

Publication number Publication date
KR960035498U (ko) 1996-11-21

Similar Documents

Publication Publication Date Title
EP0166785B1 (en) Disk reproducing apparatus
KR940010143B1 (ko) 편집 제어장치
EP0176324B1 (en) System synchronizing apparatus
KR860001407A (ko) 자기 기록 재생장치
EP0214343A2 (en) Reproducing apparatus
KR100261197B1 (ko) 기록 및 재생 장치
EP0524007A2 (en) Magnetic recording and reproducing apparatus
KR200164975Y1 (ko) 프레임 리셋 펄스 생성장치
US4903148A (en) Digital signal editing apparatus
US5177649A (en) Information signal recording apparatus for recording pilot signals on particular areas
US5644675A (en) Method of helical scan magnetic tape recording
US5940575A (en) Video signal recording apparatus
KR920001127B1 (ko) 기록모우드 판별 절환방법
KR100189844B1 (ko) Vtr에서 프레임 제어신호 발생 방법
US5388009A (en) PCM signal recording method and apparatus capable of adding index code to PCM signal recorded at different transmission rates
JP2801428B2 (ja) 記録再生装置
JPH05347073A (ja) 記録再生装置
KR0130809B1 (ko) 디지탈 브이씨알의 인서트 편집장치
JP2644383B2 (ja) 多チャンネルvtrのキャプスタン位相補正装置
JP2950869B2 (ja) 映像記録または再生システム
JPS63136383A (ja) ビデオテ−プレコ−ダ
JPH08235691A (ja) コントロールトラック記録方法
JPH0218773A (ja) 記録装置
JPH04305875A (ja) 磁気再生装置
JPH06131820A (ja) 磁気記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20080930

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee