KR20010041500A - 차동 라인 구동기 - Google Patents

차동 라인 구동기 Download PDF

Info

Publication number
KR20010041500A
KR20010041500A KR1020007009668A KR20007009668A KR20010041500A KR 20010041500 A KR20010041500 A KR 20010041500A KR 1020007009668 A KR1020007009668 A KR 1020007009668A KR 20007009668 A KR20007009668 A KR 20007009668A KR 20010041500 A KR20010041500 A KR 20010041500A
Authority
KR
South Korea
Prior art keywords
current
input
nmos transistor
line driver
output
Prior art date
Application number
KR1020007009668A
Other languages
English (en)
Other versions
KR100626548B1 (ko
Inventor
니안씨옹탄
에르란드스요한
위크네르야코브
Original Assignee
클라스 노린, 쿨트 헬스트룀
텔레폰악티에볼라겟엘엠에릭슨(펍)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 클라스 노린, 쿨트 헬스트룀, 텔레폰악티에볼라겟엘엠에릭슨(펍) filed Critical 클라스 노린, 쿨트 헬스트룀
Publication of KR20010041500A publication Critical patent/KR20010041500A/ko
Application granted granted Critical
Publication of KR100626548B1 publication Critical patent/KR100626548B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/80Simultaneous conversion using weighted impedances
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0266Arrangements for providing Galvanic isolation, e.g. by means of magnetic or capacitive coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Amplifiers (AREA)
  • Logic Circuits (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

본원은 특히 연선의 도체쌍을 구동시키기 위한 완전 차동 회선 구동기에 관한 것이다. 이것은 표준 CMOS 기술로 제조된 두개의 전류 증폭기(Ap, An)를 구비하며, 각각의 증폭기는 입력(Iinp, Iinn) 및 단자 저항(Rt)을 통해서 전압원에 접속되는 출력(Iop, Ion)을 갖는데, 이것은 CMOS 증폭기를 구동시키기 위하여 사용되는 전압보다 큰 전압으로 설정될 수 있다. 게다가, 전위 불안정성과 같은 문제들 피하면서 피드백을 필요로하지 않는다. 바람직한 실시예는 또한 매우 낮은 임피던스 입력을 가져, DAC에 접속하는데 적절하게 됨으로써, 출력 신호의 왜곡을 감소시킨다. 본 발명은 매우 높은 속도의 디지털 가입자 라인 모뎀에 적합하게 된다.

Description

차동 라인 구동기{A DIFFERENTIAL LINE DRIVER}
통상적인 타입의 완전 차동 라인 구동기가 도1에 개요적으로 도시되어 있다. 이 연선의 도체쌍(1)은 변압기(2)를 통해서 전력을 공급받는다. 임피던스 정합을 얻기 위하여, 연선의 도체쌍의 변환된 임피던스는 단자 저항기(Rt)에 의해 정합되어야만 된다.
이 종래 기술은 Khorramabadi가 IEEE J. Solid-State Circuits, Vol. 27 No. 4, (1992) p539에 발표한 논문에 상세히 설명되어 있는데, 이 논문이 본원에 참조되어 있다. 라인 구동기들이 지닌 일반적인 문제는 Johns 및 Essig가 IEEE J. Solid-State Circuits, Vol. 32 No. 3 (1997) p. 398에 발표한 " Integrated Circuits for Data Transmission Over Twisted-Pair Channels"에 서술되어 있다.
이 공지된 아키텍쳐는 여러 결점들을 갖는다. 이 라인 구동기는 저 출력 임피던스 및 고 공통-모드 거부(high common-mode rejection)를 갖는데, 그 이유는 도선의 매우 높은 전압이 기생 커패시턴스를 통해서 공통-모드 신호로서 다시 결합될 수 있기 때문이다. 라인 구동기의 출력 임피던스의 입력-종속 변화는 또한 저 왜곡을 갖기 위하여 매우 작게되어야만 된다. 그러므로, 유효한 피드백이 라인 구동기에서 필요로된다. 라인 구동기에서 부적절한 보상이 저 신호 대역폭 및/또는 불안정성을 초래할 수 있다.
고 전력을 라인 구동기에 전달하기 위하여, 고 공급 전압이 통상적으로 필요로된다.
고려된 타입의 라인 구동기는 통상적으로 고속 인터넷 접속을 위하여 고속의 디지털-대-아날로그 변환기(DAC)로부터의 신호를 취급한다. 이와같은 고속 DAC가 통상적으로 전류 출력 장치로서 배치되는데, 이것은 구동 DAC가 고 출력 임피던스를 갖는다는 것을 의미한다. DAC에서 왜곡을 최소화하기 위하여, 라인 구동기의 입력 임피던스는 낮게 되어야만 된다.
본 발명은 특히 연선의 도체쌍을 구비하는 라인을 구동시키며, 두개의 입력 단자를 갖는 차동 입력 및 단자 저항기가 각각 제공되는 두개의 출력 단자를 갖는 차동 아날로그 출력을 구비하는 CMOS 차동 라인 구동기에 관한 것이다. 우선적으로, 고속 인터넷 접속과 같은 고속 응용(application)을 위하여 사용되는 바와같은 연선의 도체쌍등과 함께 사용하는 것이 고려된다.
도1은 이미 언급된 종래 라인 구동기를 도시한 도면.
도2는 본 발명의 해결책을 개요적으로 도시한 도면.
도3은 표준 5-V CMOS 제조 공정의 사용에 적용되는 전형적인 실시예의 개요적인 도면.
본 발명의 목적은 상술된 곤란성을 피하는 완전한 차동 라인 구동기를 얻는 것이다. 또다른 목적은 표준 5-V CMOS 공정으로 제조될 수 있는 이와같은 구동기를 얻는 것이다. 이것은 심지어 단일 칩상에 구동 DAC와 집적될 수 있다. 본 발명의 또다른 목적은 안정성 문제 없이 고 대역폭에서 매우 낮은 왜곡을 얻는 것이다.
본 발명을 따른 상기 목적 및 그외 다른 목적과 장점들은 상술된 라인 구동기에 의해 얻어지는데, 이 라인 구동기는,
(i) 상기 입력이 전류 입력이 되도록 하며,
(ii) 상기 구동기가 상기 입력 단자(Iinp, Iinn) 및 상기 출력 단자(Iop, Ion) 각각을 형성하고 구동 전압(Vcc)을 공급하기 위하여 제공된 두개의 전류 증폭기(Ap, An)를 구비하도록 하며,
(iii) 상기 단자 저항기(Rt)는 상기 출력 단자(Iop, Ion)에 접속될 수 있는 제1 단부 및 구동 전압(Vddh)에 접속될 수 있는 제2 단부를 갖도록 제공되어 있다.
본 발명의 통상적인 해결책은 증폭하는 회로를 사용한다는 것인데, 이 증폭기는 전류를 증폭하여 저 입력 임피던스 및 고 출력 임피던스를 획득할 수 있다. 고 공통-모드 거부 및 임피던스 정합을 얻기 위하여, 단자 저항기들이 배치된다.
본 발명은 지금부터 도면을 참조하여 설명할 것이다.
본 발명의 일반적인 개념이 도2로부터 알수 있을 것이다. 라인 구동기는 한쌍의 전류 입력(Iinp및 Iinn)을 구비한다. 라인 구동기(점선의 직사각형 내부)는 한쌍의 전류 출력을 갖는데, 이 출력에는 구동 전압(Vddh)에 접속되고 변압기 권선에 접속되는 단자 저항기(Rt)가 제공되며, 또다른 권선은 연선의 도체쌍에 접속된다. 명백한 바와같이, 점선의 직사각형 내부에는 한세트의 두개의 전류 증폭기(Ap및 An)가 존재한다.
구동 DAC와의 인터페이스를 손쉽게 하기 위하여, 라인 구동기 자체는 매우 낮은 입력 임피던스를 갖을 것이다. 도1에 도시된 통상적인 방식과 달리, 제안된 라인 구동기는 매우 높은 출력 임피던스를 갖는다. 저 입력 임피던스 및 고 입력 임피던스를 갖는 경우, 이 라인 구동기는 전류-모드 라인 구동기 이다. 라인 구동기의 단자 저항기들은 고 공통-모드 거부 및 임피던스 정합을 제공할 것이다.
유효 임피던스는 임피던스 정합을 위한 변환된 라인 임피던스(Zt)와 동일하게 되어야만 된다. 라인 구동기의 출력 임피던스가 매우 크다라고 가정하면, 다음수학식과 같이 주어지는 단자 저항기(Rt) 값을 갖는다.
[수학식 1]
Rt= 2 × ZT= 2 × Zl/n2
여기서, ZT는 변환된 라인 임피던스이며, Zl은 라인 임피던스이고 n은 변압기의 권선비이다.
DAC가 통상적으로 옵셋 2진 코드(offset binary codes)를 사용하기 때문에, DAC로의 출력, 즉 라인 구동기로의 입력 전류는 다음 식으로서 표현될 수 있다.
[수학식 2]
Iinp= Ios+ iac/2
[수학식 3]
Iinn= Ios- iac/2
여기서, Ios는 상수이고 iac는 DAC의 디지털 입력 신호의 아날로그 표현이다. 라인 구동기가 두개의 정(positive) 및 부(negative)의 분기를 위한 A의 이득을 갖는다라고 가정하면, 출력 전류는 다음식으로 주어진다.
[수학식 4]
Iop= A ×(Ios+ iac/2)
[수학식 5]
Ion= A ×(Ios- iac/2)
라인 구동기의 출력 임피던스가 매우 크다면, 변압기로 흐르는 ac 전류는 다음식으로 주어진다.
[수학식 6]
IT= K ×A ×iac
여기서, 정수 K는 변환된 라인 임피던스 ZT및 단자 저항(Rt)은 다음과 같이 주어진다.
[수학식 7]
K = Rt/ (2Rt+ ZT)
일정한 전류 Ios는 수학식(6)에서 소거되었다는 것에 유의하라. 실제로, 임의의 공통-모드 신호들은 변압기로 흐르는 전류에 영향을 미치지 않고 식(7)은 임의의 공통-모드 신호들에 관계없이 유지된다.
임피던스 정합을 얻기 위하여, 수학식(1)은 만족되어야만 된다. 그러므로,
[수학식 8]
K = Rt/ (2Rt+ ZT) = 2ZT/(4ZT+ ZT) = 0, 4
라인에 전달된 전력은 변압기에 전달된 전력과 동일하고 다음 식과 같이 주어진다.
[수학식 9]
Pl= Pt= iT 2× ZT= K2× A2×iac 2×Zl/n2= 0, 16 × A2×iac 2×Zl/n2
이것은 라인 구동기가 저항기들에 의해 종단접속되는 전류 증폭기들을 사용함으로써 실현될 수 있다는 것을 명백하게 한다. 이와같은 해법으로 여러가지 장점들을 얻게된다.
전류 증폭기들은 본질적으로 저 내부 임피던스로 인해 고 대역폭을 갖음으로
이 방식은 고속 응용에 적합하게 된다. 게다가, 전류 증폭기에서 전체적인 피드백이 필요치 않고 따라서 라인 구동기는 전체적인 면에서 무조건적으로 안정하게 될 수 있다. 도2에 도시된 아키텍쳐가 지닌 또다른 큰 장점은 출력에서 전압 스윙(voltage swing)을 수용하기 위하여 단자 저항기용 공급 전압이 라인 구동기용 공급 전압보다 훨씬 높게된다는 것이다. 구동기의 출력 전압 스윙이 매우 크지않게 되는 한, 라인 구동기내의 모든 트랜지스터가 파괴되지 않도록, 라인 구동기는 표준 CMOS 공정으로 제조된 구성요소인 DAC와 함께 집적될 수 있다.
단자 저항기들에 대하여 과다 공급 전압을 사용하면은 큰 공통-모드 신호들이 DAC 및 전류 증폭기들을 위한 공급 전압을 왜곡시킴이 없이 이 과다 공급 전압으로 향하게 하는 장점이 있다는 것을 알수 있을 것이다.
일부 전력이 정합 필요성으로 인해 단자 저항기들상에서 소모되기 때문에, 전력 효율면에서 단점이 있다.
상기 설명에서, 전류 증폭기들의 출력 임피던스는 무한하게 된다라고 가정하였다. 전류 증폭기의 출력 임피던스가 입력 전류를 따라서 변화하는 경우, 왜곡이 초래된다. 왜곡을 낮게하기 위해선, 전류 증폭기에 대해 매우 높은 출력 임피던스가 바람직하다. 이것은 적절한 설계에 의해 이루어질 수 있다.
바람직한 실시예
도2의 점선의 직사각형 내의 증폭기(Ap)들중 하나를 형성하는 전류 증폭기의 일예가 도3에 도시되어 있다. 증폭기(An)가 이와 상당히 유사하기 때문에, 입력 및 출력을 갖는 먼저 언급된 전류 증폭기만이 도3에 도시되어 있다.
고 신호 대역폭을 갖도록 하기 위하여, 단일 경로에서 단지 NMOS 트랜지스터만을 사용하는 것이 바람직하다. 큰 이득A를 얻기 위하여, 직렬의 여러개의 스테이지(stage)를 사용하여 고 대역폭을 유지시키는 것이 바람직하다.
전류 증폭기는 두개의 스테이지로 이루어진다. 제1 스테이지는 트랜지스터(M1, M2 및 M3)를 구비하고 이 스테이지의 이득은 M2 및 M1의 크기 비(dimension ratio)에 의해 결정된다. 제2 스테이지는 트랜지스터(M4, M5, M6 및 M7)를 구비하고 이 스테이지의 이득은 M5 및 M4의 크기 비에 의해 결정된다.
모든 PMOS 트랜지스터(M8 - M18)는 바이어스 전류원으로서 사용되고 적절한 바이어스/소스 전압을 제공받는다. PMOS 트랜지스터, 예를들어 (M10 - M18)의 병렬/직렬 구성은 적절한 마스크작업과 함께 표준 CMOS 공정을 사용하여 실행되는데, 이것은 또한 M2 내지 M1 및 M5 내지 M4 각각의 크기 비를 배열하는 특징이 있으며, 이에 대해선 CMOS 구성에 대해 지식을 가진 당업자에게 이해될 수 있다.
전류가 증가될때 MOS 트랜지스터의 출력 임피던스가 감소되기 때문에, 도3에 도시된 바와같이 큰 전류를 인에이블하기 위하여 이중 캐스케이드(double cascade)가 사용된다.
입력 임피던스는 매우 낮게되며, 입력 장치(M1)의 상호컨덕턴스에 의해 결정된다. 출력 임피던스는 매우 높게되며, 트랜지스터(M5)의 출력 임피던스 트랜지스터(M6 및 M7)의 이득의 곱에 의해 적절하게 결정된다.
파괴될 수 있는 유일한 트랜지스터가 M7이라는 것을 도3에서 알수 있다. 게이트-드레인 전압 또는 드레인-소스 전압이 각각의 항복 전압보다 작게되도록 하는 만큼 드레인 전압이 크게되지 않는한, 트랜지스터(M7)는 안전하게 된다. 그러므로, 전체 라인 구동기는 5V CMOS 공정과 같은 표준 CMOS 공정으로 집적될 수 있고 보다 높은 공급 전압이 단자 저항기를 위하여 사용될 수 있다.
수치 예로서, 연선의 도체쌍은 100Ω의 임피던스 Zl, 50Ω의 단자 저항 (Rt) 및 n =2를 갖을 수 있다.

Claims (4)

  1. 연선의 도체 쌍을 구비하는 라인을 구동시키며, 두개의 입력 단자를 갖는 차동 입력 및 단자 저항(Rt)을 각각 구비하는 두개의 출력 단자를 갖는 차동 아날로그 출력을 갖는 CMOS 차동 라인 구동기에 있어서,
    (i) 상기 입력이 전류 입력이 되도록 하며,
    (ii) 상기 구동기가 상기 입력 단자(Iinp, Iinn) 및 상기 출력 단자(Iop, Ion) 각각을 형성하고 구동 전압(Vcc)을 공급하기 위하여 제공된 두개의 전류 증폭기(Ap, An)를 구비하도록 하며,
    (iii) 상기 단자 저항기(Rt)는 상기 출력 단자(Iop, Ion)에 접속될 수 있는 제1 단부 및 구동 전압(Vddh)에 접속될 수 있는 제2 단부를 갖도록 제공되어 있는 것을 특징으로하는 CMOS 차동 라인 구동기.
  2. 제1항에 있어서, 상기 전류 증폭기들은 제1 구동 전압(Vcc)을 공급하기 위하여 제공되고 상기 단자 저항기들의 제2 단부는 제2 구동 전압(Vddh)에 접속될 수 있으며, 상기 제2 전압은 상기 제1 전압보다 높게 되는 것을 특징으로하는 CMOS 차동 라인 구동기.
  3. 제1항 또는 제2항에 있어서, 상기 출력 단자들(Iop, Ion)에 접속되는 제1 권선 및 연선의 도체쌍과 같은 대칭적인 라인 쌍에 접속하는 권선 단자를 갖는 제2 권선을 갖는 변압기를 더 구비하는 것을 특징으로하는 CMOS 차동 라인 구동기.
  4. 제1항 내지 제3항중 어느한항에 있어서, 상기 전류 증폭기 각각은 :
    제1 전류원(M8, M9)과, 게이트 및 드레인이 상기 제1 전류원(M8, M9)에 접속되고 소스가 공통 리드에 접속된 제1 NMOS 트랜지스터(M1)와, 상기 제1 전류원 보다 큰 전류를 전달하도록 배치된 제2 전류원(M10- M18)과, 드레인이 상기 제2 전류원에, 게이트가 상기 제1 NMOS 트랜지스터의 게이트에 그리고 소스가 상기 공통 리드에 접속된 제2 NMOS 트랜지스터(M2)를 구비하는 입력단과,
    게이트 및 드레인이 상기 제2 전류원에 그리고 소스가 상기 공통 리드에 접속된 제3 NMOS 트랜지스터(M4)와, 소스가 상기 공통 리드에, 게이트가 상기 제3 NMOS 트랜지스터의 게이트에 그리고 드레인이 출력에 접속된 제4 NMOS 트랜지스터(M5)를 구비하는 출력단을 구비하며,
    상기 제2 NMOS 트랜지스터는 상기 제1 NMOS 트랜지스터보다 큰 크기를 갖고 상기 제4 NMOS 트랜지스터는 상기 제3 NMOS 트랜지스터 보다 큰 크기를 갖는 것을 특징으로하는 CMOS 차동 라인 구동기.
KR1020007009668A 1998-03-02 1999-03-02 차동 라인 구동기 KR100626548B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE9800635-6 1998-03-02
SE9800635A SE511827C2 (sv) 1998-03-02 1998-03-02 Differentiell linjedrivenhet

Publications (2)

Publication Number Publication Date
KR20010041500A true KR20010041500A (ko) 2001-05-25
KR100626548B1 KR100626548B1 (ko) 2006-09-22

Family

ID=20410357

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020007009668A KR100626548B1 (ko) 1998-03-02 1999-03-02 차동 라인 구동기

Country Status (13)

Country Link
US (1) US6411136B1 (ko)
EP (1) EP1060574B1 (ko)
JP (1) JP2002506315A (ko)
KR (1) KR100626548B1 (ko)
CN (1) CN1186885C (ko)
AU (1) AU2756199A (ko)
CA (1) CA2321571C (ko)
DE (1) DE69931760T2 (ko)
ES (1) ES2263268T3 (ko)
HK (1) HK1038655B (ko)
SE (1) SE511827C2 (ko)
TW (1) TW494566B (ko)
WO (1) WO1999045656A2 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6236238B1 (en) * 1999-05-13 2001-05-22 Honeywell International Inc. Output buffer with independently controllable current mirror legs
US7339997B2 (en) * 2001-03-09 2008-03-04 Agere Systems Inc. Line driver and method of operating the same
US6970515B1 (en) * 2001-06-08 2005-11-29 Lsi Logic Corporation Line driver for asymmetric digital subscriber line system
DE10135113B4 (de) * 2001-07-19 2009-04-09 Infineon Technologies Ag Pseudo-differentieller Leistungstreiber zur Verstärkung eines differentiellen Eingangsstroms
US6498521B1 (en) * 2001-11-29 2002-12-24 Lsi Logic Corporation Dynamic supply control for line driver
JP2005051496A (ja) * 2003-07-28 2005-02-24 Kanji Otsuka 信号伝送システム及び信号伝送線路
US7394857B2 (en) * 2003-10-31 2008-07-01 Analog Devices, Inc. Flexible versatile low-cost wireline transmit driver
JP4957495B2 (ja) * 2007-10-03 2012-06-20 株式会社豊田自動織機 信号伝達回路
US8008944B2 (en) * 2008-11-25 2011-08-30 Qualcomm Incorporated Low voltage differential signaling driver with programmable on-chip resistor termination
CN105610404B (zh) * 2015-12-23 2018-02-16 武汉邮电科学研究院 一种实现高摆幅高带宽输出的分布式光驱动器

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3825682A (en) 1973-06-27 1974-07-23 Rca Corp Balanced line driver, line receiver system
US5204880A (en) 1991-04-23 1993-04-20 Level One Communications, Inc. Differential line driver employing predistortion
JP2672721B2 (ja) * 1991-05-27 1997-11-05 株式会社東芝 センスアンプ回路
US5235617A (en) * 1991-06-11 1993-08-10 Digital Equipment Corporation Transmission media driving system
US5418478A (en) 1993-07-30 1995-05-23 Apple Computer, Inc. CMOS differential twisted-pair driver
US5381112A (en) 1993-09-22 1995-01-10 Motorola, Inc. Fully differential line driver circuit having common-mode feedback
SE502429C2 (sv) * 1994-02-21 1995-10-16 Ellemtel Utvecklings Ab Signalmottagande och signalbehandlande krets
FR2724072A1 (fr) * 1994-08-25 1996-03-01 Philips Composants Etage amplificateur de puissance, de type suiveur.
US5598119A (en) * 1995-04-05 1997-01-28 Hewlett-Packard Company Method and apparatus for a load adaptive pad driver
US5684429A (en) * 1995-09-14 1997-11-04 Ncr Corporation CMOS gigabit serial link differential transmitter and receiver
US5796278A (en) * 1996-04-26 1998-08-18 Delco Electronics Corporaiton Circuitry for controlling load current
US6008682A (en) * 1996-06-14 1999-12-28 Sun Microsystems, Inc. Circuit and method for selectively enabling ECL type outputs
US5781040A (en) * 1996-10-31 1998-07-14 Hewlett-Packard Company Transformer isolated driver for power transistor using frequency switching as the control signal
US5801549A (en) * 1996-12-13 1998-09-01 International Business Machines Corporation Simultaneous transmission bidirectional repeater and initialization mechanism
US5903173A (en) * 1997-05-12 1999-05-11 Caterpillar Inc. Low side driver circuit with diagnostic output

Also Published As

Publication number Publication date
WO1999045656A2 (en) 1999-09-10
ES2263268T3 (es) 2006-12-01
WO1999045656A3 (en) 1999-10-14
EP1060574B1 (en) 2006-06-07
AU2756199A (en) 1999-09-20
CN1186885C (zh) 2005-01-26
JP2002506315A (ja) 2002-02-26
US6411136B1 (en) 2002-06-25
DE69931760T2 (de) 2007-06-14
KR100626548B1 (ko) 2006-09-22
HK1038655B (zh) 2005-09-16
SE9800635D0 (sv) 1998-03-02
TW494566B (en) 2002-07-11
DE69931760D1 (de) 2006-07-20
HK1038655A1 (en) 2002-03-22
CA2321571A1 (en) 1999-09-10
CA2321571C (en) 2008-10-07
SE9800635L (sv) 1999-09-03
CN1304585A (zh) 2001-07-18
EP1060574A2 (en) 2000-12-20
SE511827C2 (sv) 1999-12-06

Similar Documents

Publication Publication Date Title
CN109347454B (zh) 一种连续可变增益放大器
Babanezhad et al. A programmable gain/loss circuit
KR960011407B1 (ko) 저전압 고속동작의 씨모스 (cmos) 연산증폭기
US5734296A (en) Low voltage operational amplifier input stage and method
US20030218482A1 (en) Signal settling device and method
US7812641B2 (en) Wireline transmission circuit
US20060255997A1 (en) Differential analog filter
US6760381B2 (en) High-voltage differential driver using stacked low-breakdown transistors and nested-miller compensation
KR100626548B1 (ko) 차동 라인 구동기
US6121818A (en) Mixer using replica voltage-current converter
US11863138B2 (en) Transconductance circuits with degeneration transistors
EP3734840B1 (en) Passive dynamic biasing for mosfet cascode
JPS6225510A (ja) 電流切換え回路
KR20030040185A (ko) 가변이득 증폭기 및 필터회로
US8022764B2 (en) Differential amplifier
KR940003086B1 (ko) D/a 컨버터
US6653961B1 (en) Multiplying digital-to-analog converter structures that reduce signal distortion
US20050035821A1 (en) High speed, high resolution amplifier topology
US6580323B2 (en) Interface circuit for a differential signal
US6958840B2 (en) Driving circuit for optical modulator
CN113671236A (zh) 一种应用于负载电阻的电流检测电路和设备
US6542018B1 (en) Current mode step attenuation control circuit with digital technology
GB2371159A (en) A high-speed CMOS low-voltage differential signal receiver
US20220223579A1 (en) Integrated circuit and method for manufacturing the same
US20220149790A1 (en) Variable gain amplifier circuit and semiconductor integrated circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee