KR20010025818A - 디에스엘에이엠 멀티 입력 동기 이중화 장치 및 방법 - Google Patents
디에스엘에이엠 멀티 입력 동기 이중화 장치 및 방법 Download PDFInfo
- Publication number
- KR20010025818A KR20010025818A KR1019990036852A KR19990036852A KR20010025818A KR 20010025818 A KR20010025818 A KR 20010025818A KR 1019990036852 A KR1019990036852 A KR 1019990036852A KR 19990036852 A KR19990036852 A KR 19990036852A KR 20010025818 A KR20010025818 A KR 20010025818A
- Authority
- KR
- South Korea
- Prior art keywords
- board
- signal
- synchronization
- synchronous
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/2854—Wide area networks, e.g. public data networks
- H04L12/2856—Access arrangements, e.g. Internet access
- H04L12/2869—Operational details of access network equipments
- H04L12/2878—Access multiplexer, e.g. DSLAM
- H04L12/2879—Access multiplexer, e.g. DSLAM characterised by the network type on the uplink side, i.e. towards the service provider network
- H04L12/2883—ATM DSLAM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/30—Peripheral units, e.g. input or output ports
- H04L49/3081—ATM peripheral units, e.g. policing, insertion or extraction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Hardware Redundancy (AREA)
Abstract
본 발명은 ADSL DSLAM시스템을 기존의 동선 가입자망과 초고속통신망과 원활한 데이터 전송을 위하여 망에 연결되는 보드에 따라 보드의 동기를 변경하고 이를 이중화하여 고속 데이터 전송망의 안정된 서비스를 수행할 수 있도록 한 DSLAM 멀티 입력 동기 이중화 장치 및 방법에 관한 것이다.
본 발명은 선로장애나 보드 절체시 동기신호를 계속 유지하기 위하여 먼저 외부동기신호를 백보드에 공급하면 각각 CSUB동기부 보드에서 외부동기신호로 이용하게 되고, 외부동기신호가 없을 때 루프동기신호를 수신하여 위상동기를 유지하고, 입력되는 신호를 라인 스플리터를 이용하여 ADPB로 입력하며, 마스터 보드가 동작 불량이 발생하면 슬레이브 보드가 마스터가 되도록 한 것이다.
Description
본 발명은 ADSL시스템에 관한 것으로, 특히 ADSL DSLAM시스템을 기존의 동선 가입자망과 초고속통신망과 원활한 데이터 전송을 위하여 망에 연결되는 보드에 따라 보드의 동기를 변경하고 이를 이중화하여 고속 데이터 전송망의 안정된 서비스를 수행할 수 있도록 한 디에스엘에이엠 멀티 입력 동기 이중화 장치 및 방법에 관한 것이다.
일반적으로 광대역 통신망 구축과 서비스의 실현이 현실화되면서 광대역 통신 접속기술이 요구되고 있다.
이러한 최적의 방법으로 모든 가정을 광케이블로 연결하는 FTTC(Fiber To The Home)가 선정되었으나, 이를 구현하기에는 아직 많은 시간과 비용이 요구되므로 점진적인 개발의 필요성을 가지게 되었다.
이와 같은 발전에 따라 기존의 동선 가입자망과 광 가입자망간의 중간 역할을 하는 것이 DSLAM시스템이다.
DSLAM시스템은 다수의 ADSL모뎀 가입자들이 기존의 전화선로를 이용하여 고속 인터넷 서비스, VOD, LAN등의 고속 데이터 서비스를 수용하기 위한 ATM ADSL 멀티플렉서 장치로 전화국에 위치한다.
종래의 클럭 동기방식은 디지털 통합망에서 상호 클럭 동기 방식이나 종속 클럭 동기 방식에서는 신호 지연차 이용위상을 비교하고 시스템 PLL회로를 구현하였다.
이러한 상호동기나 종속동기 방식은 내부동기와 외부동기신호중 한가지만을 사용하는 입력신호 비교부, 루프필터, VCO로 구성하여 동기회로를 구성하고 있으나, DSLAM 시스템은 STMA, E1, DS3, T1등 여러 가지 신호를 받아 외부동기, 루프동기를 구현하고 있다.
그러나 이와 같은 종래 시스템에 있어서는, 보드운영자가 서비스 중에 보드의 교체나 선로의 장애로 인하여 보드를 대체하고나 할 때 데이터 서비스 중단이 발생하고 다시 이를 복구하는데 많은 시간이 필요하게 되는 결점이 있었다.
본 발명은 이와 같은 종래의 문제점을 해결하기 위하여 안출한 것으로, 본 발명의 목적은, 기존망에서 제공하는 외부 동기 클럭과 STM1, DS3, E1, T1등의 데이터망에서 클럭을 복원하여 시스템 전체의 위상동기를 유지할 수 있도록 하고, 보드를 이중화하여 보드교체나 입력신호 장애시 다른 보드로 교체할 수 있도록 한 DSLAM 멀티 입력 동기 이중화 장치 및 방법을 제공하는데 있다.
도 1은 본 발명의 DSLAM다중 입력 이중화 블럭도
도 2는 본 발명의 DSLAM시스템 상향 동기부 블럭도
도 3은 본 발명의 DSLAM시스템 하향 동기부 블럭도
도 4는 본 발명에 따른 이중화 동작 흐름도
〈도면의 주요 부분에 대한 부호의 설명〉
10,20:ADPB보드 30,40:CSUB 동기부 보드
31:이중화 신호 처리부 32:동기신호 분배부
33,52:PLL 34:제어부
35:UNI 50:CSDB 동기부 보드
51:동기 입력부 53:E1 UNI
60:동기신호라인
이와 같은 목적을 달성하기 위한 본 발명은 선로장애나 보드 절체시 동기신호를 계속 유지하기 위하여 먼저 외부동기신호를 백보드에 공급하면 각각 CSUB동기부 보드에서 외부동기신호로 이용하게 되고, 외부동기신호가 없을 때 루프동기신호를 수신하여 위상동기를 유지하고, 입력되는 신호를 라인스플리터를 이용하여 ADPB(Adapt Board)로 입력하며, 마스터 보드가 동작 불량이 발생하면 슬레이브 보드가 마스터가 되도록 구성함을 특징으로 한다.
이하, 본 발명의 실시 예를 첨부된 도면을 참고로 하여 상세히 설명하면 다음과 같다.
도 1은 본 발명의 DSLAM 멀티입력 동기 이중화장치의 전체적인 구성도로, 송수신되는 신호를 전달하기 위한 ADPB보드(10)(20)와, 외부동기신호를 이용하거나 또는 외부동기신호가 없을 때 루프동기신호를 수신하여 위상동기를 유지하며, 마스터 보드 동작 불량시 슬레이브 보드가 마스터가 되도록 이중화된 CSUB 동기부 보드(30)(40)와, 동기를 입력받아 PLL부를 통하여 E1, STM1 UNI, DS3 UNI, T1 UNI등의 신호를 출력하는 CSDB 동기부 보드(50)와, 상기 CSDB동기부 보드(50)와 CSUB동기부 보드(30)(40)사이에 매개되어 E1_ext, 이중화신호, 보드타입, 동기신호 등을 전달하여 주는 동기 라인(60)으로 구성된다.
상기 CSUB동기부 보드(30),(40)은 동일한 구성을 갖는 것으로, 이중화신호를 주고받아 신호를 이중으로 처리하는 이중화 신호 처리부(31)와, 동기신호를 분배하는 동기신호 분배부(32)와, 상기 이중화 신호처리부(31)와 동기신호 분배부(32)에 연결된 위상 동기 루프인 PLL(33)과, 상기 PLL(33)과 연결되어 해당되는 제어를 수행하는 제어부(34)와, 상기 PLL(33)과 제어부(34)에 연결되는 UNI(35)로 구성된다.
상기 CSDB 동기부 보드(50)는 상기 동기라인을 통하여 동기를 입력받는 동기 입력부(51)와, 위상 동기 루프인 PLL부(52)와, E1 UNI(53)로 구성된다.
단, 상기 CSDB동기부 보드(50)는 다수개 위치되는데, 여기서 PLL부의 출력단에 STM1 UNI, DS3 UNI, T1 UNI등이 각각 접속된다.
도 2는 DSLAM상향 동기 블록도로, 외부단자(70)로부터 입력되는 신호를 분배하는 분배부(71)와, SYNC1 LOC(72), SYNC2 STM1(73), SYNC3 DS3(74), SYNC4 4E1(75)의 신호를 먹싱하는 제1먹스(76)와, 상기 분배부(71)와 제1먹스(76)의 신호를 먹싱하는 제2먹스(77)와, 상기 제1먹스(77)의 신호를 버퍼링하는 버퍼(78)와, 상기 제2버퍼(77)의 출력단에 접속된 PFD(79)와, 상기 PFD(79)의 출력을 필터링하는 로우패스필터(80)와, 상기 로우패스필터(80)의 출력으로부터 발진신호를 출력하는 VCXO(81)와, 상기 VCXO(81)의 출력을 분배하여 다시 상기 PFD(79)로 궤환시키는 분배부(82)와, 상기 버퍼(78),VCXO(81), 분배부(82)의 출력신호를 먹싱하는 제3먹스(83)와, 상기 제3먹스(83)의 신호를 버퍼링하여 출력시키는 버퍼(84)로 구성된 것이다.
도 3은 DSLAM 하향 동기 블록도로, LOC(85)로부터 입력되는 신호를 분배하는 분배부(71)와, 상기 분배부(71)와 SYNC5(86)의 신호를 먹싱하는 제2먹스(77)와, 상기 제1먹스(77)의 신호를 버퍼링하는 버퍼(78)와, 상기 제2버퍼(77)의 출력단에 접속된 PFD(79)와, 상기 PFD(79)의 출력을 필터링하는 로우패스필터(80)와, 상기 로우패스필터(80)의 출력으로부터 발진신호를 출력하는 VCXO(81)와, 상기 VCXO(81)의 출력을 분배하여 다시 상기 PFD(79)로 궤환시키는 분배부(82)와, 상기 버퍼(78), VCXO(81), 분배부(82)의 출력신호를 먹싱하는 제3먹스(83)와, 상기 제3먹스(83)의 신호를 버퍼링하여 출력시키는 버퍼(84)로 구성된 것이다.
이와 같이 구성된 본 발명의 작용을 설명하면 다음과 같다.
ADSL DSLAM 시스템을 ATM망에 접속하여 데이터 전송을 위해서는 도 1에 도시된 바와 같이 DSLAM시스템이 ATM망에서 제공하는 STM1과 E1, DS3, T1신호를 선택해서 wp1과 같이 동기클럭을 업링크 셀프와 다운링크 셀프에 제공한다 .
보드의 이중화순서는 먼저 DSLAM시스템이 초기화되면 다음 표 1과 같은 입력 제어 8비트 레지스터를 초기화하여 제어보드에서 마스터 보드와 슬레이브 보드를 결정해 준다.
7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
N.C | R/N | M/S | A/S | IS2 | IS1 | ISO | A/M |
이때, 각 비트별 신호 특성은 다음과 같다.
A/M(Auto/Normal)은 모드로서 보드를 자동으로 또는 수동으로 절체가 가능하도록 한다.
ISO(Input Signal select O)는 보드에 입력되는 신호를 검출하는 첫 번째 신호이다.
IS1(Input Signal select 1)은 보드에 입력되는 신호를 검출하는 두 번째 신호이다.
IS2(Input Signal select 2)는 보드에 입력되는 신호를 검출하는 세 번째 신호이다.
A/S(Active/Standby)는 보드가 동작되면서 보드 상태에 따라 보드를 절체할 수 있도록 하는 신호이다.
M/S(Master/Slave)는 보드가 초기에 동작시 우선 순위를 둔다.
R/N(Reset/Nonreset)은 소프트웨어적으로 보드를 강제로 리셋하고자 할 때 사용하는 신호이다.
보드의 동작은 먼저 자신의 보드에서 제어부로 보드의 종류를 알려 주면 제어부에서는 보드가 어떤 슬롯에 삽입되어 있는가를 확인하여 마스터와 슬레이브를 결정해준다.
마스터와 슬레이브가 결정되면 보드가 A/M을 결정하고, IS에 의해서 동기원 신호를 받아들일 준비를 하게 된다.
신호의 우선순위는 외부동기 신호(E1_EXT)를 먼저 입력으로 받아들이게 된다.
E1신호가 없으면 루프동기신호를 받아들이게 되는데 이는 제어부에서 보드 종류를 확인하고 루프 동기원 입력 신호로 사용한다.
외부동기, 루프동기 신호가 없을 때에는 내부동기 신호를 이용하여 시스템 동기를 유지하게 된다.
보드의 절체 시기는 보드 탈장시, 리셋시, PLL 언록시, M/S강제로 전환시 마스터에서 슬레이브로 보드가 절체된다.
다음 표 2는 입력에 따라 보드 동기원을 선택할 수 있도록 하는 신호를 나타낸 것이다.
IS2 | IS1 | IS0 | |
0 | 0 | 0 | 내부 동기 |
0 | 0 | 1 | 4E1 동기 |
0 | 1 | 0 | STM1 동기 |
0 | 1 | 1 | DS3 동기 |
1 | 0 | 0 | T1 동기 |
1 | 0 | 1 | 예비 |
1 | 1 | 0 | 예비 |
1 | 1 | 1 | 외부 동기 |
이하, 이중화 동작에 대하여 도 4를 참고로 하여 설명하면 다음과 같다.
즉, 시작상태에서 현재 액티브 보드 출력 클럭 상태와 슬레이브 보드의 출력 상태를 비교하여 현재 액티브 보드의 출력 클럭 상태가 정상이고, 다른 보드 출력 클럭 상태가 비정상이거나 액티브/스탠바이 신호가 스탠바이("1")일 경우 출력은 액티브되어 현재보드는 액티브를 그대로 유지한다.
현재 액티브 보드의 출력 클럭 상태가 비정상이거나 리셋이 들어오거나 또는 스탠바이 명령이 입력될 경우 출력은 "L"이 되어 액티브 상태가 스탠바이로 절체된다.
이상에서 설명한 바와 같은 본 발명은 동일한 셀프의 슬롯에서 사용자가 STM1, E1, DS3 및 T1보드의 위상동기회로를 따로 수정할 필요 없이 DOT 보드만을 교체하여 데이터 인터페이스를 사용자에 맞게 적용할 수 있다.
또한, 동기된 상향에서 하향까지 유지되므로 데이터 서비스의 안전도를 향상시킬 수 있으며, 동기된 신호를 STM1, DS3, E1, T1등 필요한 각 신호를 복원하여 백보드에 보낼 필요 없이 공통된 한 신호만을 전송하므로 회로 구성이 간단해지고, 하향보드에서는 보드 신호를 따로 구분할 필요 없이 하나의 입력만을 이용하므로 동기 구현 방법이 간단해지는 효과가 있다.
Claims (3)
- 송수신되는 신호를 전달하기 위한 복수개의 ADPB보드와,외부동기신호를 이용하거나 또는 외부동기신호가 없을 때 루프동기신호를 수신하여 위상동기를 유지하며, 마스터 보드 동작 불량시 슬레이브 보드가 마스터가 되도록 이중화된 CSUB 동기부 보드와,동기를 입력받아 PLL부를 통하여 E1, STM1 UNI, DS3 UNI, T1 UNI등의 신호를 출력하는 CSDB 동기부 보드와,상기 CSDB동기부 보드와 CSUB동기부 보드사이에 매개되어 E1_ext, 이중화신호, 보드타입, 동기신호 등을 전달하여 주는 동기 라인을 포함하여 구성된 것을 특징으로 하는 디에스엘에이엠 멀티 입력 동기 이중화 장치.
- DSLAM시스템에 있어서,DSLAM상향부 또는 DSLAM하향부가, 외부단자로부터 입력되는 신호를 분배하는 분배부와,SYNC1 LOC, SYNC2 STM1, SYNC3 DS3, SYNC4 4E1의 신호를 먹싱하는 제1먹스와,상기 분배부와 제1먹스의 신호를 먹싱하는 제2먹스와,상기 제1먹스의 신호를 버퍼링하는 버퍼와,상기 제2버퍼의 출력단에 접속된 PFD와,상기 PFD의 출력을 필터링하는 로우패스필터와,상기 로우패스필터의 출력으로부터 발진신호를 출력하는 VCXO와,상기 VCXO)의 출력을 분배하여 다시 상기 PFD로 궤환시키는 분배부와, 상기 버퍼, VCXO, 분배부의 출력신호를 먹싱하는 제3먹스와,상기 제3먹스의 신호를 버퍼링하여 출력시키는 버퍼를 포함하여 구성된 것을 특징으로 하는 디에스엘에이엠 멀티 입력 동기 이중화 장치.
- 현재 액티브 보드 출력 클럭 상태와 슬레이브 보드의 출력 상태를 비교하는 제1단계,상기 제1단계에서, 현재 액티브 보드의 출력 클럭 상태가 정상이고, 다른 보드 출력 클럭 상태가 비정상이거나 액티브/스탠바이 신호가 스탠바이("1")일 경우 현재보드는 액티브를 그대로 유지하는 제2단계,상기 제1단계에서, 현재 액티브 보드의 출력 클럭 상태가 비정상이거나 리셋이 들어오거나 또는 스탠바이 명령이 입력될 경우 출력은 "L"이 되어 액티브 상태를 스탠바이로 절체하는 제3단계로 이루어짐을 특징으로 하는 디에스엘에이엠 멀티 입력 동기 이중화 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990036852A KR20010025818A (ko) | 1999-09-01 | 1999-09-01 | 디에스엘에이엠 멀티 입력 동기 이중화 장치 및 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990036852A KR20010025818A (ko) | 1999-09-01 | 1999-09-01 | 디에스엘에이엠 멀티 입력 동기 이중화 장치 및 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20010025818A true KR20010025818A (ko) | 2001-04-06 |
Family
ID=19609634
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990036852A KR20010025818A (ko) | 1999-09-01 | 1999-09-01 | 디에스엘에이엠 멀티 입력 동기 이중화 장치 및 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20010025818A (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100367836B1 (ko) * | 2000-11-03 | 2003-01-10 | 주식회사 하이닉스반도체 | 이중 신호 발생 장치를 이용한 dslam 시스템 안정화장치 |
KR100399839B1 (ko) * | 2001-04-30 | 2003-09-29 | 현대네트웍스 주식회사 | Dslam 시스템에서의 mcb 이중화 장치 및 그제어방법 |
KR20050097015A (ko) * | 2004-03-30 | 2005-10-07 | 삼성탈레스 주식회사 | 대형시스템에서 고장 감내 기능 구현을 위한 이중화 방법 |
KR101407271B1 (ko) * | 2012-06-05 | 2014-06-13 | 주식회사 다산네트웍스 | 이중화로 구성된 네트워크 시스템 |
-
1999
- 1999-09-01 KR KR1019990036852A patent/KR20010025818A/ko not_active Application Discontinuation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100367836B1 (ko) * | 2000-11-03 | 2003-01-10 | 주식회사 하이닉스반도체 | 이중 신호 발생 장치를 이용한 dslam 시스템 안정화장치 |
KR100399839B1 (ko) * | 2001-04-30 | 2003-09-29 | 현대네트웍스 주식회사 | Dslam 시스템에서의 mcb 이중화 장치 및 그제어방법 |
KR20050097015A (ko) * | 2004-03-30 | 2005-10-07 | 삼성탈레스 주식회사 | 대형시스템에서 고장 감내 기능 구현을 위한 이중화 방법 |
KR101407271B1 (ko) * | 2012-06-05 | 2014-06-13 | 주식회사 다산네트웍스 | 이중화로 구성된 네트워크 시스템 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2302520A1 (en) | Timing synchronization and switchover in a network switch | |
US6834038B1 (en) | Protection against master unit failure in remote network access multiplexing | |
US6754745B1 (en) | Method and apparatus for distributing a clock in a network | |
US20060209901A1 (en) | Clock synchronization in a multistage switch structure | |
KR20010025818A (ko) | 디에스엘에이엠 멀티 입력 동기 이중화 장치 및 방법 | |
EP1074118A1 (en) | Hub port with constant phase | |
US7181545B2 (en) | Network synchronization architecture for a Broadband Loop Carrier (BLC) system | |
JP4692236B2 (ja) | Olt切替え方法、光終端システム及びoltユニット | |
JP4236394B2 (ja) | 冗長切替装置 | |
JPH09261210A (ja) | 同期伝送システムの同期クロック分配方式 | |
US9537591B2 (en) | Method for zero traffic hit synchronization switchover in telecommunication network | |
JP3409234B2 (ja) | アド・ドロップマルチプレクサ装置 | |
JPH04267648A (ja) | 無線端局装置 | |
KR100383234B1 (ko) | 디에스램 시스템에서 엔티알/티티알 클럭 공급장치 | |
KR20010055546A (ko) | 디에스엘에이엠의 입력 다중화 위상동기 장치 및 그 방법 | |
JPH0661986A (ja) | クロック切替方式 | |
KR100492891B1 (ko) | 알에이엠 시스템에서의 리퍼런스 클럭 선택 장치 | |
US7301894B1 (en) | Method for providing fault tolerance in an XDSL system | |
KR20000015186A (ko) | 에이디에스엘 망 접속 장치를 유지관리하는 이중화 장치 | |
JP2718543B2 (ja) | 従属同期方式 | |
KR100367836B1 (ko) | 이중 신호 발생 장치를 이용한 dslam 시스템 안정화장치 | |
KR100198418B1 (ko) | 광대역 회선 분재 시스템에 적용되는 기준 동기원의 선택 제어 방법 | |
KR100386811B1 (ko) | 디에스램 시스템에서 엔티알/티티알 클럭 공급장치 | |
JPH09116491A (ja) | 冗長系構成方式 | |
JPH08288959A (ja) | リングネットワークにおけるクロック切替方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
WITN | Withdrawal due to no request for examination |