KR20010024352A - 통신 장치 및 통신 방법 - Google Patents

통신 장치 및 통신 방법 Download PDF

Info

Publication number
KR20010024352A
KR20010024352A KR1020007003447A KR20007003447A KR20010024352A KR 20010024352 A KR20010024352 A KR 20010024352A KR 1020007003447 A KR1020007003447 A KR 1020007003447A KR 20007003447 A KR20007003447 A KR 20007003447A KR 20010024352 A KR20010024352 A KR 20010024352A
Authority
KR
South Korea
Prior art keywords
data
transmission period
data transmission
transmitted
period
Prior art date
Application number
KR1020007003447A
Other languages
English (en)
Other versions
KR100379851B1 (ko
Inventor
마츄모토와타루
후쿠시마히데노부
나리카와마사후미
Original Assignee
다니구찌 이찌로오
미쓰비시덴키 가부시키가이샤
기타오카 다카시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다니구찌 이찌로오, 미쓰비시덴키 가부시키가이샤, 기타오카 다카시 filed Critical 다니구찌 이찌로오
Publication of KR20010024352A publication Critical patent/KR20010024352A/ko
Application granted granted Critical
Publication of KR100379851B1 publication Critical patent/KR100379851B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/16Half-duplex systems; Simplex/duplex switching; Transmission of break signals non-automatically inverting the direction of transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/10Arrangements for reducing cross-talk between channels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/02Channels characterised by the type of signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1469Two-way operation using the same type of signal, i.e. duplex using time-sharing
    • H04L5/1484Two-way operation using the same type of signal, i.e. duplex using time-sharing operating bytewise

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Telephonic Communication Services (AREA)
  • Communication Control (AREA)
  • Bidirectional Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하여, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않았던 부분에 더미 비트를 할당하여 송신한다.

Description

통신 장치 및 통신 방법 {Communication device and method}
최근, 유선선계 디지털 통신 방식으로서, 기존에 설치한 전화용 동선 케이블을 사용하여 수 메가비트/초의 고속 디지털 통신을 행하는 ADSL(Asymmetric Digital Subscriber Line) 통신 방식이나 HDSL(High-bit-rate Digital Subscriber Line) 통신 방식, SDSL 등의 xDSL 통신 방식이 주목받고 있다. 이에 사용되고 있는 xDSL 통신 방식은 DMT(Discrete MultiTone) 변복조 방식이라 불리고 있다. 이 방식은 ANSI의 T1.413 등에 있어서 표준화되어 있다.
이 디지털 통신 방식에서는, 특히 xDSL 전송로와, 반이중 통신 방식의 ISDN 통신 시스템의 ISDN 전송로가 도중의 집합 선로에서 묶여지는것 같이 하여 인접할 경우 등에 있어서, xDSL 전송로를 통한 xDSL 통신이 ISDN 전송로 등의 타회선으로부터 간섭 노이즈를 받아 속도가 떨어지는 등의 문제가 지적되고 있어, 각종 연구가 이루어지고 있다.
도 12는 중앙국(C0:Central 0ffice)(1)으로부터의 ISDN 전송로(2)와, xDSL 전송로인 ADSL 전송로(3)가 도중의 집합 선로에서 묶여 있는 등의 이유로, ISDN 전송로(2)가 ADSL 전송로(3)에 주는 간섭 노이즈의 모양을 도시한 것이다.
여기서, ADSL 통신 시스템 측의 단말 측 통신 장치인 ADSL 단말 장치(ATU-R; ADSL Transceiver Unit, Remote Terminal end)(4)로부터 본 경우, ISDN 전송 시스템 측의 국 장치(ISDN LT)(7)가 ADSL 전송로(3)를 통해 송신해 오는 간섭 노이즈를 FEXT(Far-End cross Talk) 노이즈라 부르고, ISDN 전송 시스템 측의 단말 장치(ISDN NT1)(6)가 ADSL 전송로(3)를 통해 송신해 오는 간섭 노이즈를 NEXT(Near-End cross Talk) 노이즈라 부른다. 이들 노이즈는 특히, 도중에서 집합 선로 등이 되어 ADSL 전송로(3)와 인접하게 되는 ISDN 전송로(2)와의 결합에 의해 ADSL 전송로(3)를 통해 ADSL 단말 장치(ATU-R)(4)에 전송된다.
또한, ADSL 통신 시스템 측의 국 장치인 ADSL 국 장치(ATU-C; ADSL Transceiver Unit, Central 0ffice end)(5)로부터 본 경우에는, ADSL 단말 장치(ATU-R)(4)로부터 본 경우와 반대가 되어, ISDN 전송 시스템 측의 국 장치(ISDN LT)(7)가 송신해 오는 간섭 노이즈가 NEXT 노이즈가 되며, ISDN 전송 시스템 측의 단말 장치(ISDN NT1)(6)가 송신해 오는 간섭 노이즈가 FEXT 노이즈가 된다.
여기서, 해외의 ISDN 통신 시스템에서는, 상향, 하향 전송이 모두 2중 전송으로, 동시에 행해지기 때문에, ADSL 단말 장치(ATU-R)(4)로부터 본 경우, 보다 ADSL 단말 장치(ATU-R)(4)에 가까운 ISDN 전송 시스템 측의 단말 장치(ISDN NT1)(6)로부터 발생한 NEXT 노이즈가 지배적, 즉 큰 영향을 주게 된다.
이 때문에, ADSL 단말 장치(4)에 설치되는 ADSL 모뎀(도시하지 않는다)의 트레이닝 기간에 이 영향이 큰 NEXT 노이즈 성분의 특성을 측정하여, 그 노이즈 특성에 맞는 각 채널의 전송 비트수와 게인을 결정하는 비트 맵을 행하고, 또한 전송 특성을 개선할 수 있도록, 예를 들면, 시간 영역의 적응 등화 처리를 행하는 타임도메인 이퀄라이저(TEQ; Time domain EQualizer) 및 주파수 영역의 적응 등화 처리를 행하는 주파수 영역 이퀄라이저(FEQ; Frequency domain EQualizer)의 계수를 수렴시켜 결정하며, TEQ 및 FEQ 각각에 대해서, NEXT 노이즈용 계수 테이블을 1셋씩 설치하도록 하고 있다.
그렇지만, 상술한 바와 같이, 해외의 디지털 통신 장치 경우에는 이것으로 문제는 생기지 않지만, 일본 등에서는 이미 기존 ISDN 통신 방식으로서 상향, 하향 데이터 전송이 소위 핑퐁식으로 시분할로 교체되는 반이중 통신의 TCM-ISDN 방식을 채용하고 있기 때문에, 집합 선로 등에 의해 반이중 전송로와 다른 전송로가 인접하고 있으면, 반이중 전송로로부터의 NEXT 노이즈 및 FEXT 노이즈가 교대로 반이중 전송로에 인접한 다른 전송로에 접속된 통신 단말에 영향을 주게 된다.
이 때문에, 일본의 ADSL 방식에서는, TCM-ISDN 간섭 노이즈의 FEXT 구간, NEXT 구간에 따라서, 비트 맵을 교체하는 방식을 제안하고 있다("G.lite: Proposal for draft of Annex of G.lite", ITU-T, SG-15, Waikiki, Hawaii 29 June-3 July 1998, Temporary Document WH-047).
도 13에 상기 방식을 채용하는 디지털 통신 장치가 사용된 디지털 통신 시스템 개요를 도시한다. 도면에 있어서, 11은 TCM-ISDN 통신이나 ADSL 통신 등을 제어하는 중앙국(CO:Central 0ffice), 12는 TCM-ISDN 통신을 행하기 위한 TCM-ISDN 전송로, 13은 ADSL 통신을 행하기 위한 ADSL 전송로, 14는 ADSL 전송로(13)를 통해 다른 ADSL 단말 장치(도시하지 않는다)와 ADSL 통신을 행하는 통신 모뎀 등의 ADSL 단말 장치(ATU-R; ADSL Transceiver Unit, Remote Terminal end), 15는 중앙국(11) 내에서 ADSL 통신을 제어하는 ADSL 국 장치(ATU-C; ADSL Transceiver Unit, Central 0ffice end), 16은 TCM-ISDN 전송로(12)를 통해 다른 TCM-ISDN 단말 장치(도시하지 않는다)와 TCM-ISDN 통신을 행하는 통신 모뎀 등의 TCM-ISDN 단말 장치(TCM-ISDN NT1), 17은 중앙국(11) 내에서 TCM-ISDN 통신을 제어하는 TCM-ISDN 국 장치(TCM-ISDN LT), 18은 TCM-ISDN 국 장치(TCM-ISDN LT)(17)와 ADSL 국 장치(ATU-C)(15) 사이에서 각각의 통신 동기를 얻는 동기 컨트롤러이다. 또한, 이 동기 컨트롤러(18)는 TCM-ISDN 국 장치(TCM-ISDN LT)(17) 혹은 ADSL 국 장치(ATU-C)(15) 내에 설치되어 있어도 된다.
또한, 상술한 바와 같이, ADSL 단말 장치(ATU-R)(14)로부터 본 경우에는, 도 13에 도시하는 바와 같이, 원(遠) 반이중 통신 장치가 되는 TCM-ISDN 국 장치(TCM-ISDN LT)(17)가 집합 선로 등에 의해 인접한 TCM-ISDN 전송로(12) 및 ADSL 전송로(13)를 통해 송신되어 오는 간섭 노이즈를 "FEXT 노이즈"라 부르는 한편, 근(近) 반이중 통신 장치가 되는 TCM-ISDN 단말 장치(TCM-ISDN NT1)(16)가 집합 선로 등에 의해 인접한 TCM-ISDN 전송로(12) 및 ADSL 전송로(13)를 통해 송신되어 오는 간섭 노이즈를 "NEXT 노이즈"라 부른다.
이에 대해, ADSL 국 장치(ATU-C)(15)로부터 본 경우에는, ADSL 단말 장치(ATU-R)(14)로부터 본 경우와 반대가 되어, 근 반이중 통신 장치가 되는 ISDN 전송 시스템의 국 장치(ISDN LT)(17)가 송신해 오는 간섭 노이즈가 NEXT 노이즈가 되며, 원 반이중 통신 장치가 되는 ISDN 전송 시스템의 단말 장치(ISDN NT1)(16)가 송신해 오는 간섭 노이즈가 FEXT 노이즈가 된다.
도 14는 디지털 통신 장치에 있어서의 ADSL 국 장치(ATU-C; ADSL Transceiver Unit, Central Office end)(15)의 통신 모뎀 등의 송신부 내지는 송신 전용기(이하, 송신계라 한다)의 구성을 기능적으로 도시하고 있다. 또, 도 15는 디지털 통신 장치에 있어서의 ADSL 단말 장치(ATU-R)(14)의 통신 모뎀 등의 수신부 내지는 수신 전용기(이하, 수신계라 한다)의 구성을 기능적으로 도시하고 있다.
도 14에 있어서, 41은 멀티플렉스/싱크 컨트롤(Mux/Sync Control), 42, 43은 사이클 중복 체크(crc), 44, 45는 스크램블·포워드 에러 콜렉션(Scram and FEC), 46은 인터리브, 47, 48은 레이트 컨버터(Rate-Convertor), 49는 톤 오더링(Tone ordering), 50은 콘스텔레이션 인코더·게인 스켈링(Constellation encorder and gain sca1ling), 51은 역이산 푸리에 변환부(IDFT), 52는 입력 패럴렐/시리얼 버퍼(Input Parallel/Serial Buffer), 53은 아날로그 프로세싱·D/A 컨버터(Analog Processing and DAC)이다.
도 15에 있어서, 141은 아날로그 프로세싱·A/D 컨버터(Analog Processing And ADC), 142는 시간 영역 이퀄라이저(TEQ), 143은 입력 시리얼/패럴렐 버퍼, 144는 이산 푸리에 변환부(DFT), 145는 주파수 도메인 이퀄라이저(FEQ), 146은 콘스텔레이션 인코더·게인 스켈링(Constellation encoder and gain scal1ing), 147은 톤 오더링(Tone ordering), 148, 149는 레이트 컨버터(Rate-Convertor), 150은 디인터리브(Deinterleave), 151, 152는 디스크램블·포워드 에러 콜렉션(Descram and FEC), 153, 154는 사이클 중복 체크(crc), 155는 멀티플렉스/싱크 컨트롤(Mux/Sync Control)이다.
이어서, 동작에 대해서 설명한다. 우선, ADSL 국 장치(ATU-C)(15)의 송신계 동작을 설명하면, 도 14에 있어서 송신 데이터를 멀티플렉스/싱크 컨트롤(Mux/Sync Control)(41)에 의해 다중화하고, 사이클 중복 체크(42, 43)에 의해 오류 검출용 코드를 부가하여, 스크램블·포워드 에러 콜렉션(44, 45)에서 FEC용 코드 부가 및 스크램블 처리하며, 경우에 따라서는 인터리브(46)를 실행한다. 그 후, 레이트 컨버터(47, 48)로 레이트 컨버트 처리하고, 톤 오더링(49)으로 톤 오더링 처리하며, 콘스텔레이션 인코더·게인 스켈링(50)에 의해 콘스텔레이션 데이터를 작성하고, 역이산 푸리에 변환부(51)로써 역이산 푸리에 변환하며, D/A 컨버터를 통해 디지털 파형을 아날로그 파형으로 변환하여, 계속해서 로우 패스 필터를 통과한다.
한편, ADSL 단말 장치(ATU-R)(14)의 수신계 동작을 설명하면, 도 15에 있어서, 아날로그 프로세싱·A/D 컨버터(141)가 수신 신호에 대해 로우 패스 필터를 통과하고, A/D 컨버터를 통해 아날로그 파형을 디지털 파형으로 변환하며, 계속해서 시간 영역 이퀄라이저(TEQ)(142)를 통해 시간 영역의 적응 등화 처리를 행한다.
이어서, 그 시간 영역의 적응 등화 처리가 된 데이터는 입력 시리얼/패럴렐 버퍼(143)를 경유하여, 시리얼 데이터로부터 패럴렐 데이터로 변환되고, 이산 푸리에 변환부(DFT)(144)에서 이산 푸리에 변환되며, 주파수 도메인 이퀄라이저 (FEQ)(145)에 의해 주파수 영역의 적응 등화 처리가 행해진다.
그리고, 콘스텔레이션 인코더·게인 스켈링(146)에 의해 콘스텔레이션 데이터를 재생하고, 톤 오더링(147)으로 시리얼 데이터로 변환하며, 레이트 컨버터(148, 149)로 레이트 컨버트 처리하고, 디스크램블·포워드 에러 콜렉션(151)에서 FEC나 디스크램블 처리하며, 경우에 따라서는, 디인터리브(150)를 실행하여 디스크램블·포워드 에러 콜렉션(152)으로 FEC나 디스크램블 처리하고, 그 후, 사이클 중복 체크(153, 154)를 행하여, 멀티플렉스/싱크 컨트롤(Mux/Sync Control)(155)에 의해 데이터를 재생한다.
그 때, 중앙국(CO)(11)에서는, 동기 컨트롤러(18)가 TCM-ISDN 국 장치(TCM-ISDN LT)(17)와, ADSL 국 장치(ATU-C)(15)와의 전송 타이밍 동기하고 있기 때문에, ADSL 단말 장치(ATU-R)(14)가 NEXT 노이즈와, FEXT 노이즈 발생 타이밍을 인식할 수 있다.
즉, ADSL 단말 장치(ATU-R)(14)는 TCM-ISDN 통신과 ADSL 통신과의 동기에 의해, 미리 타이밍을 알고 있는 TCM-ISDN 전송로(12) 상을 데이터가 올라 있는 소정 시간 동안은 ADSL 전송로(13)를 통해 수신하는 수신 데이터나 수신 신호에 NEXT 노이즈가 발생하는 것으로 판단하는 한편, 마찬가지로 미리 타이밍을 알고 있는 TCM-ISDN 전송로(12) 상을 데이터가 내려가 있는 소정 시간 동안은 ADSL 전송로(13)를 통해 수신하는 수신 데이터 등에 FEXT 노이즈가 발생하는 것을 인식할 수 있다.
일본의 ADSL 방식에서는, 도 16에 도시하는 바와 같이 FEXT 구간, NEXT 구간 각각에 대응한 비트 맵(A) 및 비트 맵(B)을 할당하며, 도 14의 레이트 컨버터(47, 48)에 있어서, 노이즈량이 적은 FEXT 구간에는 비트 배분을 많게 하고, 노이즈량이 많은 NEXT 구간에는 비트 배분을 적게 한다. 그로써, 지금까지의 NEXT 구간만으로 비트 배분이 결정되는 경우보다 전송 레이트를 올릴 수 있다.
도 17에 송신 시, 균일 레이트(이하의 계산예에서는 64kbps)로 들어오는 데이터를 어떻게 비트 맵(A) 및 비트 맵(B)에 배당할지를 도시한다. 우선 균일 레이트로 보내져오는 데이터는 심볼 단위로 고정 비트로 저장된다. 그것을 레이트 컨버터에 의해, 비트 맵(A)용, 비트 맵(B)용 비트로 변환한다. 단, ISDN 주기가 2.5ms에 대해, 송신 심볼 간격이 246μs이기 때문에, 정수배가 되지 않는다.
그래서, 도 18에 도시하는 바와 같이 34주기(=345심볼, 85ms)를 하나의 단위(하이퍼 프레임)로서, 이 하이퍼 프레임 중 FEXT 구간에서 심볼이 다 들어가는 곳만을 비트 맵(A)으로 하고, 그 이외의 부분을 비트 맵(B)으로 한다(도면 중, SS, ISS는 동기용 신호). 각각의 DMT 심볼이 비트 맵(A)에 속할지 비트 맵(B)에 속할지는 이하의 식에 의해 구해진다. (이하의 식에 있어서 DMT 심볼 번호를 Ndmt라 한다)
·ATU-C로부터 ATU-R로의 전송일 경우
S=272×Ndmt mod 2760
if{(S+271<a) or (S>a+b)} then [비트 맵(A) 심볼]
if{(S+271>=a) and (S<=a+b)} then [비트 맵(B) 심볼]
여기서, a=1243, b=1461
·ATU-R로부터 ATU-C로의 전송일 경우
S=272×Ndmt mod 2760
if{(S>a) and (S+271<a+b)} then [비트 맵(A) 심볼]
if{(S<=a) or (S+271>=a+b)} then [비트 맵(B) 심볼]
여기서, a=1315, b=1293
이하에 비트 맵(A)만을 사용하는 싱글 비트 맵인 경우의 비트 할당을 구하는 계산예를 도시한다.
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(전 심볼수(ISS(Inverse Synch Symbol), SS(Synch Symbol) 제외한다))
=64kbps×85ms/340
=16비트
·비트 맵(A)의 비트수
=(전송 레이트)×(전송 시간)/(비트 맵(A)의 심볼수(ISS Inverse Synch Symbol), (SS(Side A Synch Symbol) 제외한다))
=64kbps×85ms/126
=43.175
따라서 비트 맵(A)=44비트로 한다. 또, 싱글 비트 맵(비트 맵(A)만 사용)이기 때문에 비트 맵(B)=0비트로 한다.
이러한 비트 배분에 있어서는, 균일 레이트의 데이터를 어느 정도 축적하고 나서 송신하기 때문에, 각 심볼이 송신될 때에 지연 시간이 생긴다. 이 지연 시간은 심볼 번호(각 심볼 장소)에 따라서 다르다. 도 18의 예에서 모든 심볼에 대해서 지연 시간을 구했을 때, 최대 지연 시간을 갖는 심볼은 도 18의 예에서는 심볼 번호 145일 때다. 이하에 상기 계산예로 구한 비트 할당을 사용하여 지연 시간의 계산예를 나타낸다. 또, 도 19에 송신 지연 도면을 도시한다.
·송신 지연 시간(최악 값은 심볼 번호 145일 때)
=(전송할 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호+1)×(1심볼 시간)
=(전송할 비트 총수)/(전송 레이트)-(심볼 번호+1)×(1심볼 시간)
=(비트 맵(A)의 개수)×(비트 맵(A)의 비트수)/(전송 레이트)-(심볼 번호+1)×(1심볼 시간)
=58×44/64kbps-146×(0.25ms×272/276)
=3.9040ms
이 송신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 중단되지 않도록 하기 위해, 그 만큼을 버퍼 등에 의해 오프 셋한다. 이 오프 셋 값(3.9040ms)과 송신 장치 내의 역이산 푸리에 변환부(IDFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 4.1504ms가 송신 지연이 된다.
한편, 수신 측에서는, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 되돌린다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않을 경우가 있다(도 20 참조). 이 수신 측에서의 지연 시간은 도 18의 예에서는 심볼 번호 30일 때 최대가 된다.
·수신 지연 시간(최악 값은 심볼 번호 30일 때)
=(심볼 번호+1)×(1심볼 시간)-(전송하는 비트 총수)/(전송 레이트)
=(심볼 번호+1)×(1심볼 시간)-(비트 맵(A)의 개수)×(비트 맵(A)의 비트수)/(전송 레이트)
=31×0.25ms×272/276-11×44/64kbps
=0.07518ms
이 수신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 중단되지 않도록 하기 위해 그만큼을 버퍼 등에 의해 오프 셋한다. 이 오프 셋 값(0.O7518ms)과 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.32155ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps일 경우, 송신 지연 시간(4.1504ms)과 수신 지연 시간(0.32155ms)을 합친 4.4719ms가 송수신기 장치 내의 최대 지연 시간이 된다.
이어서, 비트 맵(A)과 비트 맵(B) 양방을 사용하는 듀얼 비트 맵의 경우의 비트 할당을 구하는 계산예를 나타낸다.
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(전 심볼수(ISS(Inverse Synch Symbol), SS(Synch Symbol) 제외한다))
=64kbps×85ms/340
=16비트
·이번 계산예에서는 비트 맵(B)의 비트수=3비트라 가정한다.
·비트 맵(A)의 비트수
=((전송 레이트)×(전송 시간)-(비트 맵(B)의 1심볼분의 비트수)×(비트 맵(B)의 심볼수(ISS(Inverse Synch Symbol), SS(Side A Synch Symbol) 제외한다)))/(비트 맵(A)의 심볼수 ISS(Inverse Synch Symbol), SS(Side A Synch Symbol) 제외한다))
=(64kbps×85ms-3×214)/126
=38.079비트
따라서 비트 맵(A)=39비트라 한다.
이러한 비트 배분에 있어서는, 균일 레이트의 데이터를 어느 정도 축적하고 나서 송신하기 때문에, 각 심볼이 송신될 때에 지연 시간이 생긴다. 이 지연 시간은 심볼 번호(각 심볼 장소)에 따라서 다르다. 도 18의 예(비트 맵(A)이 39비트, 비트 맵(B)이 3비트인 비트 배분)로 모든 심볼에 대해서 지연 시간을 구했을 때, 최대 지연 시간을 갖는 심볼은 심볼 번호 145일 때다. 이하에 상기 계산예로 구한 비트 할당을 사용하여 지연 시간의 계산예를 나타낸다. 또, 도 21에 송신 지연 도면을 도시한다.
·송신 지연 시간(최악 값은 심볼 번호 145일 때)
=(전송할 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호+1)×(1심볼 시간)
=(전송할 비트 총수)/(전송 레이트)-(심볼 번호+1)×(1심볼 시간)
=((비트 맵(A)의 개수)×(비트 맵(A)의 비트수)+(비트 맵(B)의 개수)×(비트 맵(B)의 비트수))/(전송 레이트)-(심볼 번호+1)×(1심볼 시간)
=(58×39+86×3)/64kbps-146×(0.25ms×272/276)
=3.4040ms
이 송신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 중단되지 않도록 하기 위해, 그만큼을 버퍼 등에 의해 오프 셋한다. 이 오프 셋 값(3.4040ms)과 송신 장치 내의 역이산 푸리에 변환부(1DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 3.6504ms가 송신 지연이 된다.
한편, 수신 측에서는, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 되돌린다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않을 경우가 있다(도 22 참조). 이 수신 측에서의 지연 시간은 도 18의 예에서는 심볼 번호 30일 때 최대가 된다.
·수신 지연 시간(최악 값은 심볼 번호 30일 때)
=(심볼 번호+1)×(1심볼 시간)-(전송할 비트 총수)/(전송 레이트)
=(심볼 번호+1)×(1심볼 시간)-((비트 맵(A)의 개수)×(비트 맵(A)의 비트수)+(비트 맵(B)의 개수)×(비트 맵(B)의 비트수))/(전송 레이트)
=31×0.25ms×272/276-(11×39+2O×3)/64kbps
=-0.0029438ms
이 수신 측에서의 지연은 최악 값이라도 마이너스이기 때문에, 상기 값 만큼을 이전에 오프 셋할 수 있다. 이 오프 셋 값(-0.0029438ms)과 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.24343ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps일 경우, 송신 지연 시간(3.6504ms)과 수신 지연 시간(0.24343ms)을 합친 3.8938ms가 송수신기 장치 내의 최대 지연 시간이 된다.
그렇지만, 이러한 시스템에서는 지연이 너무 크다는 문제가 있었다.
따라서, 본 발명은 지연을 소정의 주기(예를 들면 ISDN 1주기 이내(2.5ms))로 억제할 수 있는 통신 장치 및 통신 방법을 제공하는 것을 목적으로 하고 있다.
본 발명은 전화선을 통해 다수의 데이터 통신 장치 사이에서 이산(discrete) 멀티톤 변복조 방식에 의해 데이터 통신을 행하도록 하는 통신 장치 및 통신 방법에 관한 것이다.
도 1은 본 발명에 관련되는 통신 장치의 비트 할당 개요를 도시하는 설명도.
도 2는 본 발명에 관련되는 싱글 비트 맵에서의 송신 지연 시간을 도시하는 설명도.
도 3은 본 발명에 관련되는 싱글 비트 맵에서의 수신 지연 시간을 도시하는 설명도.
도 4는 본 발명에 관련되는 통신 장치의 비트 할당 개요를 도시하는 설명도.
도 5는 본 발명의 듀얼 비트 맵에서의 송신 지연 시간을 도시하는 설명도.
도 6은 본 발명에 관련되는 듀얼 비트 맵에서의 수신 지연 시간을 도시하는 설명도.
도 7은 종래에 있어서의 통신 장치의 초기화 순서 시에 송수(送受) 사이에서 교환되는 테이블을 도시하는 설명도.
도 8은 본 발명에 관련되는 송신 장치의 초기화 순서 시에 송수 사이에서 교한되는 테이블을 도시하는 설명도.
도 9는 본 발명에 관련되는 ADSL 국 장치의 송신 기능을 도시하는 기능 구성도.
도 10은 본 발명에 관련되는 ADSL 단말 장치의 수신 기능을 도시하는 기능 구성도.
도 11은 본 발명에 관련되는 ADSL 국 장치 사이의 송수 데이터를 도시하는 슬롯 구성도.
도 12는 전송로 사이의 간섭 노이즈의 모양을 도시하는 설명도.
도 13은 전송로 사이의 간섭 노이즈의 모양을 도시하는 설명도.
도 14는 ADSL 국 장치의 송신 기능을 도시하는 기능 구성도.
도 15는 ADSL 단말 장치의 수신 상태를 도시하는 기능 구성도.
도 16은 종래에 있어서의 듀얼 비트 맵을 도시하는 설명도.
도 17은 종래에 있어서의 비트 맵의 배당을 도시하는 설명도.
도 18은 하이퍼 프레임 구조를 도시하는 설명도.
도 19는 종래에 있어서의 싱글 비트 맵에서의 송신 지연 시간을 도시하는 설 명도.
도 20은 종래에 있어서의 싱글 비트 맵에서의 수신 지연 시간을 도시하는 설명도.
도 21은 종래에 있어서의 듀얼 비트 맵에서의 송신 지연 시간을 도시하는 설 명도.
도 22는 종래에 있어서의 듀얼 비트 맵에서의 수신 지연 시간을 도시하는 설명도.
본 발명에 관련되는 통신 장치는 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하며, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 장치는 다수의 데이터 통신 장치 사에에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하여, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 장치는 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행하는 것이다.
또, 본 발명에 관련되는 통신 장치는 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행하는 것이다.
또, 본 발명에 관련되는 통신 장치는 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 테이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 장치는 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 장치는 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 장치는 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하여, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 방법은 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하여, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것이다.
또, 본 발명에 관련되는 통신 방법은 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행하는 것이다.
또, 본 발명에 관련되는 통신 방법은 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신할 데이터의 비트 할당을 행하는 것이다.
또, 본 발명에 관련되는 통신 방법은 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것이다.
또, 본 발명에 관련되는 통신 방법은 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것이다.
본 발명을 보다 상세하게 서술하기 위해, 첨부 도면에 따라서 이를 설명한다.
이 실시예에서는 지연이 억제되도록 하기 위해, 1주기분의 데이터 송신 시간 내에 1주기분의 송신 데이터를 송신할 수 있도록 비트 할당을 행하는 것을 나타내며, 비트 맵(A)만을 사용하는 싱글 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다. 비트 할당은 종래의 통신 장치와 마찬가지로 도 14에 있어서의 레이트 컨버터(47, 48)로 행한다.
도 1에 비트 할당의 개요를 도시한다. 여기서는, 1주기분의 균일 데이터를 1주기 내에서 데이터 송신에 적합한 시간(예를 들면 상술한 FEXT 구간에 상당)인 데이터 송신 시간에 모두 송신할 수 있도록 비트 어사인한다. 또, 데이터 송신 시간 내의 송신 데이터가 할당되지 않은 부분에는 더미 데이터를 할당하여 송신한다. 예를 들면 1주기(2.5ms)분, 즉 10개의 DMT 심볼분 데이터를 비트 맵(A)(데이터 송신 시간에 다 들어가는 심볼)의 3심볼분에 들어가는 비트 할당으로 하고, 또, 비트 맵(A)의 3심볼번째의 나머지 비트에 더미 비트를 할당한다. 더욱이, 비트 맵(A)이 4심볼 계속될 경우에는 비트 맵(A)의 4심볼번째를 모두 더미 비트로 한다. 즉, 비트 맵(A)의 비트수는 이하의 조건을 채울 필요가 있다.
·(비트 맵(A)의 비트수)×3≥(전송 레이트 kbps)×(1주기 2.5ms)
이러한 비트 할당에 있어서의 각 제원은 하기와 같이 된다(본 실시예에서는 전송 레이트가 64kbps인 경우의 비트 할당의 계산예를 나타내고 있다).
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(모든 심볼수(ISS(Inverse Synch Symbol), SS(Synch Symbol) 제외한다))
=64kbps×85ms/340
=16비트
·비트 맵(A)의 비트수
=(1DMT 심볼의 비트수)×(10개의 DMT 심볼)/(3심볼분)
=16×10/3
=53.33
따라서 비트 맵(A)=54비트로 한다.
·각 주기 내의 3번째 비트 맵(A)의 더미 비트
=(비트 맵(A)의 비트수)×(3심볼분)-(1DMT 심볼의 비트수)×(10개의 DMT 심볼)
=54×3-16×10
=2비트
4번째 비트 맵(A)이 존재할 경우, 송신 비트는 모두 더미 비트로 한다. 또, 싱글 비트 맵(비트 맵(A)만 사용)이기 때문에 비트 맵(B)=0비트로 한다.
이러한 비트 배분에 있어서는 지연 시간은 이하와 같이 된다(도 2 참조).
·송신 지연 시간(최악 값은 심볼 번호 83일 때)
=(전송할 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호+1)×(1심볼 시간)
=(전송할 비트 총수)/(전송 레이트)-(심볼 번호+1)×(1심볼 시간)
=9×160/64kbps-84×(0.25ms×272/276)
=1.8043ms
이 송신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 중단되지 않도록 하기 위해, 그만큼을 버퍼 등에 의해 오프 셋한다. 이 오프 셋 값(1.8043ms)과 송신 장치 내의 역이산 푸리에 변환부(IDFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 2.05072ms가 송신 지연이 된다.
한편, 수신 측에서는, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 되돌린다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않을 경우가 있다(도 3 참조). 이 수신 측에서의 지연 시간은 도 18에 도시하는 프레임 구조의 예에서는 심볼 번호 152일 때 최대가 된다.
·수신 지연 시간(최악 값은 심볼 번호 152일 때)
=(심볼 번호+1)×(1심볼 시간)-(전송할 비트 총수)/(전송 레이트)
=153×0.25ms×272/276-15×160/64kbps
=0.19565ms
이 수신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 중단되지 않도록 하기 위해 그만큼을 버퍼 등에 의해 오프 셋한다. 이 오프 셋 값(0.19565ms)과 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.44203ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps일 경우, 송신 지연 시간(2.05O72ms)과 수신 지연 시간(0.44203ms)을 합친 2.49275ms가 송수신기 장치 내의 최대 지연 시간이 되어, ISDN의 1주기인 2.5ms 이하로 지연을 억제할 수 있다.
본 실시예에서는, 전송 레이트가 64kbps인 경우에 대해서 설명했지만, 이 밖의 전송 레이트에 있어서도 동일하게 지연 시간을 억제할 수 있다.
이하에 비트 맵(A)과 비트 맵(B) 양방을 사용하는 듀얼 비트 맵인 경우의 비트 할당을 구하는 계산예를 나타낸다. 비트 할당은 종래의 통신 장치와 마찬가지로 도 14에 있어서의 레이트 컨버터(47, 48)로 행한다.
도 4에 본 실시예에 의한 비트 할당의 개요를 도시한다. 여기서는, 1주기분의 균일 데이터를 1주기 내의 데이터 송신에 적합한 시간(예를 들면, 상술한 FEXT 구간에 상당)인 데이터 송신 시간과 이 데이터 송신 시간 이외의 시간(예를 들면 상술한 NEXT 구간에 상당)인 준 데이터 송신 시간에 비트 할당을 행한다. 또, 데이터 송신 시간 내 및 준 데이터 송신 시간 중, 송신 데이터가 할당되지 않은 부분에는 더미 데이터를 할당하여 송신한다. 예를 들면 1주기(2.5ms)분, 즉 10개의 DMT 심볼분(레이트 컨버트 전)의 데이터를 비트 맵(A)(데이터 송신 시간에 다 들어가는 심볼)의 3심볼분+비트 맵(B)(준 데이터 송신 시간)의 7심볼분에 10심볼 단위(레이트 컨버트 후)로 들어가는 비트 할당으로 하고(ISS(Inverse Synch Symbol), SS(Synch Symbol) 제외한다), 또, 비트 맵(B)에서 데이터가 할당되지 않은 부분에 더미 비트를 할당한다. 또, 비트 맵(A)이 4심볼 계속될 경우에는 비트 맵(A)의 4심볼번째에도 상술한 비트 맵(A)과 동일한 비트 할당으로 송신 데이터를 할당하고, 비트 맵(A) 및 비트 맵(B)에서 데이터가 할당되지 않은 부분에 더미 비트를 할당한다. 그 때, 비트 맵(A)에 할당하는 비트수와 비트 맵(B)에 할당하는 비트수와의 차는 가능한 한 적게 함으로써 지연량은 적어진다.
즉, 비트 맵(A) 및 비트 맵(B)의 비트수는 이하의 조건을 채울 필요가 있다.
·(비트 맵(A)의 비트수)×3+(비트 맵(B)의 비트수)×7≥
(전송 레이트 kbps)×(1주기 2.5ms),
·지연 시간을 적게 하기 위해서는, 비트 맵(A)에 할당하는 비트수와 비트 맵(B)에 할당하는 비트수와의 차는 가능한 한 적게 한다(비트 맵(B)이 최소 값일 때, 지연 시간은 최악 값이 된다).
이러한 비트 할당에 있어서의 각 제원은 하기와 같이 된다(본 실시예에서는 전송 레이트가 64kbps인 경우의 비트 할당의 계산예를 나타내고 있다).
·1DMT 심볼의 비트수(레이트 컨버트 전)
=(전송 레이트)×(전송 시간)/(전 심볼수(ISS(Inverse Synch Symbol), SS(Synch Symbol) 제외한다)
=64kbps×85ms/340
=16비트 비트 맵
·이번 계산예에서는 비트 맵(B)의 비트수=2비트라 가정한다.
·비트 맵(A)의 비트수
=((1DMT 심볼의 비트수)×(10개의 DMT 심볼)-(비트 맵(B)의 7개분의 비트 총수))/(3심볼분)
=(16×10-2×7)/3
=48.67
따라서 비트 맵(A)=49비트로 한다.
·10심볼(레이트 컨버터 후) 단위의 10번째 비트 맵(B)의 더미 비트
=(비트 맵(A)의 비트수)×(3심볼분)+(비트 맵(B)의 비트수)×(7심볼분)-(1DMT 심볼의 비트수)×(10개의 DMT 심볼)
=49×3+2×7-16×10
=1비트
이러한 비트 배분에 있어서는 지연 시간은 이하와 같이 된다(도 5 참조).
·송신 지연 시간(최악 값은 심볼 번호 83일 때)
=(전송할 비트 총수를 축적하는 데 필요한 시간)-(심볼 번호+1)×(1심볼 시간)
=(전송할 비트 총수)/(전송 레이트)-(심볼 번호+1)×(1심볼 시간)
=(160×8+49×3)/64kbps-84×(0.25ms×272/276)
=1.6012ms
이 송신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 중단되지 않도록 하기 위해, 그만큼을 버퍼 등에 의해 오프 셋한다. 이 오프 셋 값(1.6012ms)과 송신 장치 내의 역이산 푸리에 변환부(IDFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 1.84759ms가 송신 지연이 된다.
한편, 수신 측에서는, 보내져 온 데이터를 레이트 컨버트하여 균일 레이트로 되돌린다. 이 때, 송신 측에서 보낼 때에 비트 배분을 변화시키고 있는 것이 원인으로, 균일 레이트 상에서 본래 수신되어 있어야 할 데이터가 도착하지 않을 경우가 있다(도 6 참조). 이 수신 측에서의 지연 시간은 도 18에 도시하는 프레임 구조의 예에서는 심볼 번호 152일 때 최대가 된다.
·수신 지연 시간(최악 값은 심볼 번호 152일 때)
=(심볼 번호+1)×(1심볼 시간)-(전송할 비트 총수)/(전송 레이트)
=153×0.25ms×272/276-(15×160+1×2)/64kbps
=0.16440ms
이 수신 측에서의 지연에 의해 레이트 컨버트 후의 데이터가 중단되지 않도록 하기 위해 그만큼을 버퍼 등에 의해 오프 셋한다. 이 오프 셋 값(0.16440ms)과 수신 장치 내의 이산 푸리에 변환부(DFT)의 처리 지연인 1심볼 시간(0.24637ms)을 합친 0.41O77ms가 수신 지연이 된다.
따라서, 전송 레이트가 64kbps일 경우, 송신 지연 시간(1.84759ms)과 수신 지연 시간(0.41077ms)을 합친 2.25836ms가 송수신기 장치 내의 최대 지연 시간이 되어, ISDN 1주기의 2.5ms 이하로 지연을 억제할 수 있다.
본 실시예에서는, 전송 레이트가 64kbps일 경우에 대해서 설명했지만, 이 밖의 전송 레이트에 있어서도 동일하게 지연 시간을 억제할 수 있다. 또, 본 실시예에서는, 비트 맵(B)의 비트수=2비트라 가정하여 계산예를 나타낸다. 비트 맵(B)의 비트수를 다른 값으로 해도 동일한 효과를 얻을 수 있다.
예를 들면, 상기 실시예에서 도시한 계산예에서는, 64kbps의 데이터 레이트로 종래의 싱글 비트 맵인 경우, 비트 맵(A)은 44비트이지만, 상술한 바와 같은 본 발명의 비트 할당(이하 저전송 지연 모드라 한다)에서는 상기 실시예에 도시한 바와 같이 비트 맵(A)이 54비트 필요해진다.
예를 들면, 비트 맵(A)의 비트 모두를 유효한 비트로서 전송하는 데에는 저전송 지연 모드에서는,
54비트×126(HyperFrame 내의 비트 맵(A)의 수)/85ms
=80kbps
의 데이터 전송 용량이 ADSL 전송로(13)(도 13)에 필요해진다.
그렇지만, 이 약 8Okbps 중에서 실제 유효한 송신 데이터는 64kbps이기 때문에,
80kbps-64kbps=16kbps
가 ADSL 전송로(13)에 있어서의 전송 로스가 된다.
한편, 저전송 지연 모드가 아닌 모드(이하 통상 모드라 한다)인 경우의 비트 맵(A)은 44비트이기 때문에,
44비트×126(HyperFrame 내의 비트 맵(A)의 수)/85ms
=65kbps
의 데이터 전송 용량이 필요해지고, 전송 로스는
65kbps-64kbps=1kbps
가 되어 전송 로스량이 상기 저전송 지연 모드보다도 적다.
이렇게 지연이 적은 저전송 지연 모드에서는 전송 로스가 많아져버리지만, 송신 데이터의 종류에 따라서는 지연 시간을 억제함으로써 전송 로스를 적게 하는 것을 우선하고 싶을 경우가 있다. 본 실시예에서는, 지연 시간을 억제하고 싶은 데이터와 전송 로스를 적게 하고 싶은 데이터가 혼재해 있을 경우에, 상기 실시예에서 서술한 저전송 지연 모드와 통상 모드를 조합시켜 효율 좋게 전송하는 예에 대해서 설명한다.
또한, 도 14에 도시하는 ADSL 국 장치에서는, 멀티플렉스/싱크 컨트롤(41)로부터 톤 오더링(49)에 이르기까지의 경로가 두개 있는데, 하나는 인터리브(46)가 포함되는 인터리브 데이터 버퍼(Interleaved Data Buffer) 경로, 다른 하나는 인터리브(46)가 포함되지 않는 패스트 데이터 버퍼(Fast Data buffer) 경로이다. 도 15에 도시하는 ADSL 단말 장치에 있어서도 마찬가지로 두개의 경로가 존재한다. 이러한 구성에 의해 인터리브하는 경로와 인터리브하지 않는 경로를 나누어 사용하는 것을 가능하게 하고 있다.
ADSL 국 장치로부터 ADSL 단말 장치로 데이터를 전송할 때, 데이터를 어떻게 전송할지를 초기화 순서에 의해 결정한다. 이 초기화 순서 시에 송신되는 테이블의 예를 도 7에 도시한다. 도 7에 있어서, m12, m13은 Reserved for future use라 표시되어 있지만, 본 실시예에서는 도 8에 도시하는 바와 같이 퍼스트 데이터 버퍼 경로/인터리브 데이터 버퍼 경로에 있어서, 저전송 지연 모드/통상 모드 중 어느 쪽을 선택할지를 도시하는 플래그로서 이 부분을 사용한다. 이 때의 m12, m13의 의미를 이하에 나타낸다.
m12=0일 때, 패스트 데이터 버퍼 경로는 통상 모드에서 처리
m12=1일 때, 패스트 데이터 버퍼 경로는 저전송 지연 모드에서 처리
m13=0일 때, 인터리브 데이터 버퍼 경로는 통상 모드에서 처리
m13=1일 때, 인터리브 데이터 버퍼 경로는 저전송 지연 모드에서 처리
예를 들면, 전송 지연의 영향을 받는 음성계 데이터를 패스트 데이터 버퍼 경로로 또한 저전송 지연 모드에서 전송하고, 또 지연보다도 데이터 전송 레이트를 중시하는 인터넷 데이터를 인터리브 데이터 버퍼 경로로 또한 통상 모드에서 전송하도록 상위 레이어로부터 요구를 받은 경우의 동작에 대해서, 도 9 및 도 10을 사용하여 설명한다. 도 9는 ADSL 국 장치의 송신계 구성을 기능적으로 도시한 기능 구성도이며, 도 10은 ADSL 단말 장치의 수신계 구성을 기능적으로 도시한 기능 구성도이다. 도 9에 있어서, 61은 패스트 데이터 버퍼/인터리브 데이터 버퍼의 경로 선택과 저전송 지연 모드 선택을 제어하는 저전송 지연 모드 제어 수단이다. 도 10에 있어서, 161은 패스트 데이터 버퍼/인터리브 데이터 버퍼의 경로 선택과 저전송 지연 모드 선택을 제어하는 저전송 지연 모드 제어 수단이며, 162는 초기화 순서 시에 송수 사이에서 교환되는 테이블이다.
ADSL 국 장치(15)에 있어서, 음성 데이터를 퍼스트 데이터 버퍼 경로로 또한 저전송 지연 모드에서 전송하여, 인터넷 데이터를 인터리브드 데이터 버퍼 경로로 또한 통상 모드에서 전송하도록 상위 레이어로부터 요구를 받은 경우, 우선, 초기화 순서로 m12=1, m13=0으로서 도 8에 도시하는 바와 같은 테이블을 ADSL 단말 장치(14)에 송신한다. 이 초기화 순서에 있어서 ADSL 단말 장치(14)에서는 송신된 테이블의 내용이 테이블(162)(도 10)에 반영된다.
이어서, ADSL 국 장치(15)에 있어서, 저전송 지연 모드 제어 수단(61)(도 9)은 음성 데이터를 패스트 데이터 버퍼 경로로, 인터넷 데이터를 인터리브드 데이터 버퍼 경로로 전송하도록 제어한다. 그리고, 음성 데이터를 사이클 중복 체크, 스크램블·포워드 에러 콜렉션(44)을 경유하여 레이트 컨버터(47)에 전송하고, 인터넷 데이터를 사이클 중복 체크, 스크램블·포워드 에러 콜렉션(45), 인터리브(46)를 경유하여 레이트 컨버터(48)에 전송한다.
여기서, 저전송 지연 모드 제어 수단(61)은 음성 데이터를 저전송 지연 모드에서, 인터넷 데이터를 통상 모드에서 처리하도록 레이트 컨버터(47, 48)를 제어하고, 레이트 컨버터(47, 48)는 이 제어에 따라서 각각의 데이터를 처리하여 전송한다. 그 후, 각각의 데이터를 톤 오더링(49), 아날로그 프로세싱, D/A 컨버터(53) 등을 경유하여, ADSL 전송로(13)를 통해 ADSL 단말 장치(14)에 전송한다.
한편, 음성 데이터 및 인터넷 데이터를 받은 ADSL 단말 장치(14)에 있어서, 저전송 지연 모드 제어 수단(161)은 초기화 순서 시에 송신되어 온 내용을 반영한 테이블(162)(도 10)을 참조하여, 음성 데이터를 패스트 데이터 버퍼 경로로, 인터넷 데이터를 인터리브드 데이터 버퍼 경로로 전송하도록 제어한다. 그리고, 이산 푸리에 변환부(144) 등을 경유하여, 음성 데이터를 레이트 컨버터(148)에 전송하고, 인터넷 데이터를 레이트 컨버터(149)에 전송한다.
여기서, 저전송 지연 모드 제어 수단(161)은 m12=1, m13=0이기 때문에, 음성 데이터를 저전송 지연 모드에서, 인터넷 데이터를 통상 모드에서 처리하도록 레이트 컨버터(148, 149)를 제어하여, 레이트 컨버터(148, 149)는 이 제어에 따라서 각각의 데이터를 처리하여 전송한다.
그 후, 음성 데이터에 대해서는 디스크램블·포워드 에러 콜렉션(151), 사이클 중복 체크(53), 멀티플렉스/싱크 컨트롤(155)을 경유하여, 인터넷 데이터에 대해서는 디인터리브(150), 디스크램블·포워드 에러 콜렉션(152), 사이클 중복 체크(54), 멀티플렉스/싱크 컨트롤(155)을 경유하여 전송한다.
이상과 같이 하여, 예를 들면 음성 데이터와 인터넷 데이터를 혼재시켜 통신할 경우에는, 음성 데이터와 인터넷 데이터 각각에 대해서 저전송 지연 모드와 통상 모드를 교환, 음성은 전송 지연이 적은 통신 방법, 인터넷 데이터는 전송 로스가 적은 통신 방법이라는 분류가 가능해져, 저전송 지연 모드의 전송 로스의 디메리트를 필요 최소한으로 압축할 수 있다.
모든 데이터를 저전송 지연 모드에서 전송한 경우와, 상술한 바와 같은 저전송 지연 모드와 통상 모드를 나누어 사용한 경우의 전송 로스를 비교한 예를 이하에 나타낸다.
여기서는, 예를 들면 일반 가정을 상정하여, ISDN 전화(64kbps) 상당 1대와, 인터넷 액세스 1대(512kbps)의 동시 사용 환경을 상정한다.
·단순히 모든 송신 데이터 576kbps(전화 64kbps+인터넷 액세스 데이터 512kbps)를 저전송 지연 모드에서 전송한 경우,
레이트 컨버터 전의 10개 DMT 심볼의 비트수는
576kbps×2.5ms=1440bits
저전송 지연 모드에서의 비트 맵(A)의 비트수는
1440bits/3=480bits
그 때의 하이퍼 프레임의 토탈 비트수는
480bits×126=6O480bits
그 때 필요한 데이터 전송 용량은
60480bits/85ms=711.5kbps
따라서 전송 로스는
711.5kbps-576kbps=135.5kbps
가 된다.
따라서, 전송 로스는 전체 전송 레이트에 대한 비율로 환산하면,
135.5kbps/576kbps=23.5%
가 된다.
· 전화 64kbps를 저전송 지연 모드에서, 인터넷 액세스 데이터 512kbps를 통상 모드에서 전송한 경우
비트 맵(A)(예를 들면 상기 실시예에서 구한 54비트로 한다)의 비트 전부를 유효한 비트로서 전송하는 데에는 저전송 지연 모드에서는,
54비트×126(HyperFrame 내의 비트 맵(A)의 수)/85ms
=80kbps
의 데이터 전송 용량이 ADSL 전송로(13)에 필요해지지만, 이 중에서 실제 유효한 송신 데이터는 64kbps이기 때문에,
80kbps-64kbps=16kbps
가 전송 로스가 된다.
따라서, 전송 로스는 전체 전송 레이트에 대한 비율로 환산하면,
16kbps/(64kbps+512kbps)=3%
가 된다.
따라서, 상술한 바와 같이 저전송 지연 모드와 통상 모드를 구분할 경우의 송신 데이터 전체의 전송 레이트에 대한 전송 로스의 비율(=3%)은 모든 데이터를 저전송 지연 모드에서 전송한 경우의 전송 로스 비율(=23.5%)과 비교하여, 압도적으로 적어지고 있는 것을 알 수 있다.
또, 네트워크의 백 본으로서 STM(Synchronous Transfer Mode) 인터페이스를 가진 경우, ADSL 단말 장치-ADSL 국 장치-STM 네트워크-ADSL 국 장치-ADSL 단말 장치와 데이터가 전송되지만, ADSL 단말 장치와 ADSL 국 장치 사이에서는 상술한 바와 같이 동작한다.
또, STM 네트워크를 통한 ADSL 국 장치 사이에서는, 도 11에 도시하는 바와 같이 10개의 슬롯 구성으로 시계열적으로 데이터가 흐르도록 한다. 저전송 지연 모드 제어 수단(61)(도 9), 161(도 10)은 이렇게 데이터를 송수신하는 제어를 행하는 기능, 그 중의 음성 데이터와 인터넷 데이터가 격납되어 있는 슬롯을 사전에 알 수 있도록, 타이밍 동기와 그 위치를 검출하는 기능을 가지고, 더욱이 그 결과로부터 데이터의 경로 선택과, 그 경로가 저전송 지연 모드인지, 통상 모드인지를 제어하는 기능을 갖고 있으며, 초기화 순서에 의해 작성된 테이블 혹은 상위 레이어로부터의 지시에 따라서 데이터 전송을 제어한다.
또, 본 실시예에서는 저전송 지연 모드/통상 모드 중 어느 쪽을 선택할지의 플래그로서 초기화 순서의 테이블에 있어서의 m12, m13을 사용하고 있지만, 다른 부분을 사용해도 동일한 효과를 얻을 수 있다. 또, 데이터 자체에 플래그를 붙이는 등, 다른 방법으로 선택할 수 있도록 해도 동일한 효과를 얻을 수 있다.
또, 본 실시예에서는 저전송 지연 모드/통상 모드 중 어느 모드를 선택할지라는 요구를 상위 레이어로부터 받은 경우에 대해서 기술했지만, 음성 데이터나 화상 데이터 등의 데이터 종류에 따라서 자동적으로 선택하도록 해도 동일한 효과를 얻을 수 있다.
또, 본 실시예에서는 ISDN 전화(64kbps) 상당 1대와, 인터넷 액세스 1대(512kbps)의 동시 사용 환경을 상정했지만, 다른 애플리케이션이나 다른 전송 레이트를 사용해도 동일한 효과를 얻을 수 있다. 또, 본 실시예에서는 싱글 비트 맵의 경우를 사용하여 계산하고 있지만, 듀얼 비트 맵의 경우라도 동일한 효과를 얻을 수 있다.
또, 상기 설명에서는 음성 데이터를 패스트 데이터 버퍼 경로로 전송하여 저전송 지연 모드에서 처리하고, 인터넷 데이터를 인터리브드 데이터 버퍼 경로로 전송하여 통상 모드에서 처리하는 예를 나타냈지만, 데이터 종류에 대한 경로 선택, 처리 모드 선택은 이에 한정되지 않는다.
또, 상기 설명에 있어서 기능 구성도를 사용하여 나타낸 기능은 H/W에서 실현해도 되고, S/W에서 실현해도 된다.
이상 설명한 바와 같이, 본 발명에 관련되는 통신 장치에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 장치에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 장치에 의하면, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
또, 본 발명에 관련되는 통신 장치에 의하면, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 데이터를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하고, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
또, 본 발명에 관련되는 통신 장치에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 l 주기분의 모든 데이터를 재생함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 장치에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 장치에 의하면, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하고, 이 선택한 모드에 따라서 데이터를 재생함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
또, 본 발명에 관련되는 통신 장치에 의하면, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하며, 이 선택한 모드에 따라서 데이터를 재생함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하고, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하며, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생함으로써, 전송 지연을 소정의 주기 이내로 억제할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하고, 이 선택한 모드에 따라서 데이터를 재생함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
또, 본 발명에 관련되는 통신 방법에 의하면, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하며, 이 선택한 모드에 따라서 데이터를 재생함으로써, 지연이 영향을 주는 데이터와 영향을 주지 않는 데이터를 인식하고, 각 데이터에 있던 모드를 선택하여, 전송 지연과 전송 로스의 최적화를 실현할 수 있다.
이상과 같이, 본 발명에 관련되는 통신 장치 및 통신 방법은 전화선을 통해 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 데 적합하다.

Claims (16)

  1. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서,
    1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하여, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것을 특징으로 하는 통신 장치.
  2. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서,
    1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것을 특징으로 하는 통신 장치.
  3. 제 1 항에 있어서,
    1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행하는 것을 특징으로 하는 통신 장치.
  4. 제 2 항에 있어서,
    1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행하는 것을 특징으로 하는 통신 장치.
  5. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서,
    수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것을 특징으로 하는 통신 장치.
  6. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 장치로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 장치에 있어서,
    수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것을 특징으로 하는 통신 장치.
  7. 제 5 항에 있어서,
    1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것을 특징으로 하는 통신 장치.
  8. 제 6 항에 있어서,
    1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것을 특징으로 하는 통신 장치.
  9. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하여, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것을 특징으로 하는 통신 방법.
  10. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하여, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하여 송신하는 것을 특징으로 하는 통신 방법.
  11. 제 9 항에 있어서,
    1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행하는 것을 특징으로 하는 통신 방법.
  12. 제 10 항에 있어서,
    1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에서 상기 송신하는 데이터의 비트 할당을 행하는 것을 특징으로 하는 통신 방법.
  13. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것을 특징으로 하는 통신 방법.
  14. 다수의 데이터 통신 장치 사이에서 이산 멀티톤 변복조 방식에 의해 데이터 통신을 행하는 통신 방법으로, 시간 분할에 의한 반이중 방식을 사용하여 통신하는 기능을 가지고, 1주기 내에서 데이터 송신에 적합한 기간인 데이터 송신 기간과 이 데이터 송신 기간 이외의 기간인 준 데이터 송신 기간과의 비율이 동적으로 변동하는 통신 방법에 있어서, 수신한 데이터 중 1주기분의 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간에 할당된 데이터에 근거하여 1주기분의 모든 데이터를 재생하는 것을 특징으로 하는 통신 방법.
  15. 제 13 항에 있어서,
    1주기분의 상기 데이터 송신 기간에 1주기분의 데이터를 송신할 수 있도록 비트 할당을 행하고, 상기 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것을 특징으로 하는 통신 방법.
  16. 제 14 항에 있어서,
    1주기분의 데이터를 1주기분의 상기 데이터 송신 기간과 상기 준 데이터 송신 기간에 할당하고, 상기 데이터 송신 기간 및 상기 준 데이터 송신 기간의 송신하는 데이터가 할당되지 않은 부분에 더미 비트를 할당하는 저전송 지연 모드 혹은 상기 데이터 송신 기간에 균일하게 송신하는 데이터를 할당하는 통상 모드를 적당히 선택하여, 이 선택한 모드에 따라서 데이터를 재생하는 것을 특징으로 하는 통신 방법.
KR10-2000-7003447A 1998-07-31 1999-06-04 통신 장치 및 통신 방법 KR100379851B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP21712098 1998-07-31
JP98-217120 1998-07-31
JP23454498 1998-08-20
JP98-234544 1998-08-20
JP30957198A JP3191785B2 (ja) 1998-07-31 1998-09-09 通信装置および通信方法
JP98-309571 1998-09-09

Publications (2)

Publication Number Publication Date
KR20010024352A true KR20010024352A (ko) 2001-03-26
KR100379851B1 KR100379851B1 (ko) 2003-04-11

Family

ID=27329983

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-7003447A KR100379851B1 (ko) 1998-07-31 1999-06-04 통신 장치 및 통신 방법

Country Status (9)

Country Link
US (3) US6782005B1 (ko)
EP (1) EP1018831A4 (ko)
JP (1) JP3191785B2 (ko)
KR (1) KR100379851B1 (ko)
CN (1) CN1286860A (ko)
AU (1) AU730732B2 (ko)
CA (1) CA2305594A1 (ko)
TW (1) TW437202B (ko)
WO (1) WO2000007342A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3480313B2 (ja) * 1998-05-26 2003-12-15 富士通株式会社 ディジタル加入者線伝送方法及びxDSL装置
JP3622510B2 (ja) 1998-06-19 2005-02-23 富士通株式会社 ディジタル加入者線伝送方法、adslトランシーバ、チャンネルアナリシステ方法及びadsl装置
JP2000022838A (ja) * 1998-06-30 2000-01-21 Fujitsu Ltd 加入者線伝送システムの遅延抑制方式
JP3097677B2 (ja) * 1998-10-08 2000-10-10 三菱電機株式会社 通信装置および通信方法
JP3191783B2 (ja) * 1998-10-29 2001-07-23 三菱電機株式会社 通信装置および通信方法
US7027464B1 (en) * 1999-07-30 2006-04-11 Matsushita Electric Industrial Co., Ltd. OFDM signal transmission scheme, and OFDM signal transmitter/receiver
US7274736B2 (en) * 2001-10-24 2007-09-25 Texas Instruments Incorporated Multiple path equalization for multicarrier systems
KR20040046322A (ko) * 2002-11-27 2004-06-05 엘지전자 주식회사 다중 입출력 이동 통신 시스템에서의 신호처리 장치 및방법
US7306293B2 (en) * 2004-12-10 2007-12-11 Hendrickson Usa, L.L.C. Corrosion-resistant ABS tone ring
US8856609B2 (en) * 2011-11-21 2014-10-07 Broadcom Corporation Accelerated cyclical redundancy check

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5596604A (en) * 1993-08-17 1997-01-21 Amati Communications Corporation Multicarrier modulation transmission system with variable delay
US5400322A (en) * 1993-08-20 1995-03-21 Amati Communications Corp. Updating of bit allocations in a multicarrier modulation transmission system
US5742527A (en) 1996-03-15 1998-04-21 Motorola, Inc. Flexible asymmetrical digital subscriber line (ADSL) receiver, central office using same, and method therefor
US5781728A (en) * 1996-03-15 1998-07-14 Motorola Inc. Flexible asymmetrical digital subscriber line ADSL transmitter, remote terminal using same, and method therefor
SG71709A1 (en) * 1996-05-08 2000-04-18 Matsushita Electric Ind Co Ltd Multiplex transmission method and system and audio jitter absorbing method used therein
SG99276A1 (en) * 1996-09-04 2003-10-27 Texas Instruments Inc A multiplexed approach to adsl atu-c concentration
JPH10138792A (ja) * 1996-11-13 1998-05-26 Mitsubishi Motors Corp 車両の走行制御装置
JPH10215296A (ja) 1997-01-31 1998-08-11 Fujitsu Ltd Adslモデムを備えたデジタル伝送システム
WO1998044641A2 (en) * 1997-02-14 1998-10-08 Massachusetts Institute Of Technology Optical bit rate converter
US6181711B1 (en) * 1997-06-26 2001-01-30 Cisco Systems, Inc. System and method for transporting a compressed video and data bit stream over a communication channel
US5991311A (en) * 1997-10-25 1999-11-23 Centillium Technology Time-multiplexed transmission on digital-subscriber lines synchronized to existing TCM-ISDN for reduced cross-talk
KR100252011B1 (ko) * 1997-10-27 2000-04-15 윤종용 시분할이중(tdd)방식 이산다중톤(dmt) 시스템의 데이터전송방법
US6480475B1 (en) * 1998-03-06 2002-11-12 Texas Instruments Incorporated Method and system for accomodating a wide range of user data rates in a multicarrier data transmission system
US6496743B1 (en) * 1998-04-17 2002-12-17 International Business Machines Corporation Method and apparatus for providing audio sample rate conversion within a data-processing system
JP3319422B2 (ja) * 1998-05-08 2002-09-03 日本電気株式会社 マルチキャリア伝送システム、マルチキャリア伝送方法
JP2000022838A (ja) * 1998-06-30 2000-01-21 Fujitsu Ltd 加入者線伝送システムの遅延抑制方式
JP3097677B2 (ja) * 1998-10-08 2000-10-10 三菱電機株式会社 通信装置および通信方法
WO2000035133A1 (en) * 1998-12-08 2000-06-15 Globespan Inc. Alternative configurations for an adsl system operating in a time duplex noise environment

Also Published As

Publication number Publication date
US20070127524A1 (en) 2007-06-07
US20040190551A1 (en) 2004-09-30
TW437202B (en) 2001-05-28
JP2000134187A (ja) 2000-05-12
EP1018831A4 (en) 2005-11-23
KR100379851B1 (ko) 2003-04-11
AU4059499A (en) 2000-02-21
CA2305594A1 (en) 2000-02-10
AU730732B2 (en) 2001-03-15
US7688866B2 (en) 2010-03-30
US7212552B2 (en) 2007-05-01
EP1018831A1 (en) 2000-07-12
JP3191785B2 (ja) 2001-07-23
CN1286860A (zh) 2001-03-07
US6782005B1 (en) 2004-08-24
WO2000007342A1 (fr) 2000-02-10

Similar Documents

Publication Publication Date Title
EP1197064B1 (en) Adsl system for transmission of voice and data signals
US7688866B2 (en) Communication system and communication method
KR100338174B1 (ko) 통신 장치 및 방법
US7801170B2 (en) Bit assignment in a communication system and communication method
JP4103701B2 (ja) 通信装置および通信方法
JP4081990B2 (ja) 通信装置および通信方法
JP4135331B2 (ja) 通信装置および通信方法
JP3465665B2 (ja) 通信装置および通信方法
JP2001036494A (ja) 通信システムおよび通信装置および通信方法
JP2000101675A (ja) 通信装置および通信方法
JP2000307677A (ja) 通信装置および通信方法
AU5007701A (en) Communication system and communication method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110223

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee