KR20010009123A - 이원 및 티원 신호 변환장치 - Google Patents

이원 및 티원 신호 변환장치 Download PDF

Info

Publication number
KR20010009123A
KR20010009123A KR1019990027315A KR19990027315A KR20010009123A KR 20010009123 A KR20010009123 A KR 20010009123A KR 1019990027315 A KR1019990027315 A KR 1019990027315A KR 19990027315 A KR19990027315 A KR 19990027315A KR 20010009123 A KR20010009123 A KR 20010009123A
Authority
KR
South Korea
Prior art keywords
signal
interface unit
framer
converter
line
Prior art date
Application number
KR1019990027315A
Other languages
English (en)
Inventor
이덕원
Original Assignee
이덕원
주식회사 웨이브컴
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이덕원, 주식회사 웨이브컴 filed Critical 이덕원
Priority to KR1019990027315A priority Critical patent/KR20010009123A/ko
Publication of KR20010009123A publication Critical patent/KR20010009123A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/30Signalling arrangements; Manipulation of signalling currents
    • H04Q1/50Conversion between different kinds of signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/005Interface circuits for subscriber lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 신호 변환 모드에 따라 E1 방식 신호는 T1 방식 신호로, T1 방식 신호는 E1 방식 신호로 변환토록 한 E1 및 T1 신호 변환 장치에 관한 것으로서, 이러한 본 발명은, T1 라인 인터페이스 유니트, T1 프레이머 및 인터페이스부, 디지털 신호 프로세서, E1/T1 변환부, 위상 동기 루프, E1 프레이머 및 인터페이스부, E1 라인 인터페이스 유니트로 이루어진 이원 및 티원 신호 변환 장치를 하나의 보드에 구현하고, 그 하나의 보드를 T1 교환기의 종단에 설치하여 다른 E1 교환기의 전송 라인과 접속되도록 함으로써, T1 교환기에서 용이하게 E1 교환기로부터 전송된 E1 신호를 수신 및 처리할 수 있으며, 또한 T1 교환기에서 E1 교환기로 E1 신호를 전송할 수 있다.

Description

이원 및 티원 신호 변환장치{Apparatus for signal conversion of E1 and T1}
본 발명은 통신 시스템에서 E1 방식 신호와 T1 방식 신호의 변환에 관한 것으로, 특히 신호 변환 모드에 따라 E1 방식 신호는 T1 방식 신호로, T1 방식 신호는 E1 방식 신호로 변환토록 한 E1 및 T1 신호 변환 장치에 관한 것이다.
좀 더 상세하게는, E1 및 T1 신호 변환 장치를 하나의 보드로 구현하여 기존의 T1 방식 교환기에 장착하고, 신호 변환 모드에 따라 T1 방식 신호는 E1 방식 신호로, E1 방식 신호는 T1 방식 신호로 변환해주도록 한 E1 및 T1 신호 변환 장치에 관한 것이다.
일반적으로, 기존의 통신 시스템에 적용된 교환기는 E1 방식 교환기와 T1 방식 교환기가 있으며, E1 방식 교환기는 E1 방식 교환기와만 통신이 가능하고, 아울러 T1 방식 교환기는 T1 방식 교환기와만 통신이 가능하다.
여기서, T1 방식은 북미에서 1.544Mbps로 제공되는 시분할 다중 디지털 전송 서비스 방식을 말하며, E1 방식은 유럽에서 2.048Mbps의 전송 속도로 PCM 신호를 서비스해주는 방식을 말한다.
그리고 T1 방식의 신호와 E1 방식의 신호는, 양자화 법칙에 있어서도 커다란 차이가 있다.
예를 들어, T1 방식의 신호는, μ법칙을 따르며, 양자화 특성은 실제로는 8개의 절선(세그먼트라고 부름)으로 비슷하게 되어 있고, 각 세그먼트 내는 다시 4비트(16영역)로 선형 양자화 되어 있다. 양자화 스탭은 세그먼트 번호가 커짐에 따라 바로 전 세그먼트의 2배가 된다.
그러나 E1 방식의 신호는, A법칙을 따르며, 최초의 2 세그먼트에 관해서만 같은 양자화 스탭을 취하고 있으며, 이것이 2개의 양자화 법칙(μ법칙 및 A법칙)의 커다란 차이가 된다. 8비트 부호어도 이 구조에 대응하고 있는데, 최상위 비트(MSB) 측에서 처음의 1비트가 양, 음의 극성을 나타내고, 계속해서 3비트로 세그먼트를 나타내고, 마지막 4비트로 세그먼트내의 영역을 나타내도록 되어 있다.
이러한 차이점으로 인해 현재에는 T1 방식 교환기와 E1 방식 교환기간의 데이터 인터페이스가 어려운 단점이 있었다.
따라서 본 발명은 상기와 같은 종래 T1 방식 교환기 및 E1 방식 교환기의 상호간에 발생하는 제반 문제점을 해결하기 위해서 제안된 것으로서,
본 발명의 목적은, 신호 변환 모드에 따라 E1 방식 신호는 T1 방식 신호로, T1 방식 신호는 E1 방식 신호로 변환토록 한 E1 및 T1 신호 변환 장치를 제공하는 데 있다.
좀 더 상세하게는, E1 및 T1 신호 변환 장치를 하나의 보드로 구현하여 기존의 T1 방식 교환기에 장착하고, 신호 변환 모드에 따라 T1 방식 신호는 E1 방식 신호로, E1 방식 신호는 T1 방식 신호로 변환해주도록 한 E1 및 T1 신호 변환 장치를 제공하는 데 있다.
이러한 목적을 달성하기 위한 본 발명은,
하나의 보드에 E1 및 T1 신호 변환 장치를 구현하고, 그 보드를 T1 방식 교환기의 소정 위치(예를 들어, E1 방식 교환기와 트렁크가 접속되는 부분)에 장착하여, 전체적인 T1 방식 교환기의 구성을 용이하게 하고, 또한 T1 방식 교환기에서 E1 및 T1 방식 신호의 상호 변환이 용이하게 이루어지도록 한다.
물론, 상기 구현된 보드를 E1 방식 교환기에 장착할 수도 있으나, 국내에서는 T1 방식의 교환기가 대부분이고, 또한 세계적인 추세에서도 T1 방식 교환기를 E1 방식 교환기로 변경하는 추세이므로, 편의상 본 발명에서는 E1 및 T1 신호 변환 장치가 구현된 보드를 T1 방식 교환기라고 설정한다.
또한, 상기 E1 및 T1 신호 변환 장치는,
T1 라인에 연결되어 T1 신호를 인터페이스 하기 위한 T1 라인 인터페이스 유니트와;
상기 T1 라인 인터페이스 유니트에서 얻어지는 T1 신호는 그대로 인터페이스하고, 변환된 T1 신호는 T1 방식의 프레임으로 포맷하는 T1 프레이머 및 인터페이스부와;
E1 라인에 연결되어 E1 신호를 인터페이스하기 위한 E1 라인 인터페이스 유니트와;
상기 E1 라인 인터페이스 유니트에서 얻어지는 E1 신호는 그대로 인터페이스하고, 변환된 E1 신호는 E1 방식의 프레임으로 포맷하는 E1 프레이머 및 인터페이스부와;
상기 T1 프레이머 및 인터페이스부와 상기 E1 프레이머 및 인터페이스부에서 각각 얻어지는 신호의 변환을 제어하는 디지털 신호 프로세서와;
상기 디지털 신호 프로세서의 신호 변환 제어에 따라 T1 신호는 E1 신호로 변환을 하고, E1 신호는 T1 신호로 변환하는 E1/T1 변환부와;
상기 T1 프레이머 및 인터페이스부와 상기 E1 프레이머 및 인터페이스부에서 각각 해당 신호를 인터페이스하도록 클록 속도를 맞추어주는 위상 동기 루프로 구성됨을 특징으로 한다.
도 1은 본 발명에 의한 E1 및 T1 신호 변환 장치가 장착된 T1 교환기와 그 T1 교환기와 접속되는 E1 교환기간의 망 구성도를 보인 도면이고,
도 2는 본 발명에 의한 E1 및 T1 신호 변환 장치의 실시 예를 보인 블록 구성도이고,
도 3은 도2의 각부 일 실시 예를 보인 블록 구성도이며,
도 4는 본 발명에서 E1 및 T1 신호 변환을 위한 모드 세팅 과정과 신호 변환시 테스팅 과정을 보인 흐름도이다.
〈도면의 주요 부분에 대한 부호의 설명〉
310 : T1 라인 인터페이스 유니트
320 : T1 프레이머 및 인터페이스부
330 : E1 라인 인터페이스 유니트
340 : E1 프레이머 및 인터페이스부
350 : 디지털 신호 프로세서
360 : 위상 동기 루프
370 : E1/T1 변환부
이하 상기와 같은 기술적 사상에 따른 본 발명의 바람직한 실시 예를 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
첨부한 도면 도1은 본 발명에 의한 E1 및 T1 신호 변환장치가 장착된 T1 교환기와 그 T1 교환기와 접속되는 E1 교환기간의 망 구성을 보인 도면이다.
여기서, 참조부호 100은 T1교환기이고, 200은 E1교환기이며, 300은 상기 T1교환기(100)에 장착되는 본 발명에 의한 E1 및 T1 신호 변환장치이다.
여기서 E1 및 T1 신호 변환 장치는, 실제로 하나의 카드에 구현되며, 기존의 T1 교환기(100)에 그 보드만 장착하면 용이하게 E1 및 T1 신호의 변환이 가능해진다.
도 2는 본 발명에 의한 E1 및 T1 신호 변환장치(300)의 실시 예를 보인 블록 구성도이다.
여기서, 참조 부호 310은 T1 라인에 연결되어 T1 신호를 인터페이스 하기 위한 T1 라인 인터페이스 유니트이고, 320은 상기 T1 라인 인터페이스 유니트(310)에서 얻어지는 T1 신호는 그대로 인터페이스하고, 변환된 T1 신호는 T1 방식의 프레임으로 포맷하는 T1 프레이머 및 인터페이스부이며, 330은 E1 라인에 연결되어 E1 신호를 인터페이스하기 위한 E1 라인 인터페이스 유니트이고, 340은 상기 E1 라인 인터페이스 유니트(330)에서 얻어지는 E1 신호는 그대로 인터페이스하고, 변환된 E1 신호는 E1 방식의 프레임으로 포맷하는 E1 프레이머 및 인터페이스부이다.
또한, 참조부호 350은 상기 T1 프레이머 및 인터페이스부(320)와 상기 E1 프레이머 및 인터페이스부(340)에서 상호 얻어지는 신호의 변환을 제어하는 디지털 신호 프로세서이고, 참조부호 370은 상기 디지털 신호 프로세서(350)의 신호 변환 제어에 따라 T1 신호는 E1 신호로 변환을 하고, E1 신호는 T1 신호로 변환하는 E1/T1 변환부이며, 참조부호 360은 상기 T1 프레이머 및 인터페이스부(320)와 상기 E1 프레이머 및 인터페이스부(340)에서 각각 해당 신호를 인터페이스하도록 클록 속도를 맞추어주는 위상 동기 루프이다.
첨부한 도면 도3은 도2의 각부 일 실시예를 보인 구성도로서, 상기 T1 라인 인터페이스 유니트(310)는 T1 교환기와 연결되어 가입자의 T1 PCM을 수신하기 위한 제1트랜스(311)와, 상기 T1 교환기측으로 T1 PCM을 전송해주기 위한 제2트랜스(312)로 구성된다.
또한, 상기 E1 라인 인터페이스 유니트(330)는 E1 교환기측으로 E1 PCM을 전송하기 위한 제1트랜스(331)와, 상기 E1 교환기측에서 전송된 E1 PCM을 수신하기 위한 제2트랜스(332)로 구성된다.
또한, 상기 위상 동기 루프(360)는, 상기 T1 프레이머 및 인터페이스부(320)에서 얻어지는 T1 수신 클럭에 동기된 E1 송신 클럭을 발생하여 상기 E1 프레이머 및 인터페이스부(340)에 전달해주는 T1/E1 위상 동기 루프(361)와, 상기 E1 프레이머 및 인터페이스부(340)에서 얻어지는 E1 수신 클럭에 동기된 T1 송신 클럭을 발생하여 상기 T1 프레이머 및 인터페이스부(320)에 전달해주는 E1/T1 위상 동기 루프(362)로 구성된다.
또한, 상기 E1/T1 변환부(370)는, μ법칙 신호를 A법칙 신호로 변환하기 위한 데이터가 저장된 μ/A룩-업 테이블(371)과, 상기 μ/A 룩-업 테이블(371)에 저장된 데이터에 의거 상기 T1프레이머 및 인터페이스부(320)에서 전송된 T1 신호를 E1 신호로 변환하는 T1/E1 변환기(372)와, 상기 T1/E1 변환기(372)에서 변환된 E1 신호를 선입선출하여 상기 E1 프레이머 및 인터페이스부(340)에 전달하는 제1선입선출기(373)와, A법칙 신호를 μ법칙 신호로 변환하기 위한 데이터가 저장된 A/μ룩-업 테이블(374)과, 상기 A/μ룩-업 테이블(374)에 저장된 데이터에 의거 상기 E1프레이머 및 인터페이스부(340)에서 전송된 E1 신호를 T1 신호로 변환하는 E1/T1 변환기(375)와, 상기 T1/E1 변환기(375)에서 변환된 T1 신호를 선입선출하여 상기 T1 프레이머 및 인터페이스부(320)에 전달하는 제2선입선출기(376)로 구성된다.
이와 같이 구성된 본 발명에 의한 이원 및 티원 신호 변환 장치는, T1 교환기(100) 방식의 신호를 E1 교환기(200) 방식의 신호로 변환을 하며, 상기 E1 교환기(200) 방식의 신호를 T1 교환기(100) 방식의 신호로 변환을 하는 작용을 하게 되며, 이하에서는 이해를 돕기 위해 이를 분리하여 설명한다.
먼저, T1 신호를 E1 신호로 변환하는 과정을 살펴보면, T1 라인 인터페이스 유니트(310)내의 제1트랜스(311)를 통해 T1 신호가 입력되며, 이렇게 입력되는 T1신호는 T1 프레이머 및 인터페이스부(320)를 통해 E1/T1 변환부(370)내의 T1/E1 변환기(372)에 전달된다.
이때 위상 동기 루프(360)내의 T1/E1 위상 동기 루프(361)는 상기 T1 프레이머 및 인터페이스부(320)에서 얻어지는 T1 수신 클럭에 동기된 E1 송신 클럭을 생성하여 상기 E1 프레이머 및 인터페이스부(340)에 제공하게 되고, 디지털 신호 프로세서(350)는 상기 E1/T1 변환부(370)내의 T1/E1 변환기(372)에 신호 변환을 하라는 제어신호를 인가한다.
그러면 T1/E1 변환기(372)는, 상기 μ/A 룩-업 테이블(371)에 저장된 데이터에 의거 상기 T1프레이머 및 인터페이스부(320)에서 전송된 T1 신호를 E1 신호로 변환한다. 이렇게 변환된 E1 신호는 제1선입선출기(373)를 통해 선입선출되어 상기 E1 프레이머 및 인터페이스부(340)에 전달된다.
상기 E1 프레이머 및 인터페이스부(340)는 입력되는 E1 신호를 E1 프레임에 맞게 포맷팅하고, 상기 T1/E1 위상 동기 루프(361)에서 얻어지는 E1 송신 클럭에 맞추어 포맷팅한 E1 신호를 E1 라인 인터페이스 유니트(330)에 전달하며, 상기 E1 라인 인터페이스 유니트(330)는 그 전달되는 E1 데이터를 전송 라인을 통해 E1 교환기(200)에 전송한다.
다음으로, E1 신호를 T1 신호로 변환하는 과정을 살펴보면, E1 라인 인터페이스 유니트(330)내의 제2트랜스(332)를 통해 E1 신호가 입력되며, 이렇게 입력되는 E1신호는 E1 프레이머 및 인터페이스부(340)를 통해 E1/T1 변환부(370)내의 E11/T1 변환기(375)에 전달된다.
이때 위상 동기 루프(360)내의 E1/T1 위상 동기 루프(362)는 상기 E1 프레이머 및 인터페이스부(340)에서 얻어지는 E1 수신 클럭에 동기된 T1 송신 클럭을 생성하여 상기 T1 프레이머 및 인터페이스부(320)에 제공하게 되고, 디지털 신호 프로세서(350)는 상기 E1/T1 변환부(370)내의 E1/T1 변환기(375)에 신호 변환을 하라는 제어신호를 인가한다.
그러면 E1/T1 변환기(375)는, 상기 A/μ룩-업 테이블(374)에 저장된 데이터에 의거 상기 E1프레이머 및 인터페이스부(340)에서 전송된 E1 신호를 T1 신호로 변환한다. 이렇게 변환된 T1 신호는 제2선입선출기(376)를 통해 선입선출되어 상기 T1 프레이머 및 인터페이스부(320)에 전달된다.
상기 T1 프레이머 및 인터페이스부(320)는 입력되는 T1 신호를 T1 프레임에 맞게 포맷팅하고, 상기 E1/T1 위상 동기 루프(362)에서 얻어지는 T1 송신 클럭에 맞추어 포맷팅한 T1 신호를 T1 라인 인터페이스 유니트(310)에 전달하며, 상기 T1 라인 인터페이스 유니트(310)는 그 전달되는 T1 데이터를 전송 라인을 통해 T1 교환기(100)에 전송한다.
첨부한 도면 도4는 본 발명에서 E1 및 T1 신호 변환을 위한 모드 세팅 과정과 신호 변환시 테스팅 과정을 보인 흐름도이다.
이를 간략히 설명 하면, 먼저 전원이 공급되면, 소정 시간 지연을 하여 시스테이 안정화되도록 한다. 상기 시스템이 안정화된 후에는 딥-스위치(사용자가 E1/T1 변환 모드, 비변환 모드, 또는 테스트 모드를 선택하는 스위치)의 스위칭 상태를 읽어 들인다. 이후 T1/E1 인터페이스를 위한 구성을 세팅하고, 다음 단계에서 내부 PCB 채널 할당을 한다. 여기서 채널 할당 이라함은, T1 방식에서는 24 채널을 사용하고, E1 방식에서는 30 채널을 사용하므로, E1 방식의 30 채널중 24 채널만을 사용하기 위해서는 24 채널을 별도로 할당해주어야 한다. 다음으로 상기 딥-스위치의 상태를 판독한 결과, 테스트 모드일 경우에는 송신 T1/E1 유휴 코드 또는 T1/E1 플레이 백, 루프 백 모드를 선택 여부에 따라 테스트 모드 루틴을 처리한다. 또한, 상기 팁-스위치의 상태를 판독한 결과 테스트 모드가 아닐 경우에는, 정규 동작을 위한 구성을 세팅하고, T1 데이터의 에러 여부를 판단한다. 이 판단 결과 T1 데이터에 에러가 발생하면 T1 맵을 재구성하고, 상기 T1 데이터에 에러가 없는 경우에는 E1 데이터에 에러가 있는지를 확인한다. 이 확인 결과 E1 데이터에 에러가 발생한 경우에는 E1 맵을 재구성하고, 상기 E1 데이터에 에러가 없을 경우에는 상기 딥-스위치의 모드를 인식하는 단계로 리턴을 한다.
이상에서 상술한 본 발명에 따르면, T1 신호와 E1 신호를 상호 변환해 줄 수 있는 장치를 하나의 보드에 구현하고, 이를 T1 교환기의 소정 위치에 실장 함으로써, T1 교환기와 E1 교환기 상호간에 신호 전송이 가능한 이점이 있다.

Claims (4)

  1. T1 교환기와 E1 교환기간의 데이터 통신 장치에 있어서,
    T1 라인에 연결되어 T1 신호를 인터페이스 하기 위한 T1 라인 인터페이스 유니트와;
    상기 T1 라인 인터페이스 유니트에서 얻어지는 T1 신호는 그대로 인터페이스하고, 변환된 T1 신호는 T1 방식의 프레임으로 포맷하는 T1 프레이머 및 인터페이스부와;
    E1 라인에 연결되어 E1 신호를 인터페이스하기 위한 E1 라인 인터페이스 유니트와;
    상기 E1 라인 인터페이스 유니트에서 얻어지는 E1 신호는 그대로 인터페이스하고, 변환된 E1 신호는 E1 방식의 프레임으로 포맷하는 E1 프레이머 및 인터페이스부와;
    상기 T1 프레이머 및 인터페이스부와 상기 E1 프레이머 및 인터페이스부에서 상호 얻어지는 신호의 변환을 제어하는 디지털 신호 프로세서와;
    상기 디지털 신호 프로세서의 신호 변환 제어에 따라 T1 신호는 E1 신호로 변환을 하고, E1 신호는 T1 신호로 변환하고 상기 T1 신호는 상기 E1 신호로 변환하는 E1/T1 변환부와;
    상기 T1 프레이머 및 인터페이스부와 상기 E1 프레이머 및 인터페이스부에서 각각 해당 신호를 인터페이스하도록 클록 속도를 맞추어주는 위상 동기 루프를 포함하여 구성된 것을 특징으로 하는 이원 및 티원 신호 변환 장치.
  2. 제1항에 있어서, 상기 위상 동기 루프는, 상기 T1 프레이머 및 인터페이스부에서 얻어지는 T1 수신 클럭에 동기된 E1 송신 클럭을 발생하여 상기 E1 프레이머 및 인터페이스부에 전달해주는 T1/E1 위상 동기 루프와; 상기 E1 프레이머 및 인터페이스부에서 얻어지는 E1 수신 클럭에 동기된 T1 송신 클럭을 발생하여 상기 T1 프레이머 및 인터페이스부에 전달해주는 E1/T1 위상 동기 루프로 구성된 것을 특징으로 하는 이원 및 티원 신호 변환장치.
  3. 제1항에 있어서, 상기 E1/T1 변환부는, μ법칙 신호를 A법칙 신호로 변환하기 위한 데이터가 저장된 μ/A룩-업 테이블과, 상기 μ/A 룩-업 테이블에 저장된 데이터에 의거 상기 T1프레이머 및 인터페이스부에서 전송된 T1 신호를 E1 신호로 변환하는 T1/E1 변환기와, 상기 T1/E1 변환기에서 변환된 E1 신호를 선입선출하여 상기 E1 프레이머 및 인터페이스부에 전달하는 제1선입선출기와, A법칙 신호를 μ법칙 신호로 변환하기 위한 데이터가 저장된 A/μ룩-업 테이블과, 상기 A/μ룩-업 테이블에 저장된 데이터에 의거 상기 E1프레이머 및 인터페이스부에서 전송된 E1 신호를 T1 신호로 변환하는 E1/T1 변환기와, 상기 T1/E1 변환기에서 변환된 T1 신호를 선입선출하여 상기 T1 프레이머 및 인터페이스부에 전달하는 제2선입선출기로 구성된 것을 특징으로 하는 이원 및 티원 신호 변환장치.
  4. 제1항에 있어서, 상기 T1 라인 인터페이스 유니트, T1 프레이머 및 인터페이스부, 디지털 신호 프로세서, E1/T1 변환부, 위상 동기 루프, E1 프레이머 및 인터페이스부, E1 라인 인터페이스 유니트는 하나의 보드에 구현되며, 그 하나의 보드는 상기 T1 교환기의 종단에 설치되며 다른 E1 교환기의 전송 라인과 접속되도록 구성된 것을 특징으로 하는 이원 및 티원 신호 변환장치.
KR1019990027315A 1999-07-07 1999-07-07 이원 및 티원 신호 변환장치 KR20010009123A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990027315A KR20010009123A (ko) 1999-07-07 1999-07-07 이원 및 티원 신호 변환장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990027315A KR20010009123A (ko) 1999-07-07 1999-07-07 이원 및 티원 신호 변환장치

Publications (1)

Publication Number Publication Date
KR20010009123A true KR20010009123A (ko) 2001-02-05

Family

ID=19600021

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990027315A KR20010009123A (ko) 1999-07-07 1999-07-07 이원 및 티원 신호 변환장치

Country Status (1)

Country Link
KR (1) KR20010009123A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6584123B1 (en) * 2000-01-03 2003-06-24 At&T Corp. Apparatus for utilizing spare E1 channels

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6584123B1 (en) * 2000-01-03 2003-06-24 At&T Corp. Apparatus for utilizing spare E1 channels

Similar Documents

Publication Publication Date Title
FI115354B (fi) Kellotaajuuksien sovittaminen riippumattomissa verkoissa
US7245596B2 (en) Modularly clustered radiotelephone system
US4432089A (en) Digital loop transceiver for interfacing a digital PABX to a digital subscriber set via a subscriber line
US5638373A (en) ISDN interface unit
JPH0435941B2 (ko)
PL166789B1 (en) Subscriber set for cordless, digital subscriber communication system
JPS62502159A (ja) 通信方式およびこれに用いるインタフェイス装置
US7280593B2 (en) Method and system for sample and reconstruction synchronization for digital transmission of analog modem signal
EP0224626A1 (en) Multi-signal processor synchronized system
KR20010009123A (ko) 이원 및 티원 신호 변환장치
US6236677B1 (en) Modem operating with central office clock
KR940006010B1 (ko) 전전자 교환기의 u-LAW, A-LAW 상호 변환장치.
JPH10200648A (ja) モデムと電話線との間の接続装置
KR940008107B1 (ko) 데이타 전송장치
KR100251584B1 (ko) 덱트방식 무선통신시스템의 데이터 전송장치
EP0103324A2 (en) Simultaneous voice and data transmission circuit having a digital loop transceiver
KR100217736B1 (ko) 비트 동기 직렬통신신호의 h12로의 속도정합회로
KR960002845B1 (ko) 서브하이웨이를 통한 데이타 송수신 회로
KR19980027106A (ko) 압신변환 기능을 가진 디지탈 트렁크 보드
KR0182679B1 (ko) 에스피엠장치와 피씨엠단간의 정합회로
KR0137642B1 (ko) 아이에스디엔 데이타 다중화장치
JPH01227540A (ja) ディジタル伝送方式
KR19990075442A (ko) 무선가입자망용 트래픽 데이터 먹스/디먹스 어셈블리의 순방향채널정렬 스위칭 장치
KR19980073371A (ko) 피씨엠(pcm) 단국장치에서 뮤로우/에이로우 변환장치
JPH05276280A (ja) 電話端末装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application