KR20010008537A - 이중 임계값을 갖는 이원부호의 프레임 동기 검출방법 - Google Patents

이중 임계값을 갖는 이원부호의 프레임 동기 검출방법 Download PDF

Info

Publication number
KR20010008537A
KR20010008537A KR1019990026422A KR19990026422A KR20010008537A KR 20010008537 A KR20010008537 A KR 20010008537A KR 1019990026422 A KR1019990026422 A KR 1019990026422A KR 19990026422 A KR19990026422 A KR 19990026422A KR 20010008537 A KR20010008537 A KR 20010008537A
Authority
KR
South Korea
Prior art keywords
binary code
value
period
symbol
duality
Prior art date
Application number
KR1019990026422A
Other languages
English (en)
Inventor
한영열
Original Assignee
한영열
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한영열 filed Critical 한영열
Priority to KR1019990026422A priority Critical patent/KR20010008537A/ko
Publication of KR20010008537A publication Critical patent/KR20010008537A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/70755Setting of lock conditions, e.g. threshold
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2656Frame synchronisation, e.g. packet synchronisation, time division duplex [TDD] switching point detection or subframe synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 지연이 0일 때와 중간에서 자기 상관 함수값이 동일하고 극성이 반대이며 그 외 지연에서는 0이 되게 2개의 임계값을 갖도록 하는 프레임 동기방법을 제안한다. 그 실시예로 수신되는 이원부호 a에 수신기에 내장된 상기 수신된 이원부호와 동일 이원부호 a를 곱한 후 1주기(N)구간 동안 적분하여 상관값을 구함과 동시에 상기 수신되는 이원부호 a에 이 이원부호보다 N/2만큼 지연되고 반전되는 이원부호

Description

이중 임계값을 갖는 이원부호의 프레임 동기 검출방법{Frame motive searching method of Binary Code with Double Thresholds}
본 발명은 이원부호의 프레임 동기 검출 방법에 관한 것으로, 특히 한 번 수신되는 이원부호에 대하여 두 번의 임계치를 적용하여 이원부호의 프레임 동기상태를 검출하도록 하는 이중 임계치 적용에 의한 이원부호의 프레임 동기 검출 방법에 관한 것이다.
종래의 이원부호 프레임 동기 검출방법은 도 1에 도시된 바와 같다.
상기 도 1에서 사용하는 이원부호 a는 a=(a1 , a2 ... aN-1 , aN)(단 N은 주기)이라 정의되고 이원부호 a의 자기 상관함수는 수학식 1과 같이 표현된다.
[수학식 1]
다음 자기 상관 함수값을 갖는 이원부호는 유럽 이동 통신 시스템인 GSM(Group Special Mobile)시스템 등에서 사용한다.
그리고 이러한 이원부호의 자기 상관함수 특성은 수학식 2로 나타내진다.
[수학식 2]
여기서 N 〉 B 〉 0의 관계가 있다.
종래에 의한 이원부호의 프레임 동기 검출 방법은 도 1에서 도시된 바와 같이, 곱셈기(11)에서 수신되는 이원부호 a의 수신기에 내장된 동일이원 부호 a를 곱한 후 1주기 구간에 걸쳐 적분기(12)에서 적분함으로써 자기 상관값을 구한다.
이와 같은 자기 상관값은 임계치 비교기(13)에서 비교되어 임계치 이상값을 취함으로써 이원부호의 동기가 검출되며, 이와 같은 이원부호의 동기를 이용하여 수신신호와 프레임 동기를 맞추게 된다.
그러나 종래의 이원부호의 프레임 동기 검출 방법은 수신되는 이원부호에 대하여 한 개의 임계치를 적용하였으나, 금번 방법은 두 개의 극성이 다른 임계값을 설정할 수 있어 동기시간을 단축시키고 동기를 재확인할 수 있다.
도 1은 종래에 의한 이원부호의 프레임 동기 검출방법을 설명하기 위한 도면,
도 2는 본 발명에 의한 이원부호의 프레임 동기 검출방법을 설명하기 위한 도면이다.
〈도면의 주요 부분에 대한 부호의 설명〉
11,21,22 : 곱셈기 12,23,24 : 적분기
13,25 : 덧셈기 14,26 : 임계치 비교기
이와 같은 목적을 달성하기 위한 본 발명의 이원 부호의 프레임 동기 검출방법은, 수신되는 이원부호 a에 수신기에 내장된 상기 수신된 이원부호와 동일 이원부호 a를 곱한 후 1주기(N)구간에 걸쳐 적분하여 제 1자기 상관값을 구함과 동시에 상기 수신되는 이원부호 a에 이 이원부호보다 N/2만큼 지연되고 반전되는 이원부호를 곱한 후 역시 1주기 구간에 걸쳐 적분하여 제 2자기 상관값을 구하는 단계와, 상기 제 1자기 상관값과 제 2자기 상관값을 합산하는 단계와, 상기 각 상관값의 합산값을 기설정 임계치와 비교하여 이원부호의 프레임 동기를 검출하는 단계를 구비함을 특징으로 한다.
이하 첨부 도면을 참조하여 본 발명의 실시예에 대하여 상세히 설명한다.
도 2는 본 발명에 따른 이원부호의 프레임 동기 검출 방법을 설명하기 위한 도면으로서, 본 발명에 따른 이원부호의 프레임 동기 검출방법은, 먼저 수신되는 이원부호 a=(a1 , a2 , . . . . a1N-1 , aN)에 수신기에 내장된 상기 이원부호와 동일한 이원부호 a를 곱셈기(21)에서 곱한 후 1주기 기간(T)동안 걸쳐 적분기(23)에서 적분하여 자기 상관값 P3를 구한다
또한 곱셈기(22)에서 수신되는 동일 이원부호 a에 이 이원부호와는 N/2(단 N은 주기)만큼 지연되고 반전되는 이원부호을 곱한 후 적분기(24)에서 1주기 기간(T)동안 적분하여 자기 상관값 P4를 구한다.
이렇게 구한 각 상관값(P3, P4)을 덧셈기(25)에서 합산하여 합산값 P5를 구한다.
이어 임계치 비교기(26)에서 상기 합산값 P5를 기 설정된 2개의 임계치를 적용, 비교하여 출력값 P6을 얻음으로써 이원부호의 프레임 동기를 검출한다.
이와 같은 본 발명의 동기 검출 방법에 따르면, 먼저 수신되는 이원부호 a에 이원부호와 동일한 수신기 내장 이원부호 a를 곱한 후 1주기(N) 기간에 대하여 적분하면, 도 2에 도시된 P3의 자기 상관값을 구하게 된다.
그리고 상기 수신되는 이원부호 a에 수신기에 내장된 이원부호 보다 N/2(단 N은 주기)만큼 지연되고 반전되는 이원부호를 곱한 후 1주기 기간에 대하여 적분하면 도 2에 도시된 P4의 상관값을 구하게 된다.
이들 상관값(P3, P4)을 합산하면 도 2에 도시된 P5의 상관값을 얻을 수 있고 이 상관값 P5를 임계치 비교기를 통하여 2중의 임계치를 적용 비교하여 출력하면, P6의 결과값을 얻게되고 이 결과값 P6은 이원부호의 프레임 동기상태를 지연이 없는 상태와 N/2만큼 지연된 상태에서의 동기상태를 구할 수 있게 되어 2중으로 프레임 동기를 체크할 수 있게 된다.
본 발명의 상기 실시예에는 제 2자기 상관값을 구함에 있어서, 수신되는 이원부호 a에 이 수신 이원부호 a와는 N/2 지연되고 반전되는 수신기 내장 이원부호를 이용하였으나, 본 발명은 이것에 한정되는 것이 아니고 P5와 같이 지연이 0일 때와 중간(N/2)일 때 자기 상관 함수값이 동일하고 극성이 반대이며 그 외 지연에서는 모든 자기 상관 함수 값이 0이 되도록 하는 발상을 포함한다.
이상과 같이 본 발명은 2중의 임계값을 적용하여 이원부호의 프레임 동기 시간을 반으로 단축시키고 동기를 이중으로 확인할 수 있는 효과가 있다.

Claims (2)

  1. 지연이 0일 때와 중간(N/2)일 때 자기 상관 함수값이 크기가 같고 극성이 다르며 그 외 모든 지연에서는 자기 상관 함수값이 0이 되게 2개의 임계값을 가지고 프레임 동기를 이룰 수 있는 방법.
  2. 청구항 1의 실시예로 수신되는 이원부호 a에 수신기에 내장된 상기 수신된 이원부호와 동일 이원부호 a를 곱한 후 1주기(N)구간 동안 적분하여 상관값을 구함과 동시에 상기 수신되는 이원부호 a에 이 이원부호보다 N/2만큼 지연되고 반전되는 이원부호를 곱한 후 1주기 구간에 걸쳐 적분하여 상관값을 구하고 구한 두 상관 함수값을 합산하여 2개의 임계값을 가지고 프레임 동기를 이루는 검출방법.
KR1019990026422A 1999-07-01 1999-07-01 이중 임계값을 갖는 이원부호의 프레임 동기 검출방법 KR20010008537A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990026422A KR20010008537A (ko) 1999-07-01 1999-07-01 이중 임계값을 갖는 이원부호의 프레임 동기 검출방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990026422A KR20010008537A (ko) 1999-07-01 1999-07-01 이중 임계값을 갖는 이원부호의 프레임 동기 검출방법

Publications (1)

Publication Number Publication Date
KR20010008537A true KR20010008537A (ko) 2001-02-05

Family

ID=19598713

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990026422A KR20010008537A (ko) 1999-07-01 1999-07-01 이중 임계값을 갖는 이원부호의 프레임 동기 검출방법

Country Status (1)

Country Link
KR (1) KR20010008537A (ko)

Similar Documents

Publication Publication Date Title
US6278727B1 (en) CDMA synchronous acquisition circuit
JP4350271B2 (ja) Cdma通信システムの受信器における拡散コード同期取得方法及びその装置
KR980007179A (ko) 동기장치
US7280587B2 (en) Spectrum spread reception apparatus
KR20010102190A (ko) 멀티비트 확산 스펙트럼 신호 처리
JP3852533B2 (ja) 初期捕捉回路
JPH09162843A (ja) Cdma受信装置
KR20010008537A (ko) 이중 임계값을 갖는 이원부호의 프레임 동기 검출방법
JP3523609B2 (ja) 符号分割多元接続(cdma)コードタイミング追跡装置
KR100577144B1 (ko) 이원부호의 프레임 동기 검출방법
US6563857B1 (en) Low cost DSSS communication system
US6094451A (en) Radio receiver using level-variable reference, signal for discriminative detection of data signal and signal discrimination method
RU2460224C1 (ru) Демодулятор сигналов с относительной фазовой модуляцией
EP1139579A3 (en) Code synchronization in a receiving device for spread spectrum communication systems
JPH06284108A (ja) スペクトラム拡散受信機
JPH0787400B2 (ja) 相関パルス発生回路
WO2002001245A3 (en) System and method of determining the frequency of a coherent burst signal
KR100273468B1 (ko) 대역확산 이동통신 시스템에서의 초기 모드 동기 장치의 구조
KR100212065B1 (ko) 에이엠피에스시스템에서의 에프엠 디지털 데이터 복조를 위한 심볼동기회로
KR100610907B1 (ko) Fqpsk 통신시스템에서의 동기신호 검출기
JPH06326684A (ja) 相関積分器
KR20030069541A (ko) 도플러 주파수 영향을 감소시키는 확산통신 시스템의 초기동기 획득 회로
JP2848724B2 (ja) 同期判定回路
KR100366291B1 (ko) 의사잡음부호의 자기잡음 제거장치와, 직접확산코드분할다중접속 통신시스템의 간섭신호 제거장치
KR20010103951A (ko) 최대 상관값과 주변 상관값들의 상대적 차이를 이용한동기화 장치 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
E601 Decision to refuse application