KR20010005141A - 피.씨.아이 어댑터의 인터럽트 처리방법 - Google Patents

피.씨.아이 어댑터의 인터럽트 처리방법 Download PDF

Info

Publication number
KR20010005141A
KR20010005141A KR1019990025939A KR19990025939A KR20010005141A KR 20010005141 A KR20010005141 A KR 20010005141A KR 1019990025939 A KR1019990025939 A KR 1019990025939A KR 19990025939 A KR19990025939 A KR 19990025939A KR 20010005141 A KR20010005141 A KR 20010005141A
Authority
KR
South Korea
Prior art keywords
interrupt
pci
adapter
pcmcia card
read
Prior art date
Application number
KR1019990025939A
Other languages
English (en)
Inventor
윤주호
Original Assignee
이형도
삼성전기 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이형도, 삼성전기 주식회사 filed Critical 이형도
Priority to KR1019990025939A priority Critical patent/KR20010005141A/ko
Publication of KR20010005141A publication Critical patent/KR20010005141A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0024Peripheral component interconnect [PCI]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

본 발명은 피.씨.아이 어댑터의 인터럽트 처리방법에 관한 것으로, 본 발명에 의하면, 인터럽트 분배(interrupt sharing)기능을 이용하여 서브 ISA 보드없이도 PCMCIA카드에 의한 인터럽트를 처리할 수 있도록 함으로서, 피.씨.아이.(이하, 'PCI'라 함) 인트럽트와 ISA 인트럽트를 동시에 처리할 수 있는 피.씨.아이 어댑터의 인터럽트 처리방법에 관한 것이다.

Description

피.씨.아이 어댑터의 인터럽트 처리방법{INTERRUP PROCESS METHOD OF PCI ADAPTER}
본 발명은 피.씨.아이 어댑터의 인터럽트 처리방법에 관한 것으로, 특히 인터럽트 분배(interrupt sharing)기능을 이용하여 서브 ISA 보드없이도 PCMCIA카드에 의한 인터럽트를 처리할 수 있도록 함으로서, 피.씨.아이.(이하, 'PCI'라 함) 인트럽트와 ISA 인트럽트를 동시에 처리할 수 있는 피.씨.아이 어댑터의 인터럽트 처리방법에 관한 것이다.
일반적으로, PCI 어답터를 개발하던 과정에서 PCI/PCMCIA 제어기가 제공하는 인터럽트신호에는 2가지 종류가 있는데, 그 하나는 PCI인터럽트이고, 또 다른 하는 ISA 인터럽트(IRQ)이다.
도 1은 종래 피.씨.아이(PCI) 어댑터와 서브 ISA 보드의 접속도로서, 도1을 참조하면, 종래 컴퓨터는 메인보더와 접속되어 PCI 인터럽트를 제어하기 위한 PCI 어댑터(11)와, 이 PCI 어답터와 접속되어 외부로부터의 인터럽트를 처리하기 위한 서브 ISA 보드(12)를 포함하고 있다.
이와같이 이루어진 종래의 구성에 있어서, PCMCIA 소켓의 상태가 변활 때, 즉 PCMCIA카드가 삽입될때나 PCMCIA카드가 소켓으로부터 제거될 때 발생되는 도2에 도시한 바와같은 인터럽트신호를 이용하는 인터럽트는 PCI 인터럽트를 사용하도록 되어 있고, PCMCIA카드에서 사용하는 기능적인 인터럽트는 ISA 인터럽트(IRQ)를 통해 시스템에 전달되도록 구성되어 있다.
그러므로, ISA 인터럽트(IRQ) 출력신호가 시스템에 연결되어야만 인터럽트를 처리할 수 있으며, 이를 위해 PC 슬롯중에 PCI 슬롯과 ISA 슬롯을 모두 사용하여야 하므로, 별도장치의 부가로 인한 컴퓨터의 비용상승 및 설치공간의 확보등과 같은 여러 가지 문제점이 있었던 것이다.
본 발명은 상기한 문제점을 해결하기 위해 안출한 것으로, 따라서, 본 발명의 목적은 인터럽트 분배(interrupt sharing)기능을 이용하여 서브 ISA 보드없이도 PCMCIA카드에 의한 인터럽트를 처리할 수 있도록 함으로서, 피.씨.아이.(이하, 'PCI'라 함) 인트럽트와 ISA 인트럽트를 동시에 처리할 수 있는 피.씨.아이 어댑터의 인터럽트 처리방법을 제공하는데 있다.
도 1은 종래 피.씨.아이(PCI) 어댑터와 서브 ISA 보드의 접속도이다.
도 2는 도1의 인터럽트신호 파형도이다.
도3은 본 발명을 수행하기 위한 장치의 구성도이다.
도4는 도2의 인터럽트신호 파형도이다.
도5는 인터럽트 공유관계를 보이는 개념도이다.
도6은 본 발명에 따른 피.씨.아이 어댑터의 인터럽트 처리방법을 보이는 플로우챠트이다.
도7은 도6의 PCMCIA카드 기능 인트럽트 루틴의 플로우챠트이다.
* 도면의 주요부분에 대한 부호의 설명 *
20 : PCMCIA카드 40 : PCI 어댑터
41 : PCMCIA버스 42 : PCI 제어기
43 : PCI버스 60 : PC 메인보드
61 : 인터럽트 제어기 62 : 중앙처리장치
상기한 본 발명의 목적을 달성하기 위한 기술적인 수단으로써, 본 발명의 방법은 피.씨.아이 어댑터의 인터럽트 처리방법에 있어서, 인트럽트 요청시, PCI 환경구성 레지스터를 읽어오는 제1단계; 읽어온 PCI 환경구성 레지스터에 기초해서 요청된 인터럽트가 PCI 인터럽트인지를 판단하는 제2단계; 제2단계에서, PCI인터럽트이면 소켓 서비스 루틴을 수행하는 제3단계; 상기 제2단계에서 PCI인터럽트가 아니면 PCMCIA카드 기능 인터럽트 서비스 루틴을 수행하는 제4단계; 로 이루어짐을 특징으로 한다.
이하, 본 발명에 따른 피.씨.아이 어댑터의 인터럽트 처리방법을 수행하기 위한 장치에 대해서 첨부한 도면을 참조하여 상세하게 설명한다.
도3은 본 발명을 수행하기 위한 장치의 구성도로서, 도3을 참조하면, 본 발명을 수행하기 위한 장치는 PCMCIA(PC Memory Card International Association)카드(20)와, 상기 PCMCIA카드(20)의 접속 및 제거에 따른 소켓 인트럽트와 기능 인터럽트를 PCI 인터럽트 규약에 따라 컴퓨터로 인트럽트를 요청하는 PCI 어댑터(40)와, 상기 PCI 어댑터(40)으로부터의 인터럽트 요청에 따른 동작을 수행하는 PC 메인보드(60)를 포함하고 있다.
상기 PCI 어댑터(40)는 PCMCIA카드(20)와의 데이터 및 정보를 공유하기 위한 PCMCIA버스(41)와, 상기 PCMCIA버스(41)를 통해 PCMCIA카드(20)에 의한 인터럽트를 PCI 인터럽트 규약으로 변경하는 PCI 제어기(42)와, 상기 PC 메인보드(60)와의 데이터 및 정보를 공유하기 위한 PCI버스(43)를 포함한다.
상기 PC 메인보드(60)는 상기 PCI 어댑터(40)로부터의 인터럽트를 제어하기 위한 인터럽트 제어기(61)와, 이 인터럽트 제어기(61)의 인터럽트에 따라 해당 동작을 수행하는 중앙처리장치(62)를 포함한다.
도4는 도2의 인터럽트신호 파형도로서, 본 발명이 적용되는 PC 메인보드(60)의 중앙처리장치(62)는 'CIRRUS'사의 중앙처리장치에서 사용하고 있는 인터럽트 신호로서, 이 인터럽트신호는 인터럽트 요청이 없는 경우에는 인터럽트 출력신호선이 중간레벨이 하이 임피던스상태이고, 인터럽트 요청이 있는 경우에는 로우레벨의 임피던스상태로 떨어진 다음 최고레벨의 하이 임피던스상태로 레벨이 천이되는데, 이와같은 인터럽트신호를 적용하면, 동시에 두 개의 인터럽트가 요청되지 않는한 충돌이 발생되지 않게 된다.
그리고, 도4에서 보인 바와같이, 인터럽트가 요청되는 수단에 일단 로우레벨로 떨어졌다가 하일로 올라가면서 인터럽트를 발생시키게 되는데, 여기서 주목할 사항은 인터럽트를 발생하기 위해서 하이 임피던스상태에서 일단 로우신호가 출력된다는 점이다. 이에따라 PCI 인터럽트는 로우 액티브 신호이기 때문에 로우신호가 필요하며, 중앙처리장치의 IRQ 출력신호를 PCI 인터럽트에 연결할 수 있다. 이 기능을 이용하기 위해서는 제어기의 모든 인터럽트를 출력 신호를 도5에 도시한 바와같이 연결한다.
도5는 인터럽트 공유관계를 보이는 개념도이고, 도6은 본 발명에 따른 피.씨.아이 어댑터의 인터럽트 처리방법을 보이는 플로우챠트이며, 도7은 도6의 PCMCIA카드 기능 인트럽트 루틴의 플로우챠트이다.
이와같이 구성된 본 발명에 따른 동작을 첨부도면에 의거하여 하기에 상세히 설명한다.
도3 내지 도7을 참조하여 본 발명을 설명하면, 본 발명에서는 보조 ISA보드없이 PCMCIA카드(20)의 모든 인터럽트를 PCI 어댑터(40)가 직접 처리할 수 있도록 하는 것으로서, 도6을 참조하면, 제1단계(61,62)에서는 상기 PCMCIA카드(20)에 의해 도4에 도시한 바와같은 인터럽트신호로 인트럽트의 요청이 있으면, 이 인터럽트 요청에 해당하는 PCI 환경구성 레지스터를 읽어온다.
제2단계(63)에서는 읽어온 PCI 환경구성 레지스터에 기초해서 요청된 인터럽트가 PCI 인터럽트인지를 판단한다.
제3단계(64)에서는 상기 제2단계(63)에서, PCI인터럽트이면, 상기 PCMCIA카드(20)를 소켓에 삽입하는 경우 또는 소켓으로부터 PCMCIA카드(20)를 제거할 때 발생되는 인터럽트로 판단하여 소켓 서비스 루틴을 수행하는데, 이 소켓 서비스 루틴의 수행에 의해서 컴퓨터는 PCMCIA카드(20)의 삽입과 제거를 인식할 수 있게 된다.
마지막으로, 제4단계(65)에서는 상기 제2단계(62)에서 PCI인터럽트가 아니면 PCMCIA카드(20)에 의한 기능적인 인터럽트로 인식하여, PCMCIA카드(20) 기능 인터럽트 서비스 루틴을 수행하는데, 여기서 PCMCIA카드(20)에 의한 기능적인 인터럽트는 비어있는 인터럽트 번호를 이용하며, 이 PCMCIA카드(20) 기능 인터럽트 서비스 루틴에 대한 동작과정을 하기에 구체적으로 설명한다.
상기 PCMCIA카드(20) 기능 인터럽트 서비스 루틴을 수행하는 제4단계(65)에 있어서, 먼저, 제1단계에서 PCMCIA 인터럽트 번호를 읽어와서 인터럽트 벡터주소를 계산하고, 제2단계에 제1단계에서 계산된 인터럽트 벡터주소에 해당하는 인터럽트 벡터를 읽어오며, 제3단계에서 제2단계에서 인터럽트 벡터의 읽어옴을 플래그 레지스터에 저장한다. 그리고 제4단계에서는 제2단계에서 읽어온 인터럽트 벡터에 해당하는 인터럽트의 기능을 수행한다.
상기한 바에 따르면, 본 발명에서는 PCMCIA카드에 의한 모든 인터럽트를 보조 ISA 보드없이 PCI 어댑터만으로 인식하고 처리할 수 있개 되는 것이다.
상술한 바와같은 본 발명에 따르면, 인터럽트 분배(interrupt sharing)기능을 이용하여 서브 ISA 보드없이도 PCMCIA카드에 의한 인터럽트를 처리할 수 있도록 함으로서, 피.씨.아이.(이하, 'PCI'라 함) 인트럽트와 ISA 인트럽트를 동시에 처리할 수 있는 특별한 효과가 있는 것이다.
이상의 설명은 본 발명의 일실시예에 대한 설명에 불과하며, 본 발명은 그 구성의 범위내에서 다양한 변경 및 개조가 가능하다.

Claims (2)

  1. 피.씨.아이 어댑터의 인터럽트 처리방법에 있어서,
    인트럽트 요청시, PCI 환경구성 레지스터를 읽어오는 제1단계;
    읽어온 PCI 환경구성 레지스터에 기초해서 요청된 인터럽트가 PCI 인터럽트인지를 판단하는 제2단계;
    제2단계에서, PCI인터럽트이면 소켓 서비스 루틴을 수행하는 제3단계;
    상기 제2단계에서 PCI인터럽트가 아니면 PCMCIA카드 기능 인터럽트 서비스 루틴을 수행하는 제4단계; 로 이루어짐을 특징으로 하는 피.씨.아이 어댑터의 인터럽트 처리방법.
  2. 제1항에 있어서, 상기 PCMCIA카드 기능 인터럽트 서비스 루틴을 수행하는 제4단계는
    PCMCIA 인터럽트 번호를 읽어와서 인터럽트 벡터주소를 계산하는 제1단계;
    제1단계에서 계산된 인터럽트 벡터주소에 해당하는 인터럽트 벡터를 읽어오는 제2단계;
    제2단계에서 인터럽트 벡터의 읽어옴을 플래그 레지스터에 저장하는 제3단계;
    제2단계에서 읽어온 인터럽트 벡터에 해당하는 인터럽트의 기능을 수행하는 제4단계; 로 이루어짐을 특징으로 하는 피.씨.아이 어댑터의 인터럽트 처리방법.
KR1019990025939A 1999-06-30 1999-06-30 피.씨.아이 어댑터의 인터럽트 처리방법 KR20010005141A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990025939A KR20010005141A (ko) 1999-06-30 1999-06-30 피.씨.아이 어댑터의 인터럽트 처리방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990025939A KR20010005141A (ko) 1999-06-30 1999-06-30 피.씨.아이 어댑터의 인터럽트 처리방법

Publications (1)

Publication Number Publication Date
KR20010005141A true KR20010005141A (ko) 2001-01-15

Family

ID=19597981

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990025939A KR20010005141A (ko) 1999-06-30 1999-06-30 피.씨.아이 어댑터의 인터럽트 처리방법

Country Status (1)

Country Link
KR (1) KR20010005141A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009134218A1 (en) * 2008-04-28 2009-11-05 Hewlett-Packard Development Company, L.P. Virtual-interrupt-mode interface and method for virtualizing an interrupt mode

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07191936A (ja) * 1993-11-22 1995-07-28 Internatl Business Mach Corp <Ibm> マルチプル・バス・インターフェース・アダプタ
EP0672987A2 (en) * 1994-03-14 1995-09-20 Sun Microsystems, Inc. Portable PCMCIA interface for a host computer
JPH0916406A (ja) * 1995-06-27 1997-01-17 Toshiba Corp コンピュータシステム
KR970059951A (ko) * 1996-01-29 1997-08-12 제프리 엘. 포맨 Pcmcia 카드를 위한 인터럽트 분배 기술
US5673400A (en) * 1995-06-06 1997-09-30 National Semiconductor Corporation Method and apparatus for identifying and controlling a target peripheral device in a multiple bus system

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07191936A (ja) * 1993-11-22 1995-07-28 Internatl Business Mach Corp <Ibm> マルチプル・バス・インターフェース・アダプタ
EP0672987A2 (en) * 1994-03-14 1995-09-20 Sun Microsystems, Inc. Portable PCMCIA interface for a host computer
US5673400A (en) * 1995-06-06 1997-09-30 National Semiconductor Corporation Method and apparatus for identifying and controlling a target peripheral device in a multiple bus system
JPH0916406A (ja) * 1995-06-27 1997-01-17 Toshiba Corp コンピュータシステム
KR970059951A (ko) * 1996-01-29 1997-08-12 제프리 엘. 포맨 Pcmcia 카드를 위한 인터럽트 분배 기술

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009134218A1 (en) * 2008-04-28 2009-11-05 Hewlett-Packard Development Company, L.P. Virtual-interrupt-mode interface and method for virtualizing an interrupt mode
EP2288996A1 (en) * 2008-04-28 2011-03-02 Hewlett-Packard Development Company, L.P. Virtual-interrupt-mode interface and method for virtualizing an interrupt mode
EP2288996A4 (en) * 2008-04-28 2011-07-06 Hewlett Packard Development Co INTERFACE WITH VIRTUAL INTERRUPT MODE AND METHOD FOR VIRTUALIZING AN INTERRUPT MODE
KR101445434B1 (ko) * 2008-04-28 2014-09-26 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 가상 인터럽트 모드 인터페이스 및 인터럽트 모드 가상화 방법
US9037768B2 (en) 2008-04-28 2015-05-19 Hewlett-Packard Development Company, L.P. Virtual-interrupt-mode interface and method for virtualizing an interrupt mode

Similar Documents

Publication Publication Date Title
CA2109682C (en) Multiple bus interface
KR100306636B1 (ko) Pci-isa인터럽트프로토콜컨버터및선택메카니즘
EP0403117B1 (en) Feature board with automatic adjustment to slot position
KR100385871B1 (ko) 인터럽트 제어기
EP0775959A2 (en) Method and apparatus for optimizing PCI interrupt binding and associated latency in extended/bridged PCI busses
US7827343B2 (en) Method and apparatus for providing accelerator support in a bus protocol
US6766386B2 (en) Method and interface for improved efficiency in performing bus-to-bus read data transfers
KR950000553B1 (ko) 확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법 및 장치
CN111901164A (zh) Ocp nic网卡的适配控制方法、装置、设备及系统
US7065597B2 (en) Method and apparatus for in-band signaling of runtime general purpose events
KR20010113944A (ko) 업그레이드 장치 설치 시 그래픽 버스 상의 부하 균형유지 방법 및 장치
US5493655A (en) Method and apparatus for upgrading a data processing system from a single processor system to a multiprocessor system
US6684303B2 (en) Method and device to use memory access request tags
CN114327975A (zh) 片上系统
US6125418A (en) Method and apparatus for enabling a computer user to convert a computer system to an intelligent I/O system
US6598109B1 (en) Method and apparatus for connecting between standard mini PCI component and non-standard mini PCI component based on selected signal lines and signal pins
US5708813A (en) Programmable interrupt signal router
KR20010005141A (ko) 피.씨.아이 어댑터의 인터럽트 처리방법
US6081861A (en) PCI migration support of ISA adapters
US6442643B1 (en) System and method for resolving data transfer incompatibilities between PCI and Non-PCI buses
US6425025B1 (en) System and method for connecting electronic circuitry in a computer system
US5748909A (en) Interface board and instruction processing device without a local CPU
EP1297674A2 (en) Method and apparatus for flexible high speed communication
KR20030044373A (ko) 기억 장치 직접 접근 인터페이스를 지원하는 범용 직렬버스 장치
JP2998439B2 (ja) 回線制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application