KR950000553B1 - 확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법 및 장치 - Google Patents

확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법 및 장치 Download PDF

Info

Publication number
KR950000553B1
KR950000553B1 KR1019910018482A KR910018482A KR950000553B1 KR 950000553 B1 KR950000553 B1 KR 950000553B1 KR 1019910018482 A KR1019910018482 A KR 1019910018482A KR 910018482 A KR910018482 A KR 910018482A KR 950000553 B1 KR950000553 B1 KR 950000553B1
Authority
KR
South Korea
Prior art keywords
bus
expansion unit
controller
computer system
expansion
Prior art date
Application number
KR1019910018482A
Other languages
English (en)
Other versions
KR920008574A (ko
Inventor
히로시 우치코가
Original Assignee
가부시기가이샤 도시바
아오이 죠이치
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시기가이샤 도시바, 아오이 죠이치 filed Critical 가부시기가이샤 도시바
Publication of KR920008574A publication Critical patent/KR920008574A/ko
Application granted granted Critical
Publication of KR950000553B1 publication Critical patent/KR950000553B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4009Coupling between buses with data restructuring
    • G06F13/4018Coupling between buses with data restructuring with data-width conversion

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)

Abstract

내용 없음.

Description

확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법 및 장치
제 1 도는 본 발명의 실시예인 컴퓨터 시스템의 구성을 나타낸 블럭도,
제 2 도는 본 발명의 실시예인 본 컴퓨터 시스템에 접속가능한 확장 유닛의 구성을 나타낸 블록도.
제 3 도는 확장 유닛의 확장 버스콘트롤러의 버스제어 순서도.
제 4 도는 본 발명 실시예의 다른 컴퓨터 시스템의 구성을 나타낸 블록도.
* 도면의 주요부분에 대한 부호의 설명
1 : 컴퓨터 시스템 2 : 확장 유닛
10 : CPU 21, 22 : 버스
30 : 메모리 40 : 메모리 콘트롤러
51, 52 : 버스콘트롤러 52a : 확장 유닛 접속 플래그
60 : 테이타 기억장치 70 : 디스플레이 장치
80 : 주변장치 90, 100 : 코넥터
101, 102 : 버스 105, 106, 107, 108 : 슬롯
110 : 확장 버스콘트롤러 110a : 16비트 버스콘트롤러
110b : 버스 변화 콘트롤러 110c : 32비드 버스콘트롤러
110d : 메모리
본 발명은 확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어방법 및 장치에 관한 것이다.
종래 퍼스널 컴퓨터에 옵션 디바이스(option device)를 접속하기 위한 확장 유닛은 퍼스널 컴퓨터 본체에 내장되어 있으므로, 버스 구조도 1종류이며, 그 대부분이 표준 규격이 대응하고 있다.
그러나, 이상과 같은 퍼스널 컴퓨터에 있어서는 다음과 같은 문제가 있다.
즉 확장 유닛이 퍼스널 컴퓨터 본체에 내장되어 있기 때문에 버스구조는 1종류밖에 장비할 수 없다. 이 때문에 복수 종류의 버스구조, 예를 들어 16비트 버스구조, 32비트 버스구조가 존재하고 있어도, 현재 사용하고 있는 버스구조와 다른 버스구조의 옵션 디바이스는 사용할 수 없었다. 즉, 예를 들어 퍼스널 컴퓨터가 16비트 버스 구조를 장비하고 있을 경우, 32비트 버스구조는 장비되어 있지 않기 때문에 32비트의 옵션 디바이스를 퍼스널 컴퓨터에 접속하여 사용할 수 없다.
또 버스구조가 컴퓨터 본체에 내장되어 있을 경우, 컴퓨터의 성능이 제한되어 버린다. 즉, CPU, 주변장치등의 성능이 좋아도, 내장한 버스구조에 따라 그 성능이 시스템 전체에 충분히 반영되지 않을 경우가 생긴다.
상기와 같이 확장 유닛의 접속가능한 퍼스널 컴퓨터에 있어서, 확장 유닛이 접속되어 있지 않을 경우에는 퍼스널 컴퓨터의 내장 버스콘트롤러에 의해 버스제어를 하고, 확장 유닛이 접속되어 있을 경우에는 그 내장 버스콘트롤러 대신에 확장 유닛의 버스콘트롤러에 의해 버스제어를 할 수 있는 장치가 필요하다.
본 발명의 목적은 확장 유닛이 접속가능한 컴퓨터 시스템의 버스 제어방법 및 장치를 제공하는 것이다.
본 발명에 의하면 확장 유닛이 접속가능한 컴퓨터 시스템에 있어서, 시스템 버스와 상기 시스템 버스를 제어하는 시스템 버스콘트롤러를 가지며, 복수의 버스 및 이 복수의 버스를 제어하는 확장 버스콘트롤러를 갖는 확장 유닛이 상기 컴퓨터 시스템에 접속되었을 경우, 상기 시스템 버스는 시스템 버스콘트롤러 대신 상기 확장 버스콘트롤러에 의해 제어되는 컴퓨터 시스템이 주어진다.
또, 본 발명에 의하면 확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법에 있어서, 상기 확장 유닛은 확장 버스와 상기 확장 버스를 제어하는 확장 버스콘트롤러를 가지며, 상기 컴퓨터 시스템은 시스템버스와 상기 시스템 버스를 제어하는 시스템 버스콘트롤러를 가지며, 확장 유닛이 컴퓨터 시스템에 접속되었는지 여부를 판정하고 확장 유닛이 컴퓨터 시스템에 접속되어 있을 경우, 상기 시스템 버스콘트롤러에 의한 상기 시스템 버스의 제어를 금지하고 상기 시스템 버스콘트롤러 대신 상기 확장 버스콘트롤러에 의해 상기 시스템 버스를 제어하는 방법이 주어진다.
이하 본 발명의 실시예에 대해 도면을 참조해서 설명한다.
제 1 도는 본 발명의 실시예인 컴퓨터 시스템의 구성을 나타낸 블록도이다. 제 1 도에 있어서, 본 컴퓨터 시스템(1)은 시스템 전체를 제어하는 CPU(10), 버스(21, 23), 메모리(30), 메모리콘트롤러(40), 버스(21, 22)를 각기 제어하는 버스콘트롤러(51, 52), 데이타 기억장치(60), 디스플레이장치(70), 주변 장치(80) 및 코넥터(90)를 갖는다.
또 제 2 도는 본 발명의 실시예인 본 컴퓨터 시스템에 접속가능한 확장 유닛의 구성을 나타낸 블록도이다. 제 2 도에 있어서, 확장 유닛(2)은 코넥터(100), 버스(101, 102), 확장 버스콘트롤러(110), 및 슬롯(105, 106, 107, 108)을 갖는다.
버스(21)에는 모듈(10), 메모리(30), 메모리 콘트롤러(40) 및 버스콘트롤러(51)가 접속된다. 버스(22)에는 버스콘트롤러(52), 데이타 기억장치(60), 디스플레이장치(70), 주변 장치(80) 및 코넥터(90)가 접속된다.
본 실시예에서 버스(22)의 버스폭은 16비트이다. 그리고 코넥터(90)에는 확장 유닛(2)의 코넥터(100)가 접속 가능하다. 따라서, 버스(22)는 코넥터(90, 100)을 통해 확장 유닛(2)의 버스(101)에 접속이 가능해진다.
버스콘트롤러(51, 52)는 도시는 생략했지만, 각기 버스제어회로, 직접 메모리 엑세스(DMA)콘트롤러, 인터럽트 콘트롤러, 직렬/병력 포트콘트롤러, 타이머 등을 갖는다. 그리고 버스콘트롤러(52)는 이들 구성요소외에 확장 유닛 접속 플래그(52a)을 갖는다. 이 확장 유닛 접속 플래그(52)는 확장 유닛(2)이 컴퓨터 시스템(1)에 접속되었는지 여부를 나타내기 위해 사용된다. 확장 유닛(2)이 컴퓨터 시스템(1)에 접속된 경우, 확장 유닛 접속 플래그(52a)는 세트된다. 또 확장 유닛(2)이 컴퓨터 시스템(1)에서 제거되었을 경우, 확장 유닛 접속 플래그(52a)는 리셋된다.
그리고 확장 유닛(2)이 컴퓨터 시스템(1)에 접속되어 있는지 여부의 판정은 예를 들어 다음과 같이 행해진다. 즉, 확장 유닛(2)의 소정의 레지스터(도시 생략)에 접속되는 확장 유닛 자신을 식별하기 위한 식별데이타가 미리 기억된다. 버스콘트롤러(52)는 확장 유닛(2)의 소정 레지스터에 대해 식별 데이타를 독출하고, 이 독출에 있어서 그 식별데이터가 얻어졌을 경우, 확장 유닛(2)이 컴퓨터 시스템(1)에 접속되어 있다고 판단된다.
확장 유닛 접속 플래그(52a)가 세트되었을 경우, 버스(22)의 제어는 버스콘트롤러(52) 대신 확장 버스콘트롤러(110)의 16비트 버스콘트롤러(110a)에 의해 행해진다. 따라서 확장 유닛 접속 플래그(52a)가 리셋되기까지 버스콘트롤러(52)는 버스(22)를 제어하지 않게 된다. 그리고 버스콘트롤러(51)는 확장 유닛(2)이 컴퓨터 시스템(1)에 접속되어 있거나 있지 않거나 버스(21)를 제어한다.
데이타 기억장치(60)는 디바이스 콘트롤러(도시생략)에 의해 제어되며, 예를 들어 하드 디스크 드라이브, 플로피 디스크 드라이브등에 의해 구성된다.
디스플레이장치(70)는 디스플레이 콘트롤러(도시 생략)에 의해 제어되며, 예를들어 액정 디스플레이(LCD), 음극선관(CRT)디스플레이 등에 의해 구성된다.
주변장치(80)는 예를 들어 키보드, 키보드 콘트롤러, 프린터, 프린터 콘트롤러, 타이머 모듈로서의 실시간 클록, 기본 입출력 시스템 판독 전용 기억장치(BIOS ROM)등에 의해 구성된다.
코넥터(90)와 코넥터(100)는 확장 유닛(2)을 컴퓨터 시스템(1)에 접속하기 위해 사용되며 서로 접속된다.
확장 유닛 콘트롤러(110)는 16비트 버스콘트롤러(110a), 버스 변환 콘트롤러(110b), 32비트 버스콘트롤러(110c), 및 메모리(110d)를 갖는다. 16비트 버스콘트롤러(110a)는 버스(101)를 제어하며, 32비트 버스콘트롤러(110c)는 버스(102)를 제어한다. 본 실시예에서 버스(101)의 버스폭은 16비트이며, 버스(102)의 버스폭은 32비트이다. 그리고 상술한 바와같이 확장 유닛(2)이 컴퓨터 시스템(1)에 접속되어 있을 경우, 버스콘트롤러(52)의 확장 유닛 접속 플래그(52a)는 세트되므로, 16비트 버스콘트롤러(110a)는 버스(22)의 제어도 하게 된다.
버스변환 콘트롤러(110b)는 컴퓨터 시스템(1)에서 수신한 데이타 또는 슬롯(105, 106, 107, 108)에 접속된 옵션 디바이스(도시생략)에서 수신한 데이타의 비트수를 소정 비트수로 변환한다. 본 실시예에서는 16비트 데이타가 32비트 데이타로 또는 32비트 데이타가 16비트 데이타로 변환된다.
메모리(110d)는 후술하는 바와같이 슬롯(105, 106, 107, 108)에 접속되는 각 옵션 디바이스의 식별데이타(ID Data)를 각기 기억한다.
슬롯(105, 106, 107, 108)은 각기 16비트 또는 32비트의 옵션 디바이스를 접속하기 위해 사용된다. 접속되는 옵션 디바이스는 각기 옵션 디바이스 자신을 식별하기 위한 식별 데이타를 미리 기억하는 식별 레지스터(도시생략)을 가지고 있다. 그리고 이 식별 데이타에는 접속된 옵션 디바이스에서 취급되는 데이타의 비트수가 16비트 인지 또는 32비트 인지를 나타내는 비트 판정 데이타도 포함되어 있다.
다음에, 확장 유닛(2)이 접속가능한 컴퓨터 시스템(1)의 버스제어에 대해 설명한다.
확장 유닛(2)이 컴퓨터 시스템(1)에 접속되어 있지 않을 경우, 버스콘트롤러(52)의 확장 유닛 접속 플래그(52a)는 리셋 상태에 있으므로, 버스콘트롤러(52)에 의해 버스(22)의 제어가 행해진다. 버스(21)는 버스콘트롤러(51)에 의해 버스(22)의 제어가 행해진다. 버스(21)는 버스콘트롤러(51)에 의해 제어된다.
한편, 확장 유닛(2)의 컴퓨터 시스템(1)에 접속되었을 경우, 버스콘트롤러(52)의 확장 유닛 접속 플래그(52a)는 세트된다. 따라서 버스콘트롤러(52)에 의한 버스(22)의 제어가 금지되고, 16비트 버스콘트롤러(110a)에 의해 버스(22)의 제어가 행해진다. 그리고, 버스(21)는 상기와 같이 버스콘트롤러(51)에 의해 제어된다.
여기서, 확장 유닛(2)의 확장 버스콘트롤러(110)의 동작은 제 3 도에 의하여 설명한다. 제 3 도는 확장 유닛의 확장 버스콘트롤러의 버스 순서도이다. 그리고, 본 실시예에 컴퓨터 시스템(1)내의 디바이스(또는 구성요소)와 확장 유닛(2)의 확장 유닛(2)의 슬롯에 접속되어 있는 옵션 디바이스와의 사이에서 데이타를 송수신할 경우의 버스제어에 대해 설명한다.
스텝 S1에서는 옵션 디바이스가 슬롯(105, 106, 107, 108)에 접속되었는지 여부가 판정된다. 스텝 S1에 있어서, 옵션 디바이스가 접속되었을 경우, 접속된 옵션 디바이스의 식별 레지스터에 기억되어 있는 식별 데이타(비트판정 데이타를 갖는)가 독출되어 메모리(110d)에 기억된다(스텝 S2).
스텝 S3에서는 데이타가 수신되었는지 여부가 판정된다. 스텝 S3에 있어서, 데이타가 수신되었을 경우, 스텝 S4에서는 수신한 데이타의 송신원의 식별 데이타가 메모리(110d)에 기억되어 있는지 여부가 판정된다. 즉, 데이타의 송신원이 컴퓨터 시스템(1)내의 디바이스(또는 구성요소)인지 또는 슬롯에 접속되어 있는 옵션 디바이스 인지가 판정된다.
스텝 S4에 있어서, 송신원인 식별 데이타가 메모리(110d)에 기억되어 있을 경우, 데이타의 송신원은 옵션 디바이스로 판단되며, 스텝 S5에서는 메모리(110d)의 내용을 참조함으로써, 그 옵션 디바이스의 식별 데이타가 32비트인지 여부가 판정된다. 그리고 여기서 데이타의 송신원은 옵션 디바이스이므로 수신선은 컴퓨터 시스템(1)내의 소정의 디바이스(또는 구성요소)로 된다.
스텝 S4에 있어서 식별 데이터가 32비트인 경우, 수신한 데이타는 32비트라고 판단되지만 컴퓨터 시스템(1)내의 버스(22)는 16비트이므로, 수신한 데이타를 직접 버스(22)에 송신할 수 없다. 따라서 수신한 32비트 데이타는 16비트 데이타로 변환되고(스텝 S6), 변환된 데이타가 버스(22)에 송신된다. 즉, 버스(22)에 데이타가 송신될 경우, 32비트 데이타가 2개의 16비트 데이타로 분할된다.
한편, 스텝 S4에 있어서, 데이타의 송신원의 식별 데이타가 메모리(110d)에 기억되어 있지 않을 경우, 데이타의 송신원은 컴퓨터 시스템(1)내의 디바이스(또는 구성요소)라고 판단되므로, 스텝 S7에서는 메모리(110d)의 내용을 참조함으로써 데이타 수신선의 식별 데이타가 32비트인지 여부가 판정된다. 그리고, 데이타의 송신원은 컴퓨터 시스템(1)내의 디바이스(구성요소)이므로, 수신한 데이타는 16비트로 된다.
스텝 S7에 있어서, 데이타 수신선의 식별 데이타가 32비트일 경우, 수신한 16비트 데이타가 32비트 데이타로 변환된다(스텝 S8). 즉 버스(102)에 데이타가 송신될 경우, 32비트 데이타를 얻기 위해 2개의 16비트 데이타가 조합된다.
예를 들어 확장 유닛(2)이 컴퓨터 시스템(1)에 접속된 상태에서, 16비트의 옵션 디바이스가 슬롯(105)에 접속되었을 경우, 접속된 옵션 디바이스의 식별 데이타는 메모리(110d)에 기억된다. 접속된 옵션 디바이스에서 컴퓨터 시스템(1)에 데이타가 송신될 경우, 메모리(110d)를 참조함으로써, 송신되는 데이타는 16비트이므로, 비트 변환은 행해지지 않는다. 따라서 16비트의 데이타가 그대로 버스(22)에 송신된다.
또, 확장 유닛(2)이 컴퓨터 시스템(1)에 접속된 상태에서, 32비트이 옵션 디바이스가 슬롯(106)에 접속되었을 경우, 옵션 디바이스의 식별 데이타는 메모리(110d)에 기억된다. 접속된 옵션 디바이스에서 컴퓨터 시스템(1)에 데이타가 송신될 경우, 메모리(110d)를 참조하면, 송신되는 데이타는 32비트이므로, 32비트 데이타가 16비트 데이타로 변환된다. 따라서, 변환된 16비트 데이타가 버스(22)에 송신된다.
이처럼 컴퓨터 시스템에 확장 유닛이 접속되었을 경우, 버스의 제어가 컴퓨터 시스템의 버스콘트롤러 대신 확장 유닛의 확장 버스콘트롤러에 의해 행해지므로, 컴퓨터 시스템의 버스구조와 다른 구조의 옵션 디바이스를 확장 유닛에 접속할 수 있게 된다.
제 4 도는 본 발명 실시예의 다른 컴퓨터 시스템의 구성을 나타낸 블록도이다. 제 4 에서 컴퓨터 시스템(1a)은 CPU(10a), 버스(23), 메모리(30a) 메모리 콘트롤러(40a), 확장 버스 접속 플래그(56)를 갖는 버스콘트롤러(55a), 데이타 기억장치(60a), 디스플레이 장치(70a), 주변장치(80a) 및 코넥터(90a)를 가지고 있다.
제 1 도에 나타낸 컴퓨터 시스템(1)과 비교하면 컴퓨터 시스템(1a)에서는 하나의 버스(23)에 각 구성 요소가 접속되어 있다. 확장 유닛(2)이 컴퓨터 시스템(1a)에 접속되었을 경우, 확장 유닛 접속 플래그(56)는 세트되고, 따라서 버스(23)의 제어가 버스콘트롤러(55a) 대신 확장 버스콘트롤러(110)에 의해 행해진다. 확장 버스콘트롤러(110)에 의한 버스제어는 상기와 같이 행해진다.
이상과 같이 확장 유닛이 접속가능한 컴퓨터 시스템에 있어서, 확장 유닛이 접속되었을 경우, 컴퓨터 시스템의 16비트 버스제어가 시스템내의 버스콘트롤러 대신 확장 유닛내의 확장 버스콘트롤러에 의해 행해진다. 그리고, 확장 유닛은 예를 들어 16비트, 32비트의 옵션 디바이스가 접속가능하므로, 어느 쪽이 접속되었을 경우에 있어서도 버스 제어를 할 수 있다. 그리고 본 실시예에서는 16비트, 32비트의 옵션 디바이스를 사용할 경우에 대해 설명했지만, 16비트, 32비트 이외의 옵션 디바이스를 사용할 수도 있다. 또, 컴퓨터 시스템내의 버스폭도 16비트에 한정되지 않으며, 16비트 이외의 비트폭의 버스를 갖는 컴퓨터 시스템에도 본 발명은 적용할 수 있다.
이상 본 발명의 실시예에 대해 설명했지만 본 발명은 상기 실시예에 한정됨이 없이 본 발명의 요지의 범위내에 있어서 여러가지 변형 실시가 가능하다.

Claims (9)

  1. 확장 유닛이 접속가능한 컴퓨터 시스템에 있어서, 시스템 버스와, 상기 시스템 버스를 제어하는 시스템 버스콘트롤러를 구비하며, 복수의 버스, 및 이 복수의 버스를 제어하는 확장 버스콘트롤러를 갖는 확장 유닛이 상기 컴퓨터 시스템에 접속되었을 경우, 상기 시스템 버스는 시스템 버스콘트롤러 대신 상기 확장 유닛 콘트롤러에 의해 제어되는 것을 특징으로 하는 컴퓨터 시스템.
  2. 제 1 항에 있어서, 상기 시스템 버스콘트롤러는 확장 유닛이 컴퓨터 시스템에 접속되었는지 여부를 나타내는 플래그를 가지며, 상기 플래그가 세트되었을 경우, 상기 확장 유닛이 상기 컴퓨터 시스템에 접속되었다고 판단되어, 상기 시스템 버스콘트롤러에 의한 상기 시스템 버스의 제어가 금지되고, 상기 시스템 버스는 상기 확장 버스콘트롤러에 의해 제어되는 것을 특징으로 하는 컴퓨터 시스템.
  3. 제 2 항에 있어서, 상기 플래그가 리셋되었을 경우, 상기 확장 유닛이 상기 컴퓨터 시스템에서 제거되었다고 판단되어, 상기 확장 버스콘트롤러에 의한 상기 시스템 버스의 제어가 금지되며, 상기 시스템 버스는 상기 시스템 버스콘트롤러에 의해 제어되는 것을 특징으로 하는 컴퓨터 시스템.
  4. 제 1 항에 있어서, 상기 확장 유닛은 옵션 디바이스가 접속가능한 최소한 하나의 슬롯, 및 상기 옵션 디바이스가 접속되었을 경우 상기 옵션 디바이스를 식별하기 위한 식별 데이타를 기억하는 메모리를 추가로 구비하는 것을 특징으로 하는 컴퓨터 시스템.
  5. 제 4 항에 있어서, 상기 시스템 버스와 상이한 버스폭의 옵션 디바이스가 상기 슬롯에 접속되고, 이 옵션 디바이스에서 시스템 버스에 데이타가 송신될 경우, 상기 확장 콘트롤러는 상기 메모리에 기억되어 있는 식별데이타에 따라, 상기 송신되는 데이타를 시스템 버스의 버스폭에 대응하는 데이타로 변환하는 것을 특징으로 하는 컴퓨터 시스템.
  6. 확장 유닛이 접속 가능한 컴퓨터 시스템의 버스제어 방법에 있어서, 상기 확장 유닛은 확장 버스와, 상기 확장 버스를 제어하는 확장 버스콘트롤러를 포함하고, 상기 컴퓨터 시스템은 시스템 버스와 상기 시스템 버스를 제어하는 시스템 버스콘트롤러를 포함하며, 확장 유닛이 컴퓨터 시스템에 접속되었는지의 여부를 판정하여, 확장 유닛이 컴퓨터 시스템에 접속되어 있을 경우에는, 상기 시스템 버스콘트롤러에 의한 상기 시스템 버스의 제어를 금지하고, 상기 시스템 버스콘트롤러 대신 상기 확장 버스콘트롤러에 의해 상기 시스템 버스를 제어하는 것을 특징으로 하는 버스 제어 방법.
  7. 제 6 항에 있어서, 상기 시스템 버스콘트롤러는 확장 유닛이 컴퓨터 시스템에 접속되었는지 여부를 나타내는 플래그를 가지며, 상기 확장 유닛이 상기 컴퓨터 시스템에 접속되었을 경우, 상기 플래그가 세트되고, 상기 시스템 버스콘트롤러에 의한 상기 시스템 버스의 제어가 금지되며, 상기 시스템 버스는 상기 확장 버스콘트롤러에 의해 제어되는 것을 특징으로 하는 버스 제어 방법.
  8. 제 7 항에 있어서, 상기 확장 유닛이 상기 컴퓨터 시스템에서 제거되었을 경우, 상기 플래그는 리셋되며, 상기 확장 버스콘트롤러에 의한 상기 시스템 버스의 제어가 금지되고, 상기 시스템 버스는 상기 시스템 버스콘트롤러에 의해 제어되는 것을 특징으로 하는 버스 제어 방법.
  9. 제 5 항에 있어서, 상기 확장 유닛은 옵션 디바이스가 접속가능한 최소한 하나의 슬롯, 및 상기 옵션 디바이스가 접속되었을 경우에 상기 옵션 디바이스를 식별하기 위한 식별 데이타를 기억하는 메모리를 가지며, 상기 시스템 버스와 상이한 버스폭의 옵션 디바이스가 상기 슬롯에 접속되고, 이 옵션 디바이스에서 상기 시스템 버스에 데이타가 송신될 경우, 상기 확장 버스콘트롤러는 상기 메모리에 기억되어 있는 식별 데이타에 따라, 상기 송신되는 데이타를 상기 시스템 버스의 버스폭에 대응하는 데이타로 변환하는 것을 특징으로 하는 버스 제어 방법.
KR1019910018482A 1990-10-22 1991-10-19 확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법 및 장치 KR950000553B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP90-281771 1990-10-22
JP2281771A JPH04157550A (ja) 1990-10-22 1990-10-22 パーソナルコンピュータシステム

Publications (2)

Publication Number Publication Date
KR920008574A KR920008574A (ko) 1992-05-28
KR950000553B1 true KR950000553B1 (ko) 1995-01-24

Family

ID=17643749

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910018482A KR950000553B1 (ko) 1990-10-22 1991-10-19 확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법 및 장치

Country Status (4)

Country Link
US (1) US5454084A (ko)
EP (1) EP0482589A3 (ko)
JP (1) JPH04157550A (ko)
KR (1) KR950000553B1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0860780A3 (en) * 1990-03-02 1999-06-30 Fujitsu Limited Bus control system in a multi-processor system
US5579488A (en) * 1991-09-09 1996-11-26 Canon Kabushiki Kaisha Programmable control device
EP0597601A1 (en) * 1992-11-13 1994-05-18 National Semiconductor Corporation Reflexively sizing memory bus interface
EP0606666A1 (en) * 1993-01-13 1994-07-20 ALCATEL BELL Naamloze Vennootschap Processor arrangement and peripheral circuit
US5784642A (en) * 1993-04-05 1998-07-21 Packard Bell Nec System for establishing a transfer mode between system controller and peripheral device
JP3608804B2 (ja) * 1993-05-14 2005-01-12 株式会社ソニー・コンピュータエンタテインメント バス制御装置
US5826043A (en) * 1995-06-07 1998-10-20 Ast Research, Inc. Docking station with serially accessed memory that is powered by a portable computer for identifying the docking station
KR0174976B1 (ko) * 1995-07-07 1999-04-01 김광호 확장 슬롯 전용 듀얼 버스 라이저 카드
US5764927A (en) * 1995-09-29 1998-06-09 Allen Bradley Company, Inc. Backplane data transfer technique for industrial automation controllers
US5940586A (en) * 1995-10-16 1999-08-17 International Business Machines Corporation Method and apparatus for detecting the presence of and disabling defective bus expansion devices or Industry Standard Architecture (ISA) adapters
US5787019A (en) * 1996-05-10 1998-07-28 Apple Computer, Inc. System and method for handling dynamic changes in device states
JPH1078934A (ja) * 1996-07-01 1998-03-24 Sun Microsyst Inc パケット切替えコンピュータ・システムのマルチサイズ・バス結合システム
US5935226A (en) * 1997-03-20 1999-08-10 Micron Electronics, Inc. Method and apparatus for issuing transaction requests to a target device in accordance with the state of connection between the portable computer and the target device
JP2003223412A (ja) * 2002-01-30 2003-08-08 Oki Electric Ind Co Ltd 半導体集積回路
KR100449721B1 (ko) * 2002-05-20 2004-09-22 삼성전자주식회사 서로 다른 데이터 버스 폭을 갖는 장치들을 위한인터페이스 및 이를 이용한 데이터 전송방법
US7264512B2 (en) * 2005-12-21 2007-09-04 International Business Machines Corporation PCI express connector

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4456956A (en) * 1981-08-24 1984-06-26 Data General Corp. Method and apparatus for controlling access of a network transmission bus between a plurality of spaced apart computer stations
US4453215A (en) * 1981-10-01 1984-06-05 Stratus Computer, Inc. Central processing apparatus for fault-tolerant computing
US4680674A (en) * 1984-07-16 1987-07-14 Moore Fergus E Modular computer system with integral electronic bus
JPS61175845A (ja) * 1985-01-31 1986-08-07 Toshiba Corp マイクロプロセツサシステム
BG39765A1 (en) * 1985-02-14 1986-08-15 Turlakov Device for connecting 8- degree and 16- degree modules to 16- degree microprocessor system
JPS6226561A (ja) * 1985-07-26 1987-02-04 Toshiba Corp パ−ソナルコンピユ−タ
US4882702A (en) * 1986-03-31 1989-11-21 Allen-Bradley Company, Inc. Programmable controller with I/O expansion module located in one of I/O module positions for communication with outside I/O modules
JP2886856B2 (ja) * 1986-04-09 1999-04-26 株式会社日立製作所 二重化バス接続方式
US4788658A (en) * 1986-07-03 1988-11-29 Hanebuth Charles E Apparatus for connecting computer components
US5014186A (en) * 1986-08-01 1991-05-07 International Business Machines Corporation Data-processing system having a packet transfer type input/output system
US4769764A (en) * 1986-08-11 1988-09-06 Isaac Levanon Modular computer system with portable travel unit
US5014236A (en) * 1988-01-29 1991-05-07 International Business Machines Corporation Input/output bus expansion interface
US5148389A (en) * 1988-04-05 1992-09-15 Convergent Technologies, Inc. Modular expansion bus configuration
DE3818025A1 (de) * 1988-05-24 1989-11-30 Ming Zhu Funktionerweiterungseinrichtung fuer einen pc

Also Published As

Publication number Publication date
KR920008574A (ko) 1992-05-28
US5454084A (en) 1995-09-26
JPH04157550A (ja) 1992-05-29
EP0482589A2 (en) 1992-04-29
EP0482589A3 (en) 1992-11-25

Similar Documents

Publication Publication Date Title
KR950000553B1 (ko) 확장 유닛이 접속가능한 컴퓨터 시스템의 버스제어 방법 및 장치
US6029223A (en) Advanced programmable interrupt controller
US5802269A (en) Method and apparatus for power management of distributed direct memory access (DDMA) devices
EP0458304B1 (en) Direct memory access transfer controller and use
US5835791A (en) Versatile connection of a first keyboard/mouse interface and a second keyboard/mouse interface to a host computer
EP1546898B1 (en) Interface integrated circuit device for a usb connection
EP0230664A2 (en) Master slave microprocessor system with virtual memory
EP0464615A2 (en) Microcomputer equipped with DMA controller
CA2124031A1 (en) System Direct Memory Access (DMA) Support Logic for PCI Based Computer System
US5133057A (en) Co-processor for control setting an internal flag register operation mode which controlled a main processor execution mode in a multi-processor system
US5561817A (en) Method of securely controlling direct memory access (DMA) of a shared memory by a DMA device on an expansion board
US5640571A (en) Interrupt steering for a computer system
US4779190A (en) Communication bus interface
KR100385499B1 (ko) 배경모드에서투명한동작을갖는데이타프로세서및그방법
EP0418932B1 (en) Microcomputer having easily testable interrupt controller
US5163145A (en) Circuit for determining between a first or second type CPU at reset by examining upper M bits of initial memory reference
EP0164138B1 (en) Data processing system with a plurality of input/output buses
US5819052A (en) Portable computer which performs bus arbitration using a serial bus
JPH02224140A (ja) 割込試験装置
US4642761A (en) Dedicated I/O serial bit interface with peripheral selection
EP0331487B1 (en) Data transfer control system
US6487614B2 (en) Interface control system for exchanging signals by superposing signals to an existed signal line using low voltage differential signal
US4731748A (en) Pocket computer with means for checking the detachable memory module before and after power interruption
CN101169767B (zh) 访问控制设备及访问控制方法
US4961191A (en) Test circuit for logic circuits

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971222

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee