KR20000073700A - 검출기를 이용한 평형 전력증폭회로 및 증폭방법 - Google Patents

검출기를 이용한 평형 전력증폭회로 및 증폭방법 Download PDF

Info

Publication number
KR20000073700A
KR20000073700A KR1019990017148A KR19990017148A KR20000073700A KR 20000073700 A KR20000073700 A KR 20000073700A KR 1019990017148 A KR1019990017148 A KR 1019990017148A KR 19990017148 A KR19990017148 A KR 19990017148A KR 20000073700 A KR20000073700 A KR 20000073700A
Authority
KR
South Korea
Prior art keywords
signal
detector
amplifying
amplifier
magnitude
Prior art date
Application number
KR1019990017148A
Other languages
English (en)
Other versions
KR100312304B1 (ko
Inventor
이성훈
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019990017148A priority Critical patent/KR100312304B1/ko
Publication of KR20000073700A publication Critical patent/KR20000073700A/ko
Application granted granted Critical
Publication of KR100312304B1 publication Critical patent/KR100312304B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 통신 시스템에서 사용되는 무선 주파수(RF) 대역의 평형 전력증폭회로에서 전력증폭 소자의 증폭특성 조정을 용이하게 하기 위한, 검출기를 이용한 평형 전력증폭회로 및 증폭방법에 관한 것으로서, 본 발명에 의한 증폭장치는, 무선 주파수 대역의 입력신호를 제 1 및 제 2 신호로 분배하는 분배기(210)와, 상기 분배기에 의하여 분배된 상기 제 1 신호를 검출하여 출력하는 제 1 검출기(220), 상기 제 1 검출기를 통해 전달된 상기 제 1 신호를 증폭하는 제 1 증폭단(230), 상기 제 1 증폭단에서 출력된 신호를 검출하여 출력하는 제 2 검출기(240), 상기 분배기에 의하여 분배된 상기 제 2 신호를 검출하여 출력하는 제 3 검출기(250), 상기 제 3 검출기를 통해 전달된 상기 제 2 신호를 증폭하는 제 2 증폭단(260), 상기 제 2 증폭단에서 출력된 신호를 검출하여 출력하는 제 4 검출기(270) 및 상기 제 2 검출기를 통해 전달된 신호와 상기 제 4 검출기를 통해 전달된 신호를 결합하여 출력하는 결합기(280)를 포함하여 이루어진다.

Description

검출기를 이용한 평형 전력증폭회로 및 증폭방법{BALANCE AMPLIFIER CIRCUIT USING DETECTOR AND THEREOF METHOD}
본 발명은 평형 전력증폭회로(Balance Amplifier Circuit) 및 그 증폭방법에 관한 것으로서, 특히 통신 시스템에서 사용되는 무선 주파수(Radio Frequency: RF) 대역의 평형 전력증폭회로에서 전력증폭 소자의 증폭특성 조정을 용이하게 하기 위한, 검출기를 이용한 평형 전력증폭회로 및 방법에 관한 것이다.
통상적으로 무선통신 시스템에서 사용되는 무선 주파수 대역의 증폭기는, 그 최대출력을 크게 하기 위하여, 두 개의 증폭단을 병렬로 연결하여 구성하는 평형증폭기(Balance Amplifier)의 구조를 사용하고 있다. 평형증폭기는 각각의 증폭단이 입력신호의 절반만을 증폭하기 때문에, 전체적인 증폭특성이 일반적인 증폭기에 비하여 개선된다는 장점을 가진다.
도 1 은 종래기술에 의한 평형증폭기의 구성도를 나타낸 것으로서, 도시된 바와 같이, 무선 주파수 대역의 입력신호를 2개의 경로로 분배하는 분배기(110)와; 상기 분배기(110)에 의하여 분배된 신호중 하나인 제 1 신호를 증폭하는 제 1 증폭단(120); 상기 분배기(110)에 의하여 분배된 신호중 다른 하나인 제 2 신호를 증폭하는 제 2 증폭단(130); 및 상기 제 1 증폭단(120)의 출력과 상기 제 2 증폭단(130)의 출력을 결합하여 출력하는 결합기(140)로 구성된 것으로서, 이의 작용 및 효과에 대하여 설명하면 다음과 같다.
상기 제 1 증폭단(120)과 제 2 증폭단(130)은 각각 상기 분배기(110)와 연결되는 제 1 정합회로(122)(132)와, 상기 제 1 정합회로(122)(132)를 통해 전달된 신호를 증폭하는 트랜지스터(124)(134) 및 상기 트랜지스터(124)(134)에 의하여 증폭된 신호를 상기 결합기(140)로 전달하는 제 2 정합회로(126)(136)로 구성된다.
상기된 바와 같이 구성되는 평형증폭기는, 입력단과 출력단에 각각 3dB 결합기(110)와 분배기(140)를 사용함으로써, 입력신호를 1/2로 분배하고, 제 1 및 제 2 증폭단(120)(130)에서 증폭된 신호를 결합한다.
이때 상기 각 증폭단(120)(130)은, 다수의 수동소자(passive element)로 구성되며 소자별 임피던스 정합을 위한 정합회로(122)(126)(132)(136)를 조정하여, 상기 트랜지스터(124)(134)가 특정한 주파수 영역에서 동작하도록 한다.
상기와 같이 동작하는 평형증폭기에 있어서, 종래기술에 의한 평형증폭기의 조정방법은 두가지로 나뉘어진다. 종래기술에 의한 제 1 조정방법은, 먼저 분배기나 결합기에 연결되지 않은채 독립적으로 동작하는 두개의 증폭단의 입력과 출력을 각각 측정함으로써, 각 증폭단이 특정한 주파수 영역에서 양호한 증폭기능을 수행하도록 각 증폭단의 위상과 이득을 각각 조정한다. 그 다음, 상기 두 증폭단을 분배기와 결합기에 각각 연결하고 전체적인 평형증폭기의 입력과 출력을 측정함으로써, 평형증폭기가 정상적으로 동작하는지를 다시 확인한다.
그러나 상기의 제 1 조정방법은, 각 증폭단을 조정한 다음, 조정된 상기 각 증폭단을 분배기와 결합기에 연결하고 전체적인 평형증폭기의 기능을 다시 확인해야 한다는 불편함이 있었다.
그러므로 상기의 불편함을 해결하기 위한 종래기술에 의한 평형증폭기의 제 2 조정방법은, 두개의 증폭단을 분배기와 결합기에 연결한 다음, 전체적인 평형증폭기의 입력과 출력을 측정함으로써, 평형 증폭기가 특정한 주파수 영역에서 양호한 증폭기능을 수행하도록, 각 증폭단의 위상과 이득을 조정한다.
상기의 제 2 조정방법은, 상기 제 1 조정방법에 비하여 시험의 단계는 간단해지지만, 전체적인 평형증폭기의 출력만을 측정하여 각 증폭단의 이득을 조정하기 때문에, 두 증폭단에서 각각 출력된 신호크기 간의 차이로 인한 손실이 발생하여 전체적인 평형증폭기의 출력이 오히려 감소하게 될 수 있었으며, 게다가 상기 출력신호크기간의 차이가 매우 큰 경우, 한쪽 증폭단의 트랜지스터에 과다한 부하를 주게 될 수 있었다.
즉, 종래 기술에 의한 평형증폭기는 두 증폭단을 분배기와 결합기에 연결한 다음에는, 상기 두 증폭기의 입력과 출력을 각각 측정할 수 없었다는 문제점이 있었다.
따라서 상기한 바와 같이 동작되는 종래 기술의 문제점을 해결하기 위하여 창안된 본 발명의 목적은, 평형증폭기의 전체적인 특성조정을 용이하게 하기 위하여, 두개의 증폭단을 분배기와 결합기에 연결한 상태에서, 각 증폭단으로 입력되는 신호와 각 증폭단에서 출력하는 신호를 검출할 수 있는 검출기를 포함하는, 검출기를 이용한 평형 전력증폭회로 및 증폭방법을 제공하는 것이다.
도 1 은 종래기술에 의한 평형증폭기의 구성도.
도 2 는 본 발명에 의하여 검출기를 이용한 평형 전력증폭회로 구성의 일 실시예.
<도면의 주요 부분에 대한 부호의 설명>
110 : 분배기 120,130 : 증폭단
122,126,132,136 : 정합회로 124,134 : 트랜지스터
140 : 결합기 210 : 분배기
220,240,250,270 : 검출기 230,260 : 증폭단
232,236,262,264 : 정합회로 234,264 : 트랜지스터
280 : 결합기 290 : 부하
상기한 바와 같은 목적을 달성하기 위하여 창안된 본 발명에 따른 결합기를 이용한 평형 전력증폭회로의 실시예는,
무선 주파수 대역의 입력신호를 제 1 및 제 2 신호로 분배하는 분배기(210)와;
상기 분배기에 의하여 분배된 신호중 하나인 상기 제 1 신호를 검출하여 출력하는 제 1 검출기(220);
상기 제 1 검출기를 통해 전달된 상기 제 1 신호를 증폭하는 제 1 증폭단(230);
상기 제 1 증폭단에서 출력된 신호를 검출하여 출력하는 제 2 검출기(240);
상기 분배기에 의하여 분배된 신호중 다른 하나인 상기 제 2 신호를 검출하여 출력하는 제 3 검출기(250);
상기 제 3 검출기를 통해 전달된 상기 제 2 신호를 증폭하는 제 2 증폭단(260);
상기 제 2 증폭단에서 출력된 신호를 검출하여 출력하는 제 4 검출기(270); 및
상기 제 2 검출기를 통해 전달된 신호와 상기 제 4 검출기를 통해 전달된 신호를 결합하여 출력하는 결합기(280)를 포함하여 구성된다.
본 발명에 따른 결합기를 이용한 평형 전력증폭회로의 증폭방법의 실시예는,
신호원으로부터 입력된 입력신호를 제 1 신호 및 제 2 신호로 분배하는 단계와;
제 1 검출기에서, 상기 제 1 신호를 검출하여 출력하는 단계;
제 1 증폭단에서 상기 제 1 신호를 증폭하는 단계;
제 2 검출기에서, 상기 제 1 증폭단에서 증폭된 신호를 검출하여 출력하는 단계;
제 3 검출기에서, 상기 제 2 신호를 검출하여 출력하는 단계;
제 2 증폭단에서 상기 제 2 신호를 증폭하는 단계;
제 4 검출기에서, 상기 제 2 증폭단에서 증폭된 신호를 검출하여 출력하는 단계; 및
결합기에서, 상기 제 1 및 제 2 증폭단에서 증폭된 두 신호를 결합하여 출력하는 단계를 포함하여 이루어진다.
본 발명은 평형증폭기의 증폭특성 조정을 용이하게 하기 위하여, 두 개의 증폭단으로 입력되는 신호를 검출하는 입력신호 검출기와, 두 개의 증폭단으로부터 출력되는 신호를 검출하는 출력신호 검출기를 추가로 포함하는 평형 전력증폭회로 및 방법에 대한 것이다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대한 동작 원리를 상세히 설명한다.
도 2 는 본 발명에 의하여 검출기를 이용한 평형 전력증폭회로 구성의 일 실시예를 나타낸 것으로서, 도시한 바와 같이, 무선 주파수 대역의 입력신호를 제 1 및 제 2 경로로 분배하는 분배기(210)와; 상기 분배기(210)에 의하여 분배된 신호중 하나인 상기 제 1 신호를 검출하는 제 1 검출기(220); 상기 제 1 검출기를 통해 전달된 제 1 신호를 증폭하는 제 1 증폭단(230); 상기 제 1 증폭단(120)에서 출력된 신호를 검출하는 제 2 검출기(240); 상기 분배기(110)에 의하여 분배된 신호중 다른 하나인 상기 제 2 신호를 검출하는 제 3 검출기(250); 상기 제 3 검출기를 통해 전달된 제 2 신호를 증폭하는 제 2 증폭단(260); 상기 제 2 증폭단(260)에서 출력된 신호를 검출하는 제 4 검출기(270); 및 상기 제 2 검출기(240)를 통해 전달된 신호와 상기 제 4 검출기(270)를 통해 전달된 신호를 결합하여 출력하는 결합기(280)로 구성된 것으로서, 이의 작용 및 효과에 대하여 설명하면 다음과 같다.
상기 제 1 증폭단(230)은 상기 제 1 검출기(220)에 연결된 제 1 정합회로(232)와, 상기 제 1 정합회로(232)를 통해 전달된 신호를 증폭하는 제 1 트랜지스터(234) 및 상기 제 1 트랜지스터(234)에 의하여 증폭된 신호를 상기 제 2 검출기로 전달하는 제 2 정합회로(126)로 구성된다.
또한 상기 제 2 증폭단(260)은 상기 제 3 검출기(250)에 연결된 제 3 정합회로(262)와, 상기 제 3 정합회로(262)를 통해 전달된 신호를 증폭하는 제 2 트랜지스터(264) 및 상기 제 2 트랜지스터(264)에 의하여 증폭된 신호를 상기 제 4 검출기(270)로 전달하는 제 4 정합회로(136)로 구성된다.
상기와 같이 구성된 평형 전력증폭회로를 조정하기 위해서는, 상기 결합기(280)에 부하(290)를 연결하여, 결합기(280)로부터 출력된 신호가 부하(290)를 통해 접지로 흐르도록 한다.
상기의 평형 전력증폭회로는, 입력단과 출력단에 각각 3dB 결합기(210)와 분배기(280)를 사용함으로써, 입력신호를 1/2로 분배하고 또한 제 1 및 제 2 증폭단(230)(260)에서 증폭된 신호를 결합한다.
이때 상기 각 증폭단(230)(260)은, 다수의 수동소자(passive element)로 구성되는 상기 제 1 내지 제 4 정합회로(232)(236)(262)(266)를 조정하여, 상기 제 1 및 제 2 트랜지스터(234)(264)가 특정한 주파수 영역에서 동작하도록 한다.
상기 평형 전력증폭회로로 입력된 신호는 상기 분배기(210)에서 제 1 및 제 2 신호로 분리되며, 상기 분리된 제 1 및 제 2 신호는 각각 제 1 및 제 2 증폭단(230)(260)에서 증폭된다. 제 1 및 제 2 증폭단(230)(260)에서 각각 증폭된 제 1 및 제 2 신호는 상기 결합기(280)에서 결합된 다음, 종단에 연결된 부하(290)로 흐른다.
이때, 상기 제 1 및 제 2 검출기(220)(240)는 제 1 증폭단(230)의 입력신호와 출력신호를 각각 검출하며, 제 3 및 제 4 검출기(250)(270)는 제 2 증폭단(260)의 입력신호와 출력신호를 각각 검출한다.
상기 제 1 및 제 2 증폭단(230)(260)의 증폭특성(위상 및 이득)이 동일하도록 하기 위해서, 사용자는 상기 제 1 내지 제 4 검출기(220)(240)(250)(270)에 스펙트럼 분석기를 각각 연결하고, 상기 스펙트럼 분석기를 사용하여 상기 각 검출기가 검출한 신호의 크기를 측정한다.
예를 들어, 제 1 증폭단(230)의 증폭특성을 조정하기 위하여, 사용자는 상기 제 1 검출기(220)의 포트(1)와 제 2 검출기(240)의 포트(2)에 스펙트럼 분석기를 각각 연결하고, 상기 스펙트럼 분석기를 사용하여 제 1 증폭단(230)의 입력신호와 출력신호의 크기를 측정한다.
측정된 입력신호와 출력신호의 크기를 비교하면 상기 제 1 증폭단(230)의 증폭특성을 알 수 있으므로, 사용자는 상기 측정된 입력신호와 출력신호의 크기를 비교한 결과를 이용하여 제 1 증폭단(230)의 제 1 및 제 2 정합회로(232)(236)를 조정함으로써, 제 1 증폭단(230)의 증폭특성을 조정한다.
또한, 제 2 증폭단(260)의 증폭특성을 조정하기 위하여, 사용자는 상기 제 3 검출기(250)의 포트(3)와 제 4 검출기(270)의 포트(4)에 스펙트럼 분석기를 각각 연결하고, 상기 스펙트럼 분석기를 사용하여 제 2 증폭단(260)의 입력신호와 출력신호의 크기를 측정한다.
측정된 입력신호와 출력신호를 비교하면 상기 제 2 증폭단(260)의 증폭특성을 알 수 있으므로, 사용자는 상기 측정된 입력신호와 출력신호를 비교한 결과를 이용하여 제 2 증폭단(260)의 제 3 및 제 4 정합회로(262)(266)를 조정함으로써, 제 2 증폭단(260)의 증폭특성을 조정한다.
이때 사용자는 제 1 증폭단(230)과 제 2 증폭단(260)에서의 비교결과를 이용하여, 두 증폭단(230)(260)의 증폭위상과 증폭이득이 동일하게 되도록, 두 증폭단(230)(260)의 증폭특성을 조정한다.
두 증폭단(230)(260)의 증폭특성을 조정하고 나면, 사용자는 상기 평형 전력증폭회로 전체의 증폭특성을 측정한다. 이를 위하여 사용자는 상기 결합기(280)에 연결된 부하(290)를 제거하고, 대신 감쇄기와 스펙트럼 분석기를 상기 결합기(280)에 연결한 다음, 상기 평형 전력증폭회로의 최종 출력신호를 측정한다. 상기 감쇄기는 상기 결합기(280)에서 출력된 신호의 크기를, 상기 스펙트럼 분석기에서 측정할 수 있을 정도의 범위로 감쇄시키기 위한 것이다.
측정된 최종 출력신호의 크기는, 상기 평형 전력증폭회로로 최초입력된 입력신호의 크기와 비교된다. 이때 최종 출력신호의 크기를 계산하는 방법의 예에 대하여 설명하면 다음과 같다.
상기 제 1 및 제 2 증폭단(230)(260)의 이득이 G[dB]로서 동일하고, 상기 분배기(210)의 손실이 L1[dB]이고 상기 결합기(280)의 손실이 L2[dB]이고, 상기 제 1 및 제 2 증폭단(230)(260)의 신호크기의 차이에 의하여 발생되는 손실이 D[dB]이며, 상기 평형 전력증폭회로로 입력된 신호의 크기를 I[dBm]라고 할 때, 상기 평형 전력증폭회로의 최종 출력신호는 수학식 1과 같다.
최종 출력신호 = I - (L1+L2) - D + G
상기된 바와 같이 최종 출력신호는 수학식 1에 의하여 결정되는데, 상기에서 설명한 바와 같이, 제 1 내지 제 4 검출기(220)(240)(250)(270)를 사용하여, 상기 제 1 및 제 2 증폭단(230)(260)의 증폭특성을 동일하게 조정하면, 두 증폭단(230)(260)의 신호크기의 차이에 의한 상기 손실 D가 작아지게 된다.
상기 손실 D가 작아지면, 수학식 1에 의하여, 최종 출력신호는 증가하게 된다. 또한, 측정된 최종 출력신호를 알고 있다면, 상기 손실 D는 계산될 수 있다.
이상에서 상세히 설명한 바와 같이 동작하는 본 발명에 있어서, 개시되는 발명중 대표적인 것에 의하여 얻어지는 효과를 간단히 설명하면 다음과 같다.
본 발명은, 무선 주파수 통신 시스템에서 사용되는 평형증폭기의 특성을 조정함에 있어서, 두 개의 증폭단이 분배기와 결합기와 연결된 상태에서 각 증폭단의 입력신호와 출력신호를 검출할 수 있도록 평형 전력증폭회로내에 삽입된 입/출력신호 검출기를 이용함으로써 정합회로의 특성을 용이하게 조정할 수 있다.
그러므로 본 발명은, 각 증폭단의 특성을 별도로 조정함으로써 발생되는 증폭단 간의 신호크기의 차이를 줄임으로써, 평형증폭기의 특성을 효율적으로 조정할 수 있다는 효과가 있다.

Claims (15)

  1. 무선 주파수 대역의 입력신호를 제 1 및 제 2 신호로 분배하는 분배기와;
    상기 분배기에 의하여 분배된 상기 제 1 신호를 검출하여 출력하는 제 1 검출기;
    상기 제 1 검출기를 통해 전달된 상기 제 1 신호를 증폭하는 제 1 증폭단;
    상기 제 1 증폭단에서 출력된 신호를 검출하여 출력하는 제 2 검출기;
    상기 분배기에 의하여 분배된 상기 제 2 신호를 검출하여 출력하는 제 3 검출기;
    상기 제 3 검출기를 통해 전달된 상기 제 2 신호를 증폭하는 제 2 증폭단;
    상기 제 2 증폭단에서 출력된 신호를 검출하여 출력하는 제 4 검출기; 및
    상기 제 2 검출기를 통해 전달된 신호와 상기 제 4 검출기를 통해 전달된 신호를 결합하여 출력하는 결합기를 포함하는, 검출기를 이용한 평형 전력증폭회로.
  2. 제 1 항에 있어서, 상기 제 1 증폭단과 상기 제 2 증폭단은, 서로 병렬로 연결된, 검출기를 이용한 평형 전력증폭회로.
  3. 제 2 항에 있어서, 상기 제 1 및 제 2 증폭단의 각각은,
    정합회로와;
    상기 정합회로의 후단에 직렬로 연결되며, 상기 정합회로를 통해 전달된 신호를 증폭하는 트랜지스터; 및
    상기 트랜지스터의 후단에 직렬로 연결되며, 상기 트랜지스터에 의하여 증폭된 신호를 상기 검출기로 전달하는 정합회로를 포함하는, 검출기를 이용한 평형 전력증폭회로.
  4. 제 3 항에 있어서, 상기 제 1 내지 제 4 검출기에 각각 연결되어, 상기 제 1 내지 제 4 검출기가 검출한 상기 제 1 및 제 2 증폭단의 입력신호와 출력신호의 크기를 각각 측정하는 측정수단과;
    상기 측정수단에 의하여 측정된 상기 각 증폭단의 입력신호와 출력신호의 크기를 비교하고, 그 비교결과를 사용하여 상기 각 증폭단내의 두 정합회로를 조정함으로써, 상기 각 증폭단의 증폭특성을 조정하는 조정수단을 추가로 포함하는, 검출기를 이용한 평형 전력증폭회로.
  5. 제 4 항에 있어서, 상기 측정수단은 스펙트럼 분석기인, 검출기를 이용한 평형 전력증폭회로.
  6. 제 5 항에 있어서, 상기 제 1 내지 제 4 검출기 각각은, 일측이 상기 제 1 내지 제 4 검출기 각각에 연결되고 다른 일측은 접지되어 있는 특정한 저항값을 가지는 저항을 포함하는, 검출기를 이용한 평형 전력증폭회로.
  7. 제 6 항에 있어서, 일측은 상기 결합기에 연결되고 다른 일측은 접지되어 있는 부하를 추가로 포함하는, 검출기를 이용한 평형 전력증폭회로.
  8. 제 7 항에 있어서, 상기 부하는 특정한 저항값을 가지는 저항인, 검출기를 이용한 평형 전력증폭회로.
  9. 신호원으로부터 입력된 입력신호를 제 1 신호 및 제 2 신호로 분배하는 단계와;
    제 1 검출기에서 상기 제 1 신호를 검출하여 출력하는 단계;
    제 1 증폭단에서 상기 제 1 신호를 증폭하는 단계;
    제 2 검출기에서, 상기 제 1 증폭단에서 증폭된 신호를 검출하여 출력하는 단계;
    제 3 검출기에서 상기 제 2 신호를 검출하여 출력하는 단계;
    제 2 증폭단에서 상기 제 2 신호를 증폭하는 단계;
    제 4 검출기에서, 상기 제 2 증폭단에서 증폭된 신호를 검출하여 출력하는 단계; 및
    결합기에서, 상기 제 1 및 제 2 증폭단에서 증폭된 두 신호를 결합하여 출력하는 단계를 포함하는, 검출기를 이용한 평형 전력증폭회로의 증폭방법.
  10. 제 9 항에 있어서, 증폭단에서 신호를 증폭하는 상기 단계는,
    하나의 트랜지스터와 상기 트랜지스터를 사이에 두고 서로 직렬로 연결된 2개의 정합회로를 포함하여 구성된 증폭단에서 신호를 증폭하는, 검출기를 이용한 평형 전력증폭회로의 증폭방법.
  11. 제 10 항에 있어서, 상기 검출하여 출력하는 단계 이후, 상기 제 1 신호의 크기와 상기 제 1 증폭단에서 증폭된 신호의 크기와, 상기 제 2 신호의 크기와 상기 제 2 증폭단에서 증폭된 신호의 크기를 각각 측정하는 단계와;
    상기 제 1 신호와 상기 제 1 증폭단에서 증폭된 신호의 크기 및 상기 제 2 신호와 상기 제 2 증폭단에서 증폭된 신호의 크기를 각각 비교하는 단계; 및
    상기 비교결과를 이용하여, 상기 제 1 증폭단과 제 2 증폭단의 증폭특성을 조정하는 단계를 추가로 포함하는, 검출기를 이용한 평형 전력증폭회로의 증폭방법.
  12. 제 11 항에 있어서, 상기 제 1 증폭단과 제 2 증폭단의 증폭특성을 조정하는 단계는,
    상기 비교 결과를 사용하여, 상기 제 1 증폭단의 증폭특성과 상기 제 2 증폭단의 증폭특성이 동일하게 되도록, 상기 제 1 증폭단과 제 2 증폭단의 증폭특성을 조정하는, 검출기를 이용한 평형 전력증폭회로의 증폭방법.
  13. 제 12 항에 있어서, 신호의 크기를 측정하는 상기 단계는,
    상기 각각의 검출기에 연결된 스펙트럼 분석기를 사용하여 상기 각각의 신호의 크기를 측정하는, 검출기를 이용한 평형 전력증폭회로의 증폭방법.
  14. 제 13 항에 있어서, 상기 제 1 증폭단과 상기 제 2 증폭단의 증폭특성을 조정한 이후, 상기 결합기에서 출력된 신호의 크기를 측정하는 단계와;
    상기 결합기에서 출력된 신호의 크기를 상기 신호원으로부터 입력된 입력신호의 크기와 비교함으로써, 상기 평형 전력증폭회로 전체의 증폭특성을 판단하는, 검출기를 이용한 평형 전력증폭회로의 증폭방법.
  15. 제 14 항에 있어서, 신호의 크기를 측정하는 상기 단계는,
    상기 결합기의 후단에 직렬로 연결된 감쇄기 및 스펙트럼 분석기를 사용하여, 상기 결합기에서 출력된 신호의 크기를 측정하는, 검출기를 이용한 평형 전력증폭회로의 증폭방법.
KR1019990017148A 1999-05-13 1999-05-13 검출기를 이용한 평형 전력증폭회로 및 증폭방법 KR100312304B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990017148A KR100312304B1 (ko) 1999-05-13 1999-05-13 검출기를 이용한 평형 전력증폭회로 및 증폭방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990017148A KR100312304B1 (ko) 1999-05-13 1999-05-13 검출기를 이용한 평형 전력증폭회로 및 증폭방법

Publications (2)

Publication Number Publication Date
KR20000073700A true KR20000073700A (ko) 2000-12-05
KR100312304B1 KR100312304B1 (ko) 2001-11-03

Family

ID=19585265

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990017148A KR100312304B1 (ko) 1999-05-13 1999-05-13 검출기를 이용한 평형 전력증폭회로 및 증폭방법

Country Status (1)

Country Link
KR (1) KR100312304B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101283850B1 (ko) * 2011-05-17 2013-07-08 광운대학교 산학협력단 전력 발진기

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101283850B1 (ko) * 2011-05-17 2013-07-08 광운대학교 산학협력단 전력 발진기

Also Published As

Publication number Publication date
KR100312304B1 (ko) 2001-11-03

Similar Documents

Publication Publication Date Title
CN102281113B (zh) 通信中继装置及其驻波比检测装置和方法
US7680467B2 (en) Distortion compensating amplifier
JPH0878965A (ja) フィードフォワード増幅器
JP2002217847A (ja) ダイナミック・レンジを拡大するための装置及び方法
JPH07176965A (ja) 電力レベル制御用の方向性検波装置
JP2004173231A (ja) ドハティ増幅器を用いた信号増幅装置
US20090179704A1 (en) Load insensitive balanced power amplifier and related operating method
US9148100B2 (en) Parallel amplifier architecture with feedback control based on reflected signal strength
US8416018B2 (en) Variable frequency amplifier
JP2002076952A (ja) 漏洩電力比検出回路および移動通信端末の制御回路
US9288131B2 (en) Signal combining apparatus
US7010284B2 (en) Wireless communications device including power detector circuit coupled to sample signal at interior node of amplifier
KR100312304B1 (ko) 검출기를 이용한 평형 전력증폭회로 및 증폭방법
EP2879300A1 (en) Antenna system of a radio microphone
JP2004286632A (ja) Vswrモニタ回路
KR100809511B1 (ko) 이동통신 중계기용 pim 신호 감시시스템 및 그을 이용한pim 신호 감시방법
US20230188175A1 (en) Chipset agnostic front-end module for digital pre-distortion
JP2001237651A (ja) 電力増幅装置
CN103873005B (zh) 射频信号源及其工作方法
EP1965491A1 (en) Radio frequency power control circuit
JP4259143B2 (ja) フィードフォワード増幅器
JPH0573576U (ja) アンテナ監視装置
KR100583235B1 (ko) 시분할 복신 시스템에서 송신신호 제거를 통한 송수신분리도 개선장치
KR200211726Y1 (ko) 모의 실험용 기지국 무선주파수 수신장치
JPH03198514A (ja) 故障検出回路付増幅回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080903

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee