KR20000028664A - 호 동안의 오정렬을 방지하는 다중 탐색 윈도우를 갖는확산 스펙트럼 수신기 - Google Patents

호 동안의 오정렬을 방지하는 다중 탐색 윈도우를 갖는확산 스펙트럼 수신기 Download PDF

Info

Publication number
KR20000028664A
KR20000028664A KR1019990039180A KR19990039180A KR20000028664A KR 20000028664 A KR20000028664 A KR 20000028664A KR 1019990039180 A KR1019990039180 A KR 1019990039180A KR 19990039180 A KR19990039180 A KR 19990039180A KR 20000028664 A KR20000028664 A KR 20000028664A
Authority
KR
South Korea
Prior art keywords
signal
rake
spread spectrum
rake fingers
despread
Prior art date
Application number
KR1019990039180A
Other languages
English (en)
Other versions
KR100307888B1 (ko
Inventor
미우라데쯔야
Original Assignee
가네꼬 히사시
닛본 덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본 덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR20000028664A publication Critical patent/KR20000028664A/ko
Application granted granted Critical
Publication of KR100307888B1 publication Critical patent/KR100307888B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/70754Setting of search window, i.e. range of code offsets to be searched
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/7117Selection, re-selection, allocation or re-allocation of paths to fingers, e.g. timing offset control of allocated fingers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70707Efficiency-related aspects
    • H04B2201/70709Efficiency-related aspects with discontinuous detection

Abstract

확산 스펙트럼 수신기는 확산 스펙트럼 신호를 수신하기 위한 다수의 레이크 핑거(rake fingers)를 포함한다. 각각의 레이크 핑거는 역확산 코드를 사용하여 확산 스펙트럼 신호를 역확산시킨다. 레이크 합성기는 레이크 핑거들의 출력을 합성한다. 제어 회로는 중분값들의 각각의 타이밍 오프셋들에서 제1 비트 시퀀스의 역확산 코드들을 레이크 핑거들로 설정하여 연속적인 레이크 핑거들 간에 1칩 간격의 타이밍 차이가 존재하도록 한다. 다음에, 제어 회로는 호 처리 신호의 탐색 시에 타이밍 오프셋들을 연속적으로 변화시킨다. 호 처리 신호가 수신된 것을 나타내는 레이크 합성기의 출력에 응답하여, 제어 회로는 기준에 관한 타이밍 오프셋을 결정하고, 정보 신호를 수신하도록 결정된 타이밍 오프셋을 기초로 하여 증분값들의 각각의 타이밍 오프셋들에서 제2 비트 시퀀스의 역확산 코드들을 레이크 핑거로 설정한다. 만일 수신기가 정보 신호의 올바른 타이밍을 상실한다면, 제어 회로는 상실도니 신호의 탐색 시에 레이크 핑거들의 각각의 타이밍 오프셋들을 연속적으로 변화시킨다.

Description

호 동안의 오정렬을 방지하는 다중 탐색 윈도우를 갖는 확산 스펙트럼 수신기{SPREAD SPECTRUM RECEIVER HAVING MULTIPLE SEARCH WINDOWS TO PREVENT MISALIGNMENT DURING CALL}
본 발명은 일반적으로 확산 스펙트럼 통신 시스템에 관한 것이며, 특히 짧은 시간 주기 내에서 동기를 설정할 수 있는 이동 통신 시스템용 확산 스펙트럼 수신기에 관한 것이다.
확산 스펙트럼 통신 시스템에 있어서, 복수의 레이크 핑거와 이 레이크 핑거들의 출력을 합성하는 레이크 합성기로 구성된 레이크 수신기는 공지되어 있다. 각각의 레이크 핑거는 수신된 확산 스펙트럼 신호와 다른 레이크 핑거들의 역확산 코드들과 동일한 비트 시퀀스의 역확산 코드 (또는 의사 잡음열)간의 상관을 검출하는 역확산 회로를 포함한다. 각각의 레이크 핑거의 역확산 코드는 코드의 기준 타이밍에 대해 오프셋되어 모든 레이크 핑거들의 오프셋 값들은 칩 간격 만큼 증가적으로 다르게 된다. 모든 레이크 핑거들의 오프셋값들은 송신된 신호의 올바른 수신 타이밍의 탐색 시에 연속적으로 변화되어 레이크 핑거들 중 하나에서 역확산 코드가 결국 송신된 신호의 기준 타이밍과 일치하게 될 것이다. 이러한 타이밍 탐색 시에 사용되는 처리는 신속한 탐색을 보장하는 다중 윈도우 기술일 것이다.
종래의 CDMA (코드 분할 다중 접속) 이동 통신 시스템에서, 다중 윈도우 기술은 제어 채널과 타이밍을 신속하게 설정하기 위해 채용된다. 그러나, 제어 채널과의 타이밍이 설정될 때, 레이크 핑거들 중 선정된 하나를 선택하고 이 선택된 레이크 핑거를 할당된 통신 채널의 PN 코드를 사용하여 설정하는 것이 일반적이다. 다음에, 이 선택된 레이크 핑거는 제어 채널을 사용하여 설정된 타이밍으로부터 결정도니 타이밍 오프셋 값으로 설정된다. 따라서, 접속이 설정될 때, 선택된 레이크 핑거가 할당된 통신 채널 상에서 송신된 음성 신호와 동기를 즉시 설정할 수 있다.
다중 윈도우 모드 동작은 짧은 호 설정 시간(call-setup time) 동안에만 계속되므로, 호들이 다중 윈도우 레이크 수신기 구성을 공유하고 개개의 호들에 대해 단일 윈도우 역확산 회로를 할당함으로써 절약할 수 있다. 그러나, 만일 수신기가 올바른 타이밍의 트랙을 상실한다면, 단일 탐색 윈도우를 사용하여 상싫된 신호에 대한 추적을 개시한다. 이러한 오정렬 조건은 이동국이 빠르게 여러 장소를 이동하거나 음성 신호의 전계 강도가 페이딩(fading)으로 인해 급격하게 하강하는 경우에 발생할 수 있다. 단일 윈도우 탐색으로 인해, 동기를 재설정하는 것은 장시간이 걸린다.
그러므로, 본 발명의 목적은 호 동안에 타이밍 오정렬을 방지하는 확산 스펙트럼 신호를 수신하기 위한 수신기 및 방법을 제공하는 것이다.
본 발명의 제1 특징에 따르면, 확산 스펙트럼 신호를 수신하며, 역확산 코드를 사용하여 확산 스펙트럼 신호를 역확산시키기 위한 역확산 회로, 레이크 핑거들의 출력 신호들을 합성하기 위한 레이크 합성기, 및 제어 회로를 각각 포함하는 복수의 페이크 핑거를 포함하는 확산 스펙트럼 수신기가 제공된다. 제어 회로는 연속적인 레이크 핑거들 간에 1칩 간격의 타이밍 차이가 존재하도록 증분값들의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드들을 레이크 핑거들에 설정하는 기능과, 호 처리 신호를 수신하도록 각각의 타이밍 오프셋들을 연속적으로 변화시키는 기능을 갖는다. 호 처리 신호가 수신된 것을 나타내는 레이크 합성기의 출력에 응답하여, 제어 회로는 수신된 호 처리 신호의 타이밍 오프셋을 결정하고, 정보 신호를 수신하기 위해 결정된 타이밍 오프셋을 기초로 하여 각각의 타이밍 오프셋들에서 제2 비트 열의 역확산 코드들을 레이크 핑거들에 설정한다. 제어 회로는 정보 신호가 상실된 것을 나타내는 레이크 합성기의 출력에 응답하여 제2 비트 열의 역확산 코드들의 각각의 타이밍 오프셋들을 연속적으로 변화시키도록 설계될 수 있다.
제2 특징에 따르면, 본 발명은 확산 스펙트럼 신호를 수신하기 위한 복수의 레이크 핑거와, 레이크 핑거들의 출력 신호들을 합성하기 위한 레이크 합성기를 포함하는 확산 스펙트럼 수신기를 제공한다. 각각의 레이크 핑거는 동일한 비트 열의 복수의 역확산 코드를 사용하여 확산 스펙트럼 신호를 역확산시키기 위한 복수의 역확산 회로, 이 복수의 역확산 회로에 각각 연관되며 복수의 역확산 회로의 출력 신호들의 각각의 신호 대 간섭비를 결정하기 위한 복수의 신호 대 간섭 검출 회로, 및 최대 신호 대 간섭비를 갖는 역확산 회로의 출력 신호들 중 하나를 레이크 핑거의 출력 신호로서 선택하기 위한 선택 회로를 포함한다. 제어 회로는 모든 역확산 회로 중 연속적인 역확산 회로들 간에 1칩 간격의 차이가 존재하도록 증분값들의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드를 모든 레이크 핑거의 모든 역확산 회로에 설정하는 기능과, 호 처리 신호를 수신하도록 모든 레이크 핑거의 각각의 타이밍 오프셋들을 연속적으로 변화시키는 기능을 갖는다. 제어 회로는 호 처리 신호가 수신된 것을 나타내는 레이크 합성기의 출력에 응답하며, 수신된 호 처리 신호의 타이밍 오프셋을 결정하고, 정보 신호를 수신하도록 결정된 타이밍 오프셋을 기초로 하여 각각의 타이밍 오프셋들에서 제2 비트 열의 역확산 코드들을 모든 레이크 핑거의 모든 역확산 회로들에 설정한다. 이 제어 회로는 정보 신호가 수신되지 않은 것을 나타내는 레이크 합성기의 출력에 응답하여 모든 레이크 핑거의 역확산 회로에 설정된 제2 비트 열의 역확산 코드들의 각각의 타이밍 오프셋들을 연속적으로 변화시키도록 설계된다.
제3 특징에 따르면, 본 발명은 복수의 레이크 핑거와 레이크 합성기를 사용함으로써 확산 스펙트럼 신호를 수신하는 방법을 제공하는데, 여기서 각각의 레이크 핑거들은 확산 스펙트럼 신호를 수신하고 동일한 비트 열의 역확산 코드를 사용하여 확산 스펙트럼 신호를 역확산시키며, 레이크 합성기는 레이크 핑거들의 출력들을 합성한다. 이 방법은 연속적인 레이크 핑거들 간에 1칩 간격의 타이밍 차이가 존재하도록 증분값들의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드들을 레이크 핑거들에 설정하는 단계, 역확산 코드들의 타이밍 오프셋들을 연속적으로 변화시키는 단계, 호 처리 신호가 수신된 것을 나타내는 레이크 합성기의 출력에 응답하여 타이밍 오프셋을 결정하는 단계, 및 정보 신호를 수신하도록 결정된 타이밍 오프셋을 기초로 하여 상기 증분값들의 각각의 타이밍 오프셋들에서 제2 비트 열의 역확산 코드들을 레이크 핑거들에 설정하는 단계를 포함한다.
제4 특징에 따르면, 본 발명은 확산 스펙트럼 신호를 수신하기 위한 복수의 레이크 핑거와 레이크 합성기를 사용함으로써 확산 스펙트럼 신호를 수신하는 방법을 제공하는데, 여기서 각각의 레이크 핑거는 동일한 비트 열의 복수의 역확산 코드를 사용하여 확산 스펙트럼 신호를 역확산시키기 위한 복수의 역확산 회로, 이 복수의 역확산 회로와 각각 연관되며 역확산 회로의 출력 신호들의 각각의 신호 대 간섭비들을 결정하기 위한 복수의 신호 대 간섭 검출 회로, 및 최대 신호 대 간섭비를 갖는 역확산 회로의 출력 신호들 중 하나를 선택하기 위한 선택 회로를 포함하며, 레이크 합성기는 레이크 핑거들의 선택된 신호들을 합성한다. 이 방법은 모든 역확산 회로 중 연속적인 역확산 회로들 간에 1칩 간격의 타이밍 차이가 존재하도록 증분값들의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드들을 모든 레이크 핑거의 모든 역확산 회로에 설정하는 단계, 호 처리 신호를 수신하도록 모든 레이크 핑거의 각각의 타이밍 오프셋들을 연속적으로 변화시키는 단계, 호 처리 신호가 수신된 것을 나타내는 레이크 합성기의 출력에 응답하여 타이밍 오프셋을 결정하는 단계, 및 정보 신호를 수신하도록 결정도니 타이밍 오프셋을 기초로 하여 상기 증분값들의 각각의 타이밍 오프셋들에서 제2 비트 열의 역확산 코드들을 모든 레이크 핑거의 모든 역확산 회로에 설정하는 단계를 포함한다.
도 1은 본 발명의 한 실시예에 따른 확산 스펙트럼 수신기의 블럭도.
도 2는 도 1의 타이밍 제어기의 동작의 플로우차트.
도 3은 본 발명의 제1 실시예의 탐색 윈도우의 도면.
도 4는 본 발명의 변형 실시예에 따른 확산 스펙트럼 수신기의 블럭도.
도 5는 본 발명의 변형 실시예의 탐색 윈도우의 도면.
<도면의 주요 부분에 대한 부호의 설명>
101 : 레이크 핑거
102 : 레이크 합성기
103 : 디코더
104 : 제어기
105 : 클럭
106 : 가변 지연 회로
107 : 시프트 레지스터
108 : PN 코드 발생기
109 : 메모리
111 : 상관기
112 : 채널 추정기
113 : 복조기
도 1을 참조하면, CDMA(코드 분할 다중 접속) 셀룰러 이동 통신 시스템을 위한 본 발명의 제1 실시예의 확산 스펙트럼 수신기가 도시되어 있다. 이 수신기는 수신된 확산 스펙트럼 RF(무선 주파수) 신호를 대역제한하기 위한 대역통과 필터 (100)를 포함하고 있다. 다수의 레이크 핑거(101)가 각각의 탐색 윈도우를 설정하도록 상이한 채널들에 대해 각각 제공된다. 레이크 핑거들(101)은 대역통과 필터(100)의 출력으로부터 그들의 신호들을 수신하며 그 출력들은 레이크 합성기(102)에서 합성된다. 레이크 합성 신호는 원본 신호를 복원하도록 레이크 합성 신호 상에서 결정을 하는 디코더(103)에 결합된다.
제어기(104)는 레이크 합성기(102)와 디코더(103)의 출력들에 응답하여 동작하도록 제공된다. 클럭 소스(105)는 가변 지연 회로(106)를 통해 칩 간격(T)으로 클럭 펄스의 열을 펄스들이 그 스테이지에 따라 시프트되는 시프트 레지스터(107)에 공급한다. 시프트 레지스터(107)의 스테이지들은 각각 레이크 핑거들(101)에 결합된다. 가변 지연 회로(106)는 소정량의 지연 시간(즉, T)을 유도한다. 의사잡음 (PN) 코드 발생기(108)는 제어기(104)로부터의 명령 신호에 따라 PN 코드를 생성한다.
각각의 레이크 핑거에, 재순환형의 시프트 레지스터(110)가 PN 코드를 수신하고 시프트 레지스터(107)의 대응 스테이지로부터 공급되는 클럭 펄스들에 응답하여 그 스테이지들에 따라 PN 코드를 연속적으로 시프트시키기 위해 제공된다. 시프트 레지스터로부터 시프트된 PN 코드 열은 피드백을 통해 재순환되어 그 입력단에 다시 입력된다. 이 재순환 처리는 저장된 PN 코드가 새로운 PN 코드로 대체될 때까지 반복된다. 이러한 방식으로, 저장된 PN 코드의 오프셋 타이밍이 기준 타이밍에 대해 연속적으로 변화된다.
각각의 레이크 핑거에서, 확산 스펙트럼 신호를 역확산시키기 위해 대역제한 확산 스펙트럼 신호와 저장된 PN 코드 간의 상관이 상관기(111)에 의해 계산된다. 이 상관의 결과는 수신된 확산 스펙트럼 신호의 채널의 특성을 추정하도록 적응 지연선 필터(112)로 구현될 수 있는 채널 추정기(112)에 의해 사용된다. 복조기(113)가 수신된 신호를 복조하기 위해 제공된다.
기지국은 제어 채널 상에서 타이밍 신호를 끊임없이 전송한다. 셀 내의 이동국들은 이 제어 채널을 모니터링한다. 이동국이 호를 설정할 것을 원할 때, 제어 채널의 타이밍 신호를 기초로 한 타이밍에서 제어 채널에 확산 스펙트럼 호 요청 신호를 전송한다.
제어기(104)의 동작은 도 2의 플로우 차트에 따라 진행되어, 제어기가 PN 코드 발생기(108)에 제어 채널의 PN 코드를 생성할 것을 지시하는 단계 201로 시작하여 시프트 레지스터(107)의 중앙 스테이지가 PN 코드의 기준 타이밍에 대응하도록 초기 타이밍 데이타를 가변 지연 회로(106)에 설정 (단계 202)한다. 그러므로, 좌측으로의 시프트 레지스터(107)의 절반은 기준 타이밍에 대해 지연되고 우측으로의 절반은 기준 타이밍에 대해 앞서게 된다. 이러한 방식으로, 모든 레이크 핑거의 역확산 코드들이 증분값들의 각각의 타이밍 오프셋들에서 설정되어 연속적인 레이크 핑거들 간에 1칩 간격의 타이밍 차이가 존재하게 된다.
제어기(104)는 단계 203으로 진행되어 소정의 간격을 대기하고 레이크 합성기(102)의 출력 신호(SRC)가 임계치보다 높은지를 판정하는 단계 204로 진행된다. 만일 그렇지 않다면, 루틴은 단계 204로부터 205로 진행하여 가변 지연 회로(106)가 미리 선택된 지연 시간을 칩 레이트 클럭 펄스들(chip-rate clock pulses)의 열에 도입하도록 한다. 루틴은 단계 205로부터 단계 203으로 복귀하여 소정의 간격을 대기한다. 따라서, 루틴은 임계치가 초과될 때까지 단계들(203, 204, 및 205)을 순환한다. 이는 기준 타이밍이 이동 송신 신호의 가능한 수신 타이밍과 일치할 때 발생한다.
만일 5개의 레이크 핑거가 있다면, 이동 송신 호 요청 신호의 수신 타이밍은 도 3에 도시된 바와 같이 5개의 탐색 윈도우(A, B, C, D, 및 E)의 범위 내에 있을 것이며, 올바른 타이밍이 신속하게 결정될 수 있다. 레이크 합성 신호(SRC)가 임계치를 초과할 때, 이동 송신 호 요청 신호가 수신된 것으로 결정된다. 이 때, 디코더(103)는 호 요청 신호가 수신된 것을 나타내는 신호를 제어기(104)에 공급한다.
이에 응답하여, 제어기(104)는 단계 204로부터 단계 206으로 진행하여 PN 코드의 기준 타이밍에 대해 이동 송신 신호의 수신 타이밍의 오프셋을 결정하고 타이밍 오프셋 데이타를 메모리(109)에 저장한다.
단계 207에서, 제어기(104)는 호 설정 신호를 처리하고 탐색 채널을 요청한 사용자에게 할당한다. 음성 채널이 할당될 때, 루틴은 단계 208로 진행되어 할당된 음성 채널의 PN 코드를 레이크 핑거들(101)에 공급할 것을 PN 코드 발생기(108)에 지시한다.
단계 209에서, 제어기(104)는 메모리(109) 내에 저장된 수신 타이밍 데이타에 따라 가변 지연 회로(106)를 설정한다.
다음에, 제어기(104)는 단계 210으로 진행하여 소정의 간격을 대기하고 레이크 합성기 출력(SRC)이 임계치보다 높은지를 결정한다 (단계 211). 만일 그렇지 않다면, 가변 지연 회로(106)는 미리 선택된 지연 시간을 칩 레이트 클럭 펄스의 열에 도입하도록 지시받는다 (단계 212). 루틴은 단계 212로부터 단계 210으로 복귀하여 소정의 간격을 다시 대기한다. 따라서, 단계들(210, 211, 및 212)은 수신 신호의 설정 타이밍과 실제 타이밍 간에 타이밍 오프셋이 존재한다면 반복될 것이다.
가변 지연 회로(106)는 호 설정 신호의 이전의 수신 타이밍으로 설정되고 동시 탐색이 다중 윈도우 상에서 행해지므로, 정보 신호가 호 설정 과정 직후에 검출될 것이다. 그러므로, 이동 송신 신호의 수신 타이밍이 이동국의 급속한 이동 또는 전파 환경의 심한 변동으로 인해 호 설정 과정 직후에 현저하게 변화한다해도, 수신 타이밍은 여전히 기지국의 다중 탐색 윈도우의 범위 내에 있을 것이다. 그러므로, 대부분의 경우에, 동기 획득(sync acquisition)이 호의 지속 기간 동안에 필수적이지 않게 된다.
만일 이동 송신 신호의 수신 타이밍이 다중 탐색 윈도우의 범위에서 벗어난다면, 획득 과정이 초기화되어야 한다. 이 때문에, 루틴은 단계 211에서 단계 213으로 진행하여 호가 여전이 진행중인지가 검사된다. 만일 그렇다면, 루핀은 단계 213에서 단계 211로 복귀하여 레이크 합성 신호가 임계치보다 높은지가 검사된다. 이러한 범위를 벗어난 조건(out-of-range condition)이 발생한다면, 단계 211에서의 판정이 네거티브가 될 것이고, 루틴은 단계 212를 반복적으로 실행하여 상실된 신호를 검출하기 위해 탐색 윈도우 사이드웨이(search windows sideways)를 이동하도록 소정량이 시프트된다.
종래 기술에 따르면, 올바른 수신 타이밍에 대한 탐색이 취해지는 시간은 대개 수 프레임에서 수십 프레임 (프레임은 10 ms 내지 20 ms 동안 지속)의 범위 내에 있다. 그러나, 본 발명의 탐색 시간은 거의 실질적으로 0이다.
본 발명의 변형 실시예가 도 4에 도시되어 있다. 이 변형례에 따르면, 각각의 레이크 핑거는 한 세트의 시프트 레지스터(400)와 대응하는 세트의 상관기(401)로 구성되어 있다. 시프트 레지스터들(400)은 시프트 레지스터(107)의 연속적인 스테이지들로부터 그들의 타이밍 신호를 수신하고 PN 코드 발생기(108)로부터 PN 코드를 수신하여 이 PN 코드들은 상이한 타이밍으로 레지스터들(400)에서 시프트된다. 입력 확산 스펙트럼 신호와 PN 코드들 간의 상관은 상관기들(401)에 의해 각각 취해지며 그들의 출력들은 선택기(403)에 결합되고 한 세트의 SIR (신호 대 간섭비) 검출기들(404)에 더 결합된다. SIR 검출기들(404)의 출력들은 서로 비교되어 이들 중 최대값이 최대값 검출기(404)에 의해 결정된다. 선택기(403)는 최대값 검출기 (405)에 의해 제어되어 최대값 검출기에 의해 특정된 SIR 검출기들(404)의 출력들 중 하나를 최대 SIR 값으로서 선택한다.
간섭 레벨 검출기(406)는 선택기(403)의 출력에 접속되어 선택된 신호의 간섭 레벨을 검출한다. 간섭 레베 검출기(406)의 출력은 SIR 검출기(403)에 의해 사용되어 그들의 SIR 값을 결정한다. 선택기(403)의 출력은 도 1에 도시된 것과 동일한 방식으로 채널 추정기(407)와 복조기(408)에 더 접속된다.
그러므로, 각각의 레이크 핑거는 3개의 탐색 윈도우 한 세트를 갖는 것으로 표시되어 있다. 만일 5개의 레이크 핑거가 제공된다면, 도 5에 도시된 바와 같이 총 15개의 탐색 윈도우를 가지게 된다.
각각의 레이크 핑거의 SIR 종속 선택 회로의 제공은 확산 스펙트럼 수신기가 채널 추정기(407) 및 복조기(408)와 관련한 구현 비용을 증가시키지 않으면서 그 탐색 윈도우를 증가시키도록 한다. 만일 레이크 핑거의 수가 간단히 증가된다면, 확산 스펙트럼 수신기의 구현 비용은 비례하여 증가할 것이다.
본 발명에 따르면, 호 동안에 타이밍 오정렬을 방지하는 확산 스펙트럼 신호를 수신하기 위한 수신기 및 방법이 제공된다.

Claims (8)

  1. 확산 스펙트럼 수신기에 있어서,
    확산 스펙트럼 신호를 수신하며, 동일한 비트 열의 역확산 코드를 사용하여 상기 확산 스펙트럼 신호를 역확산시키기 위한 역확산 회로(110, 111; 400,401)를 각각 포함하는 복수의 레이크 핑거(101);
    상기 레이크 핑거들의 출력 신호들을 합성하기 위한 레이크 합성기(102); 및
    연속적인 레이크 핑거들 간에 1칩 간격의 타이밍 차이가 존재하도록 증분값의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드들을 상기 레이크 핑거들에 설정하고, 호 처리 신호를 수신하도록 상기 각각의 타이밍 오프셋들을 연속적으로 변화시키며, 상기 호 처리 신호가 수신된 것을 나타내는 상기 레이크 합성기의 출력에 응답하고, 상기 수신된 호 처리 신호의 타이밍 오프셋을 결정하고, 정보 신호를 수신하도록 상기 결정된 타이밍 오프셋을 기초로 하여 상기 증분값의 각각의 타이밍 오프셋들에서 제2 비트 열의 역확산 코드들을 상기 레이크 핑거들에 설정하기 위한 제어 회로(104 - 108)
    를 포함하는 확산 스펙트럼 수신기.
  2. 제1항에 있어서, 상기 제어 회로는 상기 정보 신호가 상실된 것을 나타내는 상기 레이크 합성기의 출력에 응답하여 상기 제2 비트 열의 상기 역확산 코드들의 상기 각각의 타이밍 오프셋들을 연속적으로 변화시키도록 설계된 확산 스펙트럼 수신기.
  3. 확산 스펙트럼 수신기에 있어서,
    확산 스펙트럼 신호를 수신하기 위한 복수의 레이크 핑거(101)로서,
    동일한 비트 열의 복수의 역확산 코드를 사용하여 상기 확산 스펙트럼 신호를 역확산시키기 위한 복수의 역확산 회로(400, 401);
    상기 복수의 역확산 회로와 각각 연관되며, 상기 복수의 역확산 회로의 출력 신호들의 각각의 신호 대 간섭비들을 결정하기 위한 복수의 신호 대 간섭 검출 회로(404-406); 및
    최대 신호 대 간섭비를 갖는 상기 역확산 회로의 출력 신호들 중 하나를 상기 레이크 핑거의 출력 신호로서 선택하기 위한 선택 회로
    를 각각 포함하는 복수의 레이크 핑거(101);
    상기 레이크 핑거들의 상기 출력 신호들을 합성하기 위한 레이크 합성기(102); 및
    호 처리 신호를 수신하는 모든 확산 회로들 중 연속적인 확산 회로들 간에 1칩 간격의 타이밍 차이가 존재하도록 증분값들의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드들을 모든 레이크 핑거들의 모든 역확산 회로에 설정하고, 모든 레이크 핑거의 상기 각각의 타이밍 오프셋들을 연속적으로 변화시키며, 상기 호 처리 신호가 수신된 것을 나타내는 상기 레이크 합성기의 출력에 응답하고, 상기 수신된 호 처리 신호의 타이밍 오프셋을 결정하고, 정보 신호를 수신하도록 상기 결정된 타이밍 오프셋을 기초로 하여 상기 증분값들의 각각의 타이밍 오프셋들에서 제2 비트 열의 역확산 코드들을 모든 레이크 핑거의 모든 역확산 회로에 설정하기 위한 제어 회로(104-108)
    를 포함하는 확산 스펙트럼 수신기.
  4. 제3항에 있어서, 상기 제어 회로는 상기 정보 신호가 상실된 것을 나타내는 상기 레이크 합성기의 출력에 응답하여 상기 제2 비트열의 상기 역확산 코드들의 상기 각각의 타이밍 오프셋들을 연속적으로 변화시키도록 설계된 확산 스펙트럼 수신기.
  5. 각각 확산 스펙트럼 신호를 수신하고 동일한 비트 열의 역확산 코드를 사용하여 확산 스펙트럼 신호를 역확산시키는 복수의 레이크 핑거(101)와, 상기 레이크 핑거들의 출력들을 합성하는 레이크 합성기 (102)를 사용하여 확산 스펙트럼 신호를 수신하는 방법에 있어서,
    연속적인 레이크 핑거들 간에 1칩 간격의 타이밍 차이가 존재하도록 증분값들의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드들을 상기 레이크 핑거들에 설정하는 단계;
    상기 역확산 코드들의 상기 타이밍 오프셋들을 연속적으로 변화시키는 단계;
    호 처리 신호가 수신된 것을 나타내는 상기 레이크 합성기의 출력에 응답하여, 상기 수신된 호 처리 신호의 타이밍 오프셋을 결정하는 단계; 및
    정보 신호를 수신하도록 상기 결정된 타이밍 오프셋을 기초로 하여 상기 증분값들의 각각의 타이밍 오프셋들에서 제2 비트 열의 역확산 코드들을 상기 레이크 핑거들에 설정하는 단계
    를 포함하는 확산 스펙트럼 신호 수신 방법.
  6. 제5항에 있어서, 상기 정보 신호가 상실된 것을 나타내는 상기 레이크 합성기의 출력에 응답하여 상기 제2 비트 열의 상기 역확산 코드들의 상기 각각의 타이밍 오프셋들 연속적으로 변화시키는 단계를 더 포함하는 확산 스펙트럼 신호 수신 방법.
  7. 확산 스펙트럼 신호를 동일한 비트 열의 복수의 역확산 코드를 사용하여 역확산 시키기 위한 복수의 역확산 회로(400, 401), 상기 복수의 역확산 회로와 각각 연관되며 상기 역확산 회로의 출력 신호들의 각각의 신호 대 간섭비를 결정하기 위한 복수의 신호 대 간섭 검출 회로(404-406), 및 최대 신호 대 간섭비를 갖는 상기 역확산 회로의 상기 출력 신호들 중 하나를 상기 레이크 핑거의 출력 신호로서 선택하기 위한 선택 회로를 각각 포함하는 확산 스펙트럼 신호를 수신하기 위한 복수의 레이크 핑거(101)와, 상기 레이크 핑거들의 상기 출력 신호들을 합성하는 레이크 합성기(102)를 사용함으로써 확산 스펙트럼 신호를 수신하는 방법에 있어서,
    모든 역확산 회로들 중 연속적인 역확산 회로들 간에 1칩 간격의 타이밍 차이가 존재하도록 증분값들의 각각의 타이밍 오프셋들에서 제1 비트 열의 역확산 코드들을 모든 레이크 핑거의 모든 역확산 회로들에 설정하는 단계;
    호 처리 신호의 탐색 시에 상기 각각의 타이밍 오프셋들을 연속적으로 변화시키는 단계;
    상기 호 처리 신호가 수신된 것을 나타내는 상기 레이크 핑거들의 출력에 응답하여, 상기 수신된 호 처리 신호의 타이밍 오프셋을 결정하는 단계; 및
    정보 신호를 수신하도록 상기 결정된 타이밍 오프셋을 기초로 하여 상기 증분값들의 각각의 타이밍 오프셋에서 제2 비트 열의 역확산 코드들을 모든 레이크 핑거의 모든 역확산 회로에 설정하는 단계
    를 포함하는 확산 스펙트럼 신호 수신 방법.
  8. 제7항에 있어서, 상기 정보 신호가 상실된 것을 나타내는 상기 레이크 합성기의 출력에 응답하여 상기 제2 비트 열의 상기 역확산 코드들의 상기 각각의 타이밍 오프셋들을 연속적으로 변화시키는 단계를 더 포함하는 확산 스펙트럼 신호 수신 방법.
KR1019990039180A 1998-09-14 1999-09-14 호 동안의 오정렬을 방지하는 다중 탐색 윈도우를 갖는 확산 스펙트럼 수신기 KR100307888B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP25982298A JP3031350B2 (ja) 1998-09-14 1998-09-14 スペクトラム拡散復調装置および方法
JP1998-259822 1998-09-14

Publications (2)

Publication Number Publication Date
KR20000028664A true KR20000028664A (ko) 2000-05-25
KR100307888B1 KR100307888B1 (ko) 2001-11-07

Family

ID=17339485

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990039180A KR100307888B1 (ko) 1998-09-14 1999-09-14 호 동안의 오정렬을 방지하는 다중 탐색 윈도우를 갖는 확산 스펙트럼 수신기

Country Status (6)

Country Link
US (1) US6658046B1 (ko)
EP (1) EP0987828A3 (ko)
JP (1) JP3031350B2 (ko)
KR (1) KR100307888B1 (ko)
CN (1) CN1248825A (ko)
BR (1) BR9904620A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851230B1 (ko) * 2002-06-05 2008-08-07 에스케이 텔레콤주식회사 핑거 할당용 신호 탐색 방법

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6922434B2 (en) * 1999-10-19 2005-07-26 Ericsson Inc. Apparatus and methods for finger delay selection in RAKE receivers
KR100416973B1 (ko) * 1999-12-31 2004-02-05 삼성전자주식회사 멀티캐리어 통신시스템의 순방향 전력제어 장치 및 방법
JP3519338B2 (ja) * 2000-03-24 2004-04-12 松下電器産業株式会社 受信装置及び利得制御方法
EP1146657A1 (en) * 2000-04-11 2001-10-17 Siemens Aktiengesellschaft Mobile station and method for allocating rake fingers
SE0003289D0 (sv) * 2000-05-18 2000-09-15 Ericsson Telefon Ab L M Radio receiver and channel estimator
JP2001345739A (ja) * 2000-06-06 2001-12-14 Nec Corp Rake受信装置
JP3730842B2 (ja) * 2000-08-02 2006-01-05 日本電気株式会社 Cdma受信装置及びその方法
JP3428637B2 (ja) * 2000-11-27 2003-07-22 日本電気株式会社 Cdma受信機のマルチパス検出方法および回路
US7769078B2 (en) * 2000-12-22 2010-08-03 Telefonaktiebolaget Lm Ericsson (Publ) Apparatus, methods and computer program products for delay selection in a spread-spectrum receiver
DE10130686A1 (de) * 2001-06-26 2003-01-02 Rohde & Schwarz Signalgenerator für ein DSSS- oder CDMA-Signal
JP2003023371A (ja) * 2001-07-06 2003-01-24 Nec Corp Cdma受信機、その受信方法及びプログラム
EP1446893B1 (en) * 2001-11-20 2009-01-07 MediaTek Inc. Methods and apparatus for spread spectrum signal processing using a reconfigurable coprocessor
AU2003295479A1 (en) * 2002-11-15 2004-06-15 Time Domain Corporation A system and method for processing signals in uwb communications
US7587211B2 (en) * 2005-12-21 2009-09-08 Broadcom Corporation Method and system for adaptive multi rate (AMR) and measurements downlink adaptation

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0388526A (ja) 1989-08-31 1991-04-12 Nec Eng Ltd スペクトラム拡散復調装置
US5109390A (en) 1989-11-07 1992-04-28 Qualcomm Incorporated Diversity receiver in a cdma cellular telephone system
JPH0477022A (ja) 1990-07-16 1992-03-11 Ricoh Co Ltd スペクトル拡散通信方式の受信装置
CN1068477C (zh) * 1993-08-06 2001-07-11 Ntt移运通信网株式会社 扩频通信的接收机和中继器
JP3142222B2 (ja) * 1994-08-22 2001-03-07 松下電器産業株式会社 スペクトル拡散通信同期方法とその回路装置
US5671221A (en) * 1995-06-14 1997-09-23 Sharp Microelectronics Technology, Inc. Receiving method and apparatus for use in a spread-spectrum communication system
FR2737362B1 (fr) * 1995-07-25 1997-10-10 Matra Communication Procede de selection des retards de propagation retenus pour recevoir des messages transmis par radiocommunication a etalement de spectre
FI100494B (fi) * 1995-11-20 1997-12-15 Nokia Telecommunications Oy Menetelmä vastaanottimen ohjaamiseksi ja vastaanotin
JPH09321664A (ja) * 1996-05-31 1997-12-12 Matsushita Electric Ind Co Ltd 時間窓制御ループによるrake方式スペクトラム拡散受信装置
JPH1022871A (ja) 1996-07-01 1998-01-23 Oki Electric Ind Co Ltd レイク受信回路
JPH1065573A (ja) * 1996-08-19 1998-03-06 Oki Electric Ind Co Ltd レイク受信回路
US6107959A (en) * 1996-09-30 2000-08-22 Qualcomm Incorporated Positioning determination using one low-Earth orbit satellite
JPH10145326A (ja) 1996-11-14 1998-05-29 Fujitsu Ltd Cdmaシステム用受信装置
JP2924864B2 (ja) 1997-06-16 1999-07-26 日本電気株式会社 適応レイク受信方式
US5926503A (en) * 1997-08-27 1999-07-20 Motorola, Inc. DS-CDMA receiver and forward link diversity method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851230B1 (ko) * 2002-06-05 2008-08-07 에스케이 텔레콤주식회사 핑거 할당용 신호 탐색 방법

Also Published As

Publication number Publication date
CN1248825A (zh) 2000-03-29
JP3031350B2 (ja) 2000-04-10
BR9904620A (pt) 2000-09-26
US6658046B1 (en) 2003-12-02
KR100307888B1 (ko) 2001-11-07
JP2000091953A (ja) 2000-03-31
EP0987828A3 (en) 2004-02-04
EP0987828A2 (en) 2000-03-22

Similar Documents

Publication Publication Date Title
KR100276532B1 (ko) 대역 확산 통신용 레이크 수신기 및 핑거 관리 방법
AU756272B2 (en) Cellular system, mobile portable apparatus, base station apparatus, optimum path detecting method, and apparatus thereof
EP0821495B1 (en) Method and apparatus for receiving CDMA radio communication signals
US6961565B2 (en) Cell search method and apparatus for mobile station in mobile communication system
US6744747B2 (en) Method & apparatus for W-CDMA handoff searching
US6813478B2 (en) Method and apparatus for searching a gated pilot
KR100307888B1 (ko) 호 동안의 오정렬을 방지하는 다중 탐색 윈도우를 갖는 확산 스펙트럼 수신기
US7012909B2 (en) Cell search method and apparatus for mobile station in mobile communication system
US7336699B2 (en) Method and apparatus for code identification in wireless applications
CA2223116A1 (en) Cdma chip synchronization circuit
JP3428637B2 (ja) Cdma受信機のマルチパス検出方法および回路
US6377614B1 (en) Spreading code synchronization circuit and method
KR19980018965A (ko) CDMA 통신 시스템(A CDMA communication system)
CN101103547A (zh) 使用执行扰码确定的瑞克搜索器的小区搜索
US20020181488A1 (en) CDMA receiver
US6704347B1 (en) CDMA receiver operable in a time division fashion and method for controlling the same
JP3277412B2 (ja) スペクトル拡散通信用受信方法及び装置
US6850507B1 (en) Apparatus and method for acquiring PN sequence in multicarrier CDMA mobile communication system
JP3706038B2 (ja) スペクトラム拡散受信装置
JP2002026773A (ja) Cdma用通信端末およびセルサーチ方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090807

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee