KR20000014352A - 비디오 포맷 모드 검출기 - Google Patents

비디오 포맷 모드 검출기 Download PDF

Info

Publication number
KR20000014352A
KR20000014352A KR1019980033747A KR19980033747A KR20000014352A KR 20000014352 A KR20000014352 A KR 20000014352A KR 1019980033747 A KR1019980033747 A KR 1019980033747A KR 19980033747 A KR19980033747 A KR 19980033747A KR 20000014352 A KR20000014352 A KR 20000014352A
Authority
KR
South Korea
Prior art keywords
data
signal
input
output
mode
Prior art date
Application number
KR1019980033747A
Other languages
English (en)
Other versions
KR100268061B1 (ko
Inventor
유중선
정연모
홍주선
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980033747A priority Critical patent/KR100268061B1/ko
Priority to CNB991070100A priority patent/CN1164129C/zh
Priority to US09/377,910 priority patent/US6130721A/en
Publication of KR20000014352A publication Critical patent/KR20000014352A/ko
Application granted granted Critical
Publication of KR100268061B1 publication Critical patent/KR100268061B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

가. 청구범위에 기재된 발명이 속한 기술분야:비디오 포맷 모드 검출기에 관한 것이다.
나. 발명이 해결하려고 하는 기술적 과제:퍼스널 컴퓨터와 같은 영상데이터 출력장치로부터 입력되는 비디오신호의 포맷 모드를 검출할 수 있는 비디오 포맷 모드 검출기를 제공함에 있다.
다. 그 발명의 해결방법의 요지:비디오 포맷 모드 검출기에 있어서, 외부장치로부터 입력되는 비디오신호로부터 분리된 수직동기신호의 한 주기 동안에 입력되는 수평동기신호를 카운팅하여 포지티브 카운팅 데이터와 네가티브 카운팅 데이터를 출력하는 카운터와, 상기 수평동기신호 입력시 마다 상기 카운터 출력을 홀딩하는 데이터 홀더와, 상기 수평동기신호 입력시마다 상기 포지티브 홀딩 데이터와 네가티브 홀딩 데이터를 가산하여 수직동기신호 한 주기 동안의 수평라인 수를 지시하는 데이터를 출력하는 데이터 가산기와, 상기 포지티브 홀딩 데이터와 네가티브 홀딩 데이터의 크기를 비교하여 작은 값을 출력하는 데이터 비교기와, 구비된 롬 테이블을 검색하여 상기 데이터 가산기와 데이터 비교기로부터 입력되는 데이터들과 일치하는 비디오 포맷 모드의 모드검출신호를 출력하는 모드판별부로 구성함을 특징으로 한다.
라. 발명의 중요한 용도:스캔 포맷 변환을 위한 시스템에 사용할 수 있다.

Description

비디오 포맷 모드 검출기
본 발명은 영상처리 시스템에 관한 것으로, 특히 영상데이터 출력장치로부터 전송되는 비디오신호의 포맷 모드를 검출하는 비디오 포맷 모드 검출기에 관한 것이다.
정보화시대 및 멀티미디어 시대를 맞이하여 컴퓨터의 보급은 급속도로 확산되어 가고 있으며 오늘날에는 퍼스널 컴퓨터가 생활 필수품이 되기에 이르렀다. 퍼스널 컴퓨터가 멀티미디어로서의 모든 역할을 수행함에 따라 그를 이용한 인터넷, PC통신, 화상회의, 오락용 게임, 영화 등의 교육용 프로그램들을 보다 큰 화면에서 효과적이고도 현실감 있게 표시하기 위한 노력들이 계속되고 있다. 이를 위해서는 우선적으로 보다 큰 화면을 갖춘 디스플레이장치가 필요하다. 이러한 디스플레이장치로써 텔레비젼 수신기(이하 TV라함) 혹은 스크린을 예로 들 수 있다. 스크린은 밝기 및 해상도가 낮으므로 경우에 따라 대형 TV를 사용하게 되는데, 이러한 경우 퍼스널 컴퓨터로부터 출력되는 비디오신호의 포맷은 VGA, SVGA, XGA와 같이 다양한데 비해 TV는 NTSC 혹은 PAL방식으로 고정되어 있다는데 문제가 있다.
한편 별도의 디스플레이장치를 사용할 경우에는 디스플레이장치와 퍼스널 컴퓨터를 연결해 주는 디바이스(device)가 별도로 구비되어야 하며, 이러한 디바이스는 퍼스널 컴퓨터의 출력 해상도를 접속되는 디스플레이장치의 해상도에 맞도록 조절해 주어야 한다. 그러나 퍼스널 컴퓨터로부터 출력되는 비디오신호의 포맷이 다양하기 때문에 상기 디바이스와 접속되는 디스플레이장치의 해상도에 따라 퍼스널 컴퓨터로부터 입력되는 비디오신호의 포맷을 변환하기 위한 디바이스의 설계가 그리 쉽지 않다는데에 문제가 있다.
이에 따라 퍼스널 컴퓨터에서 출력되는 다양한 형태의 비디오신호 포맷을 자동으로 검출할 수 있는 비디오 포맷 모드 검출기의 개발이 필요하다.
따라서 본 발명의 목적은 퍼스널 컴퓨터와 같은 영상데이터 출력장치로부터 입력되는 비디오신호의 포맷 모드를 검출할 수 있는 비디오 포맷 모드 검출기를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명은 외부장치로부터 입력되는 비디오신호의 포맷모드를 검출하기 위한 비디오 포맷 모드 검출기에 있어서,
상기 비디오신호로부터 분리된 수직동기신호의 한 주기 동안에 입력되는 수평동기신호를 카운팅하여 포지티브 카운팅 데이터와 네가티브 카운팅 데이터를 출력하는 카운터와,
상기 비디오신호로부터 분리된 수평동기신호 입력시 마다 상기 카운터 출력을 홀딩하는 데이터 홀더와,
상기 수평동기신호 입력시마다 상기 데이터 홀더로부터 출력되는 포지티브 홀딩 데이터와 네가티브 홀딩 데이터를 가산하여 수직동기신호 한 주기 동안의 수평라인 수를 지시하는 데이터를 출력하는 데이터 가산기와,
상기 포지티브 홀딩 데이터와 네가티브 홀딩 데이터의 크기를 비교하여 작은 값을 출력하는 데이터 비교기와,
구비된 롬 테이블을 검색하여 상기 데이터 가산기와 데이터 비교기로부터 입력되는 데이터들과 일치하는 비디오 포맷 모드의 모드검출신호를 출력하는 모드판별부로 구성함을 특징으로 한다.
도 1은 본 발명의 실시예에 따른 비디오 포맷 모드 검출기(200)를 포함하는 영상처리 시스템 구성도.
도 2는 640×480 해상도를 가지는 VGA 포맷의 프레임 구성 예시도.
도 3은 서로 다른 극성으로 표현되는 동기신호의 1주기 예시도.
도 4는 도 1중 비디오 포맷 모드 검출기(200)의 상세 구성도.
도 5는 본 발명의 또 다른 실시예에 따른 비디오 포맷 모드 검출기(200)의 상세 구성도.
도 6은 본 발명의 또 다른 실시예에 따른 비디오 포맷 모드 검출기(200)의 상세 구성도.
도 7은 도 4와 도 6의 구성을 갖는 비디오 포맷 모드 검출기(200)의 동작 타이밍도.
도 8은 비디오신호의 타이밍 표준을 테이블화하여 도면.
도 9는 비디오 포맷의 모드를 검출하기 위해 모드 판별부(250, 290)내에 내장되는 롬 테이블에 저장되는 데이터를 테이블화한 도면.
이하 첨부한 도면을 참조하여 본 발명의 실시예에 따른 비디오 모드 검출기의 구성 및 동작을 상세히 설명하기로 한다. 하기 설명에서는 본 발명의 이해를 돕기 위해 퍼스널 컴퓨터로부터 640×480 해상도를 가지는 VGA모드의 비디오신호가 출력되는 것으로 가정하기로 한다.
도 1은 본 발명의 실시예에 따른 비디오 포맷 모드 검출기를 포함하는 영상처리 시스템 구성도를 도시한 것이며, 도 2는 640×480 해상도를 가지는 VGA 포맷의 프레임 구성 예시도를 도시한 것이다. 그리고 도 3은 서로 다른 극성으로 표현되는 동기신호의 1주기 예시도를 도시한 것이다. 우선 퍼스널 컴퓨터에서 출력되는 비디오신호는 퍼스널 컴퓨터에 내장되는 비디오 카드의 출력신호로써 R(Red), G(Green), B(Blue)의 색상신호와 그에 대한 그라운드, 그리고 화면의 라인을 구성하는 단위인 수평동기신호 H_Sync와, 한 화면을 구성하는 수직동기신호 V_Sync로 구성되며, 이러한 구성의 비디오신호는 도 1에서 퍼스널 컴퓨터(100)에 내장된 비디오 카드 출력핀들을 통해 비디오 포맷 모드 검출기(이하 "모드 검출기"라함)(200)로 입력된다. 그리고 모드 검출기(200)에서는 상기 퍼스널 컴퓨터(100)로부터 입력되는 비디오신호중 수평동기신호 H_sync와 수직동기신호 V_sync, 그리고 특정 주파수를 가지는 기준클럭신호를 이용하여 입력되는 비디오신호의 포맷 모드를 검출하고 그에 따른 모드검출신호를 출력한다. 스캔 포맷 컨버터(Scan Format Converter)(300)는 상기 모드 검출기(200)로부터 입력되는 모드검출신호에 따라 640×480 해상도를 가지는 비디오신호의 R,G,B데이터를 디스플레이장치의 해상도에 맞게 포맷 변환하여 출력하고, 이와 같이 포맷 변환된 비디오신호(①,②)는 디스플레이 장치인 TV(400) 혹은 모니터(500)로 출력되어 디스플레이된다. 참고적으로 IBM, VESA 표준을 사용하는 비디오카드로부터 출력되는 비디오신호의 수평동기신호 H_sync와 수직동기신호 V_sync는 각각 13번 핀과 14번 핀을 통해 모드 검출기(200)로 입력된다. 이때 상기 수평동기신호 H_sync와 수직동기신호 V_sync는 디지털신호로 출력된다.
이하 도 2를 참조하여 640×480 해상도를 가지는 VGA 포맷의 프레임 구성을 참고적으로 설명하면, 우선 한 화면은 525라인으로 구성이 되고 각 라인은 수평동기신호 H_sync에 의해 동기된다. 또한 각 라인을 구성하는 것은 화소인데 VGA 모드에서는 한 라인에 704개의 화소와 씽크(sync) 부분에 96개의 화소가 존재한다. 따라서 수평동기신호 H_sync 한 주기에는 모두 800개의 화소클럭(pixel clock:PCLK라함)이 들어가게 된다. 그리고 화소클럭 PCLK 한 주기 동안에는 화면을 구성하는 화소 한 개의 R, G, B에 대한 데이터 프로세싱이 수행된다.
한편 수평동기신호 H_sync의 한 주기 내에는 영상신호를 가지지 않는 라이트 보더(Right Border), 레프트 보더(Left Border), 프론트 포치(Front porch), 백 포치(Back porch) 등이 있는데 이들에 해당하는 화소수와 씽크 부분에 해당하는 화소들을 수평동기신호 H_sync 한 주기가 갖는 화소의 총수에서 감산하면 640개의 화소가 되고, 이것이 영상데이터를 갖는 부분인 동시에 가시 선(visible line)이 된다. 그리고 수직동기신호 V_sync에도 탑 보더(Top border), 버틈 보더(Bottom border), 프론트 포치(Front porch), 백 포치(Back porch)가 있다. 이것은 영상데이터를 갖지 않는 라인들로 구성되며 이들과 씽크 부분이 가지는 라인들을 감산한 것이 가시(visible) 프레임을 구성하는 480개의 라인이 된다. 이와 같이 640개의 화소와 480라인으로 구성되는 가시 프레임이 640×480 모드인데 이것은 IBM, VESA, SIGMA, MAC등에 의해 정해진 표준마다 다르고, 사용되는 주파수에 따라 화면을 구성하는 요소들의 특징이 다르다. 또한 상술한 수평동기 및 수직동기신호는 이미 표준으로 정해져 있지만 도 3에 도시한 바와 같이 제조업체에 따라 서로 다른 극성을 가지고 있다. 도 3에서 ③은 포지티브(positive) 상태의 동기신호를 나타낸 것이며, ④는 네가티브(negative)상태의 동기신호를 나타낸 것이다. 그리고 T는 동기신호의 1주기를 나타낸 것이다.
위에서 언급한 바와 같이 제조업체에 따라 동기신호의 극성이 서로 다르기 때문에 동기신호를 이용하여 비디오신호의 포맷을 검출하기 위한 알고리즘은 그 만큼 복잡해지게 된다. 따라서 본 발명의 실시예에서는 동기신호의 극성에 관계없이 동기신호와 기준클럭을 입력으로 하는 간단한 회로구성만으로 비디오신호의 포맷모드를 검출할 수 있는 모드 검출기를 구성함에 특징이 있다 하겠다.
이하 본 발명의 실시예에 따른 모드 검출기의 상세 구성을 설명하기로 한다.
도 4는 도 1중 모드 검출기(200)의 상세 구성도를 도시한 것이며, 도 7은 도 4의 구성을 갖는 모드 검출기(200)의 동작 타이밍도를 도시한 것이다. 그리고 도 8은 비디오신호의 타이밍 표준을 테이블화하여 도시한 것이며, 도 9는 비디오 포맷의 모드를 검출하기 위해 검출기(250, 290)내에 내장되는 롬 테이블에 저장되는 데이터를 테이블화한 것이다.
우선 도 4에 도시한 모드 검출기(200)는 퍼스널 컴퓨터와 같은 영상데이터 출력장치로부터 입력되는 비디오신호의 포맷 모드를 검출하기 위해 수평동기신호 H_sync와 수직동기신호 V_sync를 이용한다. 도 4를 참조하면, 카운터(210)는 비디오신호로부터 분리된 수직동기신호 V_sync의 한 주기 동안에 입력되는 수평동기신호 H_sync를 카운팅하여 포지티브 카운팅 데이터 Po_cnt와 네가티브 카운팅 데이터 Ne_cnt를 출력한다. 그리고 데이터 홀더(220)는 클럭단 CLK를 통해 수평동기신호 H_sync 입력시 마다 상기 카운터(210) 출력을 홀딩한다. 그리고 데이터 가산기(230)는 수평동기신호 H_sync 입력시마다 상기 데이터 홀더(220)로부터 출력되는 포지티브 홀딩 데이터 Po_HD와 네가티브 홀딩 데이터 Ne_HD를 가산하여 수직동기신호 V_sync 한 주기 동안의 수평라인 총수를 지시하는 데이터(Ls)를 출력한다. 데이터 비교기(240)는 상기 포지티브 홀딩 데이터 Po_HD와 네가티브 홀딩 데이터 Ne_HD의 크기를 비교하여 작은 값을 출력하며, 모드판별부(250)는 내부에 구비된 롬 테이블을 검색하여 상기 데이터 가산기(230)와 데이터 비교기(240)로부터 입력되는 데이터들과 일치하는 비디오 포맷 모드를 지시하는 모드검출신호를 출력한다. 상기 롬 테이블에 저장되는 데이터들은 도 9에 도시되어 있다.
이하 상술한 구성을 갖는 모드 검출기(200)의 동작을 설명하면, 우선 수평동기신호 H_sync와 수직동기신호 V_sync 각각은 디지털신호로서 퍼스널 컴퓨터(100)에 내장되어 있는 비디오카드의 13번핀과 14번핀을 통해 모드 검출기(200)의 카운터(210)로 입력된다. 상기 카운터(210)로 입력되는 수평동기신호 H_sync와 수직동기신호 V_sync는 비디오신호의 모드 특성에 따라 네가티브 혹은 포지티브형태로 입력될 수 있다. 하기 설명에서는 상기 수평동기신호 H_sync와 수직동기신호 V_sync가 도 7에 도시한 바와 같이 포지티브상태로 입력되는 것으로 가정한다. 이러한 가정하에서 상기 카운터(210)는 수직동기신호 V_sync가 "하이" 및 "로우"인 구간에서 각각 클럭단 CLK으로 입력되는 수평동기신호 H_sync를 카운팅하여 P단자와 N단자를 통해 출력한다. 따라서 상기 카운터(210)의 P단자와 N단자 각각에서는 도 7의 좌측에 도시한 바와 같은 포지티브 카운팅 데이터 Po_cnt와 네가티브 카운팅 데이터 Ne_cnt가 출력된다.
한편, 한 화면을 구성하는 수직동기신호 V_sync 한 주기 동안의 총 수평 라인수(H_sync의 수)를 구하기 위해서는 상기 카운터(210)의 출력중 마지막 카운트 데이터가 필요하고 가변되는 카운트 데이터값들중 마지막 값을 유지하기 위해서는 데이터 홀딩이 필수적이다. 따라서 데이터 홀더(220)는 클럭단(CLK)을 통해 입력되는 수평동기신호 H_sync의 매 이벤트(event)마다 상기 카운터(210)로부터 출력되는 포지티브 카운팅 데이터 Po_cnt와 네가티브 카운팅 데이터 Ne_cnt를 유지하고, 이러한 데이터는 수평동기신호 H_sync 입력시마다 가변된다. 데이터 가산기(230)는 상기 데이터 홀더(220)의 출력단 각각으로 부터 출력되는 포지티브 홀딩 데이터 Po_HD와, 네가티브 홀딩 데이터 Ne_HD를 수평동기신호 H_sync 입력시마다 가산하여 출력한다. 이에 따라 수직동기신호 V_sync 한 주기 동안의 총 수평라인수를 지시하는 데이터 Ls가 데이터 가산기(230)로부터 출력된다. 그리고 데이터 비교기(240)는 상기 데이터 홀더(220)의 출력단으로 부터 입력되는 포지티브 홀딩 데이터 Po_HD와 네가티브 홀딩 데이터 Ne_HD의 크기를 비교하여 작은 값을 출력한다. 따라서 데이터 비교기(240)에서는 수직동기신호의 "하이"구간(즉, 씽크부분)에서 카운팅된 수평라인의 수 H_sync cnt가 출력되는 것이다. 이후 모드 판별부(250)에서는 내부에 구비된 롬 테이블을 검색하여 상기 데이터 가산기(230)와 데이터 비교기(240) 각각으로부터 입력되는 데이터, 즉 수직동기신호 V-sync 한 주기 동안의 총 수평라인수와 씽크 부분에서 카운팅된 라인의 수와 일치하는 모드검출신호를 출력한다.
이에 따라 도 1에 도시한 스캔 포맷 컨버터(300)에서는 상기 모드검출신호에 따라 퍼스널 컴퓨터(100)로부터 입력되는 640×480 해상도의 VGA모드를 TV(400) 혹은 모니터(500)의 해상도에 맞는 비디오 포맷으로 변환출력하게 된다.
이하 본 발명의 또 다른 실시예로써 기준클럭 CLK를 이용하여 수평동기신호 H_sync를 카운트하므로써, 입력되는 비디오신호의 포맷 모드를 검출하는 비디오 포맷 모드 검출기(200)의 구성 및 동작을 설명하기로 한다.
도 5는 본 발명의 또 다른 실시예에 따른 비디오 포맷 모드 검출기(200)의 상세 구성도를 도시한 것으로, 카운터(260), 데이터 홀더(270), 데이터 비교기(280) 및 모드 판별부(290)로 구성된다. 도 5를 참조하면, 카운터(260)는 비디오신호로부터 분리된 수평동기신호 H_sync의 씽크구간을 25MHz의 기준클럭으로 카운팅하여 포지티브 카운팅 데이터 Po_cnt와 네가티브 카운팅 데이터 Ne_CNT를 출력한다. 이때 출력되는 데이터는 수평동기신호 H_sync의 씽크구간의 타임(time)데이터로 출력된다. 데이터 홀더(270)는 클럭단(CLK)을 통해 신호 기준클럭 입력시 마다 상기 카운터(260)의 타임데이터를 홀딩하며, 데이터 비교기(280)는 홀딩된 타임데이터들을 비교하여 작은 값을 출력한다. 그리고 모드판별부(290)는 내부에 구비된 롬 테이블을 검색하여 상기 데이터 비교기(280)로부터 입력되는 타임데이터에 대응되는 비디오 포맷 모드를 검출하고 그에 따른 모드검출신호를 출력한다.
이에 따라 도 1에 도시한 스캔 포맷 컨버터(300)에서는 상기 모드검출신호에 따라 퍼스널 컴퓨터(100)로부터 입력되는 640×480 해상도의 VGA모드를 TV(400) 혹은 모니터(500)의 해상도에 맞는 비디오 포맷으로 변환출력할 수 있게 된다.
도 6은 본 발명의 또 다른 실시예로써, 도 4 및 도 5에 각각 도시한 비디오 포맷 모드 검출기들을 조합한 또 따른 형태의 비디오 포맷 모드 검출기(200)의 상세 구성도를 도시한 것이다.
도 6을 참조하면, 카운터(210)는 수직동기신호 V_sync가 "하이" 및 "로우"인 구간에서의 수평동기신호 H_sync를 카운팅하여 포지티브 카운팅 데이터 Po_cnt와 네가티브 카운팅 데이터 Ne_cnt를 출력한다. 그리고 데이터 홀더1(220)은 클럭단(CLK)을 통해 입력되는 수평동기신호 H_sync의 매 이벤트마다 상기 포지티브 카운팅 데이터 Po_cnt와 네가티브 카운팅 데이터 Ne_cnt를 홀딩하고, 데이터 가산기(230)는 상기 데이터 홀더1(220)의 출력단 각각으로 부터 입력되는 포지티브 홀딩 데이터 Po_HD와, 네가티브 홀딩 데이터 Ne_HD를 수평동기신호 H_sync 입력시마다 가산하여 출력한다. 이에 따라 수직동기신호 V_sync 한 주기 동안의 총 수평라인수를 지시하는 데이터 Ls가 데이터 가산기(230)로부터 출력된다. 그리고 데이터 비교기(295)를 구성하는 비교기1은 상기 데이터 홀더1(220)의 출력단에서 입력되는 포지티브 홀딩 데이터 Po_HD와 네가티브 홀딩 데이터 Ne_HD의 크기를 비교하여 작은 값을 출력한다. 따라서 데이터 비교기(295)에서는 수직동기신호의 "하이"구간(즉, 씽크부분)에서 카운팅된 수평라인의 수 H_sync cnt가 출력되는 것이다.
이후 모드 판별부(250)에서는 내부에 구비된 롬 테이블을 검색하여 상기 데이터 가산기(230)와 데이터 비교기(295) 각각으로부터 입력되는 데이터, 즉 수직동기신호 V-sync 한 주기 동안의 총 수평라인수와 씽크 부분에서 카운팅된 라인의 수와 일치하는 모드검출신호를 출력한다.
그리고 카운터2(260)는 상기 비디오신호로부터 분리된 수평동기신호 H_sync의 씽크구간을 25MHz의 기준클럭으로 카운팅하여 포지티브 카운팅 데이터 Po_cnt와 네가티브 카운팅 데이터 Ne_CNT를 출력한다. 이때 출력되는 데이터는 수평동기신호 H_sync의 씽크구간의 타임(time)데이터가 된다. 데이터 홀더2(270)는 클럭단(CLK)을 통해 신호 기준클럭 입력시 마다 상기 카운터2(260)의 타임데이터를 홀딩하며, 데이터 비교기(295)내의 비교기2는 홀딩된 타임데이터들을 비교하여 작은 값을 출력한다. 본 발명의 실시예에서는 비교기1으로부터 출력되는 데이터가 모드 판별부(250)로 입력되는 것으로 하였으나 비교기1과 비교기2의 출력데이터를 선택적으로 모드 판별부(250)로 입력되도록 설계할 수 있다. 만약 비교기2의 출력데이터가 모드판별부(290)로 출력된다면, 모드판별부(290)는 내부에 구비된 롬 테이블을 검색하여 상기 데이터 비교기(295)로부터 입력되는 타임데이터에 대응되는 비디오 포맷 모드를 검출하고 그에 따른 모드검출신호를 출력하게 된다.
이에 따라 도 1에 도시한 스캔 포맷 컨버터(300)에서는 상기 모드검출신호에 따라 퍼스널 컴퓨터(100)로부터 입력되는 640×480 해상도의 VGA모드를 TV(400) 혹은 모니터(500)의 해상도에 맞는 비디오 포맷으로 변환출력할 수 있게 되는 것이다.
상술한 바와 같이 본 발명은 제조업체에 따라 신호발생방식의 차이로 인해 발생할 수 있는 표준 비디오신호의 포맷 모드를 하나의 칩으로써 다양하게 검출할 수 있는 장점이 있다. 또한 입력될 수 있는 다양한 비디오 포맷 모드를 디스플레이장치의 해상도에 맞게 포맷 변환할 수 있는 스캔 포맷 컨버터의 기능을 적극적으로 지원할 수 있는 장점이 있다.

Claims (6)

  1. 외부장치로부터 입력되는 비디오신호의 포맷모드를 검출하기 위한 비디오 포맷 모드 검출기에 있어서,
    상기 비디오신호로부터 분리된 수직동기신호의 한 주기 동안에 입력되는 수평동기신호를 카운팅하여 포지티브 카운팅 데이터와 네가티브 카운팅 데이터를 출력하는 카운터와,
    상기 비디오신호로부터 분리된 수평동기신호 입력시 마다 상기 카운터 출력을 홀딩하는 데이터 홀더와,
    상기 수평동기신호 입력시마다 상기 데이터 홀더로부터 출력되는 포지티브 홀딩 데이터와 네가티브 홀딩 데이터를 가산하여 수직동기신호 한 주기 동안의 수평라인 수를 지시하는 데이터를 출력하는 데이터 가산기와,
    상기 포지티브 홀딩 데이터와 네가티브 홀딩 데이터의 크기를 비교하여 작은 값을 출력하는 데이터 비교기와,
    구비된 롬 테이블을 검색하여 상기 데이터 가산기와 데이터 비교기로부터 입력되는 데이터들과 일치하는 비디오 포맷 모드의 모드검출신호를 출력하는 모드판별부로 구성함을 특징으로 하는 비디오 포맷 모드 검출기.
  2. 제1항에 있어서, 상기 포지티브 카운팅 데이터와 네가티브 카운팅 데이터는 각각 상기 수직동기신호의 액티브구간과 논-액티브구간동안 수평동기신호를 카운팅한 데이터임을 특징으로 하는 비디오 포맷 모드 검출기.
  3. 제1항에 있어서, 상기 롬 테이블에는;
    상기 수직동기신호 한 주기 동안의 수평라인 수와, 상기 수직동기신호의 액티브구간 동안에 카운팅된 수평라인의 수가 비디오 포맷 모드에 따라 데이터화되어 저장되어 있음을 특징으로 하는 비디오 포맷 모드 검출기.
  4. 외부장치로부터 입력되는 비디오신호의 포맷모드를 검출하기 위한 비디오 포맷 모드 검출기에 있어서,
    상기 비디오신호로부터 분리된 수평동기신호 한 주기 동안의 씽크구간을 소정 주파수를 가지는 기준클럭으로 카운팅하여 타임데이터로 출력하는 카운터와,
    상기 카운터로부터 출력되는 타임데이터를 상기 기준클럭 입력시마다 홀딩하는 데이터 홀더와,
    상기 데이터 홀더로부터 입력되는 타임데이터들을 비교하여 작은 값을 가지는 타임데이터를 출력하는 데이터 비교기와,
    내부에 구비된 롬 테이블을 검색하여 상기 데이터 비교기로부터 입력되는 타임데이터에 대응되는 비디오 포맷 모드를 검출하고 그에 따른 모드검출신호를 출력하는 모드 판별부로 구성함을 특징으로 하는 비디오 포맷 모드 검출기.
  5. 제4항에 있어서, 상기 롬 테이블은;
    존재하는 비디오 포맷 모드 각각의 수평동기신호 씽크구간에 해당하는 타임데이터들을 해당 비디오 포맷 모드에 대응시켜 테이블화함을 특징으로 하는 비디오 포맷 모드 검출기.
  6. 비디오 포맷 모드 검출기에 있어서,
    외부장치로부터 입력되는 비디오신호로부터 분리된 수직동기신호의 한 주기 동안에 입력되는 수평동기신호를 카운팅하여 포지티브 카운팅 데이터와 네가티브 카운팅 데이터를 출력하는 제1카운터와,
    상기 수평동기신호 입력시 마다 상기 제1카운터 출력을 홀딩하는 제1데이터 홀더와,
    상기 수평동기신호 입력시마다 상기 제1데이터 홀더의 출력데이터들을 가산하여 수직동기신호 한 주기 동안의 수평라인 수를 지시하는 데이터를 출력하는 데이터 가산기와,
    상기 수평동기신호 한 주기 동안의 씽크구간을 소정 주파수를 가지는 기준클럭으로 카운팅하여 타임데이터로 출력하는 제2카운터와,
    상기 제2카운터로부터 출력되는 타임데이터를 상기 기준클럭 입력시마다 홀딩하는 제2데이터 홀더와,
    상기 제1데이터 홀더의 출력데이터들을 비교하여 작은 값을 가지는 출력데이터와, 상기 제2데이터 홀더로부터 입력되는 타임데이터들을 비교하여 작은 값을 가지는 타임데이터중 어느 하나를 선택출력하는 데이터 비교기와,
    구비된 롬 테이블을 검색하여 상기 데이터 가산기와 데이터 비교기로부터 입력되는 데이터들과 일치하는 비디오 포맷 모드의 모드검출신호를 출력하는 모드판별부로 구성함을 특징으로 하는 비디오 포맷 모드 검출기.
KR1019980033747A 1998-08-20 1998-08-20 비디오 포맷 모드 검출기 KR100268061B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019980033747A KR100268061B1 (ko) 1998-08-20 1998-08-20 비디오 포맷 모드 검출기
CNB991070100A CN1164129C (zh) 1998-08-20 1999-05-21 视频格式模式检测器
US09/377,910 US6130721A (en) 1998-08-20 1999-08-20 Video format mode detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980033747A KR100268061B1 (ko) 1998-08-20 1998-08-20 비디오 포맷 모드 검출기

Publications (2)

Publication Number Publication Date
KR20000014352A true KR20000014352A (ko) 2000-03-15
KR100268061B1 KR100268061B1 (ko) 2000-10-16

Family

ID=19547708

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980033747A KR100268061B1 (ko) 1998-08-20 1998-08-20 비디오 포맷 모드 검출기

Country Status (3)

Country Link
US (1) US6130721A (ko)
KR (1) KR100268061B1 (ko)
CN (1) CN1164129C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100904017B1 (ko) * 2006-10-27 2009-06-22 브로드콤 코포레이션 아날로그 비디오 입력 신호들의 자동 포맷 식별

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6587154B1 (en) * 1998-09-30 2003-07-01 Micron Technology, Inc. Method and system for displaying video signals
US6240468B1 (en) * 1998-12-18 2001-05-29 International Business Machines Corporation Interposed graphics device driver module processing function requests within module in standard mode, and passing function requests to specialized mode device driver in specialized mode
JP3647338B2 (ja) * 1999-11-11 2005-05-11 富士通株式会社 画像信号解像度変換方法及び装置
US6489953B1 (en) * 1999-12-15 2002-12-03 Silicon Magic Corporation Method and system for generating CRT timing signals in a graphics accelerator
KR100359816B1 (ko) * 2000-01-12 2002-11-07 엘지전자 주식회사 포맷 변환 장치
US6914638B2 (en) * 2000-12-20 2005-07-05 Intel Corporation Three-dimensional enhancement processing for television broadcasting signals
KR100391989B1 (ko) * 2001-04-06 2003-07-22 삼성전자주식회사 해상도 변경 감지 속도가 향상된 디스플레이 장치 및 그감지 방법
KR100407961B1 (ko) 2001-07-05 2003-12-03 엘지전자 주식회사 영상표시기기의 입력신호 처리장치
KR100408299B1 (ko) * 2001-09-29 2003-12-01 삼성전자주식회사 모드 판단 장치 및 방법
JP3580792B2 (ja) * 2001-12-12 2004-10-27 沖電気工業株式会社 ビデオ信号検出回路
US7508453B2 (en) * 2002-04-25 2009-03-24 Thomson Licensing Synchronization signal processor
CN100435564C (zh) * 2003-05-28 2008-11-19 松下电器产业株式会社 数字接口解码接收装置
US6972803B2 (en) * 2003-09-10 2005-12-06 Gennum Corporation Video signal format detector and generator system and method
US20050060420A1 (en) * 2003-09-11 2005-03-17 Kovacevic Branko D. System for decoding multimedia data and method thereof
CN1319373C (zh) * 2003-09-19 2007-05-30 四川长虹电器股份有限公司 一种信号模式识别的方法及adc参数的设置方法
TWI250801B (en) * 2004-11-17 2006-03-01 Realtek Semiconductor Corp Method for generating a video clock and an associated target image frame
US7499098B2 (en) * 2005-06-07 2009-03-03 Seiko Epson Corporation Method and apparatus for determining the status of frame data transmission from an imaging device
JP4595709B2 (ja) * 2005-06-27 2010-12-08 船井電機株式会社 映像処理装置
KR100747499B1 (ko) * 2005-07-26 2007-08-08 삼성전자주식회사 영상처리장치 및 영상처리방법
US7532252B2 (en) * 2005-09-20 2009-05-12 National Semiconductor Corporation Video mode detection circuit
DE102005048826B3 (de) * 2005-10-10 2007-04-12 Infineon Technologies Ag Halbleiterbauteil mit Halbleiterchip und Klebstofffolie und Verfahren zur Herstellung des Halbleiterchips und Halbleiterbauteils
JP5299734B2 (ja) * 2007-07-30 2013-09-25 Nltテクノロジー株式会社 画像処理方法、画像表示装置及びそのタイミングコントローラ
JP2009080171A (ja) * 2007-09-25 2009-04-16 Nec Electronics Corp 信号処理装置
US20100253840A1 (en) * 2009-04-06 2010-10-07 Texas Instruments Inc Automatic detection of graphics format for video data
US8218081B2 (en) * 2009-08-06 2012-07-10 Himax Media Solutions, Inc. Video standard detector and operation method thereof
TWI454152B (zh) * 2009-08-17 2014-09-21 Himax Media Solutions Inc 視訊標準探知器及其操作方法與中頻解調器
US9160896B1 (en) * 2012-06-01 2015-10-13 The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration High speed edge detection
JP6632864B2 (ja) * 2015-10-27 2020-01-22 シナプティクス・ジャパン合同会社 表示ドライバ及び表示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4991023A (en) * 1989-05-22 1991-02-05 Hewlett-Packard Company Microprocessor controlled universal video monitor
KR940004737B1 (ko) * 1991-11-22 1994-05-28 삼성전관 주식회사 슈퍼 브이지에이 모니터 인터페이스 회로
FR2716765B1 (fr) * 1994-02-28 1996-05-31 Sgs Thomson Microelectronics Procédé de reconnaisance de standard vidéo, et circuit mettant en Óoeuvre ce procédé.
EP0727093B1 (en) * 1994-09-07 1998-11-04 Koninklijke Philips Electronics N.V. Colour cathode ray tube and display device
US5691780A (en) * 1995-06-13 1997-11-25 Texas Instruments Incorporated Phase error control for color wheel
JP3377667B2 (ja) * 1995-12-25 2003-02-17 株式会社日立製作所 画像表示装置
US5790096A (en) * 1996-09-03 1998-08-04 Allus Technology Corporation Automated flat panel display control system for accomodating broad range of video types and formats

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100904017B1 (ko) * 2006-10-27 2009-06-22 브로드콤 코포레이션 아날로그 비디오 입력 신호들의 자동 포맷 식별

Also Published As

Publication number Publication date
CN1246022A (zh) 2000-03-01
KR100268061B1 (ko) 2000-10-16
US6130721A (en) 2000-10-10
CN1164129C (zh) 2004-08-25

Similar Documents

Publication Publication Date Title
KR100268061B1 (ko) 비디오 포맷 모드 검출기
US20050093854A1 (en) System for synchronizing display of images in a multi-display computer system
CN100435564C (zh) 数字接口解码接收装置
US5581304A (en) Screen detecting system of a wide screen television for detecting blank top and bottom areas
KR100330029B1 (ko) 표준신호 처리장치
KR100510148B1 (ko) 아날로그 영상신호 수신 시스템에서 디스플레이 동기 신호생성 장치 및 방법
US7321403B2 (en) Video signal transmitting/receiving system
US7250980B2 (en) Automatic detection of sync polarity in video timing and generation of blanking period indicator from sync information
JP2002320243A (ja) 映像信号処理装置
KR100227425B1 (ko) 1픽셀 오차를 제거한 이중화면 표시장치
KR100220697B1 (ko) 영상모드 판별방법
US6765624B1 (en) Simulated burst gate signal and video synchronization key for use in video decoding
CN101116347B (zh) 共享视频输入插孔的系统和方法
KR100661167B1 (ko) 픽셀 클럭을 고정한 영상 신호 수신장치 및 그 제어방법
KR100531382B1 (ko) Adc 샘플링 위상 결정 장치 및 방법
JP4906199B2 (ja) 画像フォーマット変換前処理装置及び画像表示装置
KR950007873B1 (ko) 자막 스틸 제어 장치 및 그 제어방법
KR100550854B1 (ko) Dvi의 de 신호 처리장치
KR20010081557A (ko) 평면 모니터의 동기신호 안정화장치
KR930009183B1 (ko) 디지탈 텔레비젼 수상기의 움직임 궤적표시회로
KR200147281Y1 (ko) 투사형 화상표시시스템의 동기신호 극성판별회로
KR20020078338A (ko) 디지털티브이의화면동기장치및방법
JPH11219158A (ja) ビデオオーバーレイ装置
KR20060093236A (ko) 영상신호의 판단장치 및 방법
JP2002218278A (ja) 同期分離回路および方法、表示装置および方法、ならびに、信号処理装置および方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120628

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20130627

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee