KR19990065442A - 재 초기화 기능을 구비한 아이시 카드 - Google Patents

재 초기화 기능을 구비한 아이시 카드 Download PDF

Info

Publication number
KR19990065442A
KR19990065442A KR1019980000725A KR19980000725A KR19990065442A KR 19990065442 A KR19990065442 A KR 19990065442A KR 1019980000725 A KR1019980000725 A KR 1019980000725A KR 19980000725 A KR19980000725 A KR 19980000725A KR 19990065442 A KR19990065442 A KR 19990065442A
Authority
KR
South Korea
Prior art keywords
card
interrupt
timer
abnormal operation
data
Prior art date
Application number
KR1019980000725A
Other languages
English (en)
Inventor
박종주
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980000725A priority Critical patent/KR19990065442A/ko
Publication of KR19990065442A publication Critical patent/KR19990065442A/ko

Links

Landscapes

  • Credit Cards Or The Like (AREA)

Abstract

본 발명의 IC 카드는 일정 시간 이상 비정상 동작이 계속 되는 경우에 인터럽트를 발생시켜 재 초기화 과정이 진행 되도록 하여 정상적으로 IC 카드가 동작 되도록 한다. 인터럽트의 발생은 비정상적인 동작이 진행되는 시간을 타이머로 체크하여 일정 시간 동안 비정상 동작이 진행되면 인터럽트가 발생된다. 이 인터럽트가 발생되면 초기화 루틴으로 분기되어 자동으로 초기화가 진행된다. 그러므로 일정 시간 이상 비정상 동작이 반복되는 것을 방지하게 된다.

Description

재 초기화 기능을 구비한 아이시 카드(IC CARD HAVING RE-INITIALIZATION FUNCTION)
본 발명은 IC 카드(Integrated Circuit Card)에 관한 것이다.
일반적으로 IC 카드는 마이크로 컨트롤러(Micro Controller), 불휘발성 메모리(Non-Volatile Memory), SIO(Serial Input/Output), 리셋 회로(Reset Circuit)등을 포함하고 있다. 이러한 IC 카드는 일반 다른 IC와는 달리 불휘발성 메모리와 SIO 회로를 내부에 구비하므로 적합하지 않은 외부의 인터페이스 디바이스들(Interface Devices) 또는 부적절한 인터페이스 프로토콜(Interface Protocol)에 의한 내부 데이터의 변조와 비정상적인 동작(Operation)으로부터 특별한 방법으로 보호를 요구한다. 그러므로 다양한 보호장치들로 전압 검출(Voltage Detection), 주파수 검출(Frequency Detection), 데이터 메모리 기입 보호(Data Memory Writing Protection), 프로빙 방지(Probing Protection)등이 이미 보편화되어 외부로부터 내부 데이터를 보호할 수 있게 하고 있다.
그러나 비정상적인 동작으로부터 보호받을 수 있는 장치는 많이 개발되어 있지 않다. 특히, CPU의 오동작 및 EEPROM 기입 중(또는 기입 후에) 칩(Chip)이 불안정하여 부적절한 루틴(Undefined Routines)이 수행되는 경우에는 이에 대하여 효율적으로 대처할 수 있는 장치는 제공되고 있지 않다.
도 1에 종래의 IC 카드의 동작을 보여주는 플로우 차트가 도시되어 있다.
도 1을 참조하여, IC 카드가 카드 리더기(Card Reader)로 데이터를 전송하는 서브루틴의 동작이 개시되면, 단계 S10에서 해당되는 데이터를 전송하고 정상적으로 데이터가 전송되었으면 단계 S11로 진행하여 데이터 전송이 완료되었는가를 판단한다. 데이터 전송이 완료될 때까지 데이터 전송을 반복하고, 데이터 전송이 완료되면 단계 S12로 진행하여 리턴(Return)한다. 그런데 단계 S10에서 데이터 전송중 에러가 발생되는 경우 단계 S13으로 진행하여 해당되는 데이터의 재 전송을 실시한다. 그런데 이 과정에서 어떠한 원인으로 인하여 에러가 반복적으로 발생되는 경우 참조 번호 10으로 표시된 바와 같이 무한 루프로 동작을 하게 되는 경우가 발생 될 수 있다.
이와 같이, 주위 환경이나 외부 인터페이스 디바이스의 악화로 인한 패리티 에러(Parity Error) 발생시에 무한히 데이터의 재전송이나 재전송 요구 등으로 해당 시스템의 동작을 지연시키커나, 사용자에게 혼란을 야기할 수 있는 문제점이 있어 왔다.
따라서, 본 발명의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로서 주위 환경 등의 어떠한 원인에 의하여 IC 카드가 오동작하는 경우 정상 상태로 복귀 가능한 IC 카드를 제공하는데 있다.
도 1은 종래의 IC 카드의 동작을 보여주는 플로우 차트;
도 2는 본 발명의 IC 카드에 구비되는 타이머로 8비트 카운트 타이머를 보여주는 도면;
도 3은 본 발명의 IC 카드의 전체적인 동작 순서를 보여주는 플로우 차트;
도 4는 본 발명의 IC 카드의 데이터 전송 동작 순서를 보여주는 플로우 차트이다.
상술한 바와 같은 본 발명의 목적을 달성하기 위한 본 발명의 특징에 의하면, IC 카드는: IC 카드의 비정상 동작이 일정 시간 이상 지속될 때 인터럽트를 발생하는 수단과; 상기 수단이 인터럽트를 발생하는 경우 IC 카드의 재 초기화 과정을 수행하는 알고리즘을 포함한다.
이 실시예에 있어서, 상기 수단은 프로그램 가능한 타이머로 구성되고, 상기 타이머가 오버 플로우를 발생하는 경우 상기 IC 카드의 재초기화가 수행된다.
(실시예)
이하 본 발명에 따른 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
본 발명의 신규한 IC 카드는 모니터링용 타이머(Monitoring Timer)를 구비하여 이를 통해 비정상 동작이 계속되는 경우 일정 시간 뒤에 정상 상태로 복귀할 수 있도록 한다. 즉, 데이터 전송시 패리티 에러(Parity Error)가 발생하여 데이터 재 전송 동작이 발생하는 경우 일정 시간 동안만 재전송(또는 재전송 요구) 동작을 하도록 함으로써 종래와 같이 무한 루프로 동작하는 경우를 방지한다.
도 2에 도시된 타이머는 본 발명의 IC 카드에 구비되는 타이머로서 8비트 카운트 타이머의 경우를 예로 들어 보여주고 있다. 이 타이머(20)는 로드 신호(LOAD) 입력시 데이터 버스(22)를 통해 카운트 데이터를 로드하여 클락 신호(CLK)에 동기하여 카운트 동작을 한다. 카운트 동작시 오버 플로우(Overflow)가 발생되면 인터럽트 신호(INTB)가 발생하게 된다. 인터럽트 신호(INTB)가 발생되면 사용자 정의 인터럽트 서비스 루틴(User Defined Interrupt Service Routine)이 수행된다. 이 서비스 루틴이 수행되면 IC 카드가 초기화된다. 그러나 만약 오버 플로우가 발생되기 전에 카운터 클리어 신호(CLEAR)가 입력되면 인터럽트는 발생되지 않게 된다. 특히, 여기서 발생된 인터럽트는 필요에 따라서는 종래의 일반적인 인터럽트와는 달리 리턴 어드레스(Return Address)를 스택(Stack)에 저장하지 않을 수도 있으나 본 실시예에서는 종래의 일반적인 인터럽트 방식대로 리턴 어드레스만을 스택에 저장하는 것으로 하였다.
다음은 도 3을 참조하여 상기 타이머(20)를 이용한 IC 카드의 동작을 설명한다.
도 3을 참조하여, 본 발명의 IC 카드가 동작을 개시하게 되면 단계 S30에서 초기화 단계가 수행된다. 이 단계에서는 상기 타이머가 클리어되어 초기화되고, 상기 INTB 인터럽트가 발생 가능하도록 인에이블 시킨다. 즉, 상기 카운터가 오버플로우를 발생하게 되면 인터럽트 신호(INTB)가 발생되어 해당되는 인터럽트 서비스 루틴이 수행되도록 한다.
이어 단계 S31에서는 IC 카드의 동작에 따른 각 서브루틴이 수행된다. 그리고 IC 카드의 동작 중에 비정상적으로 반복적인 동작이 계속되는 경우는 단계 S32에서 상기 타이머가 오버 플로우를 발생하여 인터럽트 신호(INTB)가 발생하게 된다. 이에 따라 단계 S33으로 진행되어 인터럽트 서비스 루틴이 수행된다. 이 단계에서는 스택 포인트를 조정(단, 이 과정은 프로그램어가 필요에 따라 선택할 수 있다)하고, 상기 초기화 단계(S30)로 진행한다. 그럼으로 IC 카드가 비정상적인 동작을 반복하는 것을 방지한다.
예를 들어, IC 카드가 카드 리더기로 데이터를 데이터를 전송하는 과정에서 에러가 발생되어 상기 타이머에 설정된 시간 이상 비정상 동작을 계속하는 경우 인터럽트(INTB)가 발생된다. 이 예를 첨부 도면 도 4에 플로우 차트로 예시하였다.
도 4를 참조하여, 데이터 전송 동작의 서브 루틴이 수행되면, 단계 40에서 상기 타이머를 클리어 시킨다. 이어 단계 S41에서 데이터 전송을 개시한다. 단계 S42에서는 데이터 전송이 완료되었는가를 판단한다. 데이터 전송이 완료되면 단계 S43으로 진행하여 리턴한다. 그러나 데이터 전송시 에러가 발생되면, 단계 S44로 진행하여 데이터를 재전송 한다. 그러나 참조부호 40으로 도시된 것과 같이, 어떠한 원인에 의해서 비정상적인 동작이 반복되면, 상술한 바와 같이, 단계 S32에서 타이머 오버 플로우에 의한 인터럽트(INTB)가 발생된다. 이어 단계 S33으로 진행하여 인터럽트 서비스 루틴이 수행된다.
상기 인터럽트 서비스 루틴은 리턴 어드레스가 스택에 저장되어 있으므로 스택 포인트(Stack Point)를 이전 상태로 복구시키고, 초기화 루틴으로 분기할 수 있게 프로그램 된다. 이와 같이, 정상적인 동작에서는 주기적으로 상기 타이머가 클리어 됨으로 IC 카드의 동작은 정상적으로 이루어진다.
이와 같이, IC 카드 내부의 주변 회로나 CPU 등의 오동작으로 인한 비정상 동작이 일정 시간 이상 반복되는 경우가 방지되며, 특히, 외부 장치로 데이터 전송시 에러 발생에 의한 재전송 동작을 필요한 횟수만큼 제한할 수 있다.
이상과 같은 본 발명에 의하면, IC 카드의 내부나 외부적인 원인에 의해 비 정상적인 동작이 일정 시간 이상 반복되는 경우 타이머에 의해 인터럽트가 발생되어 IC 카드가 초기화됨으로 비정상적인 동작이 계속 반복되는 것을 방지하게 된다.

Claims (2)

  1. IC 카드에 있어서:
    IC 카드의 비정상 동작이 일정 시간 이상 지속될 때 인터럽트를 발생하는 수단과;
    상기 수단이 인터럽트를 발생하는 경우 IC 카드의 재 초기화 과정을 수행하는 알고리즘을 포함하는 것을 특징으로 하는 IC 카드.
  2. 제 1 항에 있어서,
    상기 수단은 프로그램 가능한 타이머로 구성되고, 상기 타이머가 오버 플로우를 발생하는 경우 상기 IC 카드의 재초기화가 수행되는 것을 특징으로 하는 IC 카드.
KR1019980000725A 1998-01-13 1998-01-13 재 초기화 기능을 구비한 아이시 카드 KR19990065442A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980000725A KR19990065442A (ko) 1998-01-13 1998-01-13 재 초기화 기능을 구비한 아이시 카드

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980000725A KR19990065442A (ko) 1998-01-13 1998-01-13 재 초기화 기능을 구비한 아이시 카드

Publications (1)

Publication Number Publication Date
KR19990065442A true KR19990065442A (ko) 1999-08-05

Family

ID=65728408

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980000725A KR19990065442A (ko) 1998-01-13 1998-01-13 재 초기화 기능을 구비한 아이시 카드

Country Status (1)

Country Link
KR (1) KR19990065442A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397820B1 (ko) * 2000-10-12 2003-09-13 주식회사 케이디이컴 전자석을 이용한 카드 데이터 파손장치
KR20220144262A (ko) * 2021-04-19 2022-10-26 현대모비스 주식회사 차량 탑재 단말기, 자동 요금 징수 시스템 및 이의 동작 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397820B1 (ko) * 2000-10-12 2003-09-13 주식회사 케이디이컴 전자석을 이용한 카드 데이터 파손장치
KR20220144262A (ko) * 2021-04-19 2022-10-26 현대모비스 주식회사 차량 탑재 단말기, 자동 요금 징수 시스템 및 이의 동작 방법

Similar Documents

Publication Publication Date Title
US8176281B2 (en) Controlling access to an embedded memory of a microcontroller
EP3537307A1 (en) Method for handling i2c bus deadlock, electronic device, and communication system
US6820208B2 (en) IC card, IC chip, data assuring method and power supply monitor method
JP2006505022A (ja) 集積回路の機密保護及びその方法
EP1920377A2 (en) Embedded memory protection
JPH09265436A (ja) データ転送装置
EP0715259B1 (en) Watchdog timer lock-up prevention circuit
US9495178B2 (en) Electronics apparatus able to revise micro-program and algorithm to revise micro-program
US20060236084A1 (en) Method and system for providing an auxiliary bios code in an auxiliary bios memory utilizing time expiry control
US5994917A (en) Method and apparatus for sequencing an integrated circuit
KR100377608B1 (ko) 데이터 처리장치 및 데이터 처리방법
US20020163368A1 (en) Method and device for providing a multiple phase power on reset
EP0892338A2 (en) Resetting method of system
US9495315B2 (en) Information processing device and data communication method
KR19990065442A (ko) 재 초기화 기능을 구비한 아이시 카드
JP2743850B2 (ja) データ処理装置
JP2004252702A (ja) Iicバスを備えた制御回路のiicデバイスアクセス方法
US7172129B2 (en) Integrated circuit card capable of automatically transmitting NULL byte information without intervention by CPU
US20040148499A1 (en) Method and apparatus for programming revision identification numbers
US20060155978A1 (en) Method for initialising programmable systems
JP2002063080A (ja) インターフェース装置
JPH1185724A (ja) Cpuモード切替回路
JP2504502B2 (ja) 集積回路カ―ド
JP2008197810A (ja) 情報処理装置およびicカード装置
KR100265845B1 (ko) 메모리카드용전달코드비교연산장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid