KR19990059123A - High voltage detection circuit - Google Patents
High voltage detection circuit Download PDFInfo
- Publication number
- KR19990059123A KR19990059123A KR1019970079320A KR19970079320A KR19990059123A KR 19990059123 A KR19990059123 A KR 19990059123A KR 1019970079320 A KR1019970079320 A KR 1019970079320A KR 19970079320 A KR19970079320 A KR 19970079320A KR 19990059123 A KR19990059123 A KR 19990059123A
- Authority
- KR
- South Korea
- Prior art keywords
- high voltage
- output terminal
- node
- voltage detection
- pad
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/165—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
- G01R19/16528—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values using digital techniques or performing arithmetic operations
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2855—Environmental, reliability or burn-in testing
- G01R31/2872—Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation
- G01R31/2879—Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation related to electrical aspects, e.g. to voltage or current supply or stimuli or to electrical loads
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Environmental & Geological Engineering (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
1. 청구범위에 기재된 발명이 속한 기술분야1. TECHNICAL FIELD OF THE INVENTION
본 발명은 고전압 검출 회로에 관한 것으로, 반도체 소자의 테스트에 사용되는 고전압 검출 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to high voltage detection circuits and to high voltage detection circuits used for testing semiconductor devices.
2. 발명이 해결하고자 하는 기술적 과제2. Technical problem to be solved by the invention
반도체 소자의 패드에 고전압이 장시간 인가되므로써 발생되는 패드의 손실을 방지하기 위한 목적을 가진다.An object of the present invention is to prevent loss of a pad caused by a high voltage applied to a pad of a semiconductor device for a long time.
3. 발명의 해결 방법의 요지3. Summary of the Solution of the Invention
패드에 고전압이 인가되는 순간 고전압 검출부에서는 이를 검출하여 래치부로 단위 펄스신호를 출력하고 래치부에서는 리세트 신호가 입력되기 전까지 고전위의 신호가 출력되도록 한다.The instant the high voltage is applied to the pad, the high voltage detection unit detects this and outputs a unit pulse signal to the latch unit, and the latch unit outputs a high potential signal until the reset signal is input.
4. 발명의 중요한 용도4. Important uses of the invention
반도체 소자의 테스트에 사용이 가능하다.It can be used for testing semiconductor devices.
Description
본 발명은 고전압 검출 회로에 관한 것으로, 특히 반도체 소자를 테스트하는 과정에서 계속적인 고전압의 인가로 인한 패드의 손실을 방지할 수 있도록 한 고전압 검출 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a high voltage detection circuit, and more particularly, to a high voltage detection circuit capable of preventing a loss of a pad due to continuous application of a high voltage during a test of a semiconductor device.
일반적으로 반도체 소자를 제조한 후 노출된 패드(Pad)에 직접 바이어스 전압을 인가하여 소자의 동작을 테스트한다. 이때 패드에 인가되는 전압의 레벨을 검출하여 이를 테스트 수행의 명령으로 사용하는 경우가 있는데, 이때 패드에 인가되는 고전압을 검출하기 위하여 고전압 검출 회로를 사용한다.In general, after fabricating a semiconductor device, a bias voltage is directly applied to an exposed pad to test the operation of the device. At this time, the level of the voltage applied to the pad may be detected and used as a command for performing a test. In this case, a high voltage detection circuit is used to detect the high voltage applied to the pad.
종래의 고전압 검출 회로는 도 1에 도시된 바와 같이 입력단자(IN)와 접속된 패드에 일정 레벨 이상의 고전압이 인가되는 동안 출력단자(OUT)를 통해 고전위의 신호가 계속적으로 출력되도록 구성된다. 이는 패드에 고전압이 인가되는 동안 고전압 검출 회로로부터 고전위의 신호가 계속적으로 출력되어야만 계속적인 명령의 수행이 가능하기 때문인데, 명령의 계속적인 실행을 위해 패드에 계속적으로 고전압을 인가함에 따라 스트레스(Stress)로 인한 패드의 손실이 발생된다.The conventional high voltage detection circuit is configured such that a high potential signal is continuously output through the output terminal OUT while a high voltage of a predetermined level or more is applied to a pad connected to the input terminal IN as shown in FIG. 1. This is because the high-potential signal must be continuously output from the high-voltage detection circuit while the high voltage is applied to the pad, so that the continuous command can be executed. Loss of pad due to stress) occurs.
따라서 본 발명은 패드에 고전압이 인가되는 순간 고전압 검출부에서는 이를 검출하여 래치부로 단위 펄스신호를 출력하고 래치부에서는 리세트 신호가 입력되기 전까지 고전위의 신호가 출력되도록 하므로써 상기한 단점을 해소할 수 있는 고전압 검출 회로를 제공하는 데 그 목적이 있다.Therefore, in the present invention, the high voltage detector detects the moment when a high voltage is applied to the pad and outputs a unit pulse signal to the latch unit, and the latch unit outputs a high potential signal until the reset signal is input. The purpose is to provide a high voltage detection circuit.
상기한 목적을 달성하기 위한 본 발명은 패드에 인가되는 전압을 입력단자를 통해 전달받고, 상기 패드에 인가된 전압이 일정 레벨 이상인 경우 출력단자를 통해 단위 펄스신호를 출력하는 고전압 검출부와, 상기 고전압 검출부로부터 출력된 단위 펄스신호를 입력받고, 리세트 신호가 입력되기 전까지 계속적으로 출력단자를 통해 고전위 신호를 출력하는 래치부로 이루어진 것을 특징으로 하며, 상기 래치부는 제 1 노드 및 제 2 노드간에 접속된 제 1 인버터와, 상기 제 2 노드 및 접지간에 접속되며, 게이트가 상기 고전압 검출부의 출력단자에 접속된 트랜지스터와, 입력단자를 통해 제 1 리세트 신호 및 제 2 리세트 신호를 각각 입력받는 제 1 논리 게이트와, 입력단자가 상기 제 1 논리 게이트의 출력단자에 접속된 제 4 인버터와, 입력단자가 상기 제 4 인버터의 출력단자 및 상기 제 2 노드에 각각 접속되며, 출력단자가 상기 제 1 노드에 접속된 제 2 논리 게이트와, 상기 제 1 노드 및 출력단자간에 직렬 접속된 제 2 및 제 3 인버터로 이루어진 것을 특징으로 한다.The present invention for achieving the above object is a high voltage detection unit for receiving a voltage applied to the pad through the input terminal, and outputs a unit pulse signal through the output terminal when the voltage applied to the pad is a predetermined level, and the high voltage And a latch unit configured to receive a unit pulse signal output from the detector and continuously output a high potential signal through an output terminal until a reset signal is input. The latch unit is connected between the first node and the second node. A first inverter, a transistor connected between the second node and ground, a gate connected to an output terminal of the high voltage detector, and a first reset signal and a second reset signal respectively inputted through an input terminal; A fourth inverter having a first logic gate, an input terminal connected to an output terminal of the first logic gate, and an input terminal connected to the fourth A second logic gate connected to an output terminal of the inverter and the second node, the output terminal of which is connected to the first node, and a second and third inverter connected in series between the first node and the output terminal. It is done.
도 1은 종래의 고전압 검출 회로를 설명하기 위한 블록도.1 is a block diagram for explaining a conventional high voltage detection circuit.
도 2는 본 발명에 따른 고전압 검출 회로를 설명하기 위한 블록도.2 is a block diagram illustrating a high voltage detection circuit according to the present invention.
도 3은 도 2에 도시된 래치부의 상세 회로도.3 is a detailed circuit diagram of the latch unit shown in FIG.
도 4는 본 발명에 따른 고전압 검출 회로의 동작을 설명하기 위한 타이밍도.4 is a timing diagram for explaining the operation of the high voltage detection circuit according to the present invention;
<도면의 주요 부분에 대한 부호의 설명)<Explanation of symbols for the main parts of the drawing)
1 및 11: 고전압 검출부 12: 래치부1 and 11: high voltage detection section 12: latch section
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명하기로 한다.Hereinafter, with reference to the accompanying drawings will be described in detail the present invention.
도 2는 본 발명에 따른 고전압 검출 회로를 설명하기 위한 블록도로서,2 is a block diagram illustrating a high voltage detection circuit according to the present invention;
본 발명에 따른 고전압 검출 회로는 패드에 인가되는 전압을 입력단자(IN)를 통해 전달받고 상기 패드에 인가된 전압이 일정 레벨 이상인 경우 출력단자(OUT1)를 통해 단위 펄스신호를 출력하는 고전압 검출부(11)와, 상기 고전압 검출부(11)로부터 출력되는 단위 펄스신호를 입력받으며 리세트 신호가 입력되기 전까지 계속적으로 출력단자(OUT2)를 통해 고전위 신호를 출력하는 래치부(12)로 구성된다.The high voltage detection circuit according to the present invention receives a voltage applied to a pad through an input terminal IN and a high voltage detection unit outputting a unit pulse signal through an output terminal OUT1 when the voltage applied to the pad is higher than a predetermined level ( 11) and a latch unit 12 which receives a unit pulse signal output from the high voltage detector 11 and continuously outputs a high potential signal through an output terminal OUT2 until a reset signal is input.
상기 래치부(12)는 제 1 노드(K1) 및 제 2 노드(K2)간에 제 1 인버터(I1)가 접속되며, 상기 제 2 노드(K2) 및 접지간에는 게이트가 상기 고전압 검출부(11)의 출력단자(OUT1)에 접속된 트랜지스터(Q)가 접속된다. 그리고 입력단자를 통해 제 1 리세트 신호(PURST) 및 제 2 리세트 신호(RST)를 각각 입력받는 제 1 논리 게이트(G1)의 출력단자는 제 4 인버터(I4)의 입력단자에 접속되며, 입력단자가 상기 제 4 인버터(I4)의 출력단자 및 상기 제 2 노드(K2)에 각각 접속된 제 2 논리 게이트(G2)의 출력단자는 상기 제 1 노드(K1)에 접속된다. 여기서 상기 제 1 및 제 2 논리 게이트(G1 및 G2)는 노아(NOR) 게이트로 구성된다. 또한, 상기 제 1 노드(K1) 및 출력단자(OUT2)간에는 제 2 및 제 3 인버터(I2 및 I3)가 직렬 접속된다. 그러면 도 4를 참조하여 상기와 같이 구성된 고전압 검출 회로의 동작을 설명하면 다음과 같다.In the latch unit 12, a first inverter I1 is connected between the first node K1 and the second node K2, and a gate is connected between the second node K2 and the ground of the high voltage detector 11. The transistor Q connected to the output terminal OUT1 is connected. The output terminal of the first logic gate G1 receiving the first reset signal PURST and the second reset signal RST through the input terminal, respectively, is connected to the input terminal of the fourth inverter I4. An output terminal of the second logic gate G2 having a terminal connected to the output terminal of the fourth inverter I4 and the second node K2, respectively, is connected to the first node K1. The first and second logic gates G1 and G2 may be configured as NOR gates. In addition, second and third inverters I2 and I3 are connected in series between the first node K1 and the output terminal OUT2. The operation of the high voltage detection circuit configured as described above with reference to FIG. 4 will now be described.
먼저, 상기 도 4의 시간(t1)은 동작 대기 상태를 나타내며, 시간(t2)는 상기 제 1 리세트 신호(PURST) 및 제 2 리세트 신호(RST)에 의한 상기 래치부(12)의 초기화 동작을 나타낸다. 참고적으로 테스트하고자 하는 반도체 소자에 전원 전압이 처음 공급된 후에는 상기 래치부(12)의 초기화를 위해 상기 제 1 리세트 신호(PURST)가 고전위 상태로 입력되어야 하고, 테스트 과정에서 상기 래치부(12)가 재 초기화되기 위해서는 상기 제 2 리세트 신호(RST)가 고전위 상태로 입력되어야 한다.First, time t1 of FIG. 4 represents an operation standby state, and time t2 indicates initialization of the latch unit 12 by the first reset signal PURST and the second reset signal RST. Indicates an action. For reference, after a power supply voltage is first supplied to a semiconductor device to be tested, the first reset signal PURST should be input in a high potential state for initialization of the latch unit 12. In order for the unit 12 to be reinitialized, the second reset signal RST must be input in a high potential state.
상기와 같이 상기 래치부(12)의 초기화가 완료되면 제조된 반도체 소자를 테스트하기 위하여 패드에 고전압을 인가한다. 이때 입력단자(IN)가 상기 패드에 접속된 상기 고전압 검출부(11)는 출력단자(OUT1)를 통해 고전위의 단위 펄스신호를 상기 래치부(12)로 출력한다(시간(t4)). 그러면 상기 고전위의 단위 펄스신호를 입력받은 상기 래치부(12)의 상기 트랜지스터(Q)는 턴-온되고, 이에 의해 상기 제 2 노드(K2)는 저전위 상태가 된다. 그리고 이에 따라 상기 제 2 논리 게이트(G2)의 출력단자는 고전위 상태를 유지하게 되며, 상기 제 1 인버터(I1)에 의해 상기 제 1 노드(K1)는 고전위 상태로 래치된다. 즉, 시간(t5)동안 상기 패드에 고전압이 인가되지 않아도 상기 제 1 노드(K1)가 고전위 상태로 래치되기 때문에 상기 래치부(12)의 출력단자(OUT2)를 통해 계속적으로 고전위의 전압이 출력된다. 이때 상기 제 1 노드(K1) 및 출력단자(OUT2)간에 접속된 상기 제 2 및 제 3 인버터(I2 및 I3)는 상기 제 1 노드(K1)에 인가된 전압을 증폭하여 상기 출력단자(OUT2)로 전달하는 역할을 한다.When the initialization of the latch unit 12 is completed as described above, a high voltage is applied to the pad to test the manufactured semiconductor device. At this time, the high voltage detector 11 having the input terminal IN connected to the pad outputs a high-potential unit pulse signal to the latch unit 12 through the output terminal OUT1 (time t4). As a result, the transistor Q of the latch unit 12 receiving the high unit pulse signal is turned on, whereby the second node K2 is brought into a low potential state. Accordingly, the output terminal of the second logic gate G2 maintains the high potential state, and the first node K1 is latched to the high potential state by the first inverter I1. That is, even if a high voltage is not applied to the pad for a time t5, since the first node K1 is latched in the high potential state, the voltage of the high potential is continuously continued through the output terminal OUT2 of the latch unit 12. Is output. In this case, the second and third inverters I2 and I3 connected between the first node K1 and the output terminal OUT2 amplify the voltage applied to the first node K1 to output the output terminal OUT2. It serves to deliver.
상기와 같이 상기 래치부(12)의 출력단자(OUT2)를 통해 고전위 전압이 출력되는 동안 설정된 테스트의 실행이 완료되면, 즉, 시간(t6)가 되면 상기 제 2 리세트 신호(RST)가 고전위 상태로 입력되는데, 이에 의해 상기 제 1 논리 게이트(G1)의 출력단자는 저전위 상태가 되고 상기 제 4 인버터(I4)의 출력단자는 고전위 상태가 되어 상기 제 2 논리 게이트(G2)의 출력단자인 상기 제 1 노드(K1)는 저전위 상태로 천이된다. 참고적으로, 상기 시간(t2 및 t6)은 상기 제 1 노드(K1)의 전위가 충분한 저전위 상태가 될 수 있도록 설정되어야 하고, 상기 시간(t4)은 상기 제 2 노드(K2)의 전위가 충분한 저전위 상태가 될 수 있도록 설정되어야 한다.As described above, when execution of the test set while the high potential voltage is output through the output terminal OUT2 of the latch unit 12 is completed, that is, when the time t6 is reached, the second reset signal RST is output. It is input in a high potential state, whereby the output terminal of the first logic gate (G1) is a low potential state and the output terminal of the fourth inverter (I4) is a high potential state, the output of the second logic gate (G2) The first node K1, which is a terminal, transitions to a low potential state. For reference, the times t2 and t6 should be set such that the potential of the first node K1 is in a low potential state, and the time t4 is the potential of the second node K2. It should be set to a sufficient low potential state.
상술한 바와 같이 본 발명은 패드에 고전압이 인가되는 순간 고전압 검출부에서 이를 검출하여 래치부로 단위 펄스신호를 출력하도록 하고 상기 래치부에서는 리세트 신호가 입력되기 전까지 고전위의 신호가 출력되도록 한다. 그러므로 본 발명에 따른 고전압 검출 회로를 이용하여 반도체 소자의 동작을 테스트하는 경우 상기 시간(t4)동안만 일시적으로 패드에 고전압을 인가하기만 하여도 상기 고전압 검출 회로의 출력단자를 통해 계속적으로 고전압이 출력되기 때문에 테스트가 계속적으로 실행될 수 있다. 따라서 테스트 명령이 실행되는 동안 계속적으로 패드에 고전압이 인가되지 않도록 하므로써 스트레스로 인한 패드의 손실이 방지되며, 테스트 명령의 실행동안 고전압의 전위가 변동되더라도 안정된 테스트가 수행될 수 있다.As described above, the present invention allows the high voltage detection unit to detect the instant when the high voltage is applied to the pad and output the unit pulse signal to the latch unit, and the latch unit outputs the high potential signal until the reset signal is input. Therefore, when testing the operation of the semiconductor device using the high voltage detection circuit according to the present invention, the high voltage is continuously applied through the output terminal of the high voltage detection circuit even if a high voltage is temporarily applied to the pad only during the time t4. The test can be run continuously because of the output. Therefore, the loss of the pad due to stress is prevented by not applying a high voltage to the pad continuously while the test command is executed, and a stable test can be performed even if the potential of the high voltage changes during the execution of the test command.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970079320A KR100449177B1 (en) | 1997-12-30 | 1997-12-30 | High voltage detecting circuit to avoid loss of pad due to stress and perform stable test process even if high voltage varies during performance of test command |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970079320A KR100449177B1 (en) | 1997-12-30 | 1997-12-30 | High voltage detecting circuit to avoid loss of pad due to stress and perform stable test process even if high voltage varies during performance of test command |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990059123A true KR19990059123A (en) | 1999-07-26 |
KR100449177B1 KR100449177B1 (en) | 2005-01-13 |
Family
ID=37366777
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970079320A KR100449177B1 (en) | 1997-12-30 | 1997-12-30 | High voltage detecting circuit to avoid loss of pad due to stress and perform stable test process even if high voltage varies during performance of test command |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100449177B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100535044B1 (en) * | 2003-02-13 | 2005-12-07 | 주식회사 하이닉스반도체 | Voltage Pumping Circuit |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04147074A (en) * | 1990-10-09 | 1992-05-20 | Nec Yamagata Ltd | Test signal generation circuit of semiconductor device |
JPH05190680A (en) * | 1992-01-13 | 1993-07-30 | Nec Yamagata Ltd | Test signal generator for semiconductor device |
KR970010650B1 (en) * | 1993-11-08 | 1997-06-28 | 삼성전자 주식회사 | High voltage detector of semiconductor integrated circuit |
US5526364A (en) * | 1995-02-10 | 1996-06-11 | Micron Quantum Devices, Inc. | Apparatus for entering and executing test mode operations for memory |
-
1997
- 1997-12-30 KR KR1019970079320A patent/KR100449177B1/en not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100535044B1 (en) * | 2003-02-13 | 2005-12-07 | 주식회사 하이닉스반도체 | Voltage Pumping Circuit |
Also Published As
Publication number | Publication date |
---|---|
KR100449177B1 (en) | 2005-01-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6937074B2 (en) | Power-up signal generator in semiconductor device | |
JPH0580633B2 (en) | ||
TWI642275B (en) | A flip-flop circuit and a scan chain | |
US6204703B1 (en) | Power on reset circuit with power noise immunity | |
KR20000000932A (en) | Start-up circuit for reference voltage generator | |
KR930022382A (en) | Parallel test circuit of semiconductor memory chip | |
KR100283906B1 (en) | Initial Stabilization Signal Generation Circuit of Semiconductor Memory | |
US4728820A (en) | Logic state transition detection circuit for CMOS devices | |
KR20000046216A (en) | Command pad circuit for semiconductor elements | |
KR100449177B1 (en) | High voltage detecting circuit to avoid loss of pad due to stress and perform stable test process even if high voltage varies during performance of test command | |
KR0167680B1 (en) | Internal voltage occurrence circuit of semiconductor memory apparatus | |
KR940006257A (en) | Current Reduction Circuit | |
JPH11281714A (en) | Semiconductor device and input circuit thereof | |
KR100247221B1 (en) | Test mode activation circuit | |
TW201904194A (en) | Voltage switching device and method | |
KR100618687B1 (en) | Power up reset circuit | |
KR100237755B1 (en) | Stuck-open fault detecting circuit of logic circuit | |
KR0176192B1 (en) | Disable circuit of error detecting/correcting circuit for semiconductor memory device | |
KR100399771B1 (en) | Circuit for Malfunction Induction of fail Goods in Semiconductor Memory Device | |
KR100210858B1 (en) | Integrated circuit | |
KR100256817B1 (en) | Dynamic buffer circuit of semiconductor memory device | |
KR100554831B1 (en) | Test mode circuit and testing method | |
JPH10253710A (en) | Semiconductor device and measuring method thereof | |
KR100494646B1 (en) | Address Transition Detector for Semiconductor Memory Devices | |
JPH0621324A (en) | Input/output protection circuits of semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100825 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |