KR19990058397A - 필드 버스의 아이사 버스와의 인터페이스 장치 - Google Patents

필드 버스의 아이사 버스와의 인터페이스 장치 Download PDF

Info

Publication number
KR19990058397A
KR19990058397A KR1019970078498A KR19970078498A KR19990058397A KR 19990058397 A KR19990058397 A KR 19990058397A KR 1019970078498 A KR1019970078498 A KR 1019970078498A KR 19970078498 A KR19970078498 A KR 19970078498A KR 19990058397 A KR19990058397 A KR 19990058397A
Authority
KR
South Korea
Prior art keywords
bus
cpu
neuron
isa bus
isa
Prior art date
Application number
KR1019970078498A
Other languages
English (en)
Inventor
김상곤
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970078498A priority Critical patent/KR19990058397A/ko
Publication of KR19990058397A publication Critical patent/KR19990058397A/ko

Links

Landscapes

  • Bus Control (AREA)

Abstract

본 발명은 다양한 통신 매체를 지원하면서도 일정한 크기의 패킷 단위로 통신을 수행함으로써 잦은 통신 이벤트의 발생을 억제시키고, 이에 따라 통신 효율을 증가시킬 수 있도록 한 필드 버스의 ISA 버스와의 인터페이스 장치에 관한 것이다. 본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치는 크게 필드 버스와 ISA 버스간의 인터페이스를 총괄적으로 제어하는 뉴런 CPU; 상기 뉴런 CPU로부터 상기 필드 버스로 출력되는 데이터를 송신하거나 상기 필드 버스로부터 데이터를 수신하여 상기 뉴런 CPU로 전달하는 트랜시버; 한쪽의 포트는 상기 뉴런 CPU에 연결되고 다른 한 쪽의 포트는 ISA 버스 인터페이스를 경유하여 산업용 제어 시스템 연결되어 버스간의 상호 통신을 가능하게 하는 듀얼 포트 메모리 및 상기 뉴런 CPU의 제어 하에 상기 ISA 버스 측으로 인터럽트를 발생시키는 인터럽트 로직부를 포함하여 이루어진다.

Description

필드 버스의 아이사 버스와의 인터페이스 장치
본 발명은 필드 버스의 ISA 버스와의 인터페이스 장치에 관한 것으로, 특히 다양한 통신 매체를 지원할 수 있는 필드 버스와 ISA 버스를 듀얼 포트 메모리를 이용하여 인터페이스할 수 있도록 한 필드 버스의 ISA 버스와의 인터페이스 장치에 관한 것이다.
일반적으로 여러 시스템 사이의 통신 방식은 통신 거리와 시스템 특성에 따라 결정되는데, 근래에는 RS(Recommended Standard)-422 또는 RS-485가 많이 사용된다. 그러나, 종래의 RS-422이나 RS-485 통신 방식은 바이트 단위의 통신을 기본으로 하고 있어서 각 통신 바이트 마다 이벤트(Event)를 발생시켜야 하는데, 이에 따라 통신 속도가 늦어지는 단점이 있으며, 또한 잦은 이벤트의 발생으로 인해 시스템간에 충돌이 일어날 경우에 통신 에러가 발생되는 문제점이 있다.
본 발명은 전술한 문제점을 해결하기 위하여 안출된 것으로서, 다양한 통신 매체를 지원하면서도 일정한 크기의 패킷 단위로 통신을 수행함으로써 잦은 통신 이벤트의 발생을 억제시키고, 이에 따라 통신 효율을 증가시킬 수 있도록 한 필드 버스의 ISA 버스와의 인터페이스 장치를 제공하는데 그 목적이 있다.
전술한 목적을 달성하기 위한 본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치는 크게 필드 버스와 ISA 버스간의 인터페이스를 총괄적으로 제어하는 뉴런 CPU; 상기 뉴런 CPU로부터 상기 필드 버스로 출력되는 데이터를 송신하거나 상기 필드 버스로부터 데이터를 수신하여 상기 뉴런 CPU로 전달하는 트랜시버; 한쪽의 포트는 상기 뉴런 CPU에 연결되고 다른 한 쪽의 포트는 ISA 버스 인터페이스를 경유하여 산업용 제어 시스템 연결되어 버스간의 상호 통신을 가능하게 하는 듀얼 포트 메모리 및 상기 뉴런 CPU의 제어 하에 상기 ISA 버스 측으로 인터럽트를 발생시키는 인터럽트 로직부를 포함하여 이루어진다.
도 1은 본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치의 전체적인 블록 구성도이다.
*** 도면의 주요부분에 대한 부호의 설명 ***
10: 뉴런 CPU, 12: 트랜시버,
14: 듀얼 포트 메모리, 16: 인터럽트 로직부,
18: ISA 버스 인터페이스,
20: 클럭 발생부, 22: 서비스 로직부,
24: 리세트 로직부, 26, 28: 어드레스 디코우더,
30: 플래시 메모리, 32, 34, 36: 버퍼
이하에는 첨부한 도면을 참조하여 본 발명의 양호한 실시예에 따른 필드 버스의 ISA 버스와의 인터페이스 장치에 대해서 상세하게 설명한다.
도 1은 본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치의 전체적인 블록 구성도이다. 도 1에 도시한 바와 같이, 본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치는 필드 버스와 ISA(Industry Standard Architecture) 버스간의 인터페이스를 총괄적으로 제어하는 뉴런(Neuron) CPU(10), 뉴런 CPU(10)로부터 필드 버스로 출력되는 데이터를 송신하거나 필드 버스로부터 데이터를 수신하여 뉴런 CPU(10)로 전달하는 트랜시버(12), 한쪽의 포트는 뉴런 CPU(10)에 연결되고 다른 한 쪽의 포트는 ISA 버스 인터페이스(18)를 경유하여 산업용 제어 시스템 연결되어 상호 통신을 가능하게 하는 듀얼 포트 메모리(14) 및 뉴런 CPU(10)의 제어 하에 ISA 버스 인터페이스(18) 측으로 인터럽트를 발생시키는 인터럽트 로직부(16)로 이루어진다.
전술한 구성에서, 트랜시버(12)로는 통신 매체에 따라 RS-485 인터페이스 모듈, 전원 라인 및 LonWorks 등의 다양한 모듈을 사용할 수 있다. 뉴런 CPU(10)는 예를 들어 8비트 CPU가 양호하게 사용될 수 있는 바, OSI(Open Systems Interconnection)의 모델에서 제창된 7 레이어를 모두 제어할 수 있도록 구성된다. 듀얼 포트 메모리(14)는 뉴런 CPU(10)로부터 일정한 어드레스 영역을 할당받고, ISA 버스 인터페이스(18)에서도 동일한 어드레스 영역을 할당받는다. ISA 버스 인터페이스(18)에 연결되는 감시 제어 시스템은 예를 들어 분산 제어 시스템(Distributed Control System)이 될 수 있다. 본 발명에서는 필드 버스와 ISA 버스간에 소정 크기의 패킷 단위로 데이터를 주고 받는데, 한 패킷에 담기는 데이터의 양은 최대 258 바이트가 될 수 있다.
도 1에서 미설명 부호 20은 동기용 클럭을 발생시키는 클럭 발생부를 나타내고, 26 및 28은 듀얼 포트 메모리(14)의 데이터 어드레스나 세마포어(semaphore) 어드레스를 디코우딩하는 어드레스 디코우더를 각각 나타낸다. 32 및 34는 듀얼 포트 메모리(14)와 ISA 버스 인터페이스(18)간의 데이터 및 어드레스를 버퍼링하는 버퍼를 나타내고, 36은 컨트롤 버퍼를 나타낸다. 참조 부호 22와 24는 각각 서비스 로직부와 리세트 로직부를 나타내고, 30은 플래시 메모리를 나타낸다.
이하에는 전술한 구성을 가지는 본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치의 동작에 대해서 상세하게 설명한다.
본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치에서는 예를 들어 최대 258 바이트로 이루어진 패킷 단위로 통신을 하며, 듀얼 포트 메모리(14)를 사용하여 뉴런 CPU(10)와 ISA 버스 인터페이스(18)가 일정 영역의 데이터를 공유하기 때문에 더 빠르게 "읽기" 및 "쓰기"작업이 가능해진다. 이를 좀 더 상세하게 설명하면, 뉴런 CPU(10)에서 ISA 버스 인터페이스(18)로 데이터를 전송하고자 하는 경우에는 듀얼 포트 메모리(14)의 영역 내에 데이터 "쓰기"를 수행한 후에 인터럽트를 발생시킨다. 이렇게 발생된 인터럽트는 이후에 인터럽트 로직부에서 처리되어 ISA 버스 인터페이스(18)로 전달되고, 인터럽트를 받은 ISA 버스 인터페이스(18)는 듀얼 포트 메모리(14)의 세마포어를 체크한 후에 뉴런 CPU(10)가 듀얼 포트 메모리(14)를 액세스하지 않는 동안에 듀얼 포트 메모리(14)로부터 데이터를 읽어 들인다.
반면에, ISA 버스 인터페이스(18)가 뉴런 CPU(10)로 데이터를 전송하고자 하는 경우에 ISA 버스 인터페이스(18)에서는 듀얼 포트 메모리(14)의 세마포어만을 체크한 후에 데이터 "쓰기"를 하면 된다. 이 경우에 뉴런 CPU(10)에서는 항상 폴링(polling)을 수행하고 있기 때문에 듀얼 포트 메모리(14)에서 쓰여진 데이터를 즉시 읽어 들인 후에 트랜시버(12)를 통하여 필드 버스측, 즉 LonWorks 컨트롤러로 데이터를 전송하게 된다.
본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치는 현재 개발되어 시판되고 있는 일반적인 필드 버스 뿐만이 아니라 향후 산업용 필드 버스로 많이 사용될 것으로 예상되는 LonWorks 필드 버스와 함께 사용될 수 있을 것이다.
본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치는 전술한 실시예에 국한되지 않고 본 발명의 기술 사상이 허용하는 범위 내에서 다양하게 변형하여 실시할 수가 있다.
이상에서 설명한 바와 같은 본 발명의 필드 버스의 ISA 버스와의 인터페이스 장치에 따르면, 듀얼 포트 메모리를 개재하여 데이터를 소정 크기의 패킷 단위로 주고 받기 때문에 잦은 이벤트의 발생이 줄어 들게 되고, 이에 따라 통신 속도가 증가되는 반면에 통신 에러 발생율은 감소되는 효과가 있다.

Claims (1)

  1. 필드 버스와 ISA 버스간의 인터페이스를 총괄적으로 제어하는 뉴런 CPU;
    상기 뉴런 CPU로부터 상기 필드 버스로 출력되는 데이터를 송신하거나 상기 필드 버스로부터 데이터를 수신하여 상기 뉴런 CPU로 전달하는 트랜시버;
    한쪽의 포트는 상기 뉴런 CPU에 연결되고 다른 한 쪽의 포트는 ISA 버스 인터페이스를 경유하여 산업용 제어 시스템 연결되어 버스간의 상호 통신을 가능하게 하는 듀얼 포트 메모리 및
    상기 뉴런 CPU의 제어 하에 상기 ISA 버스 측으로 인터럽트를 발생시키는 인터럽트 로직부를 포함하여 이루어진 필드 버스의 ISA 버스와의 인터페이스 장치.
KR1019970078498A 1997-12-30 1997-12-30 필드 버스의 아이사 버스와의 인터페이스 장치 KR19990058397A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970078498A KR19990058397A (ko) 1997-12-30 1997-12-30 필드 버스의 아이사 버스와의 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970078498A KR19990058397A (ko) 1997-12-30 1997-12-30 필드 버스의 아이사 버스와의 인터페이스 장치

Publications (1)

Publication Number Publication Date
KR19990058397A true KR19990058397A (ko) 1999-07-15

Family

ID=66180660

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970078498A KR19990058397A (ko) 1997-12-30 1997-12-30 필드 버스의 아이사 버스와의 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR19990058397A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100344217B1 (ko) * 2000-07-04 2002-07-20 주식회사 케이이씨메카트로닉스 듀얼포트 메모리를 이용한 통신 인터페이스회로
KR100419196B1 (ko) * 2001-07-06 2004-02-19 삼성전자주식회사 필드버스 인터페이스 보드

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100344217B1 (ko) * 2000-07-04 2002-07-20 주식회사 케이이씨메카트로닉스 듀얼포트 메모리를 이용한 통신 인터페이스회로
KR100419196B1 (ko) * 2001-07-06 2004-02-19 삼성전자주식회사 필드버스 인터페이스 보드

Similar Documents

Publication Publication Date Title
US20040151170A1 (en) Management of received data within host device using linked lists
US5958024A (en) System having a receive data register for storing at least nine data bits of frame and status bits indicating the status of asynchronous serial receiver
US5446843A (en) Interface unit for dynamically configuring a buffer in different modes to store data transfers based upon different connection details of connected processing units
US7535920B2 (en) Method and system for optimizing UTOPIA CLAV polling arbitration
US5717855A (en) Segmented communications adapter with packet transfer interface
KR20030040765A (ko) 필드버스 인터페이스 보드의 제어방법
JPS61143865A (ja) 直接データ転送のためのインターフエース
US6101553A (en) Communication network end station and adaptor card therefor eliminating on-board storage of operating control code in adaptor card
KR19990058397A (ko) 필드 버스의 아이사 버스와의 인터페이스 장치
JP2003050788A (ja) 高レベル・データ・リンク・コントローラから多数個のディジタル信号プロセッサ・コアに信号を分配するための装置と方法
US5299196A (en) Distributed address decoding for bus structures
JPH10262272A (ja) 時分割多重化通信媒体の簡単なインターフェース
US5163049A (en) Method for assuring data-string-consistency independent of software
EP0193305A2 (en) System interface for coupling standard microprocessor to a communications adapter
US6112259A (en) Integrated circuit for direct memory access
US20030093594A1 (en) Apparatus and method for controlling block signal flow in a multi digital signal processor configuration from a shared peripheral direct memory controller to high level data link controller
KR100318849B1 (ko) Cdma 이동통신 시스템에서의 cpu 및 dsp간인터페이스 장치
US6546019B1 (en) Duplex memory control apparatus
KR100269338B1 (ko) 통신시스템의사설교환기및이에구비된모듈간에데이터통신방법
KR100211960B1 (ko) 패리티 방식을 이용한 프레임 구별방법
JPS6232748A (ja) デ−タ転送装置
KR100308146B1 (ko) 음성인식시스템의메시지처리방법
JP2004054419A (ja) ノード間トランザクション処理装置
JP4969054B2 (ja) 情報処理装置
KR100194985B1 (ko) 프로세서 모듈간 메세지 교환장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application