KR19990056740A - 액정표시소자의 자동 모드 검출 회로 - Google Patents

액정표시소자의 자동 모드 검출 회로 Download PDF

Info

Publication number
KR19990056740A
KR19990056740A KR1019970076751A KR19970076751A KR19990056740A KR 19990056740 A KR19990056740 A KR 19990056740A KR 1019970076751 A KR1019970076751 A KR 1019970076751A KR 19970076751 A KR19970076751 A KR 19970076751A KR 19990056740 A KR19990056740 A KR 19990056740A
Authority
KR
South Korea
Prior art keywords
signal
mode
clock signal
vertical synchronization
output
Prior art date
Application number
KR1019970076751A
Other languages
English (en)
Other versions
KR100429394B1 (ko
Inventor
이순재
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019970076751A priority Critical patent/KR100429394B1/ko
Priority to US09/209,718 priority patent/US6288713B1/en
Publication of KR19990056740A publication Critical patent/KR19990056740A/ko
Application granted granted Critical
Publication of KR100429394B1 publication Critical patent/KR100429394B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시소자에 있어서, 입력되는 신호를 검출하여 그에 대응되는 모드를 자동으로 선택하는 모드검출회로에 관한 것이다.
본 발명은 액정표시소자에 입력되는 수직동기신호를 검출하여 DE/SYNC 모드 또는 DE only 모드를 선택하는 자동모드선택회로에 있어서, 메인클럭신호를 입력하여 수직동기신호를 검출하기 위한 클럭신호를 발생하는 클럭신호 발생부와; 상기 클럭신호 발생부로부터 인가되는 클럭신호를 입력하여 수직동기신호의 입력유무를 검출하여 검출신호를 발생하는 수직동기신호 검출부와; 상기 수직동기신호 검출부로부터 출력되는 검출신호를 입력하여 모드선택신호를 발생하는 선택신호 발생부와; 상기 선택신호 발생부로부터 발생되는 모드선택신호를 입력하여 DE/SYNC 모드신호 또는 DE only 모드신호중 하나를 선택하는 모드선택부를 포함한다.

Description

액정표시소자의 자동모드검출회로
본 발명은 액정표시소자의 자동모드 검출회로에 관한 것으로서, 보다 상세하게는 액정모듈로 인가되는 수직동기신호의 입력유무를 검출하여 그에 대응하는 모드를 선택하도록 하는 자동모드 검출회로에 관한 것이다.
현재 노트북 제조회사에 따라서 데이터 인에이블신호인 DE 신호만 액정모듈로 인가하거나 또는 동기신호가 포함된 데이터 인에이블신호 DE+SYNC 신호를 액정모듈로 인가한다.
종래에는, PC 로부터 인가되는 입력신호의 모드에 따라서 액정모듈의 모드를 외부에서 점퍼(jumper)를 이용하여 수동으로 선택하여야 하는 불편함이 있었다. 또한, 외부에서 점퍼를 이용하여 모드를 수동으로 변경하더라도 콘트롤러가 동작하지 않는 경우가 발생되기 때문에 이경우에는 회로를 수정하여야만 하는 문제점이 있었다.
따라서, 서로 다른 종류의 신호를 액정모듈로 인가하는 PC 제조업체에 하나의 콘트롤러로 대응하려면 이 콘트롤러 내부에 입력신호에 따라 모드를 선택하기위한 기능을 첨가시켜야 한다.
본 발명은 상기한 바와같은 종래 기술의 문제점을 해결하기 위한 것으로서, 수직동기 신호의 입력유무를 검출하여 DE only 모드 또는 DE/VSYNC 모드중 하나를 자동으로 선택할 수 있는 액정표시소자의 자동모드 검출회로를 제공하는 데 그 목적이 있다.
도 1은 본 발명의 실시예에 따른 액정표시소자의 자동모드 검출회로의 블록도,
도 2는 본 발명의 실시예에 따른 액정표시소자의 자동모드 검출회로의 상세회로도,
도 3은 수직동기신호가 존재하는 DE/SYNC 모드시의 동작파형도,
도 4는 수직동기신호가 없는 DE only 모드시의 동작파형도,
도 5a 와 도 5b 는 DE only 모드와 DE/SYNC 모드를 설명하기 위한 도면,
(도면의 주요 부분에 대한 부호의 설명)
10 : 클럭신호 생성부 20 : 수직동기신호 검출부
30 : 선택신호 발생부 40 : 모드선택부
11, 12, 22 : 4비트 바이너리 카운터 21, 23, 32, 41 : 인버터
31 : D 플립플롭 42, 43 : 멀티플렉서
상기한 본 발명의 목적을 달성하기 위하여, 본 발명은 액정표시소자에 입력되는 수직동기신호를 검출하여 DE/SYNC 모드 또는 DE only 모드를 선택하는 자동모드선택회로에 있어서, 메인클럭신호를 입력하여 수직동기신호를 검출하기 위한 클럭신호를 발생하는 클럭신호 발생부와; 상기 클럭신호 발생부로부터 인가되는 클럭신호를 입력하여 수직동기신호의 입력유무를 검출하여 검출신호를 발생하는 수직동기신호 검출부와; 상기 수직동기신호 검출부로부터 출력되는 검출신호를 입력하여 모드선택신호를 발생하는 선택신호 발생부와; 상기 선택신호 발생부로부터 발생되는 모드선택신호를 입력하여 DE/SYNC 모드신호 또는 DE only 모드신호중 하나를 선택하는 모드선택부를 포함하는 것을 특징으로 한다.
본 발명의 실시예에 따르면, 상기 클럭신호 발생부는 클리어단자에 초기 리세트신호가 인가되고, 클럭신호로 인가되는 메인클럭신호를 카운트하여 4비트 출력을 발생하는 제1카운터와; 클럭단자에 상기 초기 리세트신호가 인가되고, 클럭신호로 인가되는 상기 제1카운터의 4비트 출력중 최상위출력신호를 카운팅하여 4비트 출력신호중 최하위 출력신호를 수직동기신호 검출용 클럭신호로서 발생하는 제2카운터로 이루어지는 것을 특징으로 한다.
본 발명의 실시예에 따르면, 상기 수직동기신호 검출부는 수직동기신호를 입력하여 반전시켜 주기 위한 제1인버터와; 상기 제1인버터를 통해 반전된 수직동기신호에 의해 로드되어 상기 클럭신호 발생부로부터 출력되는 클럭신호를 카운팅하며, 상기 클럭신호 발생부로부터 소정의 클럭신호가 인가될 때마다 펄스신호를 발생하는 제3카운터와; 상기 제3카운터의 출력을 반전시켜 수직동기신호의 입력유무를 나타내는 검출신호를 발생하는 제2인버터로 이루어지는 것을 특징으로 한다.
본 발명의 실시예에 따르면, 상기 선택신호 발생부는 입력신호로로 하이상태의 전원전압이 인가되며 상기 제2인버터의 출력을 클럭신호로 하는 플립플롭과; 상기 플립플롭의 출력을 반전시켜 모드선택신호를 발생하는 제3인버터로 이루어지는 것을 특징으로 한다.
본 발명의 실시예에 따르면, 상기 모드선택부는 상기 선택신호 발생부로부터 발생되는 모드선택신호에 의해 DE 모드신호 또는 DE/SYNC 모드신호중 하나를 선택하기 위한 제1 및 제2멀티플렉서로 이루어지는 것을 특징으로 한다.
이하 본 발명의 실시예를 첨부한 도면을 참조하여 상세히 설명한다.
도 1은 본 발명의 실시예에 따른 액정표시소자의 자동모드 검출회로의 블록도를 도시한 것이고, 도 2는 도 1의 상세 회로도를 도시한 것이다.
도 1 및 도2를 참조하면, 본 발명의 자동모드 검출회로는 메인클럭신호(MCLK)를 입력하여 수직동기신호를 검출하기 위한 클럭신호(ICLK)를 발생하는 클럭신호 발생부(10)를 포함한다.
상기 클럭신호 발생부(10)는 초기 리세트신호(FRST)에 의해 클리어되고, 이어서 입력되는 메인 클럭신호(MCLK)를 카운트하여 수직동기신호의 입력유무를 검출하기 위한 클럭신호(ICLK)를 발생한다.
상기 클럭신호 발생부(10)는 클리어단자(CLR)에 초기 리세트신호(FRST)가 인가되고 클럭신호(CLK)로 메인 클럭신호(MCLK)가 인가되는 4비트 바이너리 카운터(11)와, 상기 4비트 바이너리 카운터(11)의 4비트 출력중 최상위출력신호가 클럭신호(CLK)로 인가되고 클리어단자(CLR)에 초기 리세트신호(FRST)가 인가되는 4비트 바이너리 카운터(12)로 이루어져서, 상기 4비트 바이너리 카운터(12)의 최하위비트 출력신호(Q0)를 수직동기신호 검출용 클럭신호(ICLK)로서 발생한다.
본 발명의 자동모드 검출회로는 상기 클럭신호 발생부(10)로부터 인가되는 클럭신호(ICLK)를 입력하여 수직동기신호(VSYNC)의 입력유무를 검출하여 검출신호(DCT)를 발생하기 위한 수직동기신호 검출부(20)를 포함한다.
상기 수직동기신호 검출부(20)는 수직동기신호(VSYNC)를 반전시켜 주기 위한 인버터(21)와, 상기 초기 리세트신호(FRST)에 의해 클리어되고 상기 인버터(21)를 통해 반전된 수직동기신호(VSYNC)의 포지티브 에지에서 로드되며 상기 클럭신호 발생부(10)의 출력신호(ICLK)를 클럭신호(CLK)로 입력하는 4비트 바이너리 카운터(22)와, 상기 바이너리 카운터(22)의 출력(RCO)를 반전시켜주기 위한 인버터(23)로 이루어져서, 상기 클럭신호 발생부(10)로부터 소정의 출력신호(ICLK)가 인가될 때마다 수직동기신호의 입력유무를 나타내는 검출신호(DCT)를 발생한다.
본 발명의 자동모드 검출회로는 상기 수직동기신호 검출부(20)로부터 출력되는 검출신호(DCT)에 따라 DE only 모드신호 또는 DE/SYNC 모드신호중 하나를 선택하기 위한 모드선택신호(DE_S)를 발생하기 위한 선택신호 발생부(30)를 포함한다.
상기 선택신호 발생부(30)는 상기 수직동기신호 검출부(20)로부터 출력되는 검출신호(DCT)를 클럭신호로 하며 상기 초기 리세트신호(FRST)에 의해 클리어되고 입력신호로(D)로 하이상태의 전원전압(VCC)이 인가되는 D 플립플롭(31)과, 상기 D 플립플롭(31)의 출력을 반전시켜 모드선택신호(DE_S)를 발생하는 인버터(32)로 이루어진다.
본 발명의 자동모드 검출회로는 상기 선택신호 발생부(30)로부터 발생되는 모드선택신호(DE_S)에 따라서 DE/SYNC 모드신호를 선택하거나 또는 DE only 모드신호를 선택하는 모드선택부(40)를 포함한다.
상기 모드 선택부(40)는 상기 수직동기신호(VSYNC)를 반전시켜 주기위한 인버터(41)와, 상기 선택신호 발생부(30)로부터 발생된 모드선택신호(DE_S)에 따라서 DE only 모드신호 또는 DE/VSYNC 모드신호중 하나를 선택하기 위한 멀티플렉서(42, 43)로 이루어져, 수직동기신호(VSYNC)가 검출되어 상기 모드선택신호(DE_S)가 로우일 경우에는 DE/VSYNC 모드를 선택하여 GSC_I신호와 인버터(41)를 통해 반전된 수직동기신호(VSYNC)를 액정모듈의 내부신호 발생기(도면상에는 도시되지 않음)로 인가하고, 수직동기신호(VSYNC)가 검출되지 않아 상기 모드선택신호(DE_S)가 하이일 경우에는 DE only 모드를 선택하여 DE only 모드신호를 액정모듈의 내부신호 발생기로 인가한다.
상기한 바와같은 구성을 갖는 본 발명의 자동모드 검출회로의 동작을 도 3 내지 도 5의 파형도를 참조하여 설명한다.
먼저, DE only 모드와 DE/VSYNC 모드에 대해 도 5a와 도 5b를 참조하여 설명한다.
DE only 모드는 도 5a에 도시된 바와같이 데이터 인에이블신호(DE1) 그자체에 수직동기신호(VSYNC)로 인식되는 블랭크구간(BLK)이 존재하여 데이터 인에이블신호(DE)만으로도 수직동기신호(VSYNC)를 대신할 수 있는 경우를 말한다. 따라서, 이경우에는 별도로 수직동기신호(VSYNC1)가 인가되지 않더라도 데이터 인에이블신호(DE1)만으로도 완전한 신호가 되므로 액정모듈을 동작시키는 것이 가능하게 된다.
DE/VSYNC 모드는 도 5b에 도시된 바와같이, 도 5a의 데이터 인에이블신호(DE1)와는 달리 데이터 인에이블신호(DE2)에 수직동기신호를 인식할 수 있는 블랭크구간이 존재하지 않기 때문에, 액정모듈을 구동시키기 위해서는 데이터 인에이블신호(DE2)와 수직동기신호(VSYNC2)가 모두 필요하게 된다.
본 발명에서는 상기에서 설명한 바와같이 수직동기신호의 입력유무를 검출하여 수직동기신호(VSYNC)가 인가된 경우에는 DE/VSYNC 모드로 인식하여 DE/VSYNC 모드신호를 선택하게 되고, 수직동기신호(VSYNC)가 인가되지 않는 경우에는 DE only 모드로 인식하여 DE only 모드신호를 선택하게 된다.
다음, 도 3 그리고 도 4를 참조하여 입력신호의 모드를 검출하여 DE/VSYNC 모드신호 또는 DE only 모드신호중 하나를 선택하는 동작을 설명한다.
클럭신호 발생부(10)는 카운터(11), (12)가 초기 리세트신호(FRST)에 의해 리세트되어 클럭신호(CLK)로 인가되는 메인 클럭신호(MCLK)를 카운트하게 된다. 이때, 메인 클럭신호(MCLK)로 40MHz 가 인가되는 경우 메인 클럭신호(MCLK)의 주기는 25ns 이다.
상기 메인클럭신호(MCLK)를 클럭신호로 하는 카운터(11)의 4비트 출력중 최상위 출력신호(Q3)는 뒷단의 카운터(12)의 클럭신호로 인가되어, 카운터(12)의 4비트 출력중 최하위 출력신호(Q0)를 수직동기신호 검출을 위한 클럭신호(ICLK)로서 출력하게 된다. 이때, 상기 카운터(12)로부터 출력되는 클럭신호(ICLK)는 800ns 의 주기를 갖는다.
상기 클럭신호 발생부(10)로부터 발생된 클럭신호(ICLK)는 수직동기신호 검출부(20)에 인가되고, 카운터(22)는 상기 인버터(21)를 통해 반전된 수직동기신호(VSYNC)의 포지티브 에지에서 로드되어 상기 클럭신호 발생부(10)로부터 발생된 클럭신호(ICLK)를 카운팅하게 된다.
도 4에 도시된 바와같이, 수직동기신호(VSYNC)가 입력되지 않는 경우에는 수직동기신호(VSYNC)는 계속 하이상태를 유지하고, 인버터(21)의 출력은 로우상태로 되어 카운터(22)의 로드단자(LOAD)에 인가되므로, 카운터(22)는 클럭단자에 인가되는 상기 클럭신호 발생부(10)로부터 인가되는 클럭신호(ICLK)를 카운팅할 수 없게 된다.
따라서, 수직동기신호 검출부(20)는 인버터(23)를 통해 로우상태의 검출신호(DCT)를 선택신호 발생부(30)로 출력한다. 선택신호 발생부(30)는 인버터(32)를 통해 하이상태의 모드검출신호(DE_S)를 발생하여 모드 선택부(40)에 인가된다.
모드 선택부(40)는 선택신호 발생부(30)로부터 발생된 하이상태의 모드선택신호(DE_S)에 의해 멀티플렉서(41, 42)를 통해 DE only 모드신호를 선택하게 된다.
하지만, 수직동기신호(VSYNC)가 입력되는 경우에는 도 3에서와 같이 수직동기신호(VSYNC)는 로우상태의 구간이 존재하고, 로우상태구간에서 상기 인버터(21)의 출력은 하이상태로 반전되어 카운터(22)를 로드(LOAD)시킨다. 이에 따라 카운터(22)는 클럭단자에 인가되는 상기 클럭신호 발생부(10)의 클럭신호(ICLK)를 카운팅하게 된다.
따라서, 카운터(22)는 일정주기마다 펄스신호를 발생하고, 이 신호는 인버터(23)를 통해 반전되어 검출신호(DCT)를 발생한다. 이때, 카운터(22)는 클럭신호 발생부(10)로부터 16번째의 클럭신호(ICLK)가 인가될 때마다 펄스신호를 발생하고, 이에 따라 검출신호(DCT)가 발생된다.
이 검출신호(DCT)는 선택신호 발생부(30)의 D 플립플롭(31)의 클럭신호로 인가되므로, 검출신호(DCT)가 최초로 로우상태에서 하이상태로 될 때 선택신호 발생부(30)의 플립플롭(31)의 출력은 하이로 된다. 따라서, 플립플롭(31)의 출력을 반전시켜 모드선택신호(DE_S)를 발생하는 인버터(32)는 도 3과 같이 로우상태의 출력신호(DE_S)를 발생한다.
모드선택부(40)는 로우상태의 모드선택신호(DE_S)를 모드선택부(40)로 입력하고, 로우상태의 모드선택신호(DE_S)에 따라 DE/SYNC 모드를 선택하여 DE/SYNC 모드신호(GSC_I, VSYNC)를 내부 신호발생기로 출력하게 된다. 이때, 신호(GSC_I)는 게이트 시프트 클럭(gate shift clock) 신호로서 액정모듈의 게이트 드라이버를 구동하기 위하여 콘트롤러로부터 발생되는 신호이다.
모드 선택부(40)는 선택신호 발생부(30)로부터 발생된 하이상태의 모드선택신호(DE_S)에 의해 멀티플렉서(41, 42)를 통해 DE only 모드신호를 선택하게 된다.
본 발명에서는 클럭신호 발생부(10)로부터 클럭신호(ICK)가 16번째 인가될 때 로우상태의 모드선택신호(DE_S)를 발생하여 줌으로써, 노이즈에 의해 영향을 배제할 수 있다.
상기한 바와같은 본 발명에 따르면, 본 발명은 수직동기신호의 입력유무를 검출하여 검출결돠에 따라 DE only 모드 또는 DE/SYNC 모드중 하나를 자동으로 선택하여 주는 것이 가능하다.
따라서, 수동으로 점퍼를 이용하여 모드를 변경할 필요가 없이 간단하게 모드를 선택하는 것이 간단하다.
또한, 서로 다른 모드에 대해 하나의 콘트롤러로 대응하는 것이 가능한 이점이있다.
기타, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.

Claims (5)

  1. 액정표시소자에 입력되는 수직동기신호를 검출하여 DE/SYNC 모드 또는 DE only 모드를 선택하는 자동모드선택회로에 있어서,
    메인클럭신호를 입력하여 수직동기신호를 검출하기 위한 클럭신호를 발생하는 클럭신호 발생부와;
    상기 클럭신호 발생부로부터 인가되는 클럭신호를 입력하여 수직동기신호의 입력유무를 검출하여 검출신호를 발생하는 수직동기신호 검출부와;
    상기 수직동기신호 검출부로부터 출력되는 검출신호를 입력하여 모드선택신호를 발생하는 선택신호 발생부와;
    상기 선택신호 발생부로부터 발생되는 모드선택신호를 입력하여 DE/SYNC 모드신호 또는 DE only 모드신호중 하나를 선택하는 모드선택부를 포함하는 것을 특징으로 하는 액정표시소자의 자동모드 검출회로.
  2. 제1항에 있어서, 상기 클럭신호 발생부는
    클리어단자에 초기 리세트신호가 인가되고, 클럭신호로 인가되는 메인클럭신호를 카운트하여 4비트 출력을 발생하는 제1카운터와;
    클럭단자에 상기 초기 리세트신호가 인가되고, 클럭신호로 인가되는 상기 제1카운터의 4비트 출력중 최상위출력신호를 카운팅하여 4비트 출력신호중 최하위 출력신호를 수직동기신호 검출용 클럭신호로서 발생하는 제2카운터로 이루어지는 것을 특징으로 하는 액정표시소자의 자동모드검출회로.
  3. 제1항에 있어서, 상기 수직동기신호 검출부는
    수직동기신호를 입력하여 반전시켜 주기 위한 제1인버터와;
    상기 제1인버터를 통해 반전된 수직동기신호에 의해 로드되어 상기 클럭신호 발생부로부터 출력되는 클럭신호를 카운팅하며, 상기 클럭신호 발생부로부터 소정의 클럭신호가 인가될 때마다 펄스신호를 발생하는 제3카운터와;
    상기 제3카운터의 출력을 반전시켜 수직동기신호의 입력유무를 나타내는 검출신호를 발생하는 제2인버터로 이루어지는 것을 특징으로 하는 액정표시소자의 자동모드 검출회로.
  4. 제1항에 있어서, 상기 선택신호 발생부는
    입력신호로로 하이상태의 전원전압이 인가되며 상기 제2인버터의 출력을 클럭신호로 하는 플립플롭과;
    상기 플립플롭의 출력을 반전시켜 모드선택신호를 발생하는 제3인버터로 이루어지는 것을 특징으로 하는 액정표시소자의 자동모드 검출회로.
  5. 제1항에 있어서, 상기 모드선택부는
    상기 선택신호 발생부로부터 발생되는 모드선택신호에 의해 DE 모드신호 또는 DE/SYNC 모드신호중 하나를 선택하기 위한 제1 및 제2멀티플렉서로 이루어지는 것을 특징으로 하는 액정표시소자의 자동모드 검출회로.
KR1019970076751A 1997-12-29 1997-12-29 액정표시소자의 자동 모드 검출 회로 KR100429394B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019970076751A KR100429394B1 (ko) 1997-12-29 1997-12-29 액정표시소자의 자동 모드 검출 회로
US09/209,718 US6288713B1 (en) 1997-12-29 1998-12-11 Auto mode detection circuit in liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970076751A KR100429394B1 (ko) 1997-12-29 1997-12-29 액정표시소자의 자동 모드 검출 회로

Publications (2)

Publication Number Publication Date
KR19990056740A true KR19990056740A (ko) 1999-07-15
KR100429394B1 KR100429394B1 (ko) 2004-06-16

Family

ID=37335234

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970076751A KR100429394B1 (ko) 1997-12-29 1997-12-29 액정표시소자의 자동 모드 검출 회로

Country Status (1)

Country Link
KR (1) KR100429394B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100365497B1 (ko) * 2000-12-15 2002-12-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
KR100446389B1 (ko) * 1997-12-20 2004-12-08 비오이 하이디스 테크놀로지 주식회사 액정표시소자의모드자동검출회로

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0158646B1 (ko) * 1995-11-28 1999-03-20 김광호 액정표시장치의 모드 자동 검출회로
KR19980060010A (ko) * 1996-12-31 1998-10-07 김광호 디이 신호를 동기로 한 제어 신호 생성 회로
KR100446389B1 (ko) * 1997-12-20 2004-12-08 비오이 하이디스 테크놀로지 주식회사 액정표시소자의모드자동검출회로
KR100262413B1 (ko) * 1997-12-29 2000-08-01 김영환 액정표시소자의 자동 모드 검출 회로

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446389B1 (ko) * 1997-12-20 2004-12-08 비오이 하이디스 테크놀로지 주식회사 액정표시소자의모드자동검출회로
KR100365497B1 (ko) * 2000-12-15 2002-12-18 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Also Published As

Publication number Publication date
KR100429394B1 (ko) 2004-06-16

Similar Documents

Publication Publication Date Title
KR970003439B1 (ko) 모니터의 전원 제어회로
US5781185A (en) Display device capable of mode detection and automatic centering
KR970005937B1 (ko) 데이타 인에이블 신호 입력시 엘.씨.디 제어신호 출력회로
US6362805B1 (en) Mode detection circuit of liquid crystal display
US6292182B1 (en) Liquid crystal display module driving circuit
KR100429394B1 (ko) 액정표시소자의 자동 모드 검출 회로
US20020011985A1 (en) Synchronization signal generation circuit, image display apparatus using synchronization signal generation circuit, and method for generating synchronization signal
KR100262413B1 (ko) 액정표시소자의 자동 모드 검출 회로
CN110955352B (zh) 触控面板显示器及触控面板显示器的控制方法
US6288713B1 (en) Auto mode detection circuit in liquid crystal display
KR100446389B1 (ko) 액정표시소자의모드자동검출회로
KR0158645B1 (ko) 액정표시장치의 데이터 인에이블 모드 우선 순위 검출회로
KR0158646B1 (ko) 액정표시장치의 모드 자동 검출회로
KR100365406B1 (ko) 액정 디스플레이 컨트롤러의 자동 리셋 회로
KR100206583B1 (ko) 액정 표시 장치용 동기신호의 극성 감지회로
JPS58207648A (ja) 集積回路のテストモ−ド設定回路
US5949255A (en) Method and apparatus for generating active pulse of desired polarity
KR19990006211A (ko) 동기 신호 검출 회로 및 방법
US20060150068A1 (en) Parity signal generator
KR100642853B1 (ko) 액정 표시 소자의 전원 제어 회로
KR100328849B1 (ko) 액정표시소자의모드선택회로
KR100365407B1 (ko) 리셋 신호 발생 회로를 내장한 액정 디스플레이 제어기
KR19990051842A (ko) 액정표시소자의 수평주기신호 발생회로
KR100599951B1 (ko) 액정 표시 장치의 자주모드회로
KR200274435Y1 (ko) 로우 이엠아이를 위한 트랜지션 디펜던트 데이타 인버젼프레임 인버젼 구동 회로

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130315

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20140318

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160323

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20170321

Year of fee payment: 14